JPH0738824A - Countermeasure device for residual high voltage - Google Patents

Countermeasure device for residual high voltage

Info

Publication number
JPH0738824A
JPH0738824A JP5181560A JP18156093A JPH0738824A JP H0738824 A JPH0738824 A JP H0738824A JP 5181560 A JP5181560 A JP 5181560A JP 18156093 A JP18156093 A JP 18156093A JP H0738824 A JPH0738824 A JP H0738824A
Authority
JP
Japan
Prior art keywords
voltage
output
switching control
transistor
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5181560A
Other languages
Japanese (ja)
Inventor
Hiroyuki Kimoto
裕之 木本
Kazunori Yoshimura
三則 吉村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP5181560A priority Critical patent/JPH0738824A/en
Publication of JPH0738824A publication Critical patent/JPH0738824A/en
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Television Receiver Circuits (AREA)
  • Dc-Dc Converters (AREA)

Abstract

PURPOSE:To prevent stray emission by discharging the residual high voltage of a cathode-ray tube with a signal generated in stand-by mode. CONSTITUTION:In the stand-by state, the output from a CPU 8 is at an H level; and a transistor(TR) 10 is therefore ON, a TR 11 is OFF, and a TR 9 is OFF. Consequently, no output appears at a terminal (c). The collector of the TR 11 is at the H level, so the base potential of a TR 6 is raised until a capacitor 12 is charged, and the current of a light emitting diode increases to increase the quantity of light emission. A switching control circuit 1, therefore, lowers a primary-side voltage and also lowers a secondary-side voltage, so that the voltage at a terminal (d) falls. A diode 14a and a capacitor 12b are connected to the terminal (c), so the voltage of a terminal c' is held even unless voltage is applied to the terminal (c), so that a TR 20 energized. Diodes 22-24 energized and TRs 25-27 rise in base potential to fall in base potential. The residual high voltage of the cathode-ray tube can be removed by TRs 25-27 and the influence of stray emission is eliminated.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、テレビジョン受像機等
のブラウン管などの高圧使用部を備える機器において、
電源オン待機状態に高圧使用部に印加された高電圧によ
る影響を抑える残高圧対策装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an apparatus including a high voltage use section such as a cathode ray tube such as a television receiver,
The present invention relates to a balance pressure countermeasure device that suppresses the influence of a high voltage applied to a high voltage use unit in a power-on standby state.

【0002】[0002]

【従来の技術】図3は電源回路を示す図である。1はコ
ンデンサCとともに平滑し整流を行う整流回路1aより
得た直流電圧を入力し、スイッチングトランジスタ等か
らなるスイッチングコントロール回路である。
2. Description of the Related Art FIG. 3 is a diagram showing a power supply circuit. Reference numeral 1 denotes a switching control circuit which is input with a DC voltage obtained from a rectifying circuit 1a which smoothes and rectifies the capacitor C together with the capacitor C.

【0003】そして、トランスTの1次側にスイッチン
グコントロール回路1からの電圧が印加され、2次側に
は昇圧された電圧を生じる。
Then, the voltage from the switching control circuit 1 is applied to the primary side of the transformer T, and a boosted voltage is generated on the secondary side.

【0004】この昇圧された電圧は整流用のダイオード
2a及び平滑用のコンデンサ4aで平滑され、端子cよ
り出力される。また、上記とは異なるコイルで昇圧され
た電圧は整流用のダイオード2bを介して、平滑用のコ
ンデンサ4bで平滑され、端子dより出力される。
The boosted voltage is smoothed by the rectifying diode 2a and the smoothing capacitor 4a and output from the terminal c. Further, the voltage boosted by a coil different from the above is smoothed by the smoothing capacitor 4b via the rectifying diode 2b and output from the terminal d.

【0005】また、端子dには2次側電圧比較検出回路
5が接続され、この回路5を介して1次側に電圧情報が
帰還されている。この2次側電圧比較検出回路5は端子
dとアース間に接続された可変抵抗R1と、抵抗R3、
R4の直列回路と、可変抵抗の可動端aにベースが接続
され、エミッタに端子dの電圧を抵抗R2を介して印加
し、このエミッタがツェナーダイオードZ1のカソード
−アノードを介して接地するトランジスタ6と、抵抗R
3とR4の接続点とトランジスタ6のコレクタに接続し
た発光ダイオード及びその発光を受光するフォトトラン
ジスタ(若しくはフォトダイオード)からなる非接触伝
達手段(いわゆるフォトカプラ)7とで構成されてい
る。
A secondary side voltage comparison / detection circuit 5 is connected to the terminal d, and voltage information is fed back to the primary side via this circuit 5. The secondary side voltage comparison / detection circuit 5 includes a variable resistor R1 connected between the terminal d and the ground, a resistor R3,
A transistor 6 in which the base is connected to the series circuit of R4 and the movable end a of the variable resistor, the voltage of the terminal d is applied to the emitter via the resistor R2, and the emitter is grounded via the cathode-anode of the Zener diode Z1. And the resistance R
3 and R4 and a non-contact transmission means (so-called photo coupler) 7 including a light emitting diode connected to the collector of the transistor 6 and a phototransistor (or photodiode) that receives the emitted light.

【0006】また、電圧入力端子にトランスTcを介し
て得た電圧は整流用のダイオード2c及び平滑用のコン
デンサ4cで平滑され、抵抗R5を介し、5Vの電圧発
生手段であるツェナーダイオードZ2に印加される。こ
のツェナーダイオードZ2は電源オン待機状態(いわゆ
るスタンバイ状態)でもリモコン等の遠隔操作手段によ
る操作により回路動作やオン動作が行えるように常にC
PU8に電圧を供給している。つまり、ツェナーダイオ
ードZ2のカソード側には5Vの電圧が生じている。
Further, the voltage obtained through the transformer Tc at the voltage input terminal is smoothed by the rectifying diode 2c and the smoothing capacitor 4c, and applied to the Zener diode Z2 which is a voltage generating means of 5V through the resistor R5. To be done. This Zener diode Z2 is always C so that a circuit operation and an ON operation can be performed by an operation by a remote operation means such as a remote controller even in a power-on standby state (so-called standby state).
Supplying voltage to PU8. That is, a voltage of 5 V is generated on the cathode side of the Zener diode Z2.

【0007】このツェナーダイオードZ2で得た電圧は
ダイオードD及び抵抗R8を介して、前記抵抗R3とR
4との接続点に印加されている。
The voltage obtained by the Zener diode Z2 passes through the diode D and the resistor R8, and the resistors R3 and R
4 is applied to the connection point.

【0008】さらに、CPU8から電源オン/スタンバ
イを切り換える切換信号が抵抗R7を介してトランジス
タ10のベースに印加される。また、このトランジスタ
10のコレクタは非接触伝達手段7の発光ダイオードの
カソードに接続され、エミッタは接地されている。
Further, a switching signal for switching the power on / standby is applied from the CPU 8 to the base of the transistor 10 via the resistor R7. The collector of the transistor 10 is connected to the cathode of the light emitting diode of the non-contact transmission means 7, and the emitter is grounded.

【0009】次に同図を参照しながら、動作を説明す
る。
Next, the operation will be described with reference to FIG.

【0010】まず、端子dの出力電圧が何らかの影響で
高くなったとき、可変抵抗R1の可動端aの電圧及び抵
抗R3とR4の接続点の電圧も高くなる。すると、トラ
ンジスタ6の電流が増加するとともに発光ダイオードの
電流が増加する。
First, when the output voltage at the terminal d becomes high due to some influence, the voltage at the movable end a of the variable resistor R1 and the voltage at the connection point between the resistors R3 and R4 also become high. Then, the current of the transistor 6 increases and the current of the light emitting diode increases.

【0011】したがって、発光ダイオードの発光量が増
加して、フォトトランジスタで受光する光の量も増加す
る。それによりスイッチングコントロール回路1は2次
側の電圧が高くなっていることを検出して、1次側の電
圧を下げ、2次側の電圧を下げるように制御する。それ
により、2次側の電圧は通常の電圧に制御される。但
し、通常状態ではCPU8からの切り換え信号はLレベ
ルであり、トランジスタ10はオフ状態であり、上記動
作には影響しない。
Therefore, the amount of light emitted from the light emitting diode increases, and the amount of light received by the phototransistor also increases. As a result, the switching control circuit 1 detects that the voltage on the secondary side is high, and lowers the voltage on the primary side to control the voltage on the secondary side. Thereby, the voltage on the secondary side is controlled to the normal voltage. However, in the normal state, the switching signal from the CPU 8 is at the L level and the transistor 10 is in the off state, which does not affect the above operation.

【0012】次に、スタンバイ状態になったときはスイ
ッチングコントロール回路1が停止し、トランスTの2
次側には電圧は生じないが、トランスTcには電圧が生
じ、スタンバイ状態でも動作必要なCPU8等の回路の
電圧供給を行い、電源オン等の操作を被制御可能にして
いる。
Next, when the standby state is established, the switching control circuit 1 is stopped and the transformer T 2
Although no voltage is generated on the secondary side, a voltage is generated on the transformer Tc, which supplies voltage to circuits such as the CPU 8 that need to operate even in the standby state, so that operations such as power-on can be controlled.

【0013】図4は具体的な残高圧対策回路の図を示
す。この図より残高圧の対策を説明する。13R、13
G、13Bは図示しない信号処理回路からの色信号
(R、G、B)をCRTに印加するための最終信号処理
段である。この信号処理段で処理された信号は抵抗R1
8、R22、R26を介して、夫々ブラウン管駆動用ト
ランジスタ25、26、27のベースに印加される。そ
のトランジスタ25、26、27のコレクタは、端子d
の電圧を抵抗R15とコンデンサ15とで平滑した電圧
が夫々抵抗R16、R20、R24を介して印加されて
いる。一方、エミッタは夫々抵抗R17、R21、R2
5を介して接地している。そして、トランジスタ25、
26、27の出力はコレクタより、抵抗R19、R2
3、R27を介してCRTのカソードに印加されてい
る。
FIG. 4 shows a specific balance pressure countermeasure circuit. Countermeasures for balance pressure will be described with reference to this figure. 13R, 13
G and 13B are final signal processing stages for applying color signals (R, G, B) from a signal processing circuit (not shown) to the CRT. The signal processed by this signal processing stage is the resistance R1.
It is applied to the bases of the cathode ray tube driving transistors 25, 26 and 27 via 8, R22 and R26, respectively. The collectors of the transistors 25, 26 and 27 are connected to the terminal d.
The voltage smoothed by the resistor R15 and the capacitor 15 is applied via the resistors R16, R20, and R24, respectively. On the other hand, the emitters are resistors R17, R21 and R2, respectively.
It is grounded through 5. And the transistor 25,
The outputs of 26 and 27 are from the collector to resistors R19 and R2.
3, and is applied to the cathode of the CRT via R27.

【0014】また、端子cからの電圧はダイオード14
aとコンデンサ14bとで構成される時定数回路を介し
て、検出回路30に入力される。この検出回路30は端
子dと端子cとの電圧を比較するような構成になってお
り、PNP形のトランジスタ20のエミッタに抵抗R2
8、ベースとこの抵抗R28間に抵抗R29、ベースと
端子d側(d’点)との間にコンデンサ21と抵抗の直
列回路、抵抗R28とR29との接続点に端子c側
(c’点)を夫々接続したものである。ここで、端子c
及び端子dは図3の端子cと端子dと同一部分である。
The voltage from the terminal c is the diode 14
It is input to the detection circuit 30 via a time constant circuit composed of a and the capacitor 14b. The detection circuit 30 is configured to compare the voltages at the terminals d and c, and the resistor R2 is connected to the emitter of the PNP transistor 20.
8. A resistor R29 between the base and the resistor R28, a series circuit of a capacitor 21 and a resistor between the base and the terminal d side (point d '), and a terminal c side (point c'at the connection point between the resistors R28 and R29). ) Are connected respectively. Where terminal c
And the terminal d are the same parts as the terminals c and d in FIG.

【0015】さらに、このトランジスタ20のコレクタ
と、各駆動用トランジスタ25、26、27のベース抵
抗R18、R22、R26と各信号処理段13R、13
G、13Bとの接続点と、の間にダイオード22、2
3、24を接続する。
Further, the collector of the transistor 20, the base resistors R18, R22 and R26 of the driving transistors 25, 26 and 27 and the signal processing stages 13R and 13 are provided.
Between the connection point with G and 13B, and between the diodes 22, 2
Connect 3 and 24.

【0016】ここで、通常電源オフ(スタンバイ)状態
になったとき、ブラウン管のアノードに高圧がかかった
ままになり、ブラウン管に電子が当り続け白っぽくなる
(ストレーエミッションといわれている)といったこと
が起こる。
Here, when the power is normally turned off (standby), the anode of the cathode ray tube is kept under high pressure, and the cathode ray tube continues to be hit by electrons and becomes whitish (known as stray emission). .

【0017】それを防ぐためにスタンバイ状態にブラウ
ン管のカソード電圧を急激に下げ、ブラウン管のビーム
電流を流し、ブラウン管のアノードの高圧エネルギを放
電させる方法がある。即ち、ブラウン管の各カソードに
接続されるブラウン管駆動トランジスタ25、26、2
7のコレクタ電流を電源オフ(スタンバイも含む)時に
急激に増大させ、各コレクタ電流を下げる方法がある。
In order to prevent this, there is a method in which the cathode voltage of the cathode ray tube is drastically lowered to the standby state, the beam current of the cathode ray tube is made to flow, and the high voltage energy of the anode of the cathode ray tube is discharged. That is, the cathode ray tube drive transistors 25, 26, 2 connected to the cathodes of the cathode ray tube.
There is a method of rapidly increasing the collector current of No. 7 when the power is turned off (including standby) and decreasing each collector current.

【0018】具体的に図を用いて説明する。図4におい
て、電源オン状態ではd’点の電位とc’点の電位とに
よりコンデンサ21が充分に充電されており、電流は流
れず、トランジスタ20は逆バイアスがかけられ、オフ
している。そのため、ダイオード22、23、24には
電流が流れない。
A specific description will be given with reference to the drawings. In FIG. 4, in the power-on state, the capacitor 21 is sufficiently charged by the potential at the point d ′ and the potential at the point c ′, no current flows, and the transistor 20 is reverse biased and is off. Therefore, no current flows through the diodes 22, 23, 24.

【0019】そして、この状態でスタンバイ状態になっ
たとき、端子d及び端子cの電圧は下がり始める。しか
しながら、端子cには長い時定数を備える時定数回路が
接続されているので、電圧の下がり方が端子dに比べ遅
くなる。したがって、コンデンサ21に充電された電圧
は抵抗R30を介して放電されるため、トランジスタ2
0のベース電位が下がり、順方向にバイアスがかかった
ようになり、このトランジスタ20は導通する。それに
より、トランジスタ20を流れた電流はダイオード2
2、23、24を導通させ、ブラウン管駆動用トランジ
スタ25、26、27のベース電位を上げて、このトラ
ンジスタ25、26、27の導通電流を上昇させ、コレ
クタ電圧を低下させる。
Then, when a standby state is set in this state, the voltages at the terminals d and c start to drop. However, since the time constant circuit having a long time constant is connected to the terminal c, the voltage decreases more slowly than the terminal d. Therefore, since the voltage charged in the capacitor 21 is discharged through the resistor R30, the transistor 2
The base potential of 0 is lowered, and it becomes as if forward biased, so that the transistor 20 becomes conductive. As a result, the current flowing through the transistor 20 becomes the diode 2
2, 23 and 24 are made conductive, the base potential of the cathode ray tube driving transistors 25, 26 and 27 is raised, the conduction current of these transistors 25, 26 and 27 is raised and the collector voltage is lowered.

【0020】よって、ブラウン管のアノードの高圧を放
電させることができ、ストレーエミッションを防止でき
る。
Therefore, the high voltage of the anode of the cathode ray tube can be discharged, and stray emission can be prevented.

【0021】しかしながら、この方法では図3に示すよ
うなスタンバイ時にスイッチングコントロール回路1を
停止させ、2次側の電圧が全く発生しない回路において
は有用であった。しかし、図5に示すような回路では2
次側よりCPU8の電源を供給しており、スタンバイ時
においても2次側の電圧発生が必要であり、上記のよう
にスイッチングコントロール回路1を停止することがで
きない回路においては使用することはできなかった。
However, this method is useful in a circuit in which the switching control circuit 1 is stopped during standby as shown in FIG. 3 and no secondary side voltage is generated. However, in the circuit shown in FIG.
Since the power of the CPU 8 is supplied from the secondary side and the secondary side voltage must be generated even in the standby mode, it cannot be used in the circuit in which the switching control circuit 1 cannot be stopped as described above. It was

【0022】そこで、図5を具体的に説明する。図3と
同一部分には同一符号をつけ、説明は省略する。
Therefore, FIG. 5 will be specifically described. The same parts as those in FIG. 3 are designated by the same reference numerals and the description thereof will be omitted.

【0023】図5では、整流用のダイオード2aとコン
デンサ4aとの間に抵抗R6が接続され、コンデンサ4
aと抵抗R6との接続点に抵抗R5及びツェナーダイオ
ードZ2が接続される。
In FIG. 5, the resistor R6 is connected between the rectifying diode 2a and the capacitor 4a, and the capacitor 4
The resistor R5 and the Zener diode Z2 are connected to the connection point between a and the resistor R6.

【0024】さらに、その接続点と端子cとの間に抵抗
R9、R10及びPNP型のトランジスタ9が接続され
る。
Further, resistors R9 and R10 and a PNP type transistor 9 are connected between the connection point and the terminal c.

【0025】また、CPU8の電源オン/スタンバイを
切り換える信号(切換信号)の出力端子は抵抗R71を
介してNPN型のトランジスタ10のベースに、そし
て、そのトランジスタ10のコレクタは抵抗R72を介
してNPN型のトランジスタ11のベースに、さらに、
そのトランジスタ11のコレクタは前記抵抗R10に接
続される。このトランジスタ10、11のエミッタは接
地されており、トランジスタのオン時にコレクタ電位を
略零にしている。また、トランジスタ10のコレクタと
抵抗R72の接続部には抵抗R8を介してツェナーダイ
オードZ2で設定した電圧が印加されている。
The output terminal of the signal (switching signal) for switching the power on / standby of the CPU 8 is connected to the base of the NPN transistor 10 via the resistor R71, and the collector of the transistor 10 is connected to the NPN via the resistor R72. In addition to the base of the type transistor 11,
The collector of the transistor 11 is connected to the resistor R10. The emitters of the transistors 10 and 11 are grounded, and the collector potential is substantially zero when the transistors are turned on. In addition, the voltage set by the Zener diode Z2 is applied to the connection between the collector of the transistor 10 and the resistor R72 via the resistor R8.

【0026】次に、同図を参照しながら動作を説明す
る。
Next, the operation will be described with reference to FIG.

【0027】本回路はCPU8電源をトランスTの2次
側から使用している。つまり、トランスTの2次側にダ
イオード2a、抵抗R6、R5、そして、ツェナーダイ
オードで得た電圧(5V)をCPU8の電源電圧として
いる。
This circuit uses the CPU 8 power supply from the secondary side of the transformer T. That is, the voltage (5V) obtained by the diode 2a, the resistors R6 and R5, and the Zener diode on the secondary side of the transformer T is used as the power supply voltage of the CPU 8.

【0028】そして、電源オン状態では切換信号がLレ
ベルであるため、トランジスタ10は不導通であり、ト
ランジスタ11は導通している。
Since the switching signal is at the L level when the power is on, the transistor 10 is non-conductive and the transistor 11 is conductive.

【0029】そのため、トランジスタ9のベース電位が
トランジスタ11によって下がるため、トランジスタ9
が導通し、端子9に電圧が表れる。よって、図4に示す
駆動回路を動作可能にする。
Therefore, the base potential of the transistor 9 is lowered by the transistor 11, so that the transistor 9
Are conducted, and a voltage appears at the terminal 9. Therefore, the drive circuit shown in FIG. 4 is made operable.

【0030】次に、スタンバイ状態では第1の従来例の
如く、スイッチングコントロール回路1を停止すること
ができないために、切換信号を利用して端子cに電圧を
生じさせないようにする。
Next, since the switching control circuit 1 cannot be stopped in the standby state as in the first conventional example, the switching signal is used to prevent the voltage from being generated at the terminal c.

【0031】つまり、切換信号がHレベルとなり、トラ
ンジスタ10は導通、トランジスタ11は不導通とな
る。そのため、トランジスタ9のベース電位が下がら
ず、トランジスタ9は導通せず、端子9には電圧が表れ
ない。よって、トランスTの2次側に電圧を発生して
も、端子cに電圧を発生させることがないために、後段
の回路回路を動作停止にすることができる。
That is, the switching signal becomes the H level, the transistor 10 becomes conductive, and the transistor 11 becomes non-conductive. Therefore, the base potential of the transistor 9 does not decrease, the transistor 9 does not conduct, and no voltage appears at the terminal 9. Therefore, even if a voltage is generated on the secondary side of the transformer T, the voltage is not generated at the terminal c, so that the operation of the circuit circuit in the subsequent stage can be stopped.

【0032】[0032]

【発明が解決しようとする課題】しかしながら、トラン
スTの2次側には電圧が発生し続けているので、端子d
にも電圧が生じ続け、図4における駆動回路の残高圧対
策回路が動作せず、ブラウン管に高圧が残ったままにな
り、ストレーエミッション等の悪影響が生じる。
However, since the voltage continues to be generated on the secondary side of the transformer T, the terminal d
Voltage continues to be generated, the balance pressure countermeasure circuit of the drive circuit in FIG. 4 does not operate, the high voltage remains in the cathode ray tube, and adverse effects such as stray emission occur.

【0033】本発明は上記問題を解決するためのもので
ある。
The present invention is intended to solve the above problems.

【0034】[0034]

【課題を解決するための手段】本発明は、直流電圧を生
成する直流生成手段と、該直流生成手段の出力を断続動
作するスイッチング手段をオンオフ制御するスイッチン
グ制御手段と、該スイッチング制御手段の出力を昇圧す
る昇圧手段と、該昇圧手段の出力から前記スイッチング
制御手段の制御信号を生成する比較検出手段と、前記昇
圧手段に接続され、映像信号で駆動し、前記昇圧出力を
駆動電源とする駆動手段と、前記昇圧手段に接続され、
前記駆動手段の出力を抑圧する駆動抑圧手段とからな
り、前記駆動手段の高圧を不要時に抑圧するようにした
残高圧対策装置において、前記昇圧手段の出力により動
作なされ、電源オン状態と電源待機状態源とを切り換え
る信号を発生する切換制御手段とを備え、この切換制御
手段の切換制御出力により、前記駆動抑圧手段を制御
し、電源待機状態の少なくとも一部に前記駆動手段を抑
圧する残高圧対策装置を提供するものである。
According to the present invention, there is provided a direct current generating means for generating a direct current voltage, a switching control means for controlling on / off of a switching means for intermittently operating an output of the direct current generating means, and an output of the switching control means. Boosting means for boosting voltage, comparison detection means for generating a control signal of the switching control means from the output of the boosting means, and driving which is connected to the boosting means and is driven by a video signal and which uses the boosted output as a driving power source. Means, connected to the boosting means,
In a balance pressure countermeasure device comprising a drive suppressing means for suppressing the output of the driving means and suppressing the high voltage of the driving means when unnecessary, the balance pressure countermeasure device is operated by the output of the boosting means, and is in a power-on state and a power standby state. And a switching control means for generating a signal for switching between the power source and the power source, and the drive control means is controlled by the switching control output of the switching control means, and the balance pressure countermeasure for suppressing the drive means in at least a part of the power supply standby state. A device is provided.

【0035】また、直流電圧を生成する直流生成手段
と、該直流生成手段の出力を断続動作するスイッチング
手段をオンオフ制御するスイッチング制御手段と、該ス
イッチング制御手段の出力を昇圧する昇圧手段と、該昇
圧手段の出力から前記スイッチング制御手段の制御信号
を生成する比較検出手段と、前記昇圧手段に接続され、
映像信号で駆動し、前記昇圧出力を駆動電源とする駆動
手段と、前記昇圧手段に接続され、前記駆動手段の出力
を抑圧する駆動抑圧手段とからなり、前記駆動手段の高
圧を不要時に抑圧するようにした残高圧対策装置におい
て、前記昇圧手段の出力により動作なされ、電源オン状
態と電源待機状態源とを切り換える信号を発生する切換
制御手段とを備え、この切換制御手段の切換制御出力に
より、前記比較検出手段の制御信号を変化させ、前記駆
動抑圧手段を制御し、電源待機状態の少なくとも一部に
前記駆動手段を抑圧する残高圧対策装置を提供するもの
である。
Further, a direct current generating means for generating a direct current voltage, a switching control means for on / off controlling a switching means for intermittently operating the output of the direct current generating means, a boosting means for boosting the output of the switching control means, Connected to the comparison detection means for generating a control signal of the switching control means from the output of the boosting means, and the boosting means,
The driving means is driven by a video signal and uses the boosted output as a driving power source, and drive suppressing means that is connected to the boosting means and suppresses the output of the driving means. The high voltage of the driving means is suppressed when unnecessary. In the balance pressure countermeasure device, the switching control means is operated by the output of the boosting means and generates a signal for switching between the power-on state and the power supply standby state source, and the switching control output of the switching control means, A balance pressure countermeasure device for changing the control signal of the comparison detection means to control the drive suppressing means and suppressing the driving means in at least a part of a power supply standby state.

【0036】[0036]

【作用】本発明は、スタンバイ時に電源電圧を下げて、
その立ち下がりにより駆動回路(ブラウン管駆動回路)
を制御して、ブラウン管の残高圧を逃すものである。
The present invention reduces the power supply voltage during standby,
Drive circuit (CRT drive circuit) due to the fall
Is controlled to release the balance pressure of the cathode ray tube.

【0037】[0037]

【実施例】図1は本発明の第1実施例の残高圧対策回路
を示すものである。尚、従来例と同一部分には同一符号
をつけ、説明は省略する。
FIG. 1 shows a balance pressure countermeasure circuit according to a first embodiment of the present invention. The same parts as those in the conventional example are designated by the same reference numerals and the description thereof will be omitted.

【0038】CPU8からの切換信号によって制御され
るトランジスタ11と、可変抵抗R1との間に抵抗R1
1とコンデンサ12の直列回路を接続する。
A resistor R1 is provided between the variable resistor R1 and the transistor 11 controlled by the switching signal from the CPU 8.
1 and the series circuit of the capacitor 12 are connected.

【0039】同図を用いて動作を説明する。まず、電源
オン状態では、CPU8からの出力はLレベルが出力さ
れている。それにより、トランジスタ10はオフ、トラ
ンジスタ11はオン状態になる。そのため、従来例と同
様にトランジスタ9のベース電位が下がり、このトラン
ジスタ9は導通し、端子cに出力を得る。
The operation will be described with reference to FIG. First, in the power-on state, the output from the CPU 8 is L level. As a result, the transistor 10 is turned off and the transistor 11 is turned on. Therefore, similarly to the conventional example, the base potential of the transistor 9 drops, the transistor 9 becomes conductive, and an output is obtained at the terminal c.

【0040】また、スタンバイ状態では、CPU8から
の出力はHレベルが出力されている。それにより、トラ
ンジスタ10はオン、トランジスタ11はオフ状態にな
る。そのため、トランジスタ9のベース電位が下がらな
いためにこのトランジスタ9は導通せず、端子cには出
力が供給されなくなる。
In the standby state, the output from the CPU 8 is H level. As a result, the transistor 10 is turned on and the transistor 11 is turned off. Therefore, since the base potential of the transistor 9 does not decrease, the transistor 9 does not conduct, and the output is not supplied to the terminal c.

【0041】一方、トランジスタ11のコレクタがHレ
ベルであるために、抵抗R11、コンデンサ12を介し
てトランジスタ6のベース電位をコンデンサ12が充電
されるまで上昇させる。それにより、トランジスタ6の
コレクタ電流が増加するとともに、発光ダイオードの電
流が増加する。
On the other hand, since the collector of the transistor 11 is at the H level, the base potential of the transistor 6 is raised via the resistor R11 and the capacitor 12 until the capacitor 12 is charged. This increases the collector current of the transistor 6 and the current of the light emitting diode.

【0042】したがって、発光ダイオードの発光量が増
加して、フォトトランジスタで受光する光の量も増加す
る。それにより、スイッチングコントロール回路1は1
次側の電圧を下げ、2次側の電圧を下げるように制御す
る。そのため、2次側の端子dの電圧は下がる。
Therefore, the amount of light emitted from the light emitting diode increases, and the amount of light received by the phototransistor also increases. As a result, the switching control circuit 1 becomes 1
The voltage on the secondary side is reduced and the voltage on the secondary side is reduced. Therefore, the voltage of the terminal d on the secondary side decreases.

【0043】また、端子cには時定数の大きい時定数回
路であるダイオード14aとコンデンサ14bが接続さ
れているために端子cの電圧に供給がなくなってもc’
点にはしばらくの間電圧が表れている。
Further, since the terminal 14 is connected to the diode 14a and the capacitor 14b, which are time constant circuits having a large time constant, even if the voltage at the terminal c is no longer supplied, c '.
Voltage appears at the dots for a while.

【0044】従って、端子dの電圧が下がり、c’点の
電圧がしばらくの間保持されているため、検出回路30
のトランジスタ20が導通する。そして、ダイオード2
2、23、24が導通するために、トランジスタ25、
26、27のベ−ス電位が上がり、コレクタの電位が下
がることになる。
Therefore, the voltage at the terminal d drops and the voltage at the point c'is held for a while, so that the detection circuit 30
Transistor 20 is turned on. And the diode 2
Since transistors 2, 23, 24 are conducting, transistor 25,
The base potentials of 26 and 27 increase, and the collector potential decreases.

【0045】それによって、ブラウン管の残高圧をトラ
ンジスタ25、26、27で除去でき、ストレーエミッ
ション等の影響を無くすことができる。
As a result, the balance pressure of the cathode ray tube can be removed by the transistors 25, 26 and 27, and the influence of stray emission or the like can be eliminated.

【0046】しかしながら、コンデンサ12の充電が終
了してしまうと、抵抗R11、コンデンサ12の経路に
は電流は流れなくなり、トランジスタ6のベース電位の
上昇は抑えられるため、発光ダイオードの電流増加も抑
えられ、スイッチングコントロール回路1は2次側の電
圧の低下を抑えることになる。
However, when the charging of the capacitor 12 is completed, no current flows in the path of the resistor R11 and the capacitor 12, and the increase of the base potential of the transistor 6 is suppressed, so that the increase of the current of the light emitting diode is also suppressed. The switching control circuit 1 suppresses the voltage drop on the secondary side.

【0047】それにより、上記の如く端子dの電圧低下
は抑えられ、通常電圧に戻り、しかも、ダイオード14
aとコンデンサ14bとからなる時定数回路で得られる
c’点の電圧が徐々に下がってくるために、検出回路3
0のトランジスタ20は不導通となり、トランジスタ2
5、26、27のベース電位も通常状態に復帰する。
As a result, the voltage drop at the terminal d is suppressed as described above, the voltage returns to the normal voltage, and the diode 14
Since the voltage at the point c'obtained by the time constant circuit composed of a and the capacitor 14b gradually decreases, the detection circuit 3
The transistor 20 of 0 becomes non-conductive, and the transistor 2
The base potentials of 5, 26 and 27 also return to the normal state.

【0048】図2は第2の実施例の残高圧対策回路であ
る。同一部分とは同一符号を付け説明は省略する。
FIG. 2 shows a balance pressure countermeasure circuit according to the second embodiment. The same parts are designated by the same reference numerals and the description thereof is omitted.

【0049】図2において、図1と異なる部分は抵抗R
11、コンデンサ12の経路にNPN型のトランジスタ
TRを接続し、そのトランジスタTRのコレクタを発光
ダイオードのカソード側のf点に接続するとともに、エ
ミッタを接地している部分である。
In FIG. 2, a portion different from FIG. 1 is a resistor R.
11, an NPN type transistor TR is connected to the path of the capacitor 12, the collector of the transistor TR is connected to point f on the cathode side of the light emitting diode, and the emitter is grounded.

【0050】次に、同図を用いて動作を説明する。課題
となるスタンバイ状態を説明する。
Next, the operation will be described with reference to FIG. The standby state, which is a problem, will be described.

【0051】このとき、CPU8からの出力はHレベル
が出力されている。それにより、トランジスタ10はオ
ン、トランジスタ11はオフ状態になる。そのため、ト
ランジスタ9のベース電位が下がらないためにこのトラ
ンジスタ9は導通せず、端子cには出力が供給されなく
なる。
At this time, the output from the CPU 8 is H level. As a result, the transistor 10 is turned on and the transistor 11 is turned off. Therefore, since the base potential of the transistor 9 does not decrease, the transistor 9 does not conduct, and the output is not supplied to the terminal c.

【0052】一方、トランジスタ11のコレクタがHレ
ベルであるために、抵抗R11、コンデンサ12を介し
てトランジスタTRのベース電位をコンデンサ12が充
電されるまで上昇させる。それにより、トランジスタT
Rのコレクタ電流が増加する。そのため、発光ダイオー
ドのカソード電位が略接地された状態になり、この発光
ダイオードの電流が増加する。
On the other hand, since the collector of the transistor 11 is at the H level, the base potential of the transistor TR is raised via the resistor R11 and the capacitor 12 until the capacitor 12 is charged. Thereby, the transistor T
The collector current of R increases. Therefore, the cathode potential of the light emitting diode is substantially grounded, and the current of the light emitting diode increases.

【0053】したがって、発光ダイオードの発光量が増
加して、フォトトランジスタで受光する光の量も増加す
る。それにより、スイッチングコントロール回路1は1
次側の電圧を下げ、2次側の電圧を下げるように制御す
る。そのため、2次側の端子dの電圧は下がる。
Therefore, the amount of light emitted from the light emitting diode increases, and the amount of light received by the phototransistor also increases. As a result, the switching control circuit 1 becomes 1
The voltage on the secondary side is reduced and the voltage on the secondary side is reduced. Therefore, the voltage of the terminal d on the secondary side decreases.

【0054】また、端子cには時定数の大きい時定数回
路であるダイオード14aとコンデンサ14bが接続さ
れているために端子cの電圧に供給がなくなってもc’
点にはしばらくの間電圧が表れている。
Since the terminal c is connected to the diode 14a and the capacitor 14b, which are time constant circuits having a large time constant, even if the voltage at the terminal c is no longer supplied, c '.
Voltage appears at the dots for a while.

【0055】従って、端子dの電圧が下がり、c’点の
電圧がしばらくの間保持されているため、検出回路30
のトランジスタ20が導通する。そして、ダイオード2
2、23、24が導通するために、トランジスタ25、
26、27のベ−ス電位が上がり、コレクタの電位が下
がることになる。
Therefore, the voltage at the terminal d drops and the voltage at the point c'is held for a while, so that the detection circuit 30
Transistor 20 is turned on. And the diode 2
Since transistors 2, 23, 24 are conducting, transistor 25,
The base potentials of 26 and 27 increase, and the collector potential decreases.

【0056】それによって、ブラウン管の残高圧をトラ
ンジスタ25、26、27で除去でき、ストレーエミッ
ション等の影響を無くすことができる。
As a result, the balance pressure of the cathode ray tube can be removed by the transistors 25, 26 and 27, and the influence of stray emission or the like can be eliminated.

【0057】しかしながら、コンデンサ12の充電が終
了してしまうと、抵抗R11、コンデンサ12の経路に
は電流は流れなくなり、トランジスタTRのベース電位
の上昇は抑えられるため、発光ダイオードの電流増加も
抑えられ、スイッチングコントロール回路1は2次側の
電圧の低下を抑えることになる。
However, when the charging of the capacitor 12 is completed, no current flows through the path of the resistor R11 and the capacitor 12, and the increase of the base potential of the transistor TR is suppressed, so that the increase of the current of the light emitting diode is also suppressed. The switching control circuit 1 suppresses the voltage drop on the secondary side.

【0058】それにより、上記の如く端子dの電圧低下
は抑えられ、通常電圧に戻り、しかも、ダイオード14
aとコンデンサ14bとからなる時定数回路で得られる
c’点の電圧が徐々に下がってくるために、検出回路3
0のトランジスタ20は不導通となり、トランジスタ2
5、26、27のベース電位も通常状態に復帰する。
As a result, the voltage drop at the terminal d is suppressed as described above, the voltage returns to the normal voltage, and the diode 14
Since the voltage at the point c'obtained by the time constant circuit composed of a and the capacitor 14b gradually decreases, the detection circuit 3
The transistor 20 of 0 becomes non-conductive, and the transistor 2
The base potentials of 5, 26 and 27 also return to the normal state.

【0059】さらに、電源オン状態でCPU8からの切
換信号によりトランジスタ11が導通しているときに、
コンデンサ12の充電電圧はトランジスタ11を介して
放電することができ、その放電及び充電は電圧比較検出
回路5のトランジスタ6には影響せず、出力電圧にも影
響しない。
Further, when the transistor 11 is conducting by the switching signal from the CPU 8 in the power-on state,
The charging voltage of the capacitor 12 can be discharged through the transistor 11, and the discharging and charging do not affect the transistor 6 of the voltage comparison / detection circuit 5 and the output voltage.

【0060】また、他の実施例として、図1において、
抵抗R11とコンデンサ12との経路のa点を解放し、
g点を直接図4のh点に接続しても、スタンバイ時の瞬
間にトランジスタ25、26、27のコレクタ電流を増
加させることができ、ブラウン管の残高圧を放電するこ
とができる。そして、同様な効果を得ることができる。
As another embodiment, in FIG.
Release point a on the path between the resistor R11 and the capacitor 12,
Even if the point g is directly connected to the point h in FIG. 4, the collector currents of the transistors 25, 26 and 27 can be increased at the moment of standby, and the cathode ray tube balance pressure can be discharged. Then, the same effect can be obtained.

【0061】つまり、本発明はスタンバイ時にその制御
信号を用いてブラウン管の残高圧を放電するものであ
り、上記の実施例に限定されないものである。
That is, the present invention discharges the balance pressure of the cathode ray tube by using the control signal during standby, and is not limited to the above embodiment.

【0062】[0062]

【発明の効果】本発明は、スタンバイ時に生じる信号を
利用して、ブラウン管の残高圧を放電させることによ
り、ストレーエミッションを防止することができる。
According to the present invention, stray emission can be prevented by discharging the balance pressure of the cathode ray tube by using the signal generated during standby.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1実施例の回路図ある。FIG. 1 is a circuit diagram of a first embodiment of the present invention.

【図2】本発明の第2実施例の回路図ある。FIG. 2 is a circuit diagram of a second embodiment of the present invention.

【図3】従来例の回路図である。FIG. 3 is a circuit diagram of a conventional example.

【図4】残高圧対策回路を示す図である。FIG. 4 is a diagram showing a balance pressure countermeasure circuit.

【図5】他の従来例の回路図である。FIG. 5 is a circuit diagram of another conventional example.

【符号の説明】[Explanation of symbols]

1 スイッチングコントロール回路 2a 整流用のダイオード 2b 整流用のダイオード 4a 平滑用のコンデンサ 4b 平滑用のコンデンサ 5 2次側電圧比較検出回路 6 トランジスタ 7 フォトカプラ 8 CPU 9 トランジスタ 10 トランジスタ 11 トランジスタ 12 コンデンサ 1 Switching Control Circuit 2a Rectifying Diode 2b Rectifying Diode 4a Smoothing Capacitor 4b Smoothing Capacitor 5 Secondary Voltage Comparison Detection Circuit 6 Transistor 7 Photocoupler 8 CPU 9 Transistor 10 Transistor 11 Transistor 12 Capacitor

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 直流電圧を生成する直流生成手段と、 該直流生成手段の出力を断続動作するスイッチング手段
をオンオフ制御するスイッチング制御手段と、 該スイッチング制御手段の出力を昇圧する昇圧手段と、 該昇圧手段の出力から前記スイッチング制御手段の制御
信号を生成する比較検出手段と、 前記昇圧手段に接続され、映像信号で駆動し、前記昇圧
出力を駆動電源とする駆動手段と、 前記昇圧手段に接続され、前記駆動手段の出力を抑圧す
る駆動抑圧手段とからなり、 前記駆動手段の高圧を不要時に抑圧するようにした残高
圧対策装置において、 前記昇圧手段の出力により動作なされ、電源オン状態と
電源待機状態源とを切り換える信号を発生する切換制御
手段とを備え、 この切換制御手段の切換制御出力により、前記駆動抑圧
手段を制御し、電源待機状態の少なくとも一部に前記駆
動手段を抑圧する残高圧対策装置。
1. A direct current generating means for generating a direct current voltage, a switching control means for controlling on / off of a switching means for intermittently operating the output of the direct current generating means, and a boosting means for boosting the output of the switching control means. A comparison detection unit that generates a control signal of the switching control unit from the output of the boosting unit, a driving unit that is connected to the boosting unit and that is driven by a video signal, and that uses the boosted output as a driving power source, and is connected to the boosting unit. In the balance pressure countermeasure device configured to suppress the high voltage of the drive means when not needed, the balance suppressor is configured to suppress the output of the drive means. A switching control means for generating a signal for switching between the standby state source and the drive suppression by the switching control output of the switching control means. Controls stage, residual pressure countermeasure device for suppressing the driving means to at least a portion of the power standby state.
【請求項2】 直流電圧を生成する直流生成手段と、 該直流生成手段の出力を断続動作するスイッチング手段
をオンオフ制御するスイッチング制御手段と、 該スイッチング制御手段の出力を昇圧する昇圧手段と、 該昇圧手段の出力から前記スイッチング制御手段の制御
信号を生成する比較検出手段と、 前記昇圧手段に接続され、映像信号で駆動し、前記昇圧
出力を駆動電源とする駆動手段と、 前記昇圧手段に接続され、前記駆動手段の出力を抑圧す
る駆動抑圧手段とからなり、 前記駆動手段の高圧を不要時に抑圧するようにした残高
圧対策装置において、 前記昇圧手段の出力により動作なされ、電源オン状態と
電源待機状態源とを切り換える信号を発生する切換制御
手段とを備え、 この切換制御手段の切換制御出力により、前記比較検出
手段の制御信号を変化させ、前記駆動抑圧手段を制御
し、電源待機状態の少なくとも一部に前記駆動手段を抑
圧する残高圧対策装置。
2. A direct current generating means for generating a direct current voltage, a switching control means for on / off controlling a switching means for intermittently operating the output of the direct current generating means, and a boosting means for boosting the output of the switching control means. A comparison detection unit that generates a control signal of the switching control unit from the output of the boosting unit, a driving unit that is connected to the boosting unit and that is driven by a video signal, and that uses the boosted output as a driving power source, and is connected to the boosting unit. In the balance pressure countermeasure device configured to suppress the high voltage of the drive means when not needed, the balance suppressor is configured to suppress the output of the drive means. A switching control means for generating a signal for switching between the standby state source and the comparison detection by the switching control output of the switching control means. Changing the control signal of the stage, and controls the drive suppression means, the residual pressure countermeasure device for suppressing the driving means to at least a portion of the power standby state.
JP5181560A 1993-07-22 1993-07-22 Countermeasure device for residual high voltage Pending JPH0738824A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5181560A JPH0738824A (en) 1993-07-22 1993-07-22 Countermeasure device for residual high voltage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5181560A JPH0738824A (en) 1993-07-22 1993-07-22 Countermeasure device for residual high voltage

Publications (1)

Publication Number Publication Date
JPH0738824A true JPH0738824A (en) 1995-02-07

Family

ID=16102932

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5181560A Pending JPH0738824A (en) 1993-07-22 1993-07-22 Countermeasure device for residual high voltage

Country Status (1)

Country Link
JP (1) JPH0738824A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0810785A2 (en) * 1996-05-30 1997-12-03 THOMSON multimedia Stray emission reduction circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0810785A2 (en) * 1996-05-30 1997-12-03 THOMSON multimedia Stray emission reduction circuit
EP0810785A3 (en) * 1996-05-30 1999-07-28 THOMSON multimedia Stray emission reduction circuit

Similar Documents

Publication Publication Date Title
JP3117013B2 (en) Power supply for television equipment
EP0035379A1 (en) A gate circuit for a thyristor and a thyristor having such a gate circuit
JPH0738824A (en) Countermeasure device for residual high voltage
EP0709764B1 (en) Power supply system capable of reducing power consumption during interruption of an external input signal given to an operating circuit
US5682083A (en) Spot removing circuit for a CRT with grid control means
US4129885A (en) Warm-up compensation system for picture tube
US6104174A (en) High voltage power supply circuit
KR100226686B1 (en) Apparatus for protecting a crt
US6847404B1 (en) Video display protection circuit
US5969955A (en) Push-pull power converter with crowbar circuit for very fast output voltage turn-off
US6137245A (en) Circuit for generating control grid voltage for cathode ray tube
EP1118209B1 (en) Video display protection circuit
JP2819633B2 (en) Television receiver
KR100503481B1 (en) Power supply with low power consumption in stand by mode
JP2780314B2 (en) DC-DC converter
KR100303209B1 (en) Automatic Degaussing Circuit of Television
JP3435852B2 (en) High-voltage residual prevention spot generation circuit
KR100326561B1 (en) Automatic Degaussing Circuit of Television
KR20000009202U (en) Monitor spot elimination circuit
EP0092954A1 (en) Electron beam suppression circuit for a television display system
KR920000910Y1 (en) Beam current limmited circuit for cathod ray tube
KR100226687B1 (en) An apparatus for protecting a CRT
JPH0314273B2 (en)
JPS6329334Y2 (en)
JP2950129B2 (en) Switching power supply