JPH07288750A - Superimposed character processing circuit - Google Patents

Superimposed character processing circuit

Info

Publication number
JPH07288750A
JPH07288750A JP6078855A JP7885594A JPH07288750A JP H07288750 A JPH07288750 A JP H07288750A JP 6078855 A JP6078855 A JP 6078855A JP 7885594 A JP7885594 A JP 7885594A JP H07288750 A JPH07288750 A JP H07288750A
Authority
JP
Japan
Prior art keywords
signal
circuit
caption
subtitle
superimposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6078855A
Other languages
Japanese (ja)
Inventor
Satoyuki Ishii
聡之 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP6078855A priority Critical patent/JPH07288750A/en
Publication of JPH07288750A publication Critical patent/JPH07288750A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To prevent the flickering of superimposed characters in the case of performing a superimposed character moving processing and to project the superimposed characters of stable quality by stopping the write of a memory and reading superimposed character signals the same as a previous field or a previous frame from the memory when the change of the superimposed characters is not detected. CONSTITUTION:When luminance signals for which the superimposed characters are present at the lower part of a screen are inputted to an input terminal 101, the superimposed character signals are detected by a superimposed character extraction circuit 103, the superimposed character signals are written in the memory 116 for the superimposed characters and simultaneously, the superimposed character signals are supplied to a superimposed character change detection circuit 110 and superimposed character changeover is judged. When the superimposed character change detection circuit 110 judges that the superimposed characters are not changed, judgement signals are outputted to a write control circuit 114 and the write operation of the memory 116 for the superimposed characters is stopped. Thus, the superimposed character signals the same as the ones read in the field are read from the memory 116 for the superimposed characters. Thus, even when a superimposed character jitter component is present in a video software, since the same signals are outputted from the memory 116 for the superimposed characters, display is performed without the flickering.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、映画ソフト等の映像下
部のブランク部に挿入された字幕を画面に納まるよう字
幕移動を行った場合の、字幕文字のちらつきを防止でき
るようにした字幕処理回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to subtitle processing for preventing flickering of subtitle characters when subtitles are moved so that the subtitles inserted in the blank portion at the bottom of the video of movie software or the like fit on the screen. It is about circuits.

【0002】[0002]

【従来の技術】近年、横長のアスペクト比(16:9 )を
有するテレビジョン受像機(以下、ワイドTV受像機と
いう)が発売されている。ワイドTV受像機はアスペク
ト比16:9のハイビジョン放送の表示に適しているほ
か、レーザディスクやVTRなどのパッケージソフトに
おいて増えつつある横長サイズ(ビスタサイズと言わ
れ、約16:9 )の映画ソフトを臨場感を持って楽しめる
利点を有している。
2. Description of the Related Art Recently, a television receiver having a horizontally long aspect ratio (16: 9) (hereinafter referred to as a wide TV receiver) has been put on the market. Wide TV receivers are suitable for displaying high-definition broadcasts with an aspect ratio of 16: 9, as well as movie software of horizontally long size (known as Vista size, about 16: 9), which is increasing in package software such as laser disks and VTRs. It has the advantage that you can enjoy with a sense of realism.

【0003】ワイドTV受像機では、通常のNTSC画
像(4:3)を映出可能であるが、そのままでは横方向に
伸びた画像となるため、映像信号を処理することで、画
面上に表示される画像を水平方向に圧縮したり、あるい
は垂直方向に伸張して表示することも可能になってい
る。
A wide TV receiver can display a normal NTSC image (4: 3), but since it is an image that is stretched in the lateral direction as it is, it is displayed on the screen by processing the video signal. It is also possible to compress the displayed image in the horizontal direction or expand the image in the vertical direction for display.

【0004】図3に、ワイドTV受像機の概略的な構成
を示す。
FIG. 3 shows a schematic structure of a wide TV receiver.

【0005】図3において、入力端子41にはアスペク
ト比16:9 あるいはアスペクト比4:3 の複合カラー映
像信号が入力され、Y/C分離及び色復調回路42に供
給される一方同期分離回路43に供給される。Y/C分
離及び色復調回路42から出力される輝度信号Y及び色
信号R−Y,B−Yは、そのまま切換回路45の第1の
入力端a1 に供給される一方、水平圧縮回路44を通し
て切換回路45の第2の入力端a2 に供給されるように
なっている。ここで、水平圧縮回路44は内部にメモリ
を有し、回路42からの輝度信号及び色信号をメモリに
入力し、メモリに対する書き込み読み出しを、同期分離
回路43からの水平,垂直同期信号に基づいて作成され
クロックパルスによって制御することにより、水平方向
に圧縮した輝度信号及び色信号を出力するようになって
いる。切換回路45は、入力端子41に入力される映像
信号がアスペクト比16:9 のものかアスペクト比4:3の
ものかによって入力端a1 の信号又は入力端a2 の信号
のどちらか一方の信号に切り換えて出力するものであ
り、入力端子41の信号がアスペクト比16:9 の信号の
場合は、入力端a1 に切り換えて出力し、アスペクト比
4:3の信号の場合は、入力端a2 に切り換えて出力する
ようになっている。表示装置46は、切換回路45から
の輝度信号及び色信号を入力し、R(赤),G(緑),
B(青)の原色信号を生成する回路と、水平,垂直の偏
向回路と、前記R,G,B信号が供給されかつ前記偏向
回路にて水平,垂直走査されるアスペクト比16:9 のC
RT(陰極線管)とで構成され、CRT上にアスペクト
比16:9 又は4:3の映像信号を真円率1で表示すること
が可能となっている。さらに、同期分離回路43からの
垂直同期信号に基づいて垂直振幅制御信号を生成して表
示装置46に供給し、映出される映像の垂直振幅を制御
するための垂直振幅制御回路47が設けられている。こ
の垂直振幅制御回路47も、アスペクト比4:3の画像を
表示したときに、垂直振幅を増大することにより、水平
方向に伸びた画像になるのを補正して真円率1で映出す
るために設けられている。
In FIG. 3, a composite color video signal having an aspect ratio of 16: 9 or an aspect ratio of 4: 3 is input to an input terminal 41 and supplied to a Y / C separation / color demodulation circuit 42 while a sync separation circuit 43. Is supplied to. The luminance signal Y and the color signals R-Y and B-Y output from the Y / C separation and color demodulation circuit 42 are directly supplied to the first input terminal a1 of the switching circuit 45, while passing through the horizontal compression circuit 44. It is adapted to be supplied to the second input terminal a2 of the switching circuit 45. Here, the horizontal compression circuit 44 has an internal memory, inputs the luminance signal and the chrominance signal from the circuit 42, and writes / reads to / from the memory based on the horizontal and vertical synchronization signals from the sync separation circuit 43. The luminance signal and the chrominance signal compressed in the horizontal direction are output by being created and controlled by the clock pulse. The switching circuit 45 selects either the signal at the input terminal a1 or the signal at the input terminal a2 depending on whether the video signal input to the input terminal 41 has an aspect ratio of 16: 9 or an aspect ratio of 4: 3. When the signal at the input terminal 41 has an aspect ratio of 16: 9, it is output by switching to the input terminal a1.
In the case of a 4: 3 signal, it is switched to the input terminal a2 and output. The display device 46 receives the luminance signal and the color signal from the switching circuit 45, and outputs R (red), G (green),
A circuit for generating a B (blue) primary color signal, a horizontal and vertical deflection circuit, and a C having an aspect ratio of 16: 9 which is supplied with the R, G and B signals and is horizontally and vertically scanned by the deflection circuit.
It is composed of an RT (cathode ray tube) and can display a video signal with an aspect ratio of 16: 9 or 4: 3 on the CRT with a perfect circularity of 1. Further, a vertical amplitude control circuit 47 is provided for generating a vertical amplitude control signal based on the vertical sync signal from the sync separation circuit 43 and supplying the vertical amplitude control signal to the display device 46 to control the vertical amplitude of the projected image. There is. The vertical amplitude control circuit 47 also corrects that when the image having the aspect ratio of 4: 3 is displayed, the vertical amplitude is increased to make the image stretched in the horizontal direction, and the image is displayed with a circularity of 1. It is provided for.

【0006】上記回路で、入力端子41にアスペクト比
4:3の複合カラー映像信号が入力されたとき、水平圧縮
回路44を通して水平圧縮した信号を表示装置46に導
きかつ垂直振幅制御回路47は通常状態の制御を行って
本来のアスペクト比の画像表示を行うか、回路42から
の信号をそのまま表示装置46に導きかつ垂直振幅制御
回路47で垂直振幅を拡大する制御を行って本来のアス
ペクト比の画像表示を行うかは、図示しないコントロー
ラによる画面表示モードの切換設定による。
In the above circuit, the input terminal 41 has an aspect ratio
When a 4: 3 composite color video signal is input, the horizontally compressed signal is guided to the display device 46 through the horizontal compression circuit 44, and the vertical amplitude control circuit 47 controls the normal state to display an image with an original aspect ratio. Whether a signal from the circuit 42 is guided to the display device 46 as it is and the vertical amplitude control circuit 47 performs control to increase the vertical amplitude to display an image with the original aspect ratio. It depends on the mode switching setting.

【0007】このように、ワイドTV受像機では、異な
るアスペクト比の画像を表示するために水平圧縮回路4
4、あるいは垂直振幅制御回路47を用いる。16:9 の
表示装置46にアスペクト比4:3の画像を表示すると、
水平方向に伸びた画像になるので、水平圧縮回路44で
水平方向に圧縮し、本来のアスペクト比で表示する。ま
た、映画ソフトのようにビスタサイズの画像では、画面
上部又は下部のブランク部(黒帯部分)を画面上に映出
しないように、垂直振幅制御回路47により垂直振幅を
伸ばして本来のアスペクト比で表示する。
As described above, in the wide TV receiver, the horizontal compression circuit 4 is used to display images having different aspect ratios.
4 or the vertical amplitude control circuit 47 is used. When an image with an aspect ratio of 4: 3 is displayed on the 16: 9 display device 46,
Since the image becomes a horizontally expanded image, it is horizontally compressed by the horizontal compression circuit 44 and displayed in the original aspect ratio. Also, in a Vista-sized image like movie software, the vertical amplitude is extended by the vertical amplitude control circuit 47 so that the blank part (black band part) at the top or bottom of the screen is not projected on the screen. Display with.

【0008】図4に、アスペクト比4:3の画像をアスペ
クト比16:9 の画面に表示したときの、画面表示モード
を示す。図4(a) は4:3のアスペクト比の画像例を示し
ている。図4(b) は図4(a) の画像をアスペクト比16:
9 の画面の中に水平方向圧縮して4:3の大きさに映出し
た例を示している。斜線部分は画像のない部分である。
図4(c) は図4(a) の画像をアスペクト比16:9 の画面
の中に垂直振幅を拡大して映出した例を示している。こ
れは、画面の左右いっぱいに画像が映出されるが、点線
にて示す画像の上下部分は切り捨てられている。これ
は、ビスタサイズ(約16:9 )の映画等を画面いっぱい
に表示する場合に特に便利である。図4(b)をノーマル
モード、図4(c) をズームモードという。
FIG. 4 shows a screen display mode when an image having an aspect ratio of 4: 3 is displayed on a screen having an aspect ratio of 16: 9. FIG. 4A shows an example of an image with an aspect ratio of 4: 3. Figure 4 (b) shows the image of Figure 4 (a) with an aspect ratio of 16:
An example is shown in which the image is horizontally compressed and displayed in a size of 4: 3 on the 9th screen. The shaded area is the area without the image.
FIG. 4 (c) shows an example in which the image of FIG. 4 (a) is displayed on a screen having an aspect ratio of 16: 9 with the vertical amplitude enlarged. In this, the image is displayed on the entire left and right sides of the screen, but the upper and lower parts of the image shown by the dotted line are truncated. This is particularly useful when displaying a movie of Vista size (about 16: 9) on the full screen. Figure 4 (b) is called normal mode and Figure 4 (c) is called zoom mode.

【0009】ところで、図5(a) のようにビスタサイズ
の映像で画面下部のブランク部(斜線部分)に字幕が挿
入されている場合、図4(c) のようにズームモードとし
て垂直振幅を伸ばすと文字が見えなくなる。したがっ
て、この場合、画面下部のブランク部にある字幕信号を
映像のある期間に移動し、合成した後、垂直振幅を伸長
する処理を施して、図5(b) のように表示する。
By the way, when a subtitle is inserted in the blank portion (hatched portion) at the bottom of the screen in a Vista-size image as shown in FIG. 5A, the vertical amplitude is set as the zoom mode as shown in FIG. 4C. The characters disappear when stretched. Therefore, in this case, the caption signal in the blank part at the bottom of the screen is moved during a certain period of the image, combined, and then subjected to the process of extending the vertical amplitude, and displayed as shown in FIG. 5 (b).

【0010】図6にこのような字幕処理回路の構成を示
す。字幕処理回路には、輝度信号が入力端子101より
入力され、A/D変換器102でディジタル信号に変換
されて、字幕抽出回路103に供給される。字幕抽出回
路103は、前記のディジタル信号の輝度レベルが所定
値を越えた場合に字幕と判定し、その部分を字幕信号と
して字幕用メモリ116に供給する。字幕用メモリ11
6は、字幕をブランク部から映像部に移動するために前
記字幕信号を一時記憶するためのメモリである。字幕用
メモリ116の動作は書き込み制御回路114、読み出
し制御回路115により制御される。書き込み制御回路
114および読み出し制御回路115は水平タイミング
発生回路111からの水平タイミング信号と垂直タイミ
ング発生回路112からの垂直タイミング信号を受け、
フィールド単位で字幕信号の書き込みタイミングと読み
出しタイミングを制御する。字幕用メモリ116に書き
込んだ画面下部の字幕信号に対して、次のフィールドで
読み出すときに1フィールド上の読み出しタイミングを
早くすることにより、字幕部分を画面の映像部に移動し
て表示する。図示の点線枠部分が、書き込み・読み出し
の制御を行う制御手段を構成している。字幕用メモリ1
16から読み出された字幕信号はD/A変換器117で
アナログ信号に変換され、合成回路118にて入力端子
101からの輝度信号とその映像期間で合成し、出力端
子119から字幕信号が合成された輝度信号として出力
する。
FIG. 6 shows the configuration of such a caption processing circuit. A luminance signal is input to the caption processing circuit from the input terminal 101, converted into a digital signal by the A / D converter 102, and supplied to the caption extraction circuit 103. The subtitle extraction circuit 103 determines that the subtitle is a subtitle when the brightness level of the digital signal exceeds a predetermined value, and supplies that portion to the subtitle memory 116 as a subtitle signal. Subtitle memory 11
Reference numeral 6 is a memory for temporarily storing the caption signal in order to move the caption from the blank part to the video part. The operation of the subtitle memory 116 is controlled by the write control circuit 114 and the read control circuit 115. The write control circuit 114 and the read control circuit 115 receive the horizontal timing signal from the horizontal timing generation circuit 111 and the vertical timing signal from the vertical timing generation circuit 112,
The writing timing and reading timing of the caption signal are controlled in field units. With respect to the subtitle signal at the bottom of the screen written in the subtitle memory 116, the subtitle portion is moved to the video portion of the screen and displayed by advancing the read timing in one field when reading in the next field. The dotted line frame portion shown in the figure constitutes a control means for controlling writing / reading. Subtitle memory 1
The subtitle signal read from 16 is converted into an analog signal by the D / A converter 117, and is synthesized by the synthesizing circuit 118 with the luminance signal from the input terminal 101 in the video period, and the subtitle signal is synthesized from the output terminal 119. And output as a luminance signal.

【0011】このように、入力端子101に、画面下部
に字幕がある輝度信号が入力された場合、字幕抽出回路
103により字幕を検出し、字幕用メモリ116に字幕
信号を書き込んだ後、次のフィールドでは字幕用メモリ
116から読み出すタイミングを垂直方向に早くし、映
像のある期間に出力するようにする。これによって、字
幕は映像のある期間に表示される。
As described above, when a luminance signal having a caption at the bottom of the screen is input to the input terminal 101, the caption extraction circuit 103 detects the caption, writes the caption signal in the caption memory 116, and then In the field, the timing of reading from the subtitle memory 116 is advanced in the vertical direction so as to output the video during a certain period. Thereby, the subtitles are displayed during a certain period of the video.

【0012】しかしながら、従来の字幕移動処理におい
ては、字幕信号にジッタ成分があるほか、字幕信号にノ
イズ成分があると字幕を検出する字幕抽出回路103で
ノイズ成分により字幕が水平方向の変化となって検出さ
れ、これを表示すると文字のエッジ部のちらつきとな
る。その対策として、ノイズ成分を水平成分用のローパ
スフィルタ(LPF)で低減することが考えられる。し
かし、字幕信号は、水平高域成分を含んでいるので、こ
のノイズ成分を水平LPFで低減すると、字幕信号自体
がボケてしまうという不具合点が発生するので、このノ
イズ成分を低減することは容易ではなかった。
However, in the conventional caption moving process, when the caption signal has a jitter component and the caption signal has a noise component, the caption extraction circuit 103 for detecting the caption changes the caption in the horizontal direction due to the noise component. When this is displayed, it causes flickering at the edge portion of the character. As a countermeasure against this, it is conceivable to reduce the noise component by a low-pass filter (LPF) for horizontal components. However, since the caption signal contains a horizontal high frequency component, if this noise component is reduced by a horizontal LPF, the problem that the caption signal itself becomes blurred occurs, so it is easy to reduce this noise component. Was not.

【0013】[0013]

【発明が解決しようとする課題】上記の如く、従来の字
幕処理回路においては、検出される字幕信号にはジッタ
成分があり、これに加えてノイズ成分があると、字幕移
動処理した文字がちらついて見難いという問題があっ
た。
As described above, in the conventional caption processing circuit, the detected caption signal has a jitter component, and if there is a noise component in addition to the jitter component, the characters subjected to caption movement processing flickers. There was a problem that it was difficult to see.

【0014】そこで、本発明は上記の問題に鑑み、字幕
移動処理を行った場合の字幕文字のちらつきを防止する
ことができ、安定した品位の字幕文字を映出することが
できる字幕処理回路を提供することを目的とするもので
ある。
Therefore, in view of the above problems, the present invention provides a subtitle processing circuit capable of preventing subtitle characters from flickering when a subtitle moving process is performed and displaying subtitle characters of stable quality. It is intended to be provided.

【0015】[0015]

【課題を解決するための手段】本発明による字幕処理回
路は、入力として供給される映像信号の輝度レベルが所
定値を越えた場合にその部分を字幕信号として出力する
字幕抽出手段と、この字幕抽出手段からの前記字幕信号
を記憶するメモリ手段と、前記字幕抽出手段からの字幕
信号の時間方向の変化を検出する字幕変化検出手段と、
前記メモリ手段の書き込み読み出し動作を制御し、前記
メモリ手段に前記字幕抽出手段からの字幕信号を書き込
んだ後、次のフィールドあるいはフレームにおいて前記
メモリ手段から字幕信号を読み出すタイミングを、書き
込み時のタイミングとは異ならせることにより字幕移動
するように制御するものであって、前記字幕変化検出手
段において字幕の変化が検出されない場合に前記メモリ
手段の書き込み動作を停止して前記メモリ手段から前フ
ィールドあるいは前フレームと同じ字幕信号を読み出す
ように制御する手段とを具備したものである。
SUMMARY OF THE INVENTION A caption processing circuit according to the present invention includes caption extraction means for outputting a portion of a video signal supplied as an input as a caption signal when the luminance level of the video signal exceeds a predetermined value, and the caption. Memory means for storing the caption signal from the extraction means; caption change detection means for detecting a change in the time direction of the caption signal from the caption extraction means;
After controlling the write / read operation of the memory means and writing the caption signal from the caption extraction means to the memory means, the timing of reading the caption signal from the memory means in the next field or frame is referred to as the writing timing. Is a control for moving the subtitles by making them different, and when the subtitle change detecting means does not detect a change in the subtitles, the writing operation of the memory means is stopped to change the previous field or the previous frame from the memory means. And means for controlling the same subtitle signal to be read out.

【0016】[0016]

【作用】本発明によれば、字幕変化検出手段で、字幕の
時間方向の変化が検出されない場合は、メモリ手段の書
き込み動作を停止し、メモリ手段から同じ字幕信号を読
み出し続けることで、文字のちらつきを防止する。字幕
の変化が検出された場合は従来と同じ書き込み・読み出
し処理を行う。
According to the present invention, when the change in the time direction of the subtitle is not detected by the subtitle change detecting means, the writing operation of the memory means is stopped and the same subtitle signal is continuously read from the memory means, thereby Prevent flicker. When a change in subtitles is detected, the same writing / reading processing as in the past is performed.

【0017】[0017]

【実施例】実施例について図面を参照して説明する。図
1は本発明の一実施例の字幕処理回路を示すブロック図
である。
EXAMPLES Examples will be described with reference to the drawings. FIG. 1 is a block diagram showing a caption processing circuit according to an embodiment of the present invention.

【0018】図1において、図6と異なる点は、字幕変
化検出回路110(点線枠にて示す)を設けたことであ
る。以下に構成を説明する。
1 is different from FIG. 6 in that a caption change detection circuit 110 (shown by a dotted frame) is provided. The configuration will be described below.

【0019】字幕処理回路には、輝度信号が入力端子1
01より入力され、A/D変換器102でディジタル信
号に変換されて、字幕抽出回路103に供給される。字
幕抽出回路103は、前記のディジタル信号の輝度レベ
ルが所定値を越えた場合に字幕と判定し、その部分を字
幕信号として字幕用メモリ116に供給する。字幕用メ
モリ116は、字幕をブランク部から映像部に移動する
ために前記字幕信号を一時記憶するためのメモリであ
る。字幕用メモリ116の動作は書き込み制御回路11
4A、読み出し制御回路115により制御される。書き
込み制御回路114Aは、字幕変化検出回路110内の
判定回路109から字幕変化無しの判定信号が供給され
ると、その書き込み動作を停止するようになっている。
字幕変化検出回路110内の判定回路109から字幕変
化有りの判定信号が供給されると、書き込み制御回路1
14Aおよび読み出し制御回路115は水平タイミング
発生回路111からの水平タイミング信号と垂直タイミ
ング発生回路112からの垂直タイミング信号を受け、
フィールド単位で字幕信号の書き込みタイミングと読み
出しタイミングを制御する。字幕用メモリ116に書き
込んだ画面下部の字幕信号に対して、次のフィールドで
読み出すときに1フィールド上の読み出しタイミングを
早くすることにより、字幕部分を画面の映像部に移動し
て表示する。図示の点線枠部分が、書き込み・読み出し
の制御を行う制御手段を構成している。字幕用メモリ1
16から読み出された字幕信号はD/A変換器117で
アナログ信号に変換され、合成回路118にて入力端子
101からの輝度信号と映像部で合成し、出力端119
から字幕信号が合成された輝度信号として出力する。
The subtitle processing circuit receives the luminance signal from the input terminal 1
01 is input, converted into a digital signal by the A / D converter 102, and supplied to the caption extraction circuit 103. The subtitle extraction circuit 103 determines that the subtitle is a subtitle when the brightness level of the digital signal exceeds a predetermined value, and supplies that portion to the subtitle memory 116 as a subtitle signal. The caption memory 116 is a memory for temporarily storing the caption signal in order to move the caption from the blank part to the video part. The operation of the subtitle memory 116 is performed by the write control circuit 11
4A, controlled by the read control circuit 115. The writing control circuit 114A is configured to stop the writing operation when a determination signal indicating that there is no caption change is supplied from the determination circuit 109 in the caption change detection circuit 110.
When the determination circuit 109 in the caption change detection circuit 110 supplies a determination signal indicating that there is a caption change, the write control circuit 1
14A and the read control circuit 115 receive the horizontal timing signal from the horizontal timing generation circuit 111 and the vertical timing signal from the vertical timing generation circuit 112,
The writing timing and reading timing of the caption signal are controlled in field units. With respect to the subtitle signal at the bottom of the screen written in the subtitle memory 116, the subtitle portion is moved to the video portion of the screen and displayed by advancing the read timing in one field when reading in the next field. The dotted line frame portion shown in the figure constitutes a control means for controlling writing / reading. Subtitle memory 1
The subtitle signal read from 16 is converted into an analog signal by the D / A converter 117, and combined with the luminance signal from the input terminal 101 in the video section by the combining circuit 118, and the output terminal 119.
The subtitle signal is output as a combined luminance signal.

【0020】前記字幕変化検出回路110は、前記字幕
抽出回路103で抽出した字幕信号の時間方向の変化を
検出するものである。字幕変化検出回路110は、1フ
レーム遅延回路104と、減算器105と、絶対値回路
106と、2値化回路107と、計数回路108と、判
定回路109と、計数タイミング発生回路113とで構
成されている。字幕変化検出回路110では、字幕抽出
回路103からの字幕信号を1フレーム遅延回路104
を通すことにより1フレーム遅延した字幕信号を出力
し、この1フレーム遅延信号と1フレーム遅延前の信号
とを減算器105にて減算することにより、1フレーム
間差分信号を得る。これを絶対値回路106に入力して
字幕の変化に応じた絶対値出力を得、さらに2値化回路
107に入力して所定レベルでスライスし、ハイレベ
ル”H”,ローレベル”L”の2値化信号とする。そし
て、この2値化信号を計数回路108に入力し、その”
H”の数を計数タイミング発生回路113で与えられる
計数期間において計数し、その計数値を判定回路109
に入力する。計数タイミング発生回路113は、水平,
垂直同期信号HD,VDに基づき計数回路108に対し
て計数の開始タイミング及びリセットタイミングを与え
るもので、1フィールドにおける字幕のあるブランク部
に相当する期間を計数期間とするように前記計数開始タ
イミング及びリセットタイミングが設定される。判定回
路109は、前記計数値が所定値以上である否かを判定
し、所定値以上であれば字幕が切り換わったと判定し
て、その字幕有りの判定信号を書き込み制御回路114
Aに入力し、また所定値より小さければ字幕変化無しの
判定信号を書き込み制御回路114Aに入力する。
The caption change detection circuit 110 detects a change in the time direction of the caption signal extracted by the caption extraction circuit 103. The caption change detection circuit 110 includes a 1-frame delay circuit 104, a subtractor 105, an absolute value circuit 106, a binarization circuit 107, a counting circuit 108, a determination circuit 109, and a counting timing generation circuit 113. Has been done. In the caption change detection circuit 110, the caption signal from the caption extraction circuit 103 is added to the 1-frame delay circuit 104.
To output a subtitle signal delayed by one frame, and subtract the 1-frame delayed signal and the signal before the 1-frame delay by a subtractor 105 to obtain a 1-frame differential signal. This is input to the absolute value circuit 106 to obtain an absolute value output according to the change of the caption, and further input to the binarization circuit 107 to slice at a predetermined level, and the high level “H” and the low level “L” are output. It is a binary signal. Then, this binary signal is input to the counting circuit 108,
The number of H ″ is counted during the counting period given by the counting timing generation circuit 113, and the count value is determined by the determination circuit 109.
To enter. The counting timing generation circuit 113 is
The counting start timing and the reset timing are given to the counting circuit 108 based on the vertical synchronizing signals HD and VD. The counting start timing and the reset timing are set so that a period corresponding to a blank portion with subtitles in one field is set as the counting period. Reset timing is set. The determination circuit 109 determines whether or not the count value is equal to or larger than a predetermined value, and if the count value is equal to or larger than the predetermined value, it is determined that the caption has been switched, and a determination signal indicating that caption is present is written into the writing control circuit 114.
If it is smaller than a predetermined value, the judgment signal indicating that there is no caption change is input to the write control circuit 114A.

【0021】書き込み制御回路114Aは、判定回路1
09から字幕変化無しを示す判定信号が出力された場合
は、字幕メモリ116の書き込み動作を停止し、字幕変
化有りを示す判定信号が出力された場合は、従来通りの
書き込み動作を行う。なお、字幕メモリ116の書き込
み動作が停止された場合でも、読み出し制御回路115
は通常通り読み出し動作するので字幕メモリ116から
前フィールドと同一の字幕信号が読み出されることな
る。
The write control circuit 114A is a judgment circuit 1
When the determination signal indicating that the caption has not changed is output from 09, the writing operation of the caption memory 116 is stopped, and when the determination signal indicating that the caption has changed is output, the conventional writing operation is performed. Even when the writing operation of the subtitle memory 116 is stopped, the read control circuit 115
Since the read operation is performed as usual, the same caption signal as the previous field is read from the caption memory 116.

【0022】次に、上記の回路の動作を説明する。Next, the operation of the above circuit will be described.

【0023】一般に映画ソフトの字幕は、あるフィール
ドに渡って同じ字幕が表示され、切り換わるときにはフ
ィールド単位で文字が同時に変化する。これは、字幕を
挿入あるいは編集する際にフィールド単位で処理するた
めである。
Generally, in the subtitles of movie software, the same subtitles are displayed over a certain field, and when the subtitles are switched, the characters change simultaneously in units of fields. This is for processing in field units when inserting or editing subtitles.

【0024】字幕変化検出回路110は、字幕の変化を
フィールド単位で検出し、字幕が切り換わったか否かを
判定して、字幕切り換わりを判定しない場合は書き込み
制御回路114Aによる字幕用メモリ116の書き込み
動作を停止するよう制御するものであるが、字幕切り換
わりを判定した場合は書き込み制御回路114Aは従来
通り(図6と同様)の動作を行う。
The caption change detection circuit 110 detects a caption change in units of fields, determines whether the caption has been switched, and if the caption switching is not determined, the writing control circuit 114A stores the caption memory 116. Although the writing operation is controlled so as to be stopped, the writing control circuit 114A operates as in the conventional case (similar to FIG. 6) when the subtitle switching is determined.

【0025】入力端子101に、画面下部に字幕がある
輝度信号が入力された場合、字幕抽出回路103により
字幕信号を検出し、字幕用メモリ116に字幕信号を書
き込むと同時に、字幕変化検出回路110に字幕信号を
供給して字幕切り換わりの判定を行う。字幕変化検出回
路110が字幕変化有りの判定信号を出力した場合は、
従来例と同様な動作となり、字幕用メモリ116から字
幕信号を読み出す場合、次のフィールドでは字幕用メモ
リ116から読み出すタイミングを垂直方向に早くし、
入力輝度信号の映像のある期間に出力させ、D/A変換
後、入力輝度信号と合成して出力する。これによって、
字幕は映像のある期間に表示されることになる。
When a luminance signal having a caption at the bottom of the screen is input to the input terminal 101, the caption extraction circuit 103 detects the caption signal and writes the caption signal in the caption memory 116, and at the same time, the caption change detection circuit 110. The subtitle signal is supplied to and the subtitle switching is determined. When the caption change detection circuit 110 outputs a determination signal that there is a caption change,
When the subtitle signal is read from the subtitle memory 116 in the same operation as in the conventional example, the timing of reading from the subtitle memory 116 is advanced in the vertical direction in the next field.
The image of the input luminance signal is output during a certain period, D / A converted, and then combined with the input luminance signal and output. by this,
Subtitles will be displayed during a certain period of the video.

【0026】字幕変化検出回路110について説明す
る。字幕に変化があるとき、1フレーム遅延回路104
からの1フレーム遅延信号と遅延前の直接信号には差異
があるので、両者を減算器105にて減算して得られる
1フレーム間差分信号を絶対値回路106に通すと、絶
対値回路106から字幕の変化に応じた信号が出力され
る。2値化回路107は絶対値出力をある所定のレベル
でスライスし、ハイレベル”H”、ローレベル”L”の
2値信号に変える。2値化回路107は入力がスライス
レベルを越える時”H”を出力するとすれば、計数回路
108では字幕のあるブランク部において、この”H”
となるサンプル数をカウントする。すなわち、字幕に変
化があれば、”H”信号は増えるのでこれを計数し、こ
れが所定値以上あれば字幕が切り換わった(字幕変化有
り)と判定する。
The subtitle change detection circuit 110 will be described. When there is a change in subtitles, the 1-frame delay circuit 104
Since there is a difference between the 1-frame delayed signal from 1 and the direct signal before delay, when the 1-frame difference signal obtained by subtracting both of them is passed through the absolute value circuit 106, the absolute value circuit 106 A signal corresponding to the change in subtitles is output. The binarization circuit 107 slices the absolute value output at a predetermined level and converts it into a binary signal of high level "H" and low level "L". If the binarization circuit 107 outputs "H" when the input exceeds the slice level, the counting circuit 108 outputs this "H" in the blank portion with subtitles.
Count the number of samples. That is, if there is a change in the caption, the "H" signal increases, so this is counted, and if this is greater than or equal to a predetermined value, it is determined that the caption has been changed (caption change).

【0027】先に述べたように字幕が切り換わるとき
は、すべての文字があるフィールド(あるいは、フレー
ム)で同時に変化し、かつ字幕は白文字で表示されるの
で、1フレーム間差分信号は大きく出力される。つま
り、字幕が切り換わるときと、切り換わらないときで1
フレーム間差分信号は大きく変動する。よって、1フレ
ーム間差分信号を絶対値回路106で絶対値化しかつ2
値化回路107で所定レベルでスライスして2値化する
ことにより、混入するノイズ成分あるいは、字幕自身の
ジッタ成分を字幕変化として誤検出することは少なくな
る。
As described above, when subtitles are switched, all characters simultaneously change in a certain field (or frame), and the subtitles are displayed in white characters, so the one-frame difference signal is large. Is output. In other words, 1 when the subtitle is switched and when it is not switched
The inter-frame difference signal fluctuates greatly. Therefore, the one-frame difference signal is converted into an absolute value by the absolute value circuit 106, and
By performing the binarization by slicing at a predetermined level in the binarization circuit 107, it is less likely that a noise component mixed in or a jitter component of the subtitle itself is erroneously detected as a subtitle change.

【0028】字幕変化検出回路110が字幕変化無しと
判定した場合、判定信号を書き込み制御回路114に出
力し、字幕用メモリ116の書き込み動作を停止する。
よって、字幕用メモリ116からは前フィールドで読み
出したものと同一の字幕信号が読み出される。従って、
映像ソフトにある字幕ジッタ成分があっても、字幕用メ
モリ116からは同一信号が出力されるので、ちらつか
ずに表示できる。
When the caption change detection circuit 110 determines that there is no caption change, it outputs a determination signal to the write control circuit 114 and stops the writing operation of the caption memory 116.
Therefore, the same subtitle signal as that read in the previous field is read from the subtitle memory 116. Therefore,
Even if there is a subtitle jitter component in the video software, the same signal is output from the subtitle memory 116, so that it can be displayed without flickering.

【0029】字幕変化検出回路110が字幕変化有りと
判定した場合、書き込み制御回路114Aは従来通りの
動作を行い、字幕用メモリ116には、新しい字幕情報
が書き込まれ、次のフィールドでこの信号が読み出され
る。従って、字幕用メモリ116に記憶される情報は、
字幕が変化した場合のみ、更新されることになる。前述
したように、字幕用メモリ116から読み出す場合、次
のフィールドでは字幕用メモリ116から読み出すタイ
ミングを垂直方向に早くし、入力輝度信号の映像のある
期間に出力するように制御される。
When the caption change detection circuit 110 determines that there is a caption change, the write control circuit 114A operates as usual, new caption information is written in the caption memory 116, and this signal is sent in the next field. Read out. Therefore, the information stored in the subtitle memory 116 is
It will only be updated if the subtitles change. As described above, when reading from the subtitle memory 116, in the next field, the timing of reading from the subtitle memory 116 is advanced in the vertical direction, and the input luminance signal is controlled to be output in a certain period.

【0030】図2は、上記字幕変化検出回路110の他
の実施例を示している。
FIG. 2 shows another embodiment of the caption change detection circuit 110.

【0031】本実施例は、図1の実施例の字幕変化検出
回路110の回路構成と異なるところは、絶対値回路1
06の出力を水平成分積分回路121および垂直成分積
分回路122で積分し、この積分信号から判定回路12
3で字幕の変化の有無を判定することである。前記水平
成分積分回路121は信号HT に示す信号期間において
入力信号を積分するものであり、前記垂直成分積分回路
122は信号VT に示す信号期間において入力信号を積
分するものである。字幕に変化のない場合は2つの回路
121,122による積分信号は小さいが、変化のある
場合は積分信号は大きな値となる。これを判定回路12
3で判別し、所定のレベルより大きければ字幕変化有り
とし小さければ字幕変化無しと判定することにより、字
幕の変化の有無を示す判定信号を端子125から出力
し、前記書き込み制御回路114Aに供給して書き込み
を制御する。即ち、字幕変化有りの場合は、従来通りの
書き込み動作を行い、字幕変化無しの場合は、書き込み
動作を停止する。
This embodiment is different from the subtitling change detection circuit 110 of the embodiment shown in FIG. 1 in that the absolute value circuit 1 is different.
The output of 06 is integrated by the horizontal component integration circuit 121 and the vertical component integration circuit 122, and the determination circuit 12 is integrated from this integrated signal.
3 is to determine whether there is a change in subtitles. The horizontal component integrating circuit 121 integrates the input signal in the signal period shown by the signal HT, and the vertical component integrating circuit 122 integrates the input signal in the signal period shown by the signal VT. When the caption does not change, the integrated signals by the two circuits 121 and 122 are small, but when there is a change, the integrated signal has a large value. This is the judgment circuit 12
3, the subtitle change is detected if the level is higher than a predetermined level, and the subtitle change is not detected if the level is lower than the predetermined level. Control writing. That is, when there is a change in subtitles, the conventional writing operation is performed, and when there is no change in subtitles, the writing operation is stopped.

【0032】2つの回路121,122で積分する期間
は画面上部あるいは下部のブランク部であり、したがっ
て水平方向には水平同期信号や、バックポーチのある水
平帰線消去期間を除いた期間が積分期間であり、垂直方
向には画面上部あるいは下部のブランク部(黒信号部
分)に字幕の挿入される期間において積分する。
The integration period of the two circuits 121 and 122 is the blank part at the top or bottom of the screen. Therefore, in the horizontal direction, the integration period is the period excluding the horizontal sync signal and the horizontal blanking period with the back porch. In the vertical direction, integration is performed during the period in which the caption is inserted in the blank part (black signal part) at the top or bottom of the screen.

【0033】尚、上記実施例では、ビスタサイズの映像
の黒帯部分の所定レベルを越える輝度信号を読み出して
字幕情報として画面の映像部分に移動し表示する場合に
ついて説明したが、本発明は字幕部分のみを移動表示す
る場合に限定されないことは勿論である。即ち、本発明
は、映像信号における任意の範囲(例えば野球放送のス
コア表示)を指定し、その範囲の輝度信号が所定値を越
えた場合に、その輝度信号を読み出して画面の任意の位
置に移動して表示させるものにも応用することができ
る。
In the above embodiment, the case has been described in which the luminance signal exceeding the predetermined level of the black band portion of the Vista size image is read and moved to the image portion of the screen as subtitle information and displayed. Of course, it is not limited to the case where only the part is moved and displayed. That is, the present invention specifies an arbitrary range in a video signal (for example, a score display of baseball broadcasting), and when the brightness signal in the range exceeds a predetermined value, the brightness signal is read out and placed at an arbitrary position on the screen. It can also be applied to moving and displaying.

【0034】[0034]

【発明の効果】以上述べたように本発明によれば、字幕
移動処理を行った場合の字幕文字のちらつきを防止する
ことができ、安定した品位ある字幕文字を映出すること
ができる。
As described above, according to the present invention, it is possible to prevent flickering of subtitle characters when the subtitle moving process is performed, and it is possible to display stable subtitle characters of high quality.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例の字幕処理回路を示すブロッ
ク図。
FIG. 1 is a block diagram showing a caption processing circuit according to an embodiment of the present invention.

【図2】図1に示した字幕変化検出回路の他の実施例を
示すブロック図。
FIG. 2 is a block diagram showing another embodiment of the caption change detection circuit shown in FIG.

【図3】ワイドTV受像機の構成を示すブロック図。FIG. 3 is a block diagram showing a configuration of a wide TV receiver.

【図4】ノーマルモード及びズームモードを示す図。FIG. 4 is a diagram showing a normal mode and a zoom mode.

【図5】横長ソフトにおける字幕位置とこれをワイドT
V受像機の画面上にズームモード表示しかつ字幕移動表
示した状態を示す図。
[Fig. 5] Subtitle position in landscape software and wide T
The figure which shows the state which carried out the zoom mode display and the subtitle movement display on the screen of a V receiver.

【図6】従来の字幕処理回路を示すブロック図。FIG. 6 is a block diagram showing a conventional caption processing circuit.

【符号の説明】[Explanation of symbols]

101…輝度信号入力端子 103…字幕抽出回路 104…1フレーム遅延回路 105…減算器 106…絶対値回路 107…2値化回路 108…計数回路 109,123…判定回路 110…字幕変化検出回路 111…水平タイミング発生回路 112…垂直タイミング発生回路 114A…書き込み制御回路 115…読み出し制御回路 116…字幕用メモリ 101 ... Luminance signal input terminal 103 ... Caption extraction circuit 104 ... 1 frame delay circuit 105 ... Subtractor 106 ... Absolute value circuit 107 ... Binarization circuit 108 ... Counting circuit 109, 123 ... Judgment circuit 110 ... Caption change detection circuit 111 ... Horizontal timing generation circuit 112 ... Vertical timing generation circuit 114A ... Write control circuit 115 ... Read control circuit 116 ... Subtitle memory

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】入力として供給される映像信号の輝度レベ
ルが所定値を越えた場合にその部分を字幕信号として出
力する字幕抽出手段と、 この字幕抽出手段からの字幕信号を記憶するメモリ手段
と、 前記字幕抽出手段からの字幕信号の時間方向の変化を検
出する字幕変化検出手段と、 前記メモリ手段の書き込み読み出し動作を制御し、前記
メモリ手段に前記字幕抽出手段からの字幕信号を書き込
んだ後、次のフィールドあるいはフレームにおいて前記
メモリ手段から字幕信号を読み出すタイミングを、書き
込み時のタイミングとは異ならせることにより字幕移動
するように制御するものであって、前記字幕変化検出手
段において字幕の変化が検出されない場合に前記メモリ
手段の書き込み動作を停止して前記メモリ手段から前フ
ィールドあるいは前フレームと同じ字幕信号を読み出す
ように制御する手段とを具備したことを特徴とする字幕
処理回路。
1. A caption extracting means for outputting a portion of the video signal supplied as an input as a caption signal when the luminance level exceeds a predetermined value, and a memory means for storing the caption signal from the caption extracting means. After the caption change detection means for detecting a change in the time direction of the caption signal from the caption extraction means, and the write / read operation of the memory means are controlled, and the caption signal from the caption extraction means is written to the memory means. In the next field or frame, the timing of reading the subtitle signal from the memory means is controlled so as to move the subtitle by making it different from the timing at the time of writing. If not detected, the write operation of the memory means is stopped and there is a previous field from the memory means. Subtitle processing circuit which is characterized by comprising a means for controlling so as to read the same caption signal the previous frame is.
【請求項2】前記字幕変化検出手段は、映像信号の字幕
のあるブランク部における変化をフィールド単位で検出
する手段で構成されることを特徴とする請求項1記載の
字幕処理回路。
2. The caption processing circuit according to claim 1, wherein the caption change detecting means is composed of means for detecting a change in a blank portion of the video signal where the caption is present, on a field-by-field basis.
【請求項3】前記字幕変化検出手段は、 前記字幕抽出回路からの字幕信号を入力し1フレーム期
間遅延させる1フレーム遅延回路と、 この1フレーム遅延回路からの1フレーム遅延信号と遅
延前の字幕信号とを減算し、1フレーム間差分信号を得
る減算器と、 この減算器からの1フレーム間差分信号を入力して字幕
の変化に応じた絶対値出力を得る絶対値回路と、 この絶対値回路の絶対値出力を入力して所定レベルでス
ライスし、2値化信号とする2値化回路と、 この2値化回路からの2値化出力を入力し、ハイレベル
の数を映像信号の字幕のあるブランク部の期間に計数す
る計数回路と、 前記計数回路の前記計数値が所定値以上であるか否かを
判定し、字幕変化の有無を示す信号を出力する判定回路
とを具備したことを特徴とする請求項1記載の字幕処理
回路。
3. The subtitle change detection means receives a subtitle signal from the subtitle extraction circuit and delays it by one frame period, and a one frame delay signal from the one frame delay circuit and a subtitle before delay. A subtractor that subtracts the signal to obtain a 1-frame difference signal; an absolute value circuit that receives the 1-frame difference signal from the subtractor to obtain an absolute value output according to the change of the caption; Input the absolute value output of the circuit and slice it at a predetermined level to obtain a binarized signal, and the binarized output from this binarized circuit, and input the high level number to the video signal. A counting circuit for counting in the period of the blank portion with subtitles, and a determination circuit for determining whether or not the count value of the counting circuit is equal to or more than a predetermined value and outputting a signal indicating the presence or absence of subtitle change Claims characterized by Subtitle processing circuit of 1, wherein the.
【請求項4】前記字幕変化検出手段は、 前記字幕抽出回路からの字幕信号を入力し1フレーム期
間遅延させる1フレーム遅延回路と、 この1フレーム遅延回路からの1フレーム遅延信号と遅
延前の字幕信号とを減算し、1フレーム間差分信号を得
る減算器と、 この減算器からの1フレーム間差分信号を入力して字幕
の変化に応じた絶対値出力を得る絶対値回路と、 この絶対値回路の絶対値出力を入力し、その水平方向成
分を水平帰線消去期間を除く所定期間積分する水平成分
積分回路と、 この水平成分積分回路からの水平成分積分信号を入力
し、垂直方向の成分を画面の字幕のあるブランク部の所
定期間において積分する垂直成分積分回路と、 この垂直成分積分回路からの積分信号を入力し、その信
号レベルが所定値以上であるか否かを判定し、字幕変化
の有無を示す信号を出力する判定回路とで構成されるこ
とを特徴とする請求項1記載の字幕処理回路。
4. The one-frame delay circuit for inputting the subtitle signal from the subtitle extraction circuit and delaying it for one frame period, the subtitle change detection means, and the one-frame delay signal from the one-frame delay circuit and the pre-delayed subtitle. A subtractor that subtracts the signal to obtain a 1-frame difference signal; an absolute value circuit that receives the 1-frame difference signal from the subtractor to obtain an absolute value output according to the change of the caption; The horizontal component integration circuit that inputs the absolute value output of the circuit and integrates the horizontal component for a predetermined period excluding the horizontal blanking period and the horizontal component integration signal from this horizontal component integration circuit are input, and the vertical component The vertical component integrator circuit that integrates in the predetermined period of the blank area with subtitles on the screen, and the integration signal from this vertical component integrator circuit are input to check whether the signal level is equal to or higher than a predetermined value. Constant, and subtitle processing circuit according to claim 1, characterized in that it is composed of a judging circuit for outputting a signal indicating the presence or absence of subtitle change.
JP6078855A 1994-04-18 1994-04-18 Superimposed character processing circuit Pending JPH07288750A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6078855A JPH07288750A (en) 1994-04-18 1994-04-18 Superimposed character processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6078855A JPH07288750A (en) 1994-04-18 1994-04-18 Superimposed character processing circuit

Publications (1)

Publication Number Publication Date
JPH07288750A true JPH07288750A (en) 1995-10-31

Family

ID=13673447

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6078855A Pending JPH07288750A (en) 1994-04-18 1994-04-18 Superimposed character processing circuit

Country Status (1)

Country Link
JP (1) JPH07288750A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114938433A (en) * 2022-07-25 2022-08-23 四川赛狄信息技术股份公司 Video image processing method, system, terminal and medium based on FPGA

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114938433A (en) * 2022-07-25 2022-08-23 四川赛狄信息技术股份公司 Video image processing method, system, terminal and medium based on FPGA

Similar Documents

Publication Publication Date Title
US5631710A (en) Television system containing a video compact disk reproducer
WO1995030303A1 (en) Device for detecting image of letter box
US5680176A (en) Apparatus for controlling caption display on a wide aspect ratio
JP3011224B2 (en) Display device
JPH1198422A (en) Video signal discrimination circuit
JPH1146371A (en) Color video signal demodulator
JPH07288750A (en) Superimposed character processing circuit
JPH09214847A (en) Video signal processor
JPH1198423A (en) Display device and display method
JPH07162751A (en) Image feature detector, image adjusting system, caption editing system and television receiver
JPH0918802A (en) Video signal processor
JPH09181994A (en) Video signal processor
JP3605862B2 (en) Television receiver
JPS63178688A (en) Picture synthesizer
JPH07222056A (en) Video signal processing unit
JPH09214846A (en) Video signal processor
JP2897277B2 (en) Video signal control device
JPH0810986Y2 (en) Television receiver
JP3076412U (en) Television receiver
JPH07298200A (en) Letter box screen detector
JPH07264507A (en) Wide aspect television display device
JPH07303191A (en) Video signal processor
JPH0923393A (en) Video signal processor
JPH06284339A (en) Subtitles moving circuit
KR960006584A (en) Method and Circuit for Automatically Correcting the Vertical Size of TV Receiver