JPH07245541A - Power amplifier - Google Patents

Power amplifier

Info

Publication number
JPH07245541A
JPH07245541A JP3607594A JP3607594A JPH07245541A JP H07245541 A JPH07245541 A JP H07245541A JP 3607594 A JP3607594 A JP 3607594A JP 3607594 A JP3607594 A JP 3607594A JP H07245541 A JPH07245541 A JP H07245541A
Authority
JP
Japan
Prior art keywords
frequency
memory
variable attenuator
signal
duty
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3607594A
Other languages
Japanese (ja)
Inventor
Akira Tsuchiko
昭 土子
Tatsuya Imai
達也 今井
Akihiro Ichikawa
昭裕 市川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP3607594A priority Critical patent/JPH07245541A/en
Publication of JPH07245541A publication Critical patent/JPH07245541A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)

Abstract

PURPOSE:To obtain the power amplifier to keep a prescribed output signal level even when a power level, a frequency and a duty or the like of an input signal are subjected to change. CONSTITUTION:The power amplifier is made up of a detector 3 detecting an output of a high frequency amplifier 2 connecting to a variable attenuator 1 whose output is amplified by the amplifier 2, a comparator 5 comparing a detected voltage when an output of the high frequency amplifier 2 is at a prescribed level with a reference voltage 4, a control circuit 6 amplifying an output of the comparator 5, a storage circuit 7 storing a control signal of the variable attenuator 1, and a switch 8 selecting an output of the control circuit 6 or an output of the storage circuit 7. Through the constitution above, the variable attenuator 1 is set with the control signal stored in the correction mode before the signal in the operating mode is received to obtain a prescribed output signal level from the start of signal input.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、入力信号の電力レベ
ル、周波数、デューティ等が変化する電力増幅器におい
て、出力信号レベルを一定に保つことが可能な電力増幅
器に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power amplifier in which a power level, a frequency, a duty, etc. of an input signal change, and an output signal level can be kept constant.

【0002】[0002]

【従来の技術】図14は従来の電力増幅器の構成を示す
ブロック図である。図において1は入力信号レベルを調
整するための可変減衰器、2は可変減衰器1からの出力
信号を所定のレベルまで増幅するための高周波増幅器、
3は高周波増幅器2の出力信号レベルを検出するための
検波器、4は検波器3の出力電力が所定のレベルのとき
の検波器の検波電圧と等しく設定された基準電圧、5は
検波器3の出力電圧と基準電圧4を比較してその差を出
力する比較器、6は可変減衰器1を制御する制御回路で
ある。
2. Description of the Related Art FIG. 14 is a block diagram showing a configuration of a conventional power amplifier. In the figure, 1 is a variable attenuator for adjusting the input signal level, 2 is a high frequency amplifier for amplifying the output signal from the variable attenuator 1 to a predetermined level,
3 is a detector for detecting the output signal level of the high frequency amplifier 2, 4 is a reference voltage which is set equal to the detection voltage of the detector when the output power of the detector 3 is at a predetermined level, and 5 is the detector 3 Is a comparator for comparing the output voltage of 1 with the reference voltage 4 and outputting the difference, and 6 is a control circuit for controlling the variable attenuator 1.

【0003】次に動作について説明する。図14におい
て、可変減衰器1に入力された信号は可変減衰器1の初
期状態の減衰量で減衰し、高周波増幅器2で増幅され検
波器3を通り出力する。検波器3では出力レベルに応じ
た検波電圧が取り出され比較器5に送られる。基準電圧
4は予め電力増幅器が所定のレベルを出力しているとき
の検波電圧と等しい電圧を出力するよう設定しておく。
比較器5では検波器3から送られた電圧を基準電圧4と
比較しその差を制御回路6に出力する。制御回路6は比
較器5から送られた電圧から電力増幅器の出力レベルが
所定のレベルより大きいか小さいかを判断し、大きけれ
ば可変減衰器1の減衰量を大きくするよう制御する。逆
に小さければ可変減衰器1の減衰量を小さくするよう制
御する。これら一連の動作を繰り返し比較器5の出力電
圧が0V一定になるように制御し続ける。このようにし
て電力増幅器の出力を所定のレベルに保つことができ
る。
Next, the operation will be described. In FIG. 14, the signal input to the variable attenuator 1 is attenuated by the amount of attenuation in the initial state of the variable attenuator 1, amplified by the high frequency amplifier 2 and output through the detector 3. The detector 3 extracts a detection voltage according to the output level and sends it to the comparator 5. The reference voltage 4 is set in advance so as to output a voltage equal to the detection voltage when the power amplifier outputs a predetermined level.
The comparator 5 compares the voltage sent from the detector 3 with the reference voltage 4 and outputs the difference to the control circuit 6. The control circuit 6 judges from the voltage sent from the comparator 5 whether the output level of the power amplifier is higher or lower than a predetermined level, and if it is higher, it controls to increase the attenuation amount of the variable attenuator 1. On the contrary, if it is small, the amount of attenuation of the variable attenuator 1 is controlled to be small. These series of operations are repeated and control is continued so that the output voltage of the comparator 5 becomes constant at 0V. In this way, the output of the power amplifier can be maintained at a predetermined level.

【0004】[0004]

【発明が解決しようとする課題】従来の電力増幅器は以
上のように構成されている。この中で高周波増幅器2の
利得は周波数特性やデューティ特性があり変動する。ま
た検波器2の検波電圧にも周波数特性がある。したがっ
て入力信号がパルス信号で周波数やデューティが変化す
る場合、変化するごとに出力レベル調整が行なわれてパ
ルスの初めの部分は出力レベルが変動する、また周波数
が変化すると出力レベルに差が生じる等の課題があっ
た。
The conventional power amplifier is constructed as described above. Among them, the gain of the high frequency amplifier 2 has a frequency characteristic and a duty characteristic and varies. The detection voltage of the detector 2 also has frequency characteristics. Therefore, when the input signal is a pulse signal and the frequency and duty change, the output level is adjusted each time it changes, and the output level fluctuates at the beginning of the pulse. Also, when the frequency changes, there is a difference in the output level. There was a problem.

【0005】この発明は上記のような課題を解消するた
めになされたもので、入力信号の周波数やデューティが
変化した場合でも、出力信号のレベルが一定となる電力
増幅器を提供することを目的とする。
The present invention has been made to solve the above problems, and an object thereof is to provide a power amplifier in which the level of an output signal is constant even when the frequency or duty of an input signal changes. To do.

【0006】[0006]

【課題を解決するための手段】この発明による実施例1
の電力増幅器は、記憶回路とスイッチを設け、動作を運
用モードと補正モードに分離し、補正モードでは可変減
衰器の制御信号を記憶回路に記憶させ、運用モードでは
記憶回路に記憶された可変減衰器の制御信号で可変減衰
器を制御するものである。
Embodiment 1 according to the present invention
The power amplifier is equipped with a storage circuit and a switch to separate the operation into an operation mode and a correction mode. In the correction mode, the control signal of the variable attenuator is stored in the storage circuit, and in the operation mode, the variable attenuation stored in the storage circuit is stored. The variable attenuator is controlled by the control signal of the device.

【0007】また実施例2においては、記憶回路に周波
数制御回路と周波数メモリを設け、補正モードでは可変
減衰器の制御信号を周波数毎に周波数メモリに記憶さ
せ、運用モードでは周波数毎に周波数メモリに記憶され
た可変減衰器の制御信号で可変減衰器を周波数毎に制御
するものである。
In the second embodiment, the memory circuit is provided with the frequency control circuit and the frequency memory, the control signal of the variable attenuator is stored in the frequency memory for each frequency in the correction mode, and is stored in the frequency memory for each frequency in the operation mode. The variable attenuator is controlled for each frequency by the stored control signal of the variable attenuator.

【0008】また実施例3においては、記憶回路にデュ
ーティ制御回路とデューティ補正メモリを設け、補正モ
ードでは可変減衰器の制御信号をデューティ毎にデュー
ティ補正メモリに記憶させ、運用モードではデューティ
毎にデューティ補正メモリに記憶された可変減衰器の制
御信号で可変減衰器をデューティ毎に制御するものであ
る。
Further, in the third embodiment, a duty control circuit and a duty correction memory are provided in the storage circuit, the control signal of the variable attenuator is stored in the duty correction memory for each duty in the correction mode, and the duty control is performed for each duty in the operation mode. The variable attenuator is controlled for each duty by the control signal of the variable attenuator stored in the correction memory.

【0009】また実施例4においては、周波数別基準電
圧メモリを設け、比較器の基準電圧を周波数毎に設けた
ものである。
Further, in the fourth embodiment, a reference voltage memory for each frequency is provided and a reference voltage for the comparator is provided for each frequency.

【0010】また実施例5においては、可変減衰器の制
御信号にリミッタ回路を設け、可変減衰器の減衰量が一
定値以下にならないようにしたものである。
Further, in the fifth embodiment, a limiter circuit is provided for the control signal of the variable attenuator so that the attenuation amount of the variable attenuator does not fall below a certain value.

【0011】また実施例6においては、比較器と制御回
路の間にオフセット回路を設け、電力増幅器から信号を
出力したくないときには可変減衰器の減衰量の設定を大
きくできるようにしたものである。
Further, in the sixth embodiment, an offset circuit is provided between the comparator and the control circuit so that the attenuation amount of the variable attenuator can be set large when it is not desired to output a signal from the power amplifier. .

【0012】また実施例7においては、検波器の検波電
圧を分岐し電力モニタ回路を設け、周波数別異常検出メ
モリの値を出力異常判定回路で検波器の検波電圧と比較
し、周波数毎に異常検出を行なうものである。
Further, in the seventh embodiment, the detection voltage of the detector is branched and a power monitor circuit is provided, and the value of the abnormality detection memory for each frequency is compared with the detection voltage of the detector by the output abnormality determination circuit to detect an abnormality for each frequency. It is to detect.

【0013】また実施例8においては、記憶回路に周波
数制御回路と周波数メモリとデューティ制御回路とデュ
ーティ補正メモリを設け、補正モードでは可変減衰器の
制御信号を周波数毎に周波数メモリに記憶させ、運用モ
ードでは周波数とデューティ毎に周波数メモリに記憶さ
れた可変減衰器の制御信号を加算器で加算して、可変減
衰器を周波数とデューティ毎に制御するものである。
In the eighth embodiment, the memory circuit is provided with a frequency control circuit, a frequency memory, a duty control circuit, and a duty correction memory, and the control signal of the variable attenuator is stored in the frequency memory for each frequency in the correction mode. In the mode, the control signal of the variable attenuator stored in the frequency memory for each frequency and duty is added by the adder to control the variable attenuator for each frequency and duty.

【0014】また実施例9においては、補正モードで可
変減衰器の制御信号を周波数メモリに記憶させる際に、
制御信号を非線形/線形変換したものである。
In the ninth embodiment, when the control signal of the variable attenuator is stored in the frequency memory in the correction mode,
It is a non-linear / linear conversion of the control signal.

【0015】また実施例10においては、運用モードで
可変減衰器の制御信号を周波数メモリから可変減衰器に
送る際に、制御信号を線形/非線形変換したものであ
る。
In the tenth embodiment, when the control signal of the variable attenuator is sent from the frequency memory to the variable attenuator in the operation mode, the control signal is linear / non-linearly converted.

【0016】また実施例11においては、加算器の出力
信号を可変減衰器に線形/非線形変換回路の出力信号に
オフセットを加え、周波数メモリの制御信号とデューテ
ィ補正メモリの制御信号との加減を、加算操作のみでで
きるようにしたものである。
Further, in the eleventh embodiment, the output signal of the adder is added to the output signal of the linear / non-linear conversion circuit by the variable attenuator to adjust the control signal of the frequency memory and the control signal of the duty correction memory. This is made possible only by the addition operation.

【0017】[0017]

【作用】この発明の実施例1における電力増幅器は、運
用モードの信号入力前に、補正モードで記憶回路に記憶
した制御信号にて可変減衰器の設定を行なうことによ
り、信号入力当初から一定の出力信号レベルを得ること
ができる。
In the power amplifier according to the first embodiment of the present invention, the variable attenuator is set by the control signal stored in the memory circuit in the correction mode before the signal is input in the operation mode, so that the constant value is maintained from the beginning of signal input. The output signal level can be obtained.

【0018】また実施例2においては、入力信号の周波
数が変化する場合、補正モードにおいて各周波数ごとの
所定の出力信号レベルでの可変減衰器の制御信号を周波
数メモリに記憶しておくことにより、運用モードにおい
て信号入力前に周波数メモリに記憶した周波数毎の制御
信号にて可変減衰器の設定を行なうことで、周波数の変
化による出力信号レベルの変動を抑え一定の出力信号レ
ベルを得ることができる。
Further, in the second embodiment, when the frequency of the input signal changes, the control signal of the variable attenuator at a predetermined output signal level for each frequency is stored in the frequency memory in the correction mode. By setting the variable attenuator with the control signal for each frequency stored in the frequency memory before inputting the signal in the operation mode, it is possible to suppress the fluctuation of the output signal level due to the frequency change and obtain a constant output signal level. .

【0019】また実施例3においては、入力信号のデュ
ーティが変化する場合、補正モードで各デューティ毎の
所定の出力レベルでの可変減衰器の制御信号をデューテ
ィ補正メモリに記憶しておくことにより、運用モードに
おいて信号入力前にデューティ補正メモリに記憶してお
いたデューティ毎の制御信号にて可変減衰器の設定を行
なうことで、デューティの変化による出力信号レベルの
変動を抑え一定の出力信号レベルを得ることができる。
Further, in the third embodiment, when the duty of the input signal changes, the control signal of the variable attenuator at a predetermined output level for each duty is stored in the duty correction memory in the correction mode. In the operation mode, by setting the variable attenuator with the control signal for each duty stored in the duty correction memory before inputting the signal, the fluctuation of the output signal level due to the change of the duty is suppressed and a constant output signal level is maintained. Obtainable.

【0020】また実施例4においては、入力信号の周波
数が変化する場合、検波器から出力される検波電圧と周
波数別基準電圧メモリに記憶された周波数ごとの基準電
圧と比較することにより、周波数による出力信号レベル
の変動を抑え一定の出力信号レベルを得ることができ
る。
Further, in the fourth embodiment, when the frequency of the input signal changes, the detected voltage output from the detector is compared with the reference voltage for each frequency stored in the frequency-specific reference voltage memory. It is possible to suppress fluctuations in the output signal level and obtain a constant output signal level.

【0021】また実施例5においては、補正モードにて
信号入力後から出力信号レベルが一定値に安定するまで
の時間内に可変減衰器の減衰量が変動し、出力側に過大
な信号が出力する恐れがある場合に、可変減衰器の制御
信号の入力部にリミッタ回路を設けることにより、減衰
量が一定値以下にならず出力側に過大な信号が出力する
のを防止できる。
Further, in the fifth embodiment, the attenuation amount of the variable attenuator fluctuates within the time from the signal input in the correction mode until the output signal level stabilizes at a constant value, and an excessive signal is output to the output side. If a limiter circuit is provided at the input portion of the control signal of the variable attenuator, it is possible to prevent the attenuation amount from falling below a certain value and outputting an excessive signal to the output side.

【0022】また実施例6においては、制御回路の入力
信号にオフセット電圧を加えて電力増幅器から信号を出
力したくないときの可変減衰器の減衰量を大きくするこ
とにより、電力増幅器の出力側への不要出力を軽減する
ことができる。
Further, in the sixth embodiment, an offset voltage is applied to the input signal of the control circuit to increase the attenuation amount of the variable attenuator when it is not desired to output a signal from the power amplifier. The unnecessary output of can be reduced.

【0023】また実施例7においては、入力信号の周波
数ごとの出力異常値を記憶したメモリを用いて出力信号
レベルの異常検出を行なうことにより、入力信号の周波
数ごとの異常検出の精度を向上できる。
In the seventh embodiment, the abnormality detection of the output signal level is performed by using the memory storing the output abnormal value for each frequency of the input signal, so that the accuracy of the abnormality detection for each frequency of the input signal can be improved. .

【0024】また実施例8においては、入力信号のデュ
ーティ、周波数が変化する場合、補正モードにおいて周
波数毎の所定の出力信号レベルでの可変減衰器の制御信
号を周波数メモリに、デューティごとの可変減衰器の制
御信号をデューティ補正メモリに記憶しておき、運用モ
ードにおいてそれぞれのメモリに記憶した周波数毎の制
御信号とデューティ毎の制御信号を加算して、信号入力
前に可変減衰器の設定を行なうことにより、周波数とデ
ューティによる出力信号レベルの変動を抑え一定の出力
信号レベルを得ることができる。
Further, in the eighth embodiment, when the duty and frequency of the input signal change, the control signal of the variable attenuator at the predetermined output signal level for each frequency in the correction mode is stored in the frequency memory and the variable attenuation for each duty is performed. The control signal for each frequency is stored in the duty correction memory, and the control signal for each frequency and the control signal for each duty stored in each memory in the operation mode are added to set the variable attenuator before inputting the signal. As a result, it is possible to obtain a constant output signal level while suppressing fluctuations in the output signal level due to frequency and duty.

【0025】また実施例9においては、補正モードにて
可変減衰器の制御信号を非線形/線形変換することで、
周波数ごとの可変減衰器の制御信号とデューティごとの
可変減衰器の制御信号の加算を行なう際に線形加算を行
なうことができるので、加算回路の構成が簡略化すると
共に、高精度な出力補正が行なえる。
Further, in the ninth embodiment, the control signal of the variable attenuator is nonlinearly / linearly converted in the correction mode,
Since linear addition can be performed when adding the control signal of the variable attenuator for each frequency and the control signal of the variable attenuator for each duty, the configuration of the adder circuit is simplified and highly accurate output correction can be performed. I can do it.

【0026】また実施例10においては、運用モードに
て、周波数ごとの可変減衰器の制御信号と、デューティ
ごとの可変減衰器の制御信号を加算した後に、線形/非
線形変換を行なうことで非線形特性で動作している可変
減衰器との間で生じる減衰量の誤差を解消でき、高精度
な出力補正が行なえる。
In addition, in the tenth embodiment, in the operation mode, after adding the control signal of the variable attenuator for each frequency and the control signal of the variable attenuator for each duty, a linear / non-linear conversion is performed to obtain a non-linear characteristic. It is possible to eliminate the error in the amount of attenuation that occurs with the variable attenuator operating in, and to perform highly accurate output correction.

【0027】また実施例11においては、補正モードに
て線形/非線形変換回路の出力信号にオフセットをかけ
ることで、運用モードにおいてデューティごとの可変減
衰器の制御信号と周波数ごとの可変減衰器の制御信号を
減算しなければならない場合でも回路動作上では加算操
作のみで良く、回路構成を簡略化できる。
Further, in the eleventh embodiment, by offsetting the output signal of the linear / non-linear conversion circuit in the correction mode, the control signal of the variable attenuator for each duty and the control of the variable attenuator for each frequency in the operation mode. Even if the signals have to be subtracted, only the addition operation is required in terms of circuit operation, and the circuit configuration can be simplified.

【0028】[0028]

【実施例】【Example】

実施例1.以下、この発明の実施例1の図について説明
する。図1はこの発明による電力増幅器の構成を示すブ
ロック図であり、1〜6は従来の装置と全く同一のもの
である。7は補正モードにおいて検波器3の検波電圧と
基準電圧4の電圧が等しくなり、比較器5の誤差信号が
ゼロになったときの可変減衰器1の制御信号を記憶する
ための記憶回路、8は動作を運用モードと補正モードに
切換えるためのスイッチである。
Example 1. Hereinafter, the figure of Example 1 of this invention is demonstrated. FIG. 1 is a block diagram showing the configuration of a power amplifier according to the present invention, and 1 to 6 are exactly the same as the conventional device. Reference numeral 7 is a memory circuit for storing the control signal of the variable attenuator 1 when the detection voltage of the detector 3 becomes equal to the reference voltage 4 in the correction mode and the error signal of the comparator 5 becomes zero. Is a switch for switching the operation between the operation mode and the correction mode.

【0029】次に、動作について説明する。まずモード
切換え信号にてスイッチ8を切換えて、動作を補正モー
ドに設定する。可変減衰器1に入力した入力信号は可変
減衰器1の初期状態の減衰量で減衰し、高周波増幅器2
で増幅され、検波器3を介して出力される。このとき検
波器3では出力信号レベルに応じた検波電圧が取り出さ
れ比較器5に送られる。基準電圧4は、あらかじめ電力
増幅器が所定の信号レベルを出力しているときの検波電
圧に設定しておく。比較器5では検波器3から送られた
電圧を基準電圧4と比較しその差を制御回路6に出力す
る。制御回路6は比較器5から送られた電圧から電力増
幅器の出力レベルが所定のレベルより大きいか小さいか
を判断し、大きければ可変減衰器1の減衰量を大きくす
るよう制御する。逆に小さければ可変減衰器1の減衰量
を小さくするよう制御する。これら一連の動作を繰り返
し比較器5の出力電圧が0V一定になるように制御し続
ける。このようにして電力増幅器の出力レベルを所定の
レベルに保つことができる。出力信号レベルが所定の信
号レベルになったときの可変減衰器1の減衰量制御信号
を記憶回路7に記憶する。次に、モード切換え信号によ
ってスイッチ8を切換えて、動作を運用モードにする。
入力信号が入力する前に、記憶回路7に記憶された可変
減衰器1の制御信号にて可変減衰器1の減衰量の設定を
行なうことで、入力信号が電力増幅器に入力した当初か
ら所定の出力信号レベルが得られるのである。
Next, the operation will be described. First, the mode switching signal is used to switch the switch 8 to set the operation to the correction mode. The input signal input to the variable attenuator 1 is attenuated by the amount of attenuation in the initial state of the variable attenuator 1, and the high frequency amplifier 2
Is amplified by and is output via the detector 3. At this time, the detector 3 extracts a detection voltage according to the output signal level and sends it to the comparator 5. The reference voltage 4 is set in advance to the detection voltage when the power amplifier outputs a predetermined signal level. The comparator 5 compares the voltage sent from the detector 3 with the reference voltage 4 and outputs the difference to the control circuit 6. The control circuit 6 judges from the voltage sent from the comparator 5 whether the output level of the power amplifier is higher or lower than a predetermined level, and if it is higher, it controls to increase the attenuation amount of the variable attenuator 1. On the contrary, if it is small, the amount of attenuation of the variable attenuator 1 is controlled to be small. These series of operations are repeated and control is continued so that the output voltage of the comparator 5 becomes constant at 0V. In this way, the output level of the power amplifier can be maintained at a predetermined level. The attenuation amount control signal of the variable attenuator 1 when the output signal level reaches a predetermined signal level is stored in the storage circuit 7. Next, the switch 8 is switched by the mode switching signal to put the operation in the operation mode.
By setting the attenuation amount of the variable attenuator 1 by the control signal of the variable attenuator 1 stored in the storage circuit 7 before the input signal is input, a predetermined amount is set from the beginning when the input signal is input to the power amplifier. The output signal level is obtained.

【0030】以上のように、電力増幅器の動作を、運用
モードと補正モードに分けることで従来必要であった入
力信号入力後から所定の出力レベルを得るまでの出力信
号レベルの制御時間を必要とせず、入力信号入力当初か
ら出力信号レベルの変動のない安定した出力信号を得る
ことが可能である。
As described above, by dividing the operation of the power amplifier into the operation mode and the correction mode, the control time of the output signal level after inputting the input signal, which is conventionally required, until the predetermined output level is obtained is required. Therefore, it is possible to obtain a stable output signal without fluctuation of the output signal level from the beginning of input of the input signal.

【0031】実施例2.実施例2は、図2に示すように
記憶回路7の中に周波数制御回路9、周波数メモリ10
を設けた場合を示す。動作が補正モードの時に入力信号
の周波数が変化した場合は、各入力信号の周波数ごとの
可変減衰器1の制御信号を記憶回路7の中の周波数制御
回路9で、各入力信号の周波数情報をアドレスとした周
波数メモリ10に記憶する。そして、動作がモード切換
え信号により運用モードに切換えられた時は、可変減衰
器1に入力信号が入力する前にその入力信号の周波数情
報を周波数制御回路9で受けて、周波数メモリ10から
その周波数の可変減衰器1の制御信号を取り出して減衰
量の設定を行なうことで、入力信号入力当初から入力信
号の周波数変化に伴う出力信号レベルの変動のない安定
した出力信号を得ることが可能である。
Example 2. In the second embodiment, as shown in FIG. 2, the frequency control circuit 9 and the frequency memory 10 are included in the memory circuit 7.
The case where is provided is shown. When the frequency of the input signal changes when the operation is in the correction mode, the frequency control circuit 9 in the memory circuit 7 outputs the control signal of the variable attenuator 1 for each frequency of the input signal to the frequency information of each input signal. It is stored in the frequency memory 10 as an address. Then, when the operation is switched to the operation mode by the mode switching signal, the frequency control circuit 9 receives the frequency information of the input signal before the input signal is input to the variable attenuator 1, and the frequency is stored in the frequency memory 10 by the frequency memory 10. By extracting the control signal of the variable attenuator 1 and setting the amount of attenuation, it is possible to obtain a stable output signal from the beginning of input signal input without fluctuation of the output signal level due to the frequency change of the input signal. .

【0032】実施例3.実施例3は、図3に示すように
記憶回路7の中にデューティ制御回路11,デューティ
補正メモリ12を設けた場合を示す。動作が補正モード
の時に入力信号のデューティが変化した場合は、各入力
信号のデューティごとの可変減衰器1の制御信号を記憶
回路7の中のデューティ制御回路11で、各入力信号の
デューティ情報をアドレスとしたデューティ補正メモリ
12に記憶する。そして、動作がモード切換え信号によ
り運用モードに切換えられた時は、可変減衰器1に入力
信号が入力する前にその入力信号のデューティ情報をデ
ューティ制御回路11で受けて、デューティ補正メモリ
12からそのデューティの可変減衰器1の制御信号を取
り出して減衰量の設定を行なうことで、入力信号入力当
初から入力信号のデューティ変化に伴う出力信号レベル
の変動のない安定した出力信号を得ることが可能であ
る。
Example 3. The third embodiment shows a case where a duty control circuit 11 and a duty correction memory 12 are provided in the memory circuit 7 as shown in FIG. When the duty of the input signal changes while the operation is in the correction mode, the duty control circuit 11 in the storage circuit 7 outputs the control signal of the variable attenuator 1 for each duty of each input signal to the duty information of each input signal. It is stored in the duty correction memory 12 as an address. Then, when the operation is switched to the operation mode by the mode switching signal, the duty control circuit 11 receives the duty information of the input signal before the input signal is input to the variable attenuator 1, and the duty correction memory 12 outputs the duty information. By extracting the control signal of the variable duty attenuator 1 and setting the amount of attenuation, it is possible to obtain a stable output signal from the beginning of input signal input without fluctuation of the output signal level due to the duty change of the input signal. is there.

【0033】実施例4.実施例4は、図4に示すように
基準電圧4の中に基準電圧制御回路14と周波数別基準
電圧メモリ15を設けた場合を示す。動作が補正モード
の時に入力信号の周波数が変化した場合は、基準電圧制
御回路14に送られる周波数情報からその周波数の周波
数別基準電圧メモリ15にあらかじめ記憶しておいた入
力信号の周波数ごとの基準電圧を取り出し、比較器5に
て検波器3の検波電圧と比較を行なうことで、入力信号
の周波数変化により生じる、検波電圧の変化に伴う出力
信号レベルの変動を抑えることができ、安定した出力信
号を得ることができる。
Example 4. The fourth embodiment shows a case where the reference voltage control circuit 14 and the frequency-specific reference voltage memory 15 are provided in the reference voltage 4 as shown in FIG. When the frequency of the input signal changes while the operation is in the correction mode, the reference for each frequency of the input signal stored in advance in the frequency-specific reference voltage memory 15 based on the frequency information sent to the reference voltage control circuit 14. By extracting the voltage and comparing it with the detection voltage of the detector 3 by the comparator 5, it is possible to suppress the fluctuation of the output signal level due to the change of the detection voltage, which is caused by the frequency change of the input signal, and to stabilize the output. You can get a signal.

【0034】実施例5.実施例5は、図5に示すように
動作モード切換えスイッチ8と可変減衰器1の間にリミ
ッタ回路18を挿入した場合を示す。動作が補正モード
の時入力信号は、可変減衰器1に入力してから検波器3
を介して出力するが、この出力信号レベルが所定のレベ
ルに安定するまでに出力信号レベルの調整時間が必要と
なる。図15に示したように可変減衰器1の制御電圧が
一定値に安定して出力信号レベルが所定のレベルに安定
するまでの調整時間に、入力信号が可変減衰器1に入力
した直後から一度可変減衰器1の減衰量がゼロ近辺まで
減少してから安定するという動作をすることがある。こ
のとき出力信号レベルが過大出力となり、この電力増幅
器の出力側に接続される機器等を破壊する恐れ等があ
る。図5に示したように動作切換えスイッチ8と可変減
衰器1の間にリミッタ回路18を挿入して、図6に示し
たように入力信号が可変減衰器1に入力した直後に発生
していた、可変減衰器1の制御電圧のオーバーシュート
をカットすることにより、入力信号入力後から出力信号
レベルが安定するまでの出力信号レベル不安定領域で発
生していた出力信号レベルの過大出力を防止することが
可能となり、出力側に接続される機器の保護が図れる。
Example 5. The fifth embodiment shows a case where a limiter circuit 18 is inserted between the operation mode changeover switch 8 and the variable attenuator 1 as shown in FIG. When the operation is in the correction mode, the input signal is input to the variable attenuator 1 and then the detector 3
However, it takes time to adjust the output signal level until the output signal level stabilizes at a predetermined level. As shown in FIG. 15, during the adjustment time until the control voltage of the variable attenuator 1 stabilizes at a constant value and the output signal level stabilizes at a predetermined level, once immediately after the input signal is input to the variable attenuator 1. There is a case where the variable attenuator 1 operates so as to stabilize after the attenuation amount decreases to around zero. At this time, the output signal level becomes an excessively high output, and there is a risk of damaging equipment or the like connected to the output side of this power amplifier. The limiter circuit 18 is inserted between the operation changeover switch 8 and the variable attenuator 1 as shown in FIG. 5, and the signal is generated immediately after the input signal is input to the variable attenuator 1 as shown in FIG. By preventing the overshoot of the control voltage of the variable attenuator 1, it is possible to prevent the output signal level from being excessively output which has occurred in the output signal level unstable region after the input signal is input until the output signal level is stabilized. This makes it possible to protect the device connected to the output side.

【0035】実施例6.実施例6は、図7に示すように
制御回路6の入力にオフセット回路19を接続した場合
を示す。動作が補正モードのときは、運用モードのとき
のように記憶回路7の可変減衰器1の制御信号を用いて
可変減衰器1の減衰量の設定を行なっていないので、入
力信号入力前の可変減衰器1の減衰量は不定となる。も
し減衰量の設定がゼロ近辺であれば瞬時の出力信号レベ
ルが過大出力となり、この電力増幅器の出力側に接続さ
れる機器等を破壊する恐れが発生し又、ノイズ等の不要
信号を出力することになる。図7に示したように制御回
路6の入力にオフセット回路19を接続して、補正モー
ドのときに入力信号が可変減衰器1に入力していないと
きは、常時可変減衰器1の減衰量を大きく設定しておく
ことによって、出力信号レベルの過大出力を防止するこ
とが可能となり、不要出力を軽減することができる。
Example 6. The sixth embodiment shows a case where an offset circuit 19 is connected to the input of the control circuit 6 as shown in FIG. When the operation is in the correction mode, the attenuation amount of the variable attenuator 1 is not set by using the control signal of the variable attenuator 1 of the memory circuit 7 as in the operation mode, so that the variable before the input signal is input is changed. The attenuation amount of the attenuator 1 becomes indefinite. If the attenuation setting is near zero, the instantaneous output signal level will be an excessive output, which may damage the equipment connected to the output side of this power amplifier, and it may output unnecessary signals such as noise. It will be. As shown in FIG. 7, when the offset circuit 19 is connected to the input of the control circuit 6 and the input signal is not input to the variable attenuator 1 in the correction mode, the attenuation amount of the variable attenuator 1 is constantly set. By setting a large value, it becomes possible to prevent an excessive output signal level output and reduce unnecessary output.

【0036】実施例7.実施例7は、図8に示すように
検波器3の検波出力に出力異常判定回路21と周波数別
異常検出メモリ22から構成される電力モニタ回路20
を接続した場合を示す。検波器3の出力信号レベルが所
定のレベルを越え、過大出力によりこの電力増幅器の出
力側に接続される機器等を破壊しないよう図8に示した
ように電力モニタ回路20を接続して出力信号レベルの
監視を行なう。この電力モニタ回路20は入力信号の各
周波数ごとの出力信号レベル異常時の検波器3の検波電
圧を周波数別異常検出メモリ22にあらかじめ記憶させ
ておき、入力信号入力前に周波数情報を出力異常判定回
路21で受けて、その周波数情報の検波電圧異常値を周
波数別異常検出メモリ22から取り出して出力信号レベ
ルの異常検出値の設定を行ない、入力信号入力後、出力
信号レベルが出力信号レベル異常であれば出力異常判定
回路21から異常信号を出力する。検波器3の検波電圧
は入力信号の各周波数ごとに異なるが周波数別異常検出
メモリ22に各周波数ごとの出力異常検出電圧をあらか
じめ記憶しておくことによりどの周波数でも精度よく異
常が検出できる。又補正モードの時に、入力信号入力直
後から出力信号レベルが所定のレベルに安定するまでに
調整時間を必要とする場合は、出力異常検出の時間を入
力信号入力直後から所定のレベルに安定するまで遅らせ
ることにより、誤って出力異常を検出することを防止で
きる。
Example 7. In the seventh embodiment, as shown in FIG. 8, a power monitor circuit 20 including an output abnormality determination circuit 21 and a frequency-specific abnormality detection memory 22 for the detection output of the detector 3.
Shows the case where is connected. The output signal level of the detector 3 exceeds the predetermined level and the power monitor circuit 20 is connected as shown in FIG. 8 so as not to damage the equipment or the like connected to the output side of the power amplifier due to the excessive output. Perform level monitoring. The power monitor circuit 20 stores the detection voltage of the detector 3 when the output signal level is abnormal for each frequency of the input signal in the frequency abnormality detection memory 22 in advance, and outputs the frequency information before inputting the input signal to determine whether the output abnormality occurs. The circuit 21 receives the detection voltage abnormal value of the frequency information from the frequency-specific abnormality detection memory 22 and sets the output signal level abnormality detection value. After the input signal is input, the output signal level indicates that the output signal level is abnormal. If there is, the output abnormality determination circuit 21 outputs an abnormality signal. The detection voltage of the detector 3 differs for each frequency of the input signal, but by storing the output abnormality detection voltage for each frequency in the frequency abnormality detection memory 22 in advance, the abnormality can be accurately detected at any frequency. In the correction mode, if adjustment time is required immediately after input signal is input until the output signal level stabilizes at a predetermined level, output abnormality detection time until the output signal level stabilizes at a predetermined level immediately after input signal is input. By delaying, it is possible to prevent the output abnormality from being erroneously detected.

【0037】実施例8.実施例8は、図9に示すように
記憶回路7の中に周波数制御回路9、周波数メモリ1
0、デューティ制御回路11、デューティ補正メモリ1
2を設け、記憶回路7とスイッチ8の間に加算器13を
設けた場合を示す。動作が補正モードの時に入力信号の
周波数が変化した場合は、各入力信号の周波数ごとの可
変減衰器1の制御信号を図9に示した記憶回路7の中の
周波数制御回路9で、各入力信号の周波数情報をアドレ
スとした周波数メモリ10に記憶する。そして、動作が
モード切換え信号により運用モードに切換えられた時
は、可変減衰器1に入力信号が入力する前にその入力信
号のデューティ情報をデューティ制御回路11で受け
て、デューティ補正メモリ12からそのデューティの可
変減衰器1の制御信号を取り出し、これら周波数情報か
らの周波数メモリ10の可変減衰器1の制御信号とデュ
ーティ情報からのデューティ補正メモリ12の可変減衰
器1の減衰量補正値を加算器13で加算して可変減衰器
1の減衰量の設定を行なうことで、入力信号の入力当初
から入力信号の周波数及びデューティの変化に伴う出力
信号のレベルの変動のない安定した出力信号を得ること
が可能である。
Example 8. In the eighth embodiment, as shown in FIG. 9, the frequency control circuit 9 and the frequency memory 1 are included in the memory circuit 7.
0, duty control circuit 11, duty correction memory 1
2 is provided and an adder 13 is provided between the memory circuit 7 and the switch 8. When the frequency of the input signal changes when the operation is in the correction mode, the frequency control circuit 9 in the memory circuit 7 shown in FIG. The frequency information of the signal is stored in the frequency memory 10 as an address. Then, when the operation is switched to the operation mode by the mode switching signal, the duty control circuit 11 receives the duty information of the input signal before the input signal is input to the variable attenuator 1, and the duty correction memory 12 outputs the duty information. The control signal of the variable attenuator 1 of the duty is taken out, and the control signal of the variable attenuator 1 of the frequency memory 10 based on the frequency information and the attenuation amount correction value of the variable attenuator 1 of the duty correction memory 12 based on the duty information are added. By setting the amount of attenuation of the variable attenuator 1 by adding 13 to obtain a stable output signal from the beginning of input of the input signal without fluctuation of the level of the output signal due to the change of the frequency and duty of the input signal. Is possible.

【0038】実施例9.実施例9は、図10に示すよう
に制御回路6の出力から記憶回路7の間に非線形/線形
変換器16を挿入した場合を示す。まず動作が補正モー
ドの時、入力信号の各周波数ごとの可変減衰器1の制御
信号を周波数メモリ10に記憶させる際に、非線形/線
形変換器16を介して図11に示した非線形特性23の
可変減衰器1の制御電圧対減衰量特性を線形特性24に
変換する。次に動作が運用モードの時、可変減衰器1の
制御信号を周波数情報に対応した周波数メモリ10から
取り出して、又デューティ情報に対応したデューティ補
正メモリ12から減衰量補正値を取り出して加算器13
で加算する。この時デューティ補正メモリ12の可変減
衰器1の減衰量補正値は線形特性であるので、加算が容
易に行なえる。又非線形/線形変換器16を介さないで
加算を行なうことにより生じる信号加算誤差が除去で
き、可変減衰器1の減衰量設定の際の精度が向上し安定
した出力を供給することが可能となる。
Example 9. The ninth embodiment shows a case where a non-linear / linear converter 16 is inserted between the output of the control circuit 6 and the memory circuit 7 as shown in FIG. First, when the operation is in the correction mode, when the control signal of the variable attenuator 1 for each frequency of the input signal is stored in the frequency memory 10, the nonlinear characteristic 23 of the nonlinear characteristic 23 shown in FIG. The control voltage-attenuation amount characteristic of the variable attenuator 1 is converted into the linear characteristic 24. Next, when the operation is in the operation mode, the control signal of the variable attenuator 1 is fetched from the frequency memory 10 corresponding to the frequency information, and the attenuation correction value is fetched from the duty correction memory 12 corresponding to the duty information to adder 13.
Add with. At this time, since the attenuation amount correction value of the variable attenuator 1 of the duty correction memory 12 has a linear characteristic, addition can be easily performed. Further, it is possible to remove a signal addition error caused by performing addition without passing through the non-linear / linear converter 16, improve accuracy in setting the attenuation amount of the variable attenuator 1, and supply a stable output. .

【0039】実施例10.実施例10は、図12に示す
ように加算器13の出力に線形/非線形変換器17を挿
入した場合を示す。まず動作が補正モードの時、可変減
衰器1の制御信号を記憶回路7の周波数制御回路9に送
る前に非線形/線形変換器16を介して線形信号に変換
する。次に動作が運用モードになった時は、線形信号に
変換された可変減衰器1の制御信号とデューティ補正メ
モリ12に記憶されている線形特性の減衰量補正値とを
加算器13にて加算して可変減衰器1の制御信号として
制御を行なう。このとき加算器13の出力で直接可変減
衰器1の減衰量を制御したのでは、線形特性の制御信号
で非線形特性の可変減衰器1を制御することになるため
可変減衰器1の減衰量設定誤差が生じてくる。そこで線
形/非線形変換器17を加算器13の出力側に挿入して
図11に示した線形特性24の制御信号を、非線形特性
23の制御信号に変換することで可変減衰機1の減衰量
の設定を全域にわたり高精度に行なうことが可能とな
り、安定した出力を供給することが可能となる。
Example 10. The tenth embodiment shows a case where a linear / non-linear converter 17 is inserted in the output of the adder 13 as shown in FIG. First, when the operation is in the correction mode, the control signal of the variable attenuator 1 is converted into a linear signal via the non-linear / linear converter 16 before being sent to the frequency control circuit 9 of the memory circuit 7. Next, when the operation enters the operation mode, the adder 13 adds the control signal of the variable attenuator 1 converted into a linear signal and the attenuation correction value of the linear characteristic stored in the duty correction memory 12. Then, control is performed as a control signal of the variable attenuator 1. At this time, if the attenuation amount of the variable attenuator 1 is directly controlled by the output of the adder 13, since the variable attenuator 1 having the nonlinear characteristic is controlled by the control signal having the linear characteristic, the attenuation amount of the variable attenuator 1 is set. An error will occur. Therefore, the linear / non-linear converter 17 is inserted on the output side of the adder 13 to convert the control signal of the linear characteristic 24 shown in FIG. The setting can be performed with high accuracy over the entire area, and stable output can be supplied.

【0040】実施例11.図13はこの実施例8のオフ
セットを示した図である。例えば運用モードの時に入力
信号のデューティ変化量が0%〜40%、補正モードの
時の入力信号のデューティを20%一定と仮定する。ま
ず補正モードで可変減衰器1の制御信号を周波数メモリ
10に記憶させる。次に運用モードに切り換わり、入力
信号のデューティが30%であれば周波数メモリ10に
記憶されている可変減衰器1の制御信号と補正モードの
デューティとの差の10%分のデューティ補正メモリ1
2の減衰量補正値を加算器13にて加算する。これによ
り、動作が補正モードの時の入力信号の同一周波数にお
ける可変減衰器1の減衰量にデューティ10%分の加算
が行なわれたことになる。しかし逆に、入力信号のデュ
ーティが10%であればデューティ10%分のデューテ
ィ補正メモリ12の減衰量補正値を加算器13にて減算
する必要が生じる。そこで、図13に示したように補正
モードの時に可変減衰器1の制御信号を非線形/線形変
換器16にて変換する際にデューティ20%での減衰量
補正値のオフセットを加える。これにより運用モードに
切り換わり、加算器13にて周波数メモリ10に記憶さ
れている制御信号とデューティ補正メモリ12に記憶さ
れている減衰量補正値とを加算するとき、入力信号のデ
ューティが10%であればデューティ10%分のデュー
ティ補正メモリ12に記憶されている減衰量補正値を加
算器13にて加算することにより、補正モードの時の可
変減衰器1の減衰量にデューティ10%の減算が行なわ
れたことになる。又、入力信号のデューティを40%と
した例では、デューティ40%分のデューティ補正メモ
リ12に記憶されている可変減衰器1の減衰量補正値を
加算器13にて加算することにより、補正モードの時の
可変減衰器1の減衰量に対してデューティ20%分の加
算が行なわれたことになる。このように補正モードの時
に可変減衰器1の制御信号を非線形/線形変換器16に
て変換する際にデューティ変動による可変減衰器1の減
衰量補正値のオフセットを加えることで、運用モードに
なったときに、入力信号のデューティ情報、周波数情報
を受けて、周波数メモリ10の制御信号とデューティ補
正メモリ12の減衰量補正値は、加算のみの操作で減衰
量設定が行なえる。これは加算減算回路を構成すること
と比較して回路の簡略化が図れる。
Example 11. FIG. 13 is a diagram showing the offset of the eighth embodiment. For example, it is assumed that the duty change amount of the input signal is 0% to 40% in the operation mode and the duty of the input signal is 20% constant in the correction mode. First, the control signal of the variable attenuator 1 is stored in the frequency memory 10 in the correction mode. Next, the operation mode is switched to, and if the duty of the input signal is 30%, the duty correction memory 1 corresponding to 10% of the difference between the control signal of the variable attenuator 1 stored in the frequency memory 10 and the duty of the correction mode is stored.
The attenuation amount correction value of 2 is added by the adder 13. As a result, the duty amount of 10% is added to the attenuation amount of the variable attenuator 1 at the same frequency of the input signal when the operation is in the correction mode. However, conversely, if the duty of the input signal is 10%, it is necessary to subtract the attenuation amount correction value of the duty correction memory 12 for the duty of 10% by the adder 13. Therefore, as shown in FIG. 13, when the control signal of the variable attenuator 1 is converted by the non-linear / linear converter 16 in the correction mode, an offset of the attenuation amount correction value at a duty of 20% is added. As a result, the operation mode is switched to, and when the adder 13 adds the control signal stored in the frequency memory 10 and the attenuation amount correction value stored in the duty correction memory 12, the duty of the input signal is 10%. If so, by adding the attenuation amount correction value stored in the duty correction memory 12 for the duty of 10% by the adder 13, the duty of 10% is subtracted from the attenuation amount of the variable attenuator 1 in the correction mode. Has been done. Further, in the example in which the duty of the input signal is 40%, by adding the attenuation amount correction value of the variable attenuator 1 stored in the duty correction memory 12 for the duty of 40% by the adder 13, It means that the duty amount of 20% is added to the attenuation amount of the variable attenuator 1 at the time. As described above, when the control signal of the variable attenuator 1 is converted by the nonlinear / linear converter 16 in the correction mode, the offset of the attenuation amount correction value of the variable attenuator 1 due to the duty variation is added to the operation mode. At this time, the duty information and the frequency information of the input signal are received, and the control signal of the frequency memory 10 and the attenuation amount correction value of the duty correction memory 12 can be set by only adding. This simplifies the circuit as compared with configuring an adder / subtractor circuit.

【0041】[0041]

【発明の効果】この発明は、以上説明したように構成さ
れているので以下に記載されるような効果を奏す。
Since the present invention is constructed as described above, it has the following effects.

【0042】運用モードにおいて信号入力前に補正モー
ドで記憶回路に記憶した制御信号にて可変減衰器の設定
を行なうことにより、信号入力当初から一定の出力信号
レベルを得ることができる。
By setting the variable attenuator with the control signal stored in the storage circuit in the correction mode before the signal input in the operation mode, a constant output signal level can be obtained from the beginning of the signal input.

【0043】また、補正モードにおいて各周波数ごとの
所定の出力信号レベルでの可変減衰器の制御信号を周波
数メモリに記憶しておくことにより、運用モードにおい
て信号入力前に周波数メモリに記憶した各周波数ごとの
制御信号にて可変減衰器の設定を行なうことで、周波数
の変化による出力信号レベルの変動を抑え一定の出力信
号レベルを得ることができる。
Further, by storing the control signal of the variable attenuator at a predetermined output signal level for each frequency in the correction mode in the frequency memory, each frequency stored in the frequency memory before the signal is input in the operation mode. By setting the variable attenuator with each control signal, it is possible to suppress the fluctuation of the output signal level due to the change of the frequency and obtain a constant output signal level.

【0044】また、補正モードにおいて各デューティご
との所定の出力信号レベルでの可変減衰器の制御信号を
デューティ補正メモリに記憶しておくことにより、運用
モードにおいて信号入力前にデューティ補正メモリに記
憶しておいたデューティごとの制御信号にて可変減衰器
の設定を行なうことで、デューティの変化による出力信
号レベルの変動を抑え一定の出力信号レベルを得ること
ができる。
Further, by storing the control signal of the variable attenuator at the predetermined output signal level for each duty in the correction mode in the duty correction memory, it is stored in the duty correction memory before the signal is input in the operation mode. By setting the variable attenuator with the set control signal for each duty, it is possible to suppress the fluctuation of the output signal level due to the change of the duty and obtain a constant output signal level.

【0045】また、入力信号の周波数が変化する場合に
は、検波器から出力される検波電圧と周波数別基準電圧
メモリに記憶された周波数ごとの基準電圧と比較するこ
とにより、周波数による出力信号レベルの変動を抑え一
定の出力信号レベルを得ることができる。
When the frequency of the input signal changes, the detection voltage output from the detector is compared with the reference voltage for each frequency stored in the frequency-specific reference voltage memory to output the output signal level according to the frequency. Can be suppressed and a constant output signal level can be obtained.

【0046】また、補正モードにおいて信号入力後から
出力信号レベルが一定値に安定するまでの時間内に可変
減衰器の減衰量が変動し、出力側に過大な信号が出力す
る恐れがある場合に、可変減衰器の制御信号の入力部に
リミッタ回路を設けることにより、減衰量が一定値以下
にならず出力側に過大な信号が出力するのを防止でき
る。
In the correction mode, when the attenuation amount of the variable attenuator fluctuates within the time from the signal input until the output signal level stabilizes at a constant value, an excessive signal may be output to the output side. By providing the limiter circuit at the input portion of the control signal of the variable attenuator, it is possible to prevent an excessive signal from being output to the output side because the attenuation amount does not fall below a certain value.

【0047】また、制御回路の入力信号にオフセット電
圧を加えて信号無入力時の可変減衰器の減衰量を大きく
することにより、電力増幅器の出力側への不要出力を軽
減することができる。
Further, by adding an offset voltage to the input signal of the control circuit to increase the attenuation amount of the variable attenuator when no signal is input, it is possible to reduce unnecessary output to the output side of the power amplifier.

【0048】また、入力信号の周波数ごとの出力異常値
を記憶した周波数別異常検出メモリを用いて出力信号レ
ベルの異常検出を行なうことにより、入力信号の周波数
ごとの異常検出の精度を向上できる。
Further, by performing the abnormality detection of the output signal level by using the abnormality detection memory for each frequency in which the output abnormality value for each frequency of the input signal is stored, the accuracy of the abnormality detection for each frequency of the input signal can be improved.

【0049】また、補正モードにおいて周波数ごとの所
定の出力信号レベルでの可変減衰器の制御信号とデュー
ティごとの可変減衰器の制御信号を周波数メモリとデュ
ーティ補正メモリに記憶しておき、運用モードにおいて
各メモリに記憶した周波数ごとの制御信号とデューティ
ごとの制御信号を加算して、信号入力前に可変減衰器の
設定を行なうことにより、周波数とデューティによる出
力信号レベルの変動を抑え一定の出力信号レベルを得る
ことができる。
In the correction mode, the control signal of the variable attenuator at a predetermined output signal level for each frequency and the control signal of the variable attenuator for each duty are stored in the frequency memory and the duty correction memory. By adding the control signal for each frequency and the control signal for each duty stored in each memory and setting the variable attenuator before inputting the signal, it is possible to suppress the fluctuation of the output signal level due to the frequency and the duty. You can get the level.

【0050】また、補正モードにおいて可変減衰器の制
御信号を非線形/線形変換することで、周波数ごとの可
変減衰器の制御信号とデューティごとの可変減衰器の制
御信号の加算を行なう際に線形加算を行なうことができ
るので、線形回路が簡略化すると共に、高精度な出力補
正が行なえる。
Further, the control signal of the variable attenuator is nonlinearly / linearly converted in the correction mode, so that the control signal of the variable attenuator for each frequency and the control signal of the variable attenuator for each duty are linearly added. Therefore, the linear circuit can be simplified and highly accurate output correction can be performed.

【0051】また、運用モードにおいて周波数ごとの可
変減衰器の制御信号と、デューティごとの可変減衰器の
制御信号を加算した後に、線形/非線形変換を行なうこ
とで非線形特性で動作している可変減衰器との間で生じ
る減衰量の誤差を解消でき、高精度な出力補正が行なえ
る。
In addition, in the operation mode, after the control signal of the variable attenuator for each frequency and the control signal of the variable attenuator for each duty are added, a linear / non-linear conversion is performed to operate the variable attenuation with the nonlinear characteristic. It is possible to eliminate the error in the amount of attenuation that occurs with the instrument and perform highly accurate output correction.

【0052】また、補正モードにおいて線形/非線形変
換回路の出力信号にオフセットをかけることで、運用モ
ードにおいてデューティごとの可変減衰器の制御信号と
周波数ごとの可変減衰器の制御信号を減算しなければな
らない場合でも回路動作上では加算操作のみで良く、回
路構成を簡略化できる。
In addition, by offsetting the output signal of the linear / non-linear conversion circuit in the correction mode, the control signal of the variable attenuator for each duty and the control signal of the variable attenuator for each frequency must be subtracted in the operation mode. Even if it does not occur, only the addition operation is required in terms of circuit operation, and the circuit configuration can be simplified.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明の実施例1を示す電力増幅器の構成ブ
ロック図である。
FIG. 1 is a configuration block diagram of a power amplifier showing a first embodiment of the present invention.

【図2】この発明の実施例2を示す電力増幅器の構成ブ
ロック図である。
FIG. 2 is a configuration block diagram of a power amplifier showing a second embodiment of the present invention.

【図3】この発明の実施例3を示す電力増幅器の構成ブ
ロック図である。
FIG. 3 is a configuration block diagram of a power amplifier showing a third embodiment of the present invention.

【図4】この発明の実施例4を示す電力増幅器の構成ブ
ロック図である。
FIG. 4 is a configuration block diagram of a power amplifier showing a fourth embodiment of the present invention.

【図5】この発明の実施例5を示す電力増幅器の構成ブ
ロック図である。
FIG. 5 is a configuration block diagram of a power amplifier showing a fifth embodiment of the present invention.

【図6】この発明の実施例5の可変減衰器の制御電圧を
示す図である。
FIG. 6 is a diagram showing a control voltage of a variable attenuator according to a fifth embodiment of the present invention.

【図7】この発明の実施例6を示す電力増幅器の構成ブ
ロック図である。
FIG. 7 is a configuration block diagram of a power amplifier showing a sixth embodiment of the present invention.

【図8】この発明の実施例7を示す電力増幅器の構成ブ
ロック図である。
FIG. 8 is a configuration block diagram of a power amplifier showing a seventh embodiment of the present invention.

【図9】この発明の実施例8を示す電力増幅器の構成ブ
ロック図である。
FIG. 9 is a configuration block diagram of a power amplifier showing an eighth embodiment of the present invention.

【図10】この発明の実施例9を示す電力増幅器の構成
ブロック図である。
FIG. 10 is a configuration block diagram of a power amplifier showing a ninth embodiment of the present invention.

【図11】この発明の実施例9の可変減衰器1の特性を
示す図である。
FIG. 11 is a diagram showing characteristics of a variable attenuator 1 according to a ninth embodiment of the present invention.

【図12】この発明の実施例10を示す電力増幅器の構
成ブロック図である。
FIG. 12 is a configuration block diagram of a power amplifier showing a tenth embodiment of the present invention.

【図13】この発明の実施例11のオフセット特性を示
す図である。
FIG. 13 is a diagram showing an offset characteristic of Embodiment 11 of the present invention.

【図14】従来の実施例を示す電力増幅器の構成ブロッ
ク図である。
FIG. 14 is a configuration block diagram of a power amplifier showing a conventional example.

【図15】従来の可変減衰器の制御電圧を示す図であ
る。
FIG. 15 is a diagram showing a control voltage of a conventional variable attenuator.

【符号の説明】[Explanation of symbols]

1 可変減衰器 2 高周波増幅器 3 検波器 4 基準電圧 5 比較器 6 制御回路 7 記憶回路 8 スイッチ 9 周波数制御回路 10 周波数メモリ 11 デューティ制御回路 12 デューティ補正メモリ 13 加算器 14 基準電圧制御回路 15 周波数別基準電圧メモリ 16 非線形/線形変換回路 17 線形/非線形変換回路 18 リミッタ回路 19 オフセット回路 20 電力モニタ回路 21 出力異常判定回路 22 周波数別異常検出メモリ 23 非線形特性 24 線形特性 1 Variable attenuator 2 High frequency amplifier 3 Detector 4 Reference voltage 5 Comparator 6 Control circuit 7 Storage circuit 8 Switch 9 Frequency control circuit 10 Frequency memory 11 Duty control circuit 12 Duty correction memory 13 Adder 14 Reference voltage control circuit 15 By frequency Reference voltage memory 16 Non-linear / linear conversion circuit 17 Linear / non-linear conversion circuit 18 Limiter circuit 19 Offset circuit 20 Power monitor circuit 21 Output abnormality determination circuit 22 Frequency abnormality detection memory 23 Non-linear characteristic 24 Linear characteristic

Claims (11)

【特許請求の範囲】[Claims] 【請求項1】 信号路の入力端に挿入した可変減衰器
と、この可変減衰器からの出力信号を増幅する高周波増
幅器と、この高周波増幅器の出力信号レベルを検出する
検波器と、前記高周波増幅器の出力電力が所定のレベル
のときの前記検波器の検波電圧と等しく設定された基準
電圧と前記検波器の検波電圧とを比較しその差を出力す
る比較器と、この比較器の出力信号から可変減衰器を制
御する制御回路と、前記可変減衰器の制御信号を記憶す
る記憶回路と、前記制御回路の出力信号と前記記憶回路
の出力信号を切換えるスイッチとから構成されることを
特徴とする電力増幅器。
1. A variable attenuator inserted at an input end of a signal path, a high frequency amplifier for amplifying an output signal from the variable attenuator, a detector for detecting an output signal level of the high frequency amplifier, and the high frequency amplifier. From the output signal of the comparator, which compares the reference voltage set equal to the detection voltage of the detector when the output power of is a predetermined level and the detection voltage of the detector and outputs the difference, It is characterized by comprising a control circuit for controlling the variable attenuator, a memory circuit for storing a control signal of the variable attenuator, and a switch for switching between an output signal of the control circuit and an output signal of the memory circuit. Power amplifier.
【請求項2】 前記記憶回路が前記可変減衰器の周波数
毎のメモリと、この周波数毎のメモリを周波数毎に制御
する周波数制御回路とで構成されることを特徴とする請
求項1記載の電力増幅器。
2. The electric power according to claim 1, wherein the storage circuit includes a memory for each frequency of the variable attenuator and a frequency control circuit for controlling the memory for each frequency for each frequency. amplifier.
【請求項3】 入力信号がパルス信号でありそのデュー
ティが変化する場合、前記記憶回路が、前記可変減衰器
のデューティ毎のメモリと、このデューティ毎のメモリ
をデューティ毎に制御するデューティ制御回路とで構成
されることを特徴とする請求項1記載の電力増幅器。
3. When the input signal is a pulse signal and its duty changes, the memory circuit includes a memory for each duty of the variable attenuator, and a duty control circuit for controlling the memory for each duty for each duty. The power amplifier according to claim 1, wherein
【請求項4】 前記基準電圧が、周波数毎の基準電圧メ
モリと、この周波数毎の基準電圧メモリを周波数毎に制
御する基準電圧制御回路とで構成されることを特徴とす
る請求項1記載の電力増幅器。
4. The reference voltage comprises a reference voltage memory for each frequency and a reference voltage control circuit for controlling the reference voltage memory for each frequency for each frequency. Power amplifier.
【請求項5】 前記スイッチと前記可変減衰器の間にリ
ミッタ回路を設け、前記可変減衰器の減衰量が一定値以
下にならないようにしたことを特徴とする請求項1記載
の電力増幅器。
5. The power amplifier according to claim 1, wherein a limiter circuit is provided between the switch and the variable attenuator so that the amount of attenuation of the variable attenuator does not fall below a fixed value.
【請求項6】 前記比較器と前記制御回路の間にオフセ
ット回路を設け、電力増幅器から信号を出力したくない
ときに前記可変減衰器の減衰量を大きく設定できること
を特徴とする請求項1記載の電力増幅器。
6. An offset circuit is provided between the comparator and the control circuit, and the attenuation amount of the variable attenuator can be set large when it is not desired to output a signal from a power amplifier. Power amplifier.
【請求項7】 前記検波器の検波電圧を分岐し電力モニ
タ回路を設け、周波数別異常検出メモリと、この周波数
別異常検出メモリを周波数毎に制御する出力異常判定回
路から構成されることを特徴とする請求項1記載の電力
増幅器。
7. The detection voltage of the detector is branched to provide a power monitor circuit, which comprises an abnormality detection memory for each frequency and an output abnormality determination circuit for controlling the abnormality detection memory for each frequency. The power amplifier according to claim 1.
【請求項8】 入力信号がパルス信号でありそのデュー
ティが変化する場合、前記記憶回路が、前記可変減衰器
の周波数毎のメモリと、この周波数毎のメモリを周波数
毎に制御する周波数制御回路と、前記可変減衰器のデュ
ーティ毎のメモリと、このデューティ毎のメモリをデュ
ーティ毎に制御するデューティ制御回路と、前記可変減
衰器の周波数毎のメモリに記憶した制御信号とデューテ
ィ毎のメモリに記憶した制御信号を加える加算器とで構
成されることを特徴とする請求項1記載の電力増幅器。
8. When the input signal is a pulse signal and its duty changes, the memory circuit includes a memory for each frequency of the variable attenuator and a frequency control circuit for controlling the memory for each frequency for each frequency. A memory for each duty of the variable attenuator, a duty control circuit for controlling the memory for each duty for each duty, a control signal stored in the memory for each frequency of the variable attenuator, and a memory for each duty The power amplifier according to claim 1, wherein the power amplifier is configured with an adder that adds a control signal.
【請求項9】 前記可変減衰器の周波数毎の制御信号を
記憶する際に、非線形から線形に変換して行なうことを
特徴とする請求項8記載の電力増幅器。
9. The power amplifier according to claim 8, wherein when the control signal for each frequency of the variable attenuator is stored, the control signal is converted from nonlinear to linear.
【請求項10】 前記加算器の出力信号を前記可変減衰
器に送る際に、線形から非線形に変換して行なうことを
特徴とする請求項9記載の電力増幅器。
10. The power amplifier according to claim 9, wherein when the output signal of the adder is sent to the variable attenuator, the output signal is converted from linear to nonlinear.
【請求項11】 前記加算器の出力信号を前記可変減衰
器に線形から非線形に変換して送る制御信号に、オフセ
ットを加え、前記周波数メモリの制御信号とデューティ
補正メモリの制御信号との加減を、加算操作のみで行な
えるようにしたことを特徴とする請求項10記載の電力
増幅器。
11. An offset is added to a control signal, which is sent from the adder by converting the output signal of the adder from the linear attenuator to the nonlinear attenuator, to adjust the control signal of the frequency memory and the control signal of the duty correction memory. 11. The power amplifier according to claim 10, wherein the power amplifier can be operated only by an addition operation.
JP3607594A 1994-03-07 1994-03-07 Power amplifier Pending JPH07245541A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3607594A JPH07245541A (en) 1994-03-07 1994-03-07 Power amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3607594A JPH07245541A (en) 1994-03-07 1994-03-07 Power amplifier

Publications (1)

Publication Number Publication Date
JPH07245541A true JPH07245541A (en) 1995-09-19

Family

ID=12459629

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3607594A Pending JPH07245541A (en) 1994-03-07 1994-03-07 Power amplifier

Country Status (1)

Country Link
JP (1) JPH07245541A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005522082A (en) * 2002-03-28 2005-07-21 クゥアルコム・インコーポレイテッド Gain control for communication equipment
US7058370B2 (en) 1999-09-30 2006-06-06 Fujitsu Limited Transmission power amplifier unit
JP2008508824A (en) * 2004-08-05 2008-03-21 ローデ ウント シュワルツ ゲーエムベーハー ウント コー カーゲー Controller assist method and controller assist device for determining characteristic of compensation element in level control circuit
JPWO2015033379A1 (en) * 2013-09-09 2017-03-02 日本電気株式会社 Power amplification device and control method of power amplification device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7058370B2 (en) 1999-09-30 2006-06-06 Fujitsu Limited Transmission power amplifier unit
JP2005522082A (en) * 2002-03-28 2005-07-21 クゥアルコム・インコーポレイテッド Gain control for communication equipment
JP2008508824A (en) * 2004-08-05 2008-03-21 ローデ ウント シュワルツ ゲーエムベーハー ウント コー カーゲー Controller assist method and controller assist device for determining characteristic of compensation element in level control circuit
JPWO2015033379A1 (en) * 2013-09-09 2017-03-02 日本電気株式会社 Power amplification device and control method of power amplification device
US9673760B2 (en) 2013-09-09 2017-06-06 Nec Corporation Power amplification device and control method of power amplification device

Similar Documents

Publication Publication Date Title
JP2871889B2 (en) High frequency power amplifier
US6762878B2 (en) Gain control device and method for erbium doped fiber amplifier
US6292120B1 (en) Automatic gain control for input to analog to digital converter
US20190280665A1 (en) Output power stabilization circuit and high output amplifier device using same
US7551031B2 (en) Amplifier
US7224515B2 (en) Optical amplifiers
EP0532203B1 (en) Power controller
JPH07245541A (en) Power amplifier
US6429739B1 (en) Amplifier with feedback power control loop offset compensation
US5068598A (en) Tension potential measuring circuit with selected time constant
JP4212958B2 (en) Distortion compensation device for power amplifier
JP2000082928A (en) High frequency amplifyier device
JP3112912B2 (en) Power control circuit of high frequency amplifier
JP2666226B2 (en) Power amplifier circuit
JPH0766649A (en) Automatic output level control circuit
JPH07321579A (en) Automatic output control circuit and signal amplifier circuit
JPH06112748A (en) High frequency amplifier circuit
JP2000101374A (en) Automatic level control circuit
KR20010009635A (en) Circuit for reducing gain in high frequence power amplifier
JPH11340762A (en) Automatic level control circuit
KR20240044767A (en) Method and Apparatus for Protecting Overcurrent of Power Amplification Device
JP2636053B2 (en) Automatic gain control high frequency amplifier
JPH11136057A (en) Fast alc circuit
JP2932863B2 (en) Output level setting circuit
JP2000022455A (en) Feedforward amplifier