JPH0720235A - Mono-pulse tracking apparatus - Google Patents

Mono-pulse tracking apparatus

Info

Publication number
JPH0720235A
JPH0720235A JP16272293A JP16272293A JPH0720235A JP H0720235 A JPH0720235 A JP H0720235A JP 16272293 A JP16272293 A JP 16272293A JP 16272293 A JP16272293 A JP 16272293A JP H0720235 A JPH0720235 A JP H0720235A
Authority
JP
Japan
Prior art keywords
output
monopulse
amplifier
control circuit
delay line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16272293A
Other languages
Japanese (ja)
Inventor
Kotaro Baba
広太郎 馬場
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP16272293A priority Critical patent/JPH0720235A/en
Publication of JPH0720235A publication Critical patent/JPH0720235A/en
Pending legal-status Critical Current

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

PURPOSE:To make the suppressing of effect possible by a jamming electromagnetic wave to its minimum thereof by switching a feed forward type automatic gain control circuit and a feed back type automatic gain control circuit properly by an output of a pulse width detection circuit. CONSTITUTION:A pulse width of a mono pulse sum signal is detected with a pulse width detection circuit 15 connected to an output terminal T2 to which the mono pulse sum signal is outputted of a mono pulse comparator 2 linked to an antenna 1 which receives electromagnetic waves. It is judged from the pulse width whether or not the signal received is a jamming electromagnetic wave. As a result, when the signal received is the jamming electromagnetic wave, a feed forward automatic gain control circuit 13 connected to the output terminal T2 is switched, otherwise, a feed back automatic gain control circuit 9 is done with a switch 14 which is opened or closed by an output of the detection circuit 15. This makes the suppressing of damage of a tracking apparatus possible and the drop in accuracy of an angle error signal even when the jamming electromagnetic wave with a large power is received.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は検出しようとする目標
に対して電磁波を照射し、それにより反射してきた電磁
波を受信し、その受信信号から必要情報を抽出し、目標
を補足、追尾するためのモノパルス追尾装置に関するも
のである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention is for irradiating an electromagnetic wave to a target to be detected, receiving the electromagnetic wave reflected thereby, extracting necessary information from the received signal, and supplementing and tracking the target. The present invention relates to a monopulse tracking device.

【0002】[0002]

【従来の技術】図4は従来のモノパルス追尾装置を示す
図であり、図において、1は目標で反射した電磁波を受
信するためのアンテナ、2はこのアンテナ1につなが
り、その3つの出力端T1,T2,T3にそれぞれ出力
を与えるモノパルスコンパレータであり、さらに詳しく
述べると出力端T1にはモノパルス差信号が出力され、
出力端T2にはモノパルス和信号が出力され。そして出
力端T3にはモノパルス差信号が出力される。3a,4
a,5aは上記モノパルスコンパレータ2の出力端T
1,T2,T3にそれぞれ接続され、上記モノパルス和
信号及びモノパルス差信号を遅延させる第1、第2及び
第3のディレイラインであり、この遅延時間はそれぞれ
異なる。6は上記3つのディレイライン3a,4a,5
aの出力を入力とし、1つのモノパルス和信号および2
つのモノパルス差信号を1チャンネル化する結合器、7
は不要成分を除去するためのフィルタ、8は増幅器、9
は上記増幅器8の出力で上記増幅器8の利得を最適制御
するフィードバック型自動利得制御回路(feed b
ack automatic gain contro
l回路:以下、FBAGC回路という)、10は上記結
合器6によって1チャンネル化したパルス信号を元の1
つのモノパルス和信号と2つのモノパルス差信号に分配
するための第1の電力分配器、3b,4b,5bは前述
した第1、第2、及び第3のディレイライン3a,4
a,5aと同一の遅延時間を有するディレイラインであ
り、第4のディレイライン3bは第1のディレイライン
3aと同一、また第5のディレイライン4bは第2のデ
ィレイライン4aと同一、第6のディレイライン5bは
第3のディレイライン5aと同じである。11は上記デ
ィレイライン4bの出力であるモノパルス和信号を2つ
に分配する第2の電力分配器、12は上記第2の電力分
配器11の出力と上記ディレイライン3b,5bの出力
であるモノパルス差信号との位相差を検波し、角度誤差
信号を導く位相検波器である。
2. Description of the Related Art FIG. 4 is a diagram showing a conventional monopulse tracking device. In the figure, 1 is an antenna for receiving an electromagnetic wave reflected by a target, 2 is connected to this antenna 1, and its three output terminals T1. , T2, T3, respectively, and a monopulse comparator which outputs the monopulse difference signal to the output terminal T1.
The monopulse sum signal is output to the output terminal T2. Then, a monopulse difference signal is output to the output terminal T3. 3a, 4
a and 5a are output terminals T of the monopulse comparator 2
1, T2, and T3, which are first, second, and third delay lines respectively connected to T3, T3, and T3 to delay the monopulse sum signal and the monopulse difference signal, and have different delay times. 6 is the above three delay lines 3a, 4a, 5
With the output of a as an input, one monopulse sum signal and 2
Combiner for converting two monopulse difference signals into one channel, 7
Is a filter for removing unnecessary components, 8 is an amplifier, 9
Is a feedback type automatic gain control circuit (feed b) for optimally controlling the gain of the amplifier 8 with the output of the amplifier 8.
ack automatic gain contro
l circuit: hereinafter referred to as FBAGC circuit), 10 is an original 1 which is a pulse signal converted into one channel by the combiner 6.
The first power distributors 3b, 4b, 5b for distributing one monopulse sum signal and two monopulse difference signals are the above-mentioned first, second and third delay lines 3a, 4
a and 5a, the fourth delay line 3b is the same as the first delay line 3a, and the fifth delay line 4b is the same as the second delay line 4a. The delay line 5b is the same as the third delay line 5a. Reference numeral 11 is a second power distributor for distributing the monopulse sum signal output from the delay line 4b into two, and 12 is an output of the second power distributor 11 and output of the delay lines 3b and 5b. It is a phase detector that detects the phase difference from the difference signal and guides the angle error signal.

【0003】従来のモノパルス追尾装置は上記のように
構成され、目標で反射した電磁波はアンテナ1で受信
し、モノパルスコンパレータ2の出力端T1からモノパ
ルス差信号を、出力端T2からモノパルス和信号を、ま
た、出力端T3からモノパルス差信号を出力する。それ
ぞれのモノパルス信号は出力端T1に接続される第1の
ディレイライン3a、出力端T2に接続される第2のデ
ィレイライン4a,出力端T3に接続される第3のディ
レイライン5aにより、異なった遅延時間が与えられ
る。これらのディレイライン3a,4a,5aを通過し
た各モノパルス信号は結合器6により1チャンネル化さ
れた後、フィルタ7で不要成分が除去され、増幅器8に
よって増幅される。上記増幅器8の出力を入力とするF
BAGC回路9によって上記増幅器8の最適利得が制御
される。また、上記増幅器8の出力を入力とする第1の
電力分配器10で前述の結合器6の3つの入力と同じ1
つのモノパルス和信号と2つのモノパルス差信号とに分
配され、2つのモノパルス差信号は第4及び第6のディ
レイライン3b,5b、またモノパルス和信号は第5の
ディレイライン4bで遅延時間差を統一するための遅延
がかけられる。上記第5のディレイライン4bの出力は
第2の電力分配器11で2つに分配され、位相検波器1
2で上記第4及び第6のディレイライン3b及び5bの
出力であるモノパルス差信号と上記第2の電力分配器1
1の出力であるモノパルス和信号との位相差を検出し、
角度誤差信号を得る。
The conventional monopulse tracking device is constructed as described above, the electromagnetic wave reflected by the target is received by the antenna 1, the monopulse difference signal is output from the output end T1 of the monopulse comparator 2, and the monopulse sum signal is output from the output end T2. Further, the output terminal T3 outputs a monopulse difference signal. The respective monopulse signals are different by the first delay line 3a connected to the output end T1, the second delay line 4a connected to the output end T2, and the third delay line 5a connected to the output end T3. Delay time is given. Each monopulse signal that has passed through these delay lines 3a, 4a, 5a is converted into one channel by the combiner 6, the unnecessary components are removed by the filter 7, and the amplified by the amplifier 8. F with the output of the amplifier 8 as an input
The BAGC circuit 9 controls the optimum gain of the amplifier 8. In addition, in the first power divider 10 which receives the output of the amplifier 8, the same three inputs as those of the above-mentioned coupler 6
It is divided into one monopulse sum signal and two monopulse difference signals. The two monopulse difference signals are unified by the fourth and sixth delay lines 3b and 5b, and the monopulse sum signal is unified by the fifth delay line 4b. Delay is added. The output of the fifth delay line 4b is divided into two by the second power divider 11, and the phase detector 1
2, the monopulse difference signal output from the fourth and sixth delay lines 3b and 5b and the second power divider 1
The phase difference with the monopulse sum signal which is the output of 1 is detected,
Obtain the angle error signal.

【0004】[0004]

【発明が解決しようとする課題】上記のような従来のモ
ノパルス追尾装置においては、目標により反射される非
常に微弱な電磁波を検出するように、FBAGC回路9
で増幅器8の利得を最適化し、増幅しているため、目標
自身及び目標について飛行するジャミング専用機からの
瞬間的な大電力の妨害電磁波を受けた場合、追尾装置が
損傷を受けたり、角度誤差信号の精度が低下する可能性
があり、これを改善する必要があった。
In the conventional monopulse tracking device as described above, the FBAGC circuit 9 is used so as to detect a very weak electromagnetic wave reflected by the target.
Since the gain of the amplifier 8 is optimized and amplified by the tracking device, the tracking device may be damaged or the angular error may be caused when the target itself and the jamming dedicated aircraft flying about the target receive a momentary high-power electromagnetic interference. There was a possibility that the accuracy of the signal would decrease, and it was necessary to improve this.

【0005】この発明はかかる課題を解決するためのも
のであり、モノパルス追尾装置を強力なジャミング環境
下で使用する場合に追尾装置の損傷及び角度誤差信号の
精度低下を抑制することを目的とする。
The present invention is intended to solve such a problem, and it is an object of the present invention to suppress damage to the tracking device and decrease in accuracy of the angle error signal when the monopulse tracking device is used in a strong jamming environment. .

【0006】[0006]

【課題を解決するための手段】この発明に係わるモノパ
ルス追尾装置は、モノパルス和信号を出力するモノパル
スコンパレータの出力端につながる、受信した電磁波の
パルス幅を検出するパルス幅検出回路及びフィードフォ
ワード型自動利得制御回路(feed forward
automatic gain control回
路:以下、FFAGC回路という)、上記パルス幅検出
回路の出力でFFAGC回路とFFBAGC回路のうち
適切な自動利得制御回路に切り換えるスイッチを配置し
たものである。
SUMMARY OF THE INVENTION A monopulse tracking device according to the present invention is a pulse width detection circuit for detecting a pulse width of a received electromagnetic wave and a feedforward type automatic circuit connected to an output terminal of a monopulse comparator for outputting a monopulse sum signal. Gain control circuit (feed forward)
(automatic gain control circuit: hereinafter referred to as FFAGC circuit), and a switch for switching to an appropriate automatic gain control circuit of the FFAGC circuit and the FFBAGC circuit by the output of the pulse width detection circuit.

【0007】また、モノパルス和信号を出力するモノパ
ルスコンパレータの出力端につながる、受信した電磁波
のピーク電力を検出するピーク電力検出回路及びFFA
GC回路、上記ピーク電力検出回路の出力でFFAGC
回路とFBAGC回路のうち適切な自動利得制御回路に
切り換えるスイッチを配置したものである。
Further, a peak power detection circuit and an FFA for detecting the peak power of the received electromagnetic wave, which is connected to the output end of the monopulse comparator which outputs the monopulse sum signal.
The output of the GC circuit and the peak power detection circuit is FFAGC.
A switch for switching to an appropriate automatic gain control circuit of the circuit and the FBAGC circuit is arranged.

【0008】また、モノパルス和信号を出力するモノパ
ルスコンパレータの出力端につながる、受信した電磁波
のパルス幅を検出するパルス幅検出回路及びピーク電力
を検出するピーク電力検出回路、これらの出力の論理和
を求める論理回路、FFAGC回路及び上記論理回路の
出力で、FFAGC回路とFBAGC回路のうち適切な
自動利得制御回路に切り換えるスイッチを配置したもの
である。
Further, a pulse width detection circuit for detecting the pulse width of the received electromagnetic wave and a peak power detection circuit for detecting the peak power, which are connected to the output end of the monopulse comparator for outputting the monopulse sum signal, and the logical sum of these outputs is calculated. A desired logic circuit, an FFAGC circuit, and an output of the above logic circuit are provided with a switch for switching to an appropriate automatic gain control circuit of the FFAGC circuit and the FBAGC circuit.

【0009】[0009]

【作用】上記のように構成されたモノパルス追尾装置を
用いて目標の補足、追尾を行うと瞬間的に強力な電力の
妨害電磁波を受信した場合でもパルス幅検出回路もしく
はピーク電力検出回路で妨害電磁波を検出し、FFAG
C回路によりあらかじめ増幅器の利得を下げることがで
きるため、モノパルス追尾装置は損傷を受けることな
く、継続しても目標の補足、追尾を行うことができる。
When the monopulse tracking device configured as described above is used to supplement or track a target, even if an electromagnetic wave of strong power is received momentarily, the electromagnetic wave is detected by the pulse width detection circuit or the peak power detection circuit. Detected and FFAG
Since the gain of the amplifier can be lowered in advance by the C circuit, the monopulse tracking device can be supplemented and tracked with the target without being damaged and continuing.

【0010】[0010]

【実施例】【Example】

実施例1.図1はこの発明の一実施例を示すブロック図
であり、1はアンテナ、2はモノパルスコンパレータ、
3aは第1のディレイライン、4aは第2のディレイラ
イン、5aは第3のディレイライン、6は結合器、7は
フィルタ、8は増幅器、9はFBAGC回路、10は第
1の電力分配器、3bは第1のディレイライン、4bは
第2のディレイライン、5bは第3のディレイライン、
11は第2の電力分配器、12は位相検波器、13は上
記モノパルスコンパレータ2の出力端T2につながり、
この出力端T2から出力されるモノパルス和信号で上記
増幅器8の利得を制御するFFAGC回路、14は上記
FBAGC回路9と上記FFAGC回路13とを切り換
えるスイッチ、15は上記モノパルスコンパレータ2の
出力端T2につながり、この出力端T2から出力される
モノパルス和信号のパルス幅を検出し、この出力で上記
スイッチ14の開閉を制御するパルス幅検出回路であ
る。なお、図中の1〜12は上記従来装置と全く同一の
ものである。
Example 1. FIG. 1 is a block diagram showing an embodiment of the present invention, in which 1 is an antenna, 2 is a monopulse comparator,
3a is a first delay line, 4a is a second delay line, 5a is a third delay line, 6 is a coupler, 7 is a filter, 8 is an amplifier, 9 is an FBAGC circuit, and 10 is a first power distributor. 3b is a first delay line, 4b is a second delay line, 5b is a third delay line,
11 is a second power divider, 12 is a phase detector, 13 is connected to the output terminal T2 of the monopulse comparator 2,
An FFAGC circuit for controlling the gain of the amplifier 8 with a monopulse sum signal output from the output terminal T2, a switch 14 for switching between the FBAGC circuit 9 and the FFAGC circuit 13, and 15 for an output terminal T2 of the monopulse comparator 2. This is a pulse width detection circuit that is connected and detects the pulse width of the monopulse sum signal output from the output terminal T2, and controls the opening and closing of the switch 14 by this output. It should be noted that 1 to 12 in the figure are exactly the same as those of the conventional device.

【0011】前記のように構成されたモノパルス追尾装
置においては、モノパルスコンパレータ2の出力端T2
に接続されたパルス幅検出回路15でモノパルス和信号
のパルス幅が検出され、これをもとに受信した信号が妨
害電磁波であるか否かが判断される。この結果、受信し
た信号が妨害電磁波であれば上記モノパルスコンパレー
タ2の出力端T2に接続されたFFAGC回路13が、
妨害電磁波でなければ増幅器8の出力端につながるFB
AGC回路9が上記パルス幅検出回路15の出力で開閉
するスイッチ14により切り替えられる。したがって、
大電力の妨害電磁波を受信しても追尾装置の損傷及び角
度誤差信号の精度の低下は抑制される。
In the monopulse tracking device configured as described above, the output terminal T2 of the monopulse comparator 2
The pulse width detection circuit 15 connected to detects the pulse width of the monopulse sum signal, and based on this, it is determined whether the received signal is an interfering electromagnetic wave. As a result, if the received signal is an interfering electromagnetic wave, the FFAGC circuit 13 connected to the output terminal T2 of the monopulse comparator 2
FB connected to the output terminal of the amplifier 8 if it is not an interfering electromagnetic wave
The AGC circuit 9 is switched by the switch 14 which opens and closes by the output of the pulse width detection circuit 15. Therefore,
Damage to the tracking device and deterioration of the accuracy of the angle error signal can be suppressed even if a high-power electromagnetic wave is received.

【0012】実施例2.図2はモノパルスコンパレータ
2の出力端T2に接続されたピーク電力検出回路16で
モノパルス和信号のピーク電力が検出され、これをもと
に受信した信号が妨害電磁波であるか否かが判断され
る。この結果、受信した信号が妨害電磁波であれば上記
モノパルスコンパレータ2の出力端T2に接続されたF
FAGC回路13が、妨害電磁波でなければ増幅器8の
出力端につながるFBAGC回路9が上記ピーク電力幅
検出回路16の出力で開閉するスイッチ14により切り
替えることができ、実施例1と同様の動作が期待でき
る。
Example 2. In FIG. 2, the peak power detection circuit 16 connected to the output terminal T2 of the monopulse comparator 2 detects the peak power of the monopulse sum signal, and based on this, it is determined whether or not the received signal is an interfering electromagnetic wave. . As a result, if the received signal is an interfering electromagnetic wave, F connected to the output end T2 of the monopulse comparator 2 will be described.
If the FAGC circuit 13 is not an interfering electromagnetic wave, the FBAGC circuit 9 connected to the output end of the amplifier 8 can be switched by the switch 14 which is opened / closed by the output of the peak power width detection circuit 16, and the same operation as that of the first embodiment is expected. it can.

【0013】実施例3.図3はモノパルスコンパレータ
2の出力端T2につながれたパルス幅検出回路15及び
ピーク電力検出回路16により上記出力端T2の出力で
あるモノパルス和信号が妨害電磁波であるか否かがそれ
ぞれの回路で判断される。上記パルス幅検出回路15及
びピーク電力検出回路16の出力を入力とする論理回路
17でこれらの出力の論理演算が行なわれ、上記パルス
幅検出回路15及びピーク電力検出回路16のどちらか
一方の回路で受信した電磁波が妨害電磁波であると認め
られれば上記論理回路17の出力を入力とするスイッチ
14により上記モノパルスコンパレータ2の出力端T2
につながれたFFAGC回路13が選択され、このFF
AGC回路13で上記増幅器8の利得が制御される。一
方、上記パルス幅検出回路15及びピーク電力検出回路
16で受信した電磁波が妨害電磁波でないと判断されれ
ば上記スイッチ14により上記増幅器8の出力を入力と
するFBAGC回路9が選択され、このFBAGC回路
9で上記増幅器8の利得が制御される為、実施例1と同
様の動作が期待できる。
Embodiment 3. In FIG. 3, the pulse width detection circuit 15 and the peak power detection circuit 16 connected to the output end T2 of the monopulse comparator 2 determine whether or not the monopulse sum signal output from the output end T2 is an interfering electromagnetic wave. To be done. The logical operation of these outputs is performed in the logic circuit 17 which receives the outputs of the pulse width detection circuit 15 and the peak power detection circuit 16, and one of the pulse width detection circuit 15 and the peak power detection circuit 16 is operated. If it is recognized that the electromagnetic wave received at is an interfering electromagnetic wave, the output terminal T2 of the monopulse comparator 2 is controlled by the switch 14 which receives the output of the logic circuit 17 as an input.
The FFAGC circuit 13 connected to the
The gain of the amplifier 8 is controlled by the AGC circuit 13. On the other hand, if it is determined that the electromagnetic waves received by the pulse width detection circuit 15 and the peak power detection circuit 16 are not interfering electromagnetic waves, the switch 14 selects the FBAGC circuit 9 which receives the output of the amplifier 8 as an input, and this FBAGC circuit is selected. Since the gain of the amplifier 8 is controlled by 9, the same operation as that of the first embodiment can be expected.

【0014】[0014]

【発明の効果】この発明は、以上説明したように構成さ
れているので、瞬間的に大電力の妨害電磁波を受信した
としてもFFAGC回路により、受信信号を増幅する前
に先回りして利得を最適に設定することができ、妨害電
磁波による影響を最小限に抑えることができるという効
果がある。
Since the present invention is configured as described above, the FFAGC circuit proactively optimizes the gain before amplifying the received signal even if a large power interfering electromagnetic wave is received momentarily. Can be set to, and the effect of the electromagnetic interference can be minimized.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明の実施例1を示すブロック図である。FIG. 1 is a block diagram showing a first embodiment of the present invention.

【図2】この発明の実施例2を示すブロック図である。FIG. 2 is a block diagram showing a second embodiment of the present invention.

【図3】この発明の実施例3を示すブロック図である。FIG. 3 is a block diagram showing a third embodiment of the present invention.

【図4】従来装置の実施例を示すブロック図である。FIG. 4 is a block diagram showing an embodiment of a conventional device.

【符号の説明】[Explanation of symbols]

1 アンテナ 2 モノパルスコンパレータ 3 ディレイライン 4 ディレイライン 5 ディレイライン 6 結合器 7 フィルタ 8 増幅器 9 FBAGC回路 10 第1の電力分配器 11 第2の電力分配器 12 位相検波器 13 FFAGC回路 14 スイッチ 15 パルス幅検出回路 16 ピーク電力検出回路 17 論理回路 1 Antenna 2 Monopulse Comparator 3 Delay Line 4 Delay Line 5 Delay Line 6 Coupler 7 Filter 8 Amplifier 9 FBAGC Circuit 10 First Power Distributor 11 Second Power Distributor 12 Phase Detector 13 FFAGC Circuit 14 Switch 15 Pulse Width Detection circuit 16 Peak power detection circuit 17 Logic circuit

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 検出目標から反射された電磁波を受信す
るアンテナと、このアンテナにつながり、3つの出力端
のうち、1つの出力端にはモノパルス和信号を出力し、
残る2つの出力端にはモノパルス差信号を出力するモノ
パルスコンパレータと、上記3つの出力端のうちモノパ
ルス差信号が出力される2つの出力端にそれぞれつなが
り、モノパルス差信号を一定時間だけ遅延させる第1及
び第3のディレイラインと、和信号が出力される出力端
につながり、モノパルス和信号を一定時間だけ遅延させ
る第2のディレイラインと、上記第1〜第3のディレイ
ラインにつながり、それらの出力を入力とし、1チャン
ネル化する結合器と、この結合器の出力から不要成分を
除去するフィルタと、このフィルタの出力を増幅する増
幅器と、上記第2のディレイラインの入力端につなが
り、モノパルス和信号で上記増幅器の利得を制御するフ
ィードフォワード自動利得制御回路と上記第2のディレ
イラインの入力端子につながり、モノパルス和信号のパ
ルス幅を検出するパルス幅検出回路と、上記増幅器の出
力端につながり、この増幅器の出力で増幅器の利得を制
御するフィードバック型自動利得制御回路と、上記パル
ス幅検出回路の出力により、上記フィードフォワード型
自動利得制御回路の出力とフィードバック型自動利得制
御回路の出力とを切り換えるスイッチと、上記増幅器の
出力を元の2つのモノパルス差信号と1つのモノパルス
和信号とに分割する第1の電力分配器と、この第1の電
力分配器の3つの出力のうち2つのモノパルス差信号で
出力される2つの出力端にそれぞれつながり、上記第1
及び第3のディレイラインによりつけられた遅延時間を
上記第1の電力分配器のその他の出力と統一する第3及
び第1のディレイラインと、上記第1の電力分配器の3
つの出力のうち1つのモノパルス和信号が出力される出
力端につながり、上記第2のディレイラインによりつけ
られた遅延時間を上記第1の電力分配器のその他の出力
と統一する第2のディレイラインと、上記第2のディレ
イラインの出力を入力とし、モノパルス信号を2つの出
力に分配する第2の電力分配器と、上記第3及び第1の
ディレイラインの出力と上記第2の電力分配器の出力を
入力とし、角度誤差を得る位相検波器とで構成されるこ
とを特徴とするモノパルス追尾装置。
1. An antenna for receiving an electromagnetic wave reflected from a detection target, and a monopulse sum signal that is connected to this antenna and outputs to one of three output ends,
A monopulse comparator that outputs a monopulse difference signal to the remaining two output terminals, and two output terminals that output the monopulse difference signal among the three output terminals, respectively, and delay the monopulse difference signal by a predetermined time. And a third delay line, which is connected to the output terminal from which the sum signal is output and which is connected to the second delay line for delaying the monopulse sum signal by a certain time and the first to third delay lines, and outputs them. As an input, a combiner for converting to one channel, a filter for removing an unnecessary component from the output of this combiner, an amplifier for amplifying the output of this filter, and an input terminal of the second delay line, which are connected to the monopulse sum. A feedforward automatic gain control circuit for controlling the gain of the amplifier by a signal and an input terminal of the second delay line A pulse width detection circuit for detecting the pulse width of the monopulse sum signal, a feedback type automatic gain control circuit connected to the output end of the amplifier and controlling the gain of the amplifier with the output of this amplifier, and the pulse width detection circuit A switch for switching between the output of the feedforward type automatic gain control circuit and the output of the feedback type automatic gain control circuit by the output, and the output of the amplifier is divided into two original monopulse difference signals and one monopulse sum signal. The first power distributor and the two output terminals that output two monopulse difference signals out of the three outputs of the first power distributor are respectively connected to the first power distributor.
And the third and first delay lines that unify the delay time provided by the third delay line with the other outputs of the first power distributor, and the third power line of the first power distributor.
A second delay line connected to the output end from which one of the two outputs outputs a monopulse sum signal and unifying the delay time provided by the second delay line with the other outputs of the first power distributor. And a second power distributor which receives the output of the second delay line as an input and distributes a monopulse signal to two outputs, and outputs of the third and first delay lines and the second power distributor. A monopulse tracking device, which is configured by a phase detector that receives an output of the input and obtains an angle error.
【請求項2】 第2のディレイラインの入力端につなが
り、モノパルス和信号で増幅器の利得を制御するフィー
ドフォワード型自動利得制御回路と増幅器の出力で増幅
器の利得を制御するフィードバック型自動利得制御回路
とを切り換えるスイッチを制御するピーク電力検出回路
を有することを特徴とする請求項1記載のモノパルス追
尾装置。
2. A feed-forward type automatic gain control circuit connected to an input terminal of a second delay line for controlling the gain of the amplifier with a monopulse sum signal, and a feedback type automatic gain control circuit for controlling the gain of the amplifier with the output of the amplifier. The monopulse tracking device according to claim 1, further comprising a peak power detection circuit that controls a switch that switches between and.
【請求項3】 第2のディレイラインの入力端につなが
り、モノパルス和信号のパルス幅を検出するパルス幅検
出回路と、ピーク電力を検出するピーク電力検出回路
と、これらの出力を入力とし、モノパルス和信号で増幅
器の利得を制御するフィードフォワード型自動利得制御
回路と増幅器の出力で増幅器の利得を制御するフィード
バック型自動利得制御回路とを切り換えるスイッチを制
御する論理回路を有することを特徴とする請求項1記載
のモノパルス追尾装置。
3. A pulse width detection circuit connected to an input terminal of a second delay line for detecting the pulse width of a monopulse sum signal, a peak power detection circuit for detecting peak power, and an output of these, and a monopulse A logic circuit for controlling a switch for switching between a feedforward type automatic gain control circuit for controlling the gain of the amplifier by the sum signal and a feedback type automatic gain control circuit for controlling the gain of the amplifier by the output of the amplifier. Item 1. A monopulse tracking device according to item 1.
JP16272293A 1993-06-30 1993-06-30 Mono-pulse tracking apparatus Pending JPH0720235A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16272293A JPH0720235A (en) 1993-06-30 1993-06-30 Mono-pulse tracking apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16272293A JPH0720235A (en) 1993-06-30 1993-06-30 Mono-pulse tracking apparatus

Publications (1)

Publication Number Publication Date
JPH0720235A true JPH0720235A (en) 1995-01-24

Family

ID=15760036

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16272293A Pending JPH0720235A (en) 1993-06-30 1993-06-30 Mono-pulse tracking apparatus

Country Status (1)

Country Link
JP (1) JPH0720235A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6370210B1 (en) 1998-05-21 2002-04-09 Nec Corporation Circuitry for generating a gain control signal applied to an AGC amplifier and method thereof
US7612706B2 (en) 2004-07-16 2009-11-03 Fujitsu Ten Limited Monopulse radar apparatus and antenna switch
JP2012191289A (en) * 2011-03-09 2012-10-04 Nec Engineering Ltd Reception device and gain control method
KR101324666B1 (en) * 2009-10-02 2013-11-04 무라다기카이가부시끼가이샤 Machine tool

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6370210B1 (en) 1998-05-21 2002-04-09 Nec Corporation Circuitry for generating a gain control signal applied to an AGC amplifier and method thereof
US7612706B2 (en) 2004-07-16 2009-11-03 Fujitsu Ten Limited Monopulse radar apparatus and antenna switch
KR101324666B1 (en) * 2009-10-02 2013-11-04 무라다기카이가부시끼가이샤 Machine tool
JP2012191289A (en) * 2011-03-09 2012-10-04 Nec Engineering Ltd Reception device and gain control method

Similar Documents

Publication Publication Date Title
US5077532A (en) Feed forward distortion minimization circuit
US10651809B2 (en) Control system for a power amplifier
US5444418A (en) Method and apparatus for feedforward power amplifying
US8493142B2 (en) Amplifier, transmission device, and amplifier control method
JPH0878965A (en) Feed forward amplifier
US5847603A (en) Automatic control system for reducing distortion produced by electrical circuits
US6211734B1 (en) Active distortion signal generating circuit for a line-distortion type power amplifier
US7164738B2 (en) Signal canceling method and device
US6456160B1 (en) Feedforward amplifier
EP1193861A3 (en) Feedforward amplifier
JPH0720235A (en) Mono-pulse tracking apparatus
EP1289126A1 (en) Feedforward amplifier
US20050012548A1 (en) High-frequency amplifier circuit
US20050174173A1 (en) Forward amplifiers
JPH11355070A (en) Pilot detection improved for control system for reducing distortion caused by electric circuit
JPH08248122A (en) Radar receiver
CN109217828B (en) Analog predistortion circuit and analog predistortion time division cancellation method
JPH01206709A (en) Micro-wave and millimeter wave amplifier
TW201837481A (en) Electromagnetic signal detecting circuit and corresponding detecting method
KR100349411B1 (en) Apparatus for adaptive controlling of feed forward linear device
JPH0972955A (en) Radar receiver
JP3334652B2 (en) Feed forward amplifier
WO2018184127A1 (en) Electromagnetic signal detection circuit and detection method
JP2004056702A (en) Distortion compensated amplifier
JPS6155283B2 (en)