JPH07162235A - Controllable oscillation circuit - Google Patents

Controllable oscillation circuit

Info

Publication number
JPH07162235A
JPH07162235A JP30297493A JP30297493A JPH07162235A JP H07162235 A JPH07162235 A JP H07162235A JP 30297493 A JP30297493 A JP 30297493A JP 30297493 A JP30297493 A JP 30297493A JP H07162235 A JPH07162235 A JP H07162235A
Authority
JP
Japan
Prior art keywords
circuit
signal
oscillation
color
resonance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP30297493A
Other languages
Japanese (ja)
Inventor
Tokio Aketagawa
時雄 明田川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP30297493A priority Critical patent/JPH07162235A/en
Publication of JPH07162235A publication Critical patent/JPH07162235A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a controllable oscillation circuit in which a stable APC drawing range can be obtained where an oscillator in a nonoperation state does not affect an oscillator in an operation state and no mislocking is caused. CONSTITUTION:When >=2 resonance circuits (including oscillators X23 and X24) which differ in oscillation frequency are connected to a connection pin 53 of the oscillation circuit 43 and used by being switched, a capacitor C for buffering is interposed and connected right behind the connection pin 53 of the oscillation circuit 43. Consequently, the oscillator in the nonoperation state is nearly replaced in terms of parasitic capacity and connected in series with an oscillator resonance capacitor in a nonoperation state, and also connection in series with the capacitor C for buffering; and an equivalent state wherein it is connected in series with an oscillator resonance capacitor in an operation state is entered and the oscillator in the operation state is not affected by the oscillator in the nonoperation state.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は制御可能な発振回路に係
り、特に発振回路の接続ピンに発振周波数の異なる2つ
以上の共振回路(それぞれ発振子を含む)を並列接続
し、共振回路を切り換えて使用する制御可能な発振回路
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a controllable oscillator circuit, and more particularly to a resonant circuit in which two or more resonant circuits (each including an oscillator) having different oscillation frequencies are connected in parallel to a connecting pin of the oscillator circuit. The present invention relates to a controllable oscillator circuit that is used by switching.

【0002】[0002]

【従来の技術】従来から、カラー放送システムが異なる
複数のテレビジョン放送を受像することが可能なマルチ
カラーシステムテレビジョン受像機が開発されている。
2. Description of the Related Art Conventionally, a multi-color system television receiver capable of receiving a plurality of television broadcasts having different color broadcast systems has been developed.

【0003】カラー放送システムとしては、PAL方
式、SECAM方式及びNTSC方式に分類されるが、
マルチカラーシステムのテレビジョン受像機では、入力
されたテレビジョン信号のカラー放送システムを自動的
に判別して、これらのカラーテレビジョン放送を、ユー
ザー操作によらず自動的に受信可能とするオートモード
機能を備えたものがある。
Color broadcasting systems are classified into PAL system, SECAM system and NTSC system.
The multi-color system television receiver automatically determines the color broadcasting system of the input television signal and can automatically receive these color television broadcasting without user operation. Some have functions.

【0004】このようなオートモード機能を備えたマル
チカラーシステムテレビジョン受像機においては、色信
号処理回路に、複数のカラー放送システムに応じた複数
の可変水晶発振回路(複数の可変水晶発振回路として
は、3.58MHz 水晶発振回路と、4.43MHz 水晶発振回路
と、M/N水晶発振回路がある、ただしM方式は3.5756
11MHz 、N方式は3.582056MHz である)を備えており、
各カラー放送システムに応じた色信号復調用基準色副搬
送波を発生して各カラー放送システム(但し、SECA
M方式は除く)の復調回路に供給している。また、色信
号処理回路にPAL,SECAM,NTSCの各カラー
放送システム別にカラーキラー検波回路があり、これら
のカラーキラー検波回路では、各カラー放送システムの
搬送色信号に含まれるバースト信号の大きさを各カラー
放送システム判別用の基準色副搬送波を用いて検波する
ことにより、色信号レベルを検出し、この検出によりシ
ステムロジック回路にて各カラー放送システムのカラー
の有無を判定する。
In the multi-color system television receiver having such an auto mode function, the color signal processing circuit includes a plurality of variable crystal oscillation circuits (a plurality of variable crystal oscillation circuits corresponding to a plurality of color broadcasting systems). Has a 3.58MHz crystal oscillation circuit, a 4.43MHz crystal oscillation circuit, and an M / N crystal oscillation circuit, but the M method is 3.5756.
11MHz, N system is 3.582056MHz),
A color signal demodulation reference color subcarrier corresponding to each color broadcasting system is generated to generate each color broadcasting system (however, SECA
(Excluding M system). Further, the color signal processing circuit has a color killer detection circuit for each color broadcasting system of PAL, SECAM, and NTSC. These color killer detection circuits determine the size of the burst signal included in the carrier color signal of each color broadcasting system. The color signal level is detected by performing detection using the reference color subcarrier for identifying each color broadcasting system, and the system logic circuit determines the presence or absence of color in each color broadcasting system by this detection.

【0005】一般に、色信号処理回路では、搬送色信号
から取り出したバースト信号と可変水晶発振回路で発振
された色副搬送波との位相差をAPC(自動位相制御)
検波回路で検出し、この誤差信号を積分して可変水晶発
振回路を制御し、正確にバースト信号と位相の合った基
準色副搬送波を再生する。但し、可変水晶発振回路から
APC検波回路の帰還ループに色相調整手段を入れて発
振出力を移相すれば、可変水晶発振回路はそれだけの位
相差をもって発振し、それを基準色副搬送波として色復
調回路に供給すれば、色相調整がなされる。
Generally, in the color signal processing circuit, the phase difference between the burst signal extracted from the carrier color signal and the color subcarrier oscillated by the variable crystal oscillating circuit is APC (automatic phase control).
The detection circuit detects the error signal and integrates the error signal to control the variable crystal oscillation circuit to reproduce the reference color subcarrier exactly in phase with the burst signal. However, if a hue adjustment means is inserted in the feedback loop of the APC detection circuit from the variable crystal oscillation circuit to shift the oscillation output, the variable crystal oscillation circuit oscillates with a phase difference of that amount, and uses it as a reference color subcarrier for color demodulation. If it is supplied to the circuit, the hue is adjusted.

【0006】従って、上記マルチカラーシステムのテレ
ビジョン受像機においては、前記3つの可変水晶発振回
路(3.58MHz 水晶発振回路,4.43MHz 水晶発振回路及び
M/N水晶発振回路)を、システムロジック回路によ
り、ある周期で順次に切換え動作させ、入力される搬送
色信号の周波数と同じくなるようにAPC検波回路によ
り引込み選択し、前記カラーキラー検波回路によりカラ
ーと判定された時、システムロジック回路により上記3
つの可変水晶発振回路のいずれか1つに選択固定され
る。
Therefore, in the multi-color system television receiver, the three variable crystal oscillator circuits (3.58 MHz crystal oscillator circuit, 4.43 MHz crystal oscillator circuit and M / N crystal oscillator circuit) are connected by a system logic circuit. When the color killer detection circuit determines that the color is the color, the system logic circuit performs the above-mentioned 3
It is selectively fixed to any one of the two variable crystal oscillator circuits.

【0007】ところで、全世界対応の色信号処理回路
[世界のカラー放送システムとしては、3.58MHz NTS
C,4.43MHz PAL,M/N PAL,SECAM,4.
43MHzNTSC(4.43MHz PALよりNTSC変換した
VTR方式)がある。ここで、3.58MHz ,4.43MHz は色
副搬送波周波数、M/N PALはPALシステムのM
方式及びN方式を指す。]において、一般的にはこのカ
ラー放送システムを全て動作させる必要のある地域はな
く、前記のカラー放送システムのうちの幾つかの組み合
わせで使われている。例えば、仕向け地別に、欧州一部
PAL/NTSC対応では、3.58MHz/4.43MHz NTS
C,4.43MHz PALが、欧州一部及び中近東・アジア地
域でのマルチ対応では、3.58MHz/4.43MHz NTSC,4.
43MHz PAL,SECAMが、また南米地域では、PA
L/NTSC対応で3.58MHz NTSC,M/N PAL
などが、カラーシステム化されている。
By the way, a color signal processing circuit compatible with the whole world [as a color broadcasting system in the world, 3.58MHz NTS
C, 4.43MHz PAL, M / N PAL, SECAM, 4.
There is 43MHz NTSC (VTR system converted from 4.43MHz PAL to NTSC). Here, 3.58MHz and 4.43MHz are color subcarrier frequencies, and M / N PAL is M of the PAL system.
Refers to system and N system. ], There is generally no area where this color broadcasting system is required to operate, and it is used in some combinations of the above-mentioned color broadcasting systems. For example, according to the destination, if the European part PAL / NTSC support, 3.58MHz / 4.43MHz NTS
C, 4.43MHz PAL, 3.58MHz / 4.43MHz NTSC, 4.4MHz in multi-correspondence in part of Europe and the Middle East / Asia region.
43MHz PAL, SECAM, PA in South America
3.58MHz NTSC, M / N PAL compatible with L / NTSC
Have been color system.

【0008】図7は従来の全世界対応の色信号処理回路
の一例を示すブロック図である。図7において、入力端
子1には搬送色信号(クロマ信号及びバースト信号)が
入力され、第1クロマアンプ2で帯域増幅され、次段の
バーストアンプ3と第2のクロマアンプ4に供給され
る。バーストアンプ3では、バースト信号が分離・増幅
され、増幅されたバースト信号は自動カラー(色飽和度
・彩度)制御回路(以下、ACC検波回路という)5に
伝達され、ここで平滑されて、クロマ入力振幅に関係な
く一定のバースト振幅になるように第1のクロマアンプ
2の利得を制御し、その結果第1のクロマアンプ2の出
力の搬送色信号を一定にし、バーストアンプ3の出力の
バースト信号振幅も一定値に保つ。第2のクロマアンプ
4にて増幅された搬送色信号は、後述のPAL/NTS
C復調回路20に入力される。ACCループにて振幅を
一定にされたバースト信号は次段の自動位相制御検波回
路(以下、APC検波回路という)6,PALキラー検
波回路7及びNTSCキラー検波回路8へ入力される。
FIG. 7 is a block diagram showing an example of a conventional worldwide color signal processing circuit. In FIG. 7, a carrier color signal (chroma signal and burst signal) is input to the input terminal 1, band-amplified by the first chroma amplifier 2, and supplied to the burst amplifier 3 and the second chroma amplifier 4 in the next stage. . In the burst amplifier 3, the burst signal is separated and amplified, and the amplified burst signal is transmitted to an automatic color (color saturation / saturation) control circuit (hereinafter referred to as ACC detection circuit) 5, where it is smoothed. The gain of the first chroma amplifier 2 is controlled so that the burst amplitude becomes constant regardless of the chroma input amplitude, and as a result, the carrier color signal of the output of the first chroma amplifier 2 becomes constant, and the output of the burst amplifier 3 becomes The burst signal amplitude is also kept constant. The carrier color signal amplified by the second chroma amplifier 4 is the PAL / NTS described later.
It is input to the C demodulation circuit 20. The burst signal whose amplitude is made constant by the ACC loop is input to the automatic phase control detection circuit (hereinafter referred to as APC detection circuit) 6, PAL killer detection circuit 7 and NTSC killer detection circuit 8 in the next stage.

【0009】APC検波回路6では、入力されたバース
ト信号とAPC/PAL/NTSCカラーキラー用キャ
リアリミッタ(APC/PAL/NTSC Kille
rCWリミッタという)18からの位相制御用色副搬送
波信号(APC CWという)との位相差を検出し、そ
の検出信号を用いて両信号の位相差が90°の関係にな
るように、M/N水晶発振子X23,X24と3.58MHz 水晶
発振子X21と4.43MHz 水晶発振子X22の発振を切換え可
能な電圧制御発振回路部(以下、M/N/3.58MHz/4.43M
HzVCO回路部という)40の発振周波数を位相制御す
る。M/N/3.58MHz/4.43MHzVCO回路部40は、3.58
MHz 発振回路41と、4.43MHz 発振回路42と、M/N
発振回路43と、各発振回路の出力信号を90°移相す
る90°移相器及びCWアンプ44と、この回路44の
出力の位相をAPC検波回路6のAPC出力で変えて各
発振回路41,42,43に帰還しかつ次段回路に出力
する位相合成回路45とから構成されている。
In the APC detection circuit 6, the input burst signal and the carrier limiter (APC / PAL / NTSC Killle for APC / PAL / NTSC color killer) are used.
The phase difference between the phase control color subcarrier signal (referred to as APC CW) from the rCW limiter) 18 is detected, and the detected signal is used so that the phase difference between the two signals becomes 90 °. N crystal oscillator X23, X24 and 3.58MHz Crystal oscillator X21 and 4.43MHz Voltage controlled oscillator circuit that can switch oscillation of crystal oscillator X22 (hereinafter M / N / 3.58MHz / 4.43M
The phase of the oscillation frequency of the Hz VCO circuit section 40 is controlled. M / N / 3.58MHz / 4.43MHz VCO circuit 40 is 3.58
MHz oscillator circuit 41, 4.43MHz oscillator circuit 42, M / N
The oscillation circuit 43, a 90 ° phase shifter for shifting the output signal of each oscillation circuit by 90 ° and a CW amplifier 44, and the phase of the output of this circuit 44 is changed by the APC output of the APC detection circuit 6, and each oscillation circuit 41 , 42, 43 and outputs to the next stage circuit.

【0010】M/N/3.58MHz/4.43MHzVCO回路部40
には、3.58MHz 発振回路41の接続端子51に水晶発振
子X21及び共振コンデンサCC から成る3.58MHz 共振部
が外付けされ、また4.43MHz 発振回路42の接続端子5
2に4.43MHz 水晶発振子X22及び共振コンデンサCD か
ら成る4.43MHz 共振部が外付けされ、さらにM/N発振
回路43の接続端子53にM水晶発振子X23,共振コン
デンサCM 及び発振防止用抵抗RM から成るM共振部が
外付けされていると共にM水晶発振子X24,共振コンデ
ンサCN 及び発振防止用抵抗RN1から成るN共振部が外
付けされている。M,N共振部の発振防止用抵抗RM ,
RN1間には、M,N方式を切り換えるための50Hz/60Hz
切換回路55が接続されている。
M / N / 3.58MHz / 4.43MHz VCO circuit section 40
A 3.58MHz resonance part consisting of a crystal oscillator X21 and a resonance capacitor CC is externally attached to the connection terminal 51 of the 3.58MHz oscillation circuit 41, and the connection terminal 5 of the 4.43MHz oscillation circuit 42 is connected.
2, a 4.43MHz crystal resonator X22 and a resonance capacitor CD composed of a 4.43MHz resonance portion are externally attached, and a connection terminal 53 of the M / N oscillation circuit 43 has an M crystal oscillator X23, a resonance capacitor CM and an oscillation preventing resistor RM. Is externally attached, and at the same time is externally attached to the N resonant part including the M crystal oscillator X24, the resonance capacitor CN and the oscillation preventing resistor RN1. Oscillation preventing resistor RM of the M and N resonators,
Between RN1, 50Hz / 60Hz for switching between M and N systems
The switching circuit 55 is connected.

【0011】切換回路55は、コレクタが抵抗RM とコ
ンデンサCM の接続点に接続され、エミッタが基準電位
点に接続され、ベースに50Hz/60Hz切換信号が供給
されるトランジスタQA と、コレクタが抵抗RN1とコン
デンサCN の接続点に接続され、エミッタが基準電位点
に接続され、ベースが抵抗RN2を介してトランジスタQ
A のコレクタに接続したトランジスタQB とで構成さ
れ、QB のベースには入力端子56から50Hz/60Hz 切換
信号が抵抗Rを介して供給されるようになっている。こ
の切換信号は、垂直周波数が50Hzのときはハイレベ
ル、垂直周波数が60Hzのときはローレベルの信号で
ある。
In the switching circuit 55, the collector is connected to the connection point of the resistor RM and the capacitor CM, the emitter is connected to the reference potential point, the base is supplied with a 50 Hz / 60 Hz switching signal, and the collector is the resistor RN1. Is connected to the connection point of the capacitor CN and the emitter, the emitter is connected to the reference potential point, and the base is connected to the transistor Q via the resistor RN2.
It is composed of a transistor QB connected to the collector of A, and a 50Hz / 60Hz switching signal is supplied to the base of QB from the input terminal 56 via a resistor R. This switching signal is a high level signal when the vertical frequency is 50 Hz and a low level signal when the vertical frequency is 60 Hz.

【0012】M/N/3.58MHz/4.43MHzVCO回路部40
を構成する各発振回路の選択は、システムロジック回路
22からの制御信号によって行われる。M/N/3.58MHz
/4.43MHzVCO回路部40からの90°移相された色副
搬送波信号は、CR45°移相回路13に供給され、4
5°の範囲で色相調整を可能とすべく45°移相された
色副搬送波信号が出力される。CR45°移相回路13
からの色副搬送波信号は90°移相回路及びアンプ14
へ入力され、ここで互いに90°位相差を保った各色副
搬送波信号はCW ACC検波回路15に入力される。
CW ACC検波回路15は、回路14からの互いに9
0°位相差を保った色副搬送波を検波し、その検波電圧
で回路14のゲインを調整する。これにより、回路14
では、互いに90°位相差を保った色副搬送波信号が、
VCO回路部40の出力振幅変化に対して各色副搬送波
信号の振幅が一定となるように制御される。90°移相
回路及びアンプ14からの互いに90°位相差を保った
色副搬送波信号は、色相回路及びマトリクス回路16に
供給され、ここで制御端子17からの色相コントロール
信号にて色副搬送波信号の位相(色相)が可変される。
色相回路及びマトリクス回路16からは、APC/PA
L/NTSC Killer CWリミッタ18に対し
てAPC検波用色副搬送波信号(APC CW),PA
L/NTSCカラーキラー検波用色副搬送波信号(PA
L/NTSC Killer CW)が供給される一
方、復調用キャリアリミッタ(以下、復調用CW リミ
ッタという)19に対してR−Y信号復調用色副搬送波
信号(R−Y CW),B−Y信号復調用色副搬送波信
号(B−Y CW)が供給される。
M / N / 3.58MHz / 4.43MHz VCO circuit section 40
Selection of each oscillating circuit constituting the above is performed by a control signal from the system logic circuit 22. M / N / 3.58MHz
The 90 ° phase-shifted color subcarrier signal from the /4.43MHz VCO circuit unit 40 is supplied to the CR 45 ° phase shift circuit 13 and 4
A color subcarrier signal that is phase-shifted by 45 ° is output so that the hue can be adjusted within a range of 5 °. CR45 ° phase shift circuit 13
The color subcarrier signal from the 90 ° phase shift circuit and amplifier 14
The CW ACC detection circuit 15 receives the sub-carrier signals of the respective colors having a 90 ° phase difference therebetween.
The CW ACC detection circuits 15 are connected to each other by 9 from the circuit 14.
The color subcarrier having a 0 ° phase difference is detected, and the gain of the circuit 14 is adjusted by the detected voltage. This allows the circuit 14
Then, the color subcarrier signals with 90 ° phase difference are
The amplitude of each color subcarrier signal is controlled to be constant with respect to the output amplitude change of the VCO circuit unit 40. The color subcarrier signals from the 90 ° phase shift circuit and the amplifier 14 that maintain the 90 ° phase difference with each other are supplied to the hue circuit and matrix circuit 16, where the color subcarrier signal is supplied by the hue control signal from the control terminal 17. The phase (hue) of is changed.
From the hue circuit and matrix circuit 16, APC / PA
L / NTSC Killer CW limiter 18 for APC detection color subcarrier signal (APC CW), PA
L / NTSC color killer detection color subcarrier signal (PA
L / NTSC Killer CW) is supplied to the demodulation carrier limiter (hereinafter referred to as demodulation CW limiter) 19 to the RY signal demodulation color subcarrier signal (RY CW) and BY signal. A demodulation color subcarrier signal (BYCW) is provided.

【0013】復調用CW リミッタ19からの復調用色
副搬送波信号R−Y CW,B−YCWは、PAL/N
TSC復調回路20に入力される。PAL/NTSC復
調回路20では、前述の第2のクロマアンプ4からの搬
送色信号を、復調用色副搬送波信号R−Y CW,B−
Y CWを用いて同期検波し、R−Y信号,B−Y信号
を復調し、次段のPAL/NTSC/SECAMスイッ
チ21に供給する。
The demodulation color subcarrier signals R-Y CW and B-YCW from the demodulation CW limiter 19 are PAL / N.
It is input to the TSC demodulation circuit 20. In the PAL / NTSC demodulation circuit 20, the carrier color signal from the second chroma amplifier 4 described above is demodulated as a color subcarrier signal R-Y CW, B-.
Synchronous detection is performed using Y CW, the RY signal and the BY signal are demodulated and supplied to the PAL / NTSC / SECAM switch 21 in the next stage.

【0014】PAL/NTSC/SECAMスイッチ2
1は、前記PAL/NTSC復調回路20からのR−Y
信号,B−Y信号と、入力端子23に供給される搬送色
信号をSECAM色信号処理回路24にて復調して得ら
れるR−Y信号,B−Y信号とをシステムロジック回路
22からの制御信号にて選択的に切り換えて出力端子2
5,26に出力するものであって、システムロジック回
路22がPAL/NTSCカラーを検知したときは、前
記PAL/NTSC復調回路20からのR−Y信号,B
−Y信号に切り換え、システムロジック回路22がPA
L/NTSCカラーを検知しないときは、前記SECA
M色信号処理回路24からのR−Y信号,B−Y信号に
切り換えられる。
PAL / NTSC / SECAM switch 2
1 is RY from the PAL / NTSC demodulation circuit 20.
Control from the system logic circuit 22 of the signal, the BY signal, and the RY signal, the BY signal obtained by demodulating the carrier color signal supplied to the input terminal 23 in the SECAM color signal processing circuit 24. Output terminal 2 by selectively switching by signal
When the system logic circuit 22 detects a PAL / NTSC color, the RY signal from the PAL / NTSC demodulation circuit 20, B
-The Y signal is switched, and the system logic circuit 22 sets the PA
When L / NTSC color is not detected, the SECA
The RY signal and the BY signal from the M color signal processing circuit 24 are switched.

【0015】APC/PAL/NTSC Killer
CWリミッタ18では、互いに90°の位相差を保っ
た2種の色副搬送波信号(APC CW),(PAL/
NTSC Killer CW)を増幅し、それぞれA
PC検波回路6と、PALキラー検波回路7又はNTS
Cキラー検波回路8とに入力する。
APC / PAL / NTSC Killer
In the CW limiter 18, two types of color subcarrier signals (APC CW), (PAL /
NTSC Killer CW) is amplified and
PC detection circuit 6 and PAL killer detection circuit 7 or NTS
It is input to the C killer detection circuit 8.

【0016】PALキラー検波回路7では、PAL K
iller CWと前記入力バースト信号とで同位相又
は逆位相の検波を行い、この検波に基づいてバースト信
号の有無を判定し、システムロジック回路22に伝達す
る。
In the PAL killer detection circuit 7, the PAL K
The iller CW and the input burst signal are subjected to in-phase or anti-phase detection, and the presence / absence of a burst signal is determined based on this detection and transmitted to the system logic circuit 22.

【0017】NTSCキラー検波回路8では、NTSC
Killer CWと前記入力バースト信号とで同位
相又は逆位相の検波を行い、この検波に基づいてバース
ト信号の有無を判定し、システムロジック回路22に伝
達する。
In the NTSC killer detection circuit 8, the NTSC
The Killer CW and the input burst signal are subjected to in-phase or anti-phase detection, and the presence / absence of the burst signal is determined based on this detection and transmitted to the system logic circuit 22.

【0018】なお、システムロジック回路22は、カラ
ー検波に基づいてバースト信号の有無を判定し、バース
ト信号がない場合(白黒放送時)、或いは搬送色信号レ
ベルが非常に低下している場合には、図示しないカラー
制御回路を制御してクロマ信号を遮断する。
The system logic circuit 22 judges the presence / absence of a burst signal based on color detection, and when there is no burst signal (black and white broadcasting) or when the carrier color signal level is extremely low. The color signal is cut off by controlling a color control circuit (not shown).

【0019】以上の構成において、M/N/3.58MHz/4.4
3MHzVCO回路部40は、システムロジック回路22か
らの制御信号により、ある周期で、M/N水晶発振子X
23,X24による発振動作と、3.58MHz 水晶発振子X21に
よる発振動作と、4.43MHz 水晶発振子X22による発振動
作とを行い、入力端子1より入力される搬送色信号の周
波数と同じくなるようにAPC検波回路6により引込み
選択され、PALキラー検波回路7又はNTSCキラー
検波回路8によりバースト信号有り即ちカラーと判定さ
れたとき、システムロジック回路22により上記3つの
発振動作の何れか1つが選択固定される。
In the above configuration, M / N / 3.58MHz / 4.4
The 3 MHz VCO circuit unit 40 receives the control signal from the system logic circuit 22 and at a certain cycle, the M / N crystal oscillator X.
23, X24 oscillates, 3.58MHz crystal oscillator X21 oscillates, and 4.43MHz crystal oscillator X22 oscillates so that the frequency is the same as that of the carrier color signal input from input terminal 1. When the PAL killer detection circuit 7 or the NTSC killer detection circuit 8 determines that a burst signal is present, that is, when the color is selected by the detection circuit 6, the system logic circuit 22 selectively fixes any one of the three oscillation operations. .

【0020】この時、カラー放送システムが、3.58MHz
NTSCの場合は、3.58MHz 水晶発振子X21の発振回路
41のみ動作し、4.43MHz NTSC/PALの場合は、
4.43MHz 水晶発振子X22の発振回路42のみ動作し、M
PALの場合は、M/N水晶発振子X23,X24の発振
回路43のみが動作し、M水晶発振子X23を切換回路5
5の60Hz切換えにより選択する。また、N PALの
場合は、M/N水晶発振子X23,X24の発振回路43の
みが動作し、N水晶発振子X24を切換回路55の50Hz
切換えにより選択する。
At this time, the color broadcasting system is 3.58MHz
In case of NTSC, only the oscillation circuit 41 of 3.58MHz crystal oscillator X21 operates, and in case of 4.43MHz NTSC / PAL,
4.43MHz Crystal oscillator X22 oscillator circuit 42 only operates, M
In the case of PAL, only the oscillation circuit 43 of the M / N crystal oscillators X23 and X24 operates, and the M crystal oscillator X23 is switched to the switching circuit 5
Select by switching 60 Hz of 5. In the case of NPAL, only the oscillation circuit 43 of the M / N crystal oscillators X23 and X24 operates, and the N crystal oscillator X24 is switched to the switching circuit 55 of 50 Hz.
Select by switching.

【0021】ここで、例えば入力される搬送色信号がM
PALの時は、垂直周波数が60Hzのため、トランジ
スタQB はオフになり、トランジスタQA は動作状態
(オン)となり、M水晶発振子X23が発振動作を行い、
N水晶発振子X24は水晶発振子にシリーズ抵抗として約
RN1とRN2の並列インピーダンスが接続されるため、Q
(共振先鋭度)が下がり発振は停止する。また、入力さ
れる搬送色信号がN PALの時は、垂直周波数が50
Hzのため、トランジスタQB は動作(オン)し、トラン
ジスタQA は非動作状態(オフ)となり、N水晶発振子
X23が発振動作を行い、M水晶発振子X24は水晶発振子
にシリーズ抵抗としてRM が接続されるため、Q(共振
先鋭度)が下がり発振は停止する。
Here, for example, the input carrier color signal is M
At PAL, since the vertical frequency is 60 Hz, the transistor QB is turned off, the transistor QA is in the operating state (on), and the M crystal oscillator X23 oscillates.
N crystal oscillator X24 has a series impedance of about RN1 and RN2 connected in parallel to the crystal oscillator.
(Resonance sharpness) decreases and oscillation stops. If the input carrier color signal is NPAL, the vertical frequency is 50
Since the frequency is Hz, the transistor QB operates (turns on), the transistor QA turns off (turns off), the N crystal oscillator X23 oscillates, and the M crystal oscillator X24 turns the crystal oscillator RM as a series resistor. Since they are connected, Q (resonance sharpness) is lowered and oscillation is stopped.

【0022】カラーシステム動作切換え及び水晶発振子
切換えは上記のように動作するが、M/N PAL水晶
発振子切換えでは、動作状態にある水晶発振子に対し
て、非動作状態の水晶発振子が影響を与える(即ち、寄
生容量化する)と共に非動作状態の共振コンデンサが影
響を与える。
The color system operation switching and the crystal oscillator switching operate as described above, but in the M / N PAL crystal oscillator switching, the non-operating crystal oscillator is compared with the operating crystal oscillator. The resonance capacitor in the non-operating state has an influence as well as having an influence (that is, making it into a parasitic capacitance).

【0023】N水晶発振子の動作例について説明する
と、接続ピン53に接続するM/N共振部は、等価的に
図8(a) に示すようになり、図8(a) はさらに等価的に
図8(b)に示すように表され、動作状態の水晶発振子X2
4及び共振コンデンサCN に対しては、非動作状態の水
晶発振子X23の影響(寄生容量化)Cx と非動作時の共
振コンデンサCM を直列接続してものが、並列に接続さ
れる。従って、この非動作時のCx とCM は、図8(c)
のように接続端子53と動作時の水晶発振子X24と共振
コンデンサCN の接続点と、基準電位点(GND)との
間に、寄生容量Czとして働くことなる。
Explaining an operation example of the N crystal oscillator, the M / N resonance portion connected to the connection pin 53 is equivalently as shown in FIG. 8A, and FIG. 8A is more equivalent. Fig.8 (b) shows the crystal oscillator X2 in the operating state.
4 and the resonance capacitor CN are connected in parallel although the influence (parasitic capacitance) Cx of the crystal oscillator X23 in the non-operating state and the resonance capacitor CM in the non-operating state are connected in series. Therefore, Cx and CM during this non-operation are shown in Fig. 8 (c).
As described above, the parasitic capacitance Cz acts between the connection terminal 53, the connection point of the crystal oscillator X24 and the resonance capacitor CN during operation, and the reference potential point (GND).

【0024】このときのM/N発振回路における、AP
C電圧に対する自由発振周波数の変化を図9に示す。図
9に示すように自由発振周波数特性は下側(低い周波
数)が広がった周波数可変範囲となる。図6(a) 及び表
1に、自由発振可変周波数特性の詳細データの一例を示
す。
AP in the M / N oscillator circuit at this time
The change of the free oscillation frequency with respect to the C voltage is shown in FIG. As shown in FIG. 9, the free oscillation frequency characteristic has a frequency variable range in which the lower side (low frequency) is widened. FIG. 6A and Table 1 show an example of detailed data of the free oscillation variable frequency characteristic.

【0025】[0025]

【表1】 このように、下側の周波数可変範囲が広がることによ
り、下側のAPC引込み範囲も広がり、ミスロック現象
を起こし易くなり、水晶発振子の共振容量の設計が難し
い。さらに、回路要素のばらつきにより周波数可変範囲
が広がり、さらにミスロック現象が多発する虞れがあ
る。
[Table 1] In this way, by expanding the lower frequency variable range, the lower APC pull-in range also expands, which easily causes a mislock phenomenon, and it is difficult to design the resonance capacitance of the crystal oscillator. Further, there is a possibility that the frequency variable range will be widened due to the variation of the circuit elements, and that the mislock phenomenon will occur more frequently.

【0026】[0026]

【発明が解決しようとする課題】上記の如く、従来は、
2つの以上の共振回路(水晶発振子を含む)を並列に接
続して共振回路を切り換える制御可能な発振回路では、
例えばM,N水晶発振子を含む各共振回路を切り換えて
使う場合(南米向けカラー放送システム)、非動作状態
の水晶発振子の影響(寄生容量化)により動作状態の水
晶発振子の自由発振周波数の下側(低い周波数)の周波
数可変範囲が伸び、このため下側のAPC引込み範囲が
広がりミスロックを起こし易く、水晶発振子の共振容量
設定が難しい。また、回路要素のばらつきによりミスロ
ックを多発する虞れがある。
As described above, in the prior art,
In a controllable oscillation circuit in which two or more resonance circuits (including a crystal oscillator) are connected in parallel and the resonance circuits are switched,
For example, when each resonance circuit including M and N crystal oscillators is switched and used (color broadcasting system for South America), the free oscillation frequency of the crystal oscillator in operation is affected by the crystal oscillator in non-operation (parasitic capacitance). The frequency variable range on the lower side (low frequency) is extended, and therefore, the APC pull-in range on the lower side is widened and mislock is likely to occur, and it is difficult to set the resonance capacitance of the crystal oscillator. Further, there is a possibility that mislocks will frequently occur due to variations in circuit elements.

【0027】そこで、本発明は上記の問題に鑑み、非動
作状態の発振子が動作状態の発振子に影響を与えること
なく安定なAPC引込み範囲が得られ、ミスロックの起
こらない制御可能な発振回路を提供することを目的とす
るものである。
In view of the above problems, the present invention provides a stable APC pull-in range without affecting the oscillator in a non-operating state and allows controllable oscillation without mislocking. It is intended to provide a circuit.

【0028】[0028]

【課題を解決するための手段】請求項1記載の発明は、
集積回路内に形成された発振回路部を有し、この発振回
路部に外部接続さる共振回路によって決まる周波数で発
振可能な発振回路であって、第1の発振素子,第1の共
振容量及び第1の抵抗を含む第1の共振回路と、第2の
発振素子,第2の共振容量及び第2の抵抗を含む第2の
共振回路と、前記発振回路部に対して前記共振回路を外
部接続するための接続端子と、前記接続端子に緩和容量
を介して前記第1,第2の共振回路を並列的に接続する
手段と、前記発振回路部に対して前記第1,第2の共振
回路を、いずれか一方が作用するように選択的に結合す
るための切換手段とを具備したものである。
The invention according to claim 1 is
An oscillation circuit having an oscillation circuit section formed in an integrated circuit and capable of oscillating at a frequency determined by a resonance circuit externally connected to the oscillation circuit section, the first oscillation element, the first resonance capacitance, and the first resonance element. A first resonance circuit including a first resistance; a second resonance circuit including a second oscillation element, a second resonance capacitance and a second resistance; and the resonance circuit externally connected to the oscillation circuit section. Connection terminal for connecting the first and second resonance circuits in parallel to the connection terminal via a relaxation capacitor, and the first and second resonance circuits with respect to the oscillation circuit section. And a switching means for selectively coupling one of them so that either of them will operate.

【0029】請求項2記載の発明は、請求項1記載の制
御可能な発振回路において、前記発振回路部は、APC
電圧によって発振出力の位相が制御されることを特徴と
する。
According to a second aspect of the present invention, in the controllable oscillation circuit according to the first aspect, the oscillation circuit section is an APC.
It is characterized in that the phase of the oscillation output is controlled by the voltage.

【0030】請求項3記載の発明は、請求項1記載の制
御可能な発振回路において、前記切換手段は、コレクタ
が前記第1の抵抗に接続され、エミッタが基準電位点に
接続され、ベースに切換信号が供給される第1のトラン
ジスタと、コレクタが前記第2の抵抗に接続され、エミ
ッタが基準電位点に接続され、ベースが抵抗を介して前
記第1のトランジスタのコレクタに接続した第2のトラ
ンジスタとで構成されるものである。
According to a third aspect of the present invention, in the controllable oscillator circuit according to the first aspect, the switching means has a collector connected to the first resistor, an emitter connected to a reference potential point, and a base connected to the base. A first transistor to which a switching signal is supplied, a second collector whose collector is connected to the second resistor, whose emitter is connected to a reference potential point, and whose base is connected to the collector of the first transistor through the resistor. And a transistor.

【0031】[0031]

【作用】本発明によれば、動作状態の発振素子が非動作
状態の発振素子に影響されないようにするため、発振回
路の接続ピンの直後に緩和用の容量をシリーズに接続す
ることにより、非動作状態の発振素子は殆ど寄生容量的
に置き換えられ、非動作状態の発振素子共振容量と直列
に接続され、また緩和用の容量と直列に接続され、さら
に動作状態の発振素子共振容量と直列に接続されること
により、1つの発振素子の接続と同じ構成が得られ、発
振素子を切り換えても安定なAPC引込み範囲を得るこ
とができる。
According to the present invention, in order to prevent the oscillating element in the operating state from being affected by the oscillating element in the non-operating state, by connecting the relaxation capacitor in series immediately after the connection pin of the oscillating circuit, The oscillating element in the operating state is almost replaced by parasitic capacitance, is connected in series with the oscillating element resonance capacitance in the non-operating state, is connected in series with the relaxation capacitance, and is further connected in series with the oscillating element resonance capacitance in the operating state. By connecting, the same configuration as that of connecting one oscillating element can be obtained, and a stable APC pull-in range can be obtained even if the oscillating element is switched.

【0032】[0032]

【実施例】実施例について図面を参照して説明する。図
1は本発明の動作選択回路が適用される色信号処理回路
を示すブロック図である。図7の従来例と同一部分には
同一符号を付して説明する。
EXAMPLES Examples will be described with reference to the drawings. FIG. 1 is a block diagram showing a color signal processing circuit to which the operation selection circuit of the present invention is applied. The same parts as those in the conventional example shown in FIG.

【0033】図1において、入力端子1には搬送色信号
(クロマ信号及びバースト信号)が入力され、第1クロ
マアンプ2で帯域増幅され、次段のバーストアンプ3と
第2のクロマアンプ4に供給される。バーストアンプ3
では、バースト信号が分離・増幅され、増幅されたバー
スト信号はACC検波回路5に伝達され、ここで平滑さ
れて、クロマ入力振幅に関係なく一定のバースト振幅に
なるように第1のクロマアンプ2の利得を制御し、その
結果第1のクロマアンプ2の出力の搬送色信号を一定に
し、バーストアンプ3の出力のバースト信号振幅も一定
値に保つ。第2のクロマアンプ4にて増幅された搬送色
信号は、後述のPAL/NTSC復調回路20に入力さ
れる。ACCループにて振幅を一定にされたバースト信
号は次段のAPC検波回路6,PALキラー検波回路7
及びNTSCキラー検波回路8へ入力される。
In FIG. 1, a carrier color signal (chroma signal and burst signal) is input to an input terminal 1, band-amplified by a first chroma amplifier 2, and then a burst amplifier 3 and a second chroma amplifier 4 in the next stage. Supplied. Burst amplifier 3
Then, the burst signal is separated / amplified, and the amplified burst signal is transmitted to the ACC detection circuit 5, where it is smoothed so as to have a constant burst amplitude regardless of the chroma input amplitude. The gain is controlled so that the carrier color signal output from the first chroma amplifier 2 is kept constant, and the burst signal amplitude output from the burst amplifier 3 is also kept constant. The carrier color signal amplified by the second chroma amplifier 4 is input to the PAL / NTSC demodulation circuit 20 described later. The burst signal whose amplitude is made constant by the ACC loop is the APC detection circuit 6 and the PAL killer detection circuit 7 in the next stage.
And the NTSC killer detection circuit 8.

【0034】APC検波回路6では、入力されたバース
ト信号とAPC/PAL/NTSCカラーキラー用キャ
リアリミッタ(APC/PAL/NTSC Kille
rCWリミッタ)18からの位相制御用色副搬送波信号
(APC CW)との位相差を検出し、その検出信号を
用いて両信号の位相差が90°の関係になるように、M
/N水晶発振子X23,X24と3.58MHz 水晶発振子X21と
4.43MHz 水晶発振子X22の発振を切換え可能な電圧制御
発振回路部(以下、M/N/3.58MHz/4.43MHzVCO回路
部という)40の発振周波数を位相制御する。M/N/
3.58MHz/4.43MHzVCO回路部40は、3.58MHz 発振回
路41と、4.43MHz 発振回路42と、M/N発振回路4
3と、各発振回路の出力信号を90°移相する90°移
相器及びCWアンプ44と、この回路44の出力の位相
をAPC検波回路6のAPC出力で変えて各発振回路4
1,42,43に帰還しかつ次段回路に出力する位相合
成回路45とから構成されている。
In the APC detection circuit 6, the input burst signal and the carrier limiter (APC / PAL / NTSC Killer for APC / PAL / NTSC color killer) are used.
The phase difference between the phase control color subcarrier signal (APC CW) from the rCW limiter) 18 is detected, and the detected signal is used so that the phase difference between the two signals becomes 90 °.
/ N crystal oscillator X23, X24 and 3.58MHz crystal oscillator X21
4.43MHz The oscillation frequency of the voltage controlled oscillator circuit unit (hereinafter, referred to as M / N / 3.58MHz / 4.43MHz VCO circuit unit) 40 capable of switching the oscillation of the crystal oscillator X22 is phase-controlled. M / N /
The 3.58MHz / 4.43MHz VCO circuit unit 40 includes a 3.58MHz oscillator circuit 41, a 4.43MHz oscillator circuit 42, and an M / N oscillator circuit 4.
3, a 90 ° phase shifter for shifting the output signal of each oscillation circuit by 90 ° and a CW amplifier 44, and the phase of the output of this circuit 44 is changed by the APC output of the APC detection circuit 6 and each oscillation circuit 4
1, 42, 43 and a phase synthesizing circuit 45 for outputting to the next stage circuit.

【0035】位相合成回路45は、図2に示すように発
振回路からの出力−a′を90°移相器44で90°移
相してb′を得る。そして、位相合成器45を構成する
差動アンプでb′と−b′をベクトル合成し、かつb′
と−b′の比をAPC電圧で変えることで、a′の位相
をコントロールし、前記発振回路に帰還するよう動作す
る。上記の説明で、(′)はベクトルを示す。
In the phase synthesizing circuit 45, as shown in FIG. 2, the output -a 'from the oscillating circuit is phase shifted by 90 ° by the 90 ° phase shifter 44 to obtain b'. Then, the differential amplifier constituting the phase combiner 45 vector-combines b'and -b ', and b'
By changing the ratio of a and -b 'by the APC voltage, the phase of a'is controlled and the feedback operation is performed to the oscillation circuit. In the above description, (') indicates a vector.

【0036】M/N/3.58MHz/4.43MHzVCO回路部40
には、3.58MHz 発振回路41の接続端子51に水晶発振
子X21及び共振コンデンサCC から成る3.58MHz 共振部
が外付けされ、また4.43MHz 発振回路42の接続端子5
2には、4.43MHz 水晶発振子X22及び共振コンデンサC
D から成る4.43MHz 共振部が外付けされ、さらにM/N
発振回路43の接続端子53には、緩和用コンデンサC
を介して、M水晶発振子X23,共振コンデンサCM 及び
発振停止用抵抗RM から成るM共振部が外付けされてい
ると共にM水晶発振子X24,共振コンデンサCN 及び発
振停止用抵抗RN1から成るN共振部が外付けされてい
る。M,N共振部の発振防止用抵抗RM ,RN1間には、
M,N方式を切り換えるための50Hz/60Hz 切換回路55
が接続されている。
M / N / 3.58MHz / 4.43MHz VCO circuit section 40
A 3.58MHz resonance part consisting of a crystal oscillator X21 and a resonance capacitor CC is externally attached to the connection terminal 51 of the 3.58MHz oscillation circuit 41, and the connection terminal 5 of the 4.43MHz oscillation circuit 42 is connected.
2 is a 4.43MHz crystal oscillator X22 and a resonance capacitor C
4.43MHz resonance part consisting of D is externally attached, and M / N
At the connection terminal 53 of the oscillator circuit 43, a relaxation capacitor C
An M resonance part composed of an M crystal oscillator X23, a resonance capacitor CM and an oscillation stop resistor RM is externally attached via the N crystal resonator X24, a resonance capacitor CN and an oscillation stop resistor RN1. The part is attached externally. Between the oscillation preventing resistors RM and RN1 of the M and N resonance parts,
50Hz / 60Hz switching circuit 55 for switching between M and N systems
Are connected.

【0037】切換回路55は、コレクタが抵抗RM とコ
ンデンサCM の接続点に接続され、エミッタが基準電位
点(GND)に接続され、ベースに50Hz/60Hz切換
信号が供給されるトランジスタQA と、コレクタが抵抗
RN1とコンデンサCN の接続点に接続され、エミッタが
基準電位点に接続され、ベースが抵抗RN2を介してトラ
ンジスタQA のコレクタに接続したトランジスタQB と
で構成され、QB のベースには入力端子56から50Hz/6
0Hz 切換信号が抵抗Rを介して供給されるようになって
いる。この切換信号は、垂直周波数が50Hzのときは
ハイレベル、垂直周波数が60Hzのときはローレベル
の信号である。
In the switching circuit 55, the collector is connected to the connection point of the resistor RM and the capacitor CM, the emitter is connected to the reference potential point (GND), and the collector QA to which the 50 Hz / 60 Hz switching signal is supplied to the base and the collector are connected. Is connected to the connection point of the resistor RN1 and the capacitor CN, the emitter is connected to the reference potential point, the base is composed of the transistor QB connected to the collector of the transistor QA via the resistor RN2, and the input terminal is connected to the base of QB. 56 to 50Hz / 6
The 0 Hz switching signal is supplied via the resistor R. This switching signal is a high level signal when the vertical frequency is 50 Hz and a low level signal when the vertical frequency is 60 Hz.

【0038】M/N/3.58MHz/4.43MHzVCO回路部40
を構成する各発振回路の選択は、システムロジック回路
22からの制御信号によって行われる。M/N/3.58MHz
/4.43MHzVCO回路部40からの90°移相された色副
搬送波信号は、CR45°移相回路13に供給され、4
5°の範囲で色相調整を可能とすべく45°移相された
色副搬送波信号が出力される。CR45°移相回路13
からの色副搬送波信号は90°移相回路及びアンプ14
へ入力され、ここで互いに90°位相差を保った各色副
搬送波信号はCW ACC検波回路15に入力される。
CW ACC検波回路15は、回路14からの互いに9
0°位相差を保った色副搬送波を検波し、その検波電圧
で回路14のゲインを調整する。これにより、回路14
では、互いに90°位相差を保った色副搬送波信号が、
VCO回路部40の出力振幅変化に対して各色副搬送波
信号の振幅が一定となるように制御される。90°移相
回路及びアンプ14からの互いに90°位相差を保った
色副搬送波信号は、色相回路及びマトリクス回路16に
供給され、ここで制御端子17からの色相コントロール
信号にて色副搬送波信号の位相(色相)が可変される。
色相回路及びマトリクス回路16からは、APC/PA
L/NTSC Killer CWリミッタ18に対し
てAPC検波用色副搬送波信号(APC CW),PA
L/NTSCカラーキラー検波用色副搬送波信号(PA
L/NTSC Killer CW)が供給される一
方、復調用CW リミッタ19に対してR−Y信号復調
用色副搬送波信号(R−Y CW),B−Y信号復調用
色副搬送波信号(B−Y CW)が供給される。
M / N / 3.58MHz / 4.43MHz VCO circuit section 40
Selection of each oscillating circuit constituting the above is performed by a control signal from the system logic circuit 22. M / N / 3.58MHz
The 90 ° phase-shifted color subcarrier signal from the /4.43MHz VCO circuit unit 40 is supplied to the CR 45 ° phase shift circuit 13 and 4
A color subcarrier signal that is phase-shifted by 45 ° is output so that the hue can be adjusted within a range of 5 °. CR45 ° phase shift circuit 13
The color subcarrier signal from the 90 ° phase shift circuit and amplifier 14
The CW ACC detection circuit 15 receives the sub-carrier signals of the respective colors having a 90 ° phase difference therebetween.
The CW ACC detection circuits 15 are connected to each other by 9 from the circuit 14.
The color subcarrier having a 0 ° phase difference is detected, and the gain of the circuit 14 is adjusted by the detected voltage. This allows the circuit 14
Then, the color subcarrier signals with 90 ° phase difference are
The amplitude of each color subcarrier signal is controlled to be constant with respect to the output amplitude change of the VCO circuit unit 40. The color subcarrier signals from the 90 ° phase shift circuit and the amplifier 14 that maintain the 90 ° phase difference with each other are supplied to the hue circuit and matrix circuit 16, where the color subcarrier signal is supplied by the hue control signal from the control terminal 17. The phase (hue) of is changed.
From the hue circuit and matrix circuit 16, APC / PA
L / NTSC Killer CW limiter 18 for APC detection color subcarrier signal (APC CW), PA
L / NTSC color killer detection color subcarrier signal (PA
L / NTSC Killer CW is supplied to the demodulating CW limiter 19 while the RY signal demodulating color subcarrier signal (RYCW) and the BY signal demodulating color subcarrier signal (B- Y CW) is supplied.

【0039】復調用CW リミッタ19からの復調用色
副搬送波信号R−Y CW,B−YCWは、PAL/N
TSC復調回路20に入力される。PAL/NTSC復
調回路20では、前述の第2のクロマアンプ4からの搬
送色信号を、復調用色副搬送波信号R−Y CW,B−
Y CWを用いて同期検波し、R−Y信号,B−Y信号
を復調し、次段のPAL/NTSC/SECAMスイッ
チ21に供給する。
The demodulation color subcarrier signals R-Y CW and B-YCW from the demodulation CW limiter 19 are PAL / N.
It is input to the TSC demodulation circuit 20. In the PAL / NTSC demodulation circuit 20, the carrier color signal from the second chroma amplifier 4 described above is demodulated as a color subcarrier signal R-Y CW, B-.
Synchronous detection is performed using Y CW, the RY signal and the BY signal are demodulated and supplied to the PAL / NTSC / SECAM switch 21 in the next stage.

【0040】PAL/NTSC/SECAMスイッチ2
1は、前記PAL/NTSC復調回路20からのR−Y
信号,B−Y信号と、入力端子23に供給される搬送色
信号をSECAM色信号処理回路24にて復調して得ら
れるR−Y信号,B−Y信号とをシステムロジック回路
22からの制御信号にて選択的に切り換えて出力端子2
5,26に出力するものであって、システムロジック回
路22がPAL/NTSCカラーを検知したときは、前
記PAL/NTSC復調回路20からのR−Y信号,B
−Y信号に切り換え、システムロジック回路22がPA
L/NTSCカラーを検知しないときは、前記SECA
M色信号処理回路24からのR−Y信号,B−Y信号に
切り換えられる。
PAL / NTSC / SECAM switch 2
1 is RY from the PAL / NTSC demodulation circuit 20.
Control from the system logic circuit 22 of the signal, the BY signal, and the RY signal, the BY signal obtained by demodulating the carrier color signal supplied to the input terminal 23 in the SECAM color signal processing circuit 24. Output terminal 2 by selectively switching by signal
When the system logic circuit 22 detects a PAL / NTSC color, the RY signal from the PAL / NTSC demodulation circuit 20, B
-The Y signal is switched, and the system logic circuit 22 sets the PA
When L / NTSC color is not detected, the SECA
The RY signal and the BY signal from the M color signal processing circuit 24 are switched.

【0041】APC/PAL/NTSC Killer
CWリミッタ18では、互いに90°の位相差を保っ
た2種の色副搬送波信号(APC CW),(PAL/
NTSC Killer CW)を増幅し、それぞれA
PC検波回路6と、PALキラー検波回路7又はNTS
Cキラー検波回路8に入力する。
APC / PAL / NTSC Killer
In the CW limiter 18, two types of color subcarrier signals (APC CW), (PAL /
NTSC Killer CW) is amplified and
PC detection circuit 6 and PAL killer detection circuit 7 or NTS
Input to the C-killer detection circuit 8.

【0042】PALキラー検波回路7では、PAL K
iller CWと前記入力バースト信号とで同位相又
は逆位相の検波を行い、この検波に基づいてバースト信
号の有無を判定し、システムロジック回路22に伝達す
る。
In the PAL killer detection circuit 7, PAL K
The iller CW and the input burst signal are subjected to in-phase or anti-phase detection, and the presence / absence of a burst signal is determined based on this detection and transmitted to the system logic circuit 22.

【0043】NTSCキラー検波回路8では、NTSC
Killer CWと前記入力バースト信号とで同位
相又は逆位相の検波を行い、この検波に基づいてバース
ト信号の有無を判定し、システムロジック回路22に伝
達する。
In the NTSC killer detection circuit 8, the NTSC
The Killer CW and the input burst signal are subjected to in-phase or anti-phase detection, and the presence / absence of the burst signal is determined based on this detection and transmitted to the system logic circuit 22.

【0044】なお、システムロジック回路22は、カラ
ー検波に基づいてバースト信号の有無を判定し、バース
ト信号がない場合(白黒放送時)、或いは搬送色信号レ
ベルが非常に低下している場合には、図示しないカラー
制御回路を制御してクロマ信号を遮断する。
The system logic circuit 22 judges the presence / absence of a burst signal based on color detection, and when there is no burst signal (during black-and-white broadcasting) or when the carrier color signal level is extremely low. The color signal is cut off by controlling a color control circuit (not shown).

【0045】以上の構成において、M/N/3.58MHz/4.4
3MHzVCO回路部40は、システムロジック回路22か
らの制御信号により、ある周期で、M/N水晶発振子X
23,X24による発振動作と、3.58MHz 水晶発振子X1 に
よる発振動作と、4.43MHz 水晶発振子X2 による発振動
作とを行い、入力端子1より入力される搬送色信号の周
波数と同じくなるようにAPC検波回路6により引込み
選択され、PALキラー検波回路7又はNTSCキラー
検波回路8によりバースト信号有り即ちカラーと判定さ
れたとき、システムロジック回路22により上記3つの
発振動作の何れか1つが選択固定される。
In the above configuration, M / N / 3.58MHz / 4.4
The 3 MHz VCO circuit unit 40 receives the control signal from the system logic circuit 22 and at a certain cycle, the M / N crystal oscillator X.
23, X24 oscillates, 3.58MHz crystal oscillator X1 oscillates, and 4.43MHz crystal oscillator X2 oscillates so that the frequency is the same as that of the carrier color signal input from input terminal 1. When the PAL killer detection circuit 7 or the NTSC killer detection circuit 8 determines that a burst signal is present, that is, when the color is selected by the detection circuit 6, the system logic circuit 22 selectively fixes any one of the three oscillation operations. .

【0046】この時、カラー放送システムが、3.58MHz
NTSCの場合は、3.58MHz 水晶発振子X21の発振回路
41のみ動作し、4.43MHz NTSC/PALの場合は、
4.43MHz 水晶発振子X22の発振回路42のみ動作し、M
PALの場合は、M/N水晶発振子X23,X24の発振
回路43のみが動作し、M水晶発振子X23を切換回路5
5の60Hz切換えにより選択する。また、N PALの
場合は、M/N水晶発振子X23,X24の発振回路43の
みが動作し、N水晶発振子X24を切換回路55の50Hz
切換えにより選択する。
At this time, the color broadcasting system is 3.58MHz
In case of NTSC, only the oscillation circuit 41 of 3.58MHz crystal oscillator X21 operates, and in case of 4.43MHz NTSC / PAL,
4.43MHz Crystal oscillator X22 oscillator circuit 42 only operates, M
In the case of PAL, only the oscillation circuit 43 of the M / N crystal oscillators X23 and X24 operates, and the M crystal oscillator X23 is switched to the switching circuit 5
Select by switching 60 Hz of 5. In the case of NPAL, only the oscillation circuit 43 of the M / N crystal oscillators X23 and X24 operates, and the N crystal oscillator X24 is switched to the switching circuit 55 of 50 Hz.
Select by switching.

【0047】ここで、例えば入力される搬送色信号がM
PALの時は、垂直周波数が60Hzのため、トランジ
スタQB はオフになり、トランジスタQA は動作状態
(オン)となり、M水晶発振子X23が発振動作を行い、
N水晶発振子X24は水晶発振子にシリーズ抵抗として約
RN1とRN2の並列インピーダンスが接続されるため、Q
(共振先鋭度)が下がり発振は停止する。また、入力さ
れる搬送色信号がN PALの時は、垂直周波数が50
Hzのため、トランジスタQB は動作(オン)し、トラン
ジスタQA は非動作状態(オフ)となり、N水晶発振子
X23が発振動作を行い、M水晶発振子X24は水晶発振子
にシリーズ抵抗としてRM が接続されるため、Q(共振
先鋭度)が下がり発振は停止する。このように、M/N
入力時は、切換回路55で入力搬送色信号に合わせ水晶
発振子を切り換えて対応している。
Here, for example, the input carrier color signal is M
At PAL, since the vertical frequency is 60 Hz, the transistor QB is turned off, the transistor QA is in the operating state (on), and the M crystal oscillator X23 oscillates.
N crystal oscillator X24 has a series impedance of about RN1 and RN2 connected in parallel to the crystal oscillator.
(Resonance sharpness) decreases and oscillation stops. If the input carrier color signal is NPAL, the vertical frequency is 50
Since the frequency is Hz, the transistor QB operates (turns on), the transistor QA turns off (turns off), the N crystal oscillator X23 oscillates, and the M crystal oscillator X24 turns the crystal oscillator RM as a series resistor. Since they are connected, Q (resonance sharpness) is lowered and oscillation is stopped. Thus, M / N
At the time of input, the switching circuit 55 responds by switching the crystal oscillator according to the input carrier color signal.

【0048】表2にM/N PAL方式の規格及び採用
地域を示す。
Table 2 shows the M / N PAL system standards and areas of adoption.

【0049】[0049]

【表2】 カラーシステム動作切換え及び水晶発振子切換えは上記
のように動作するが、図7の従来例と相違する点は、1
つの接続端子53に2個以上の各共振回路を並列に接続
して水晶発振子を切り換える場合、本発明実施例では接
続ピン53の直後に、非動作状態の水晶発振子共振コン
デンサの緩和用にコンデンサCを接続していることであ
る。
[Table 2] The color system operation switching and the crystal oscillator switching operate as described above, but the difference from the conventional example of FIG.
When two or more resonance circuits are connected in parallel to one connection terminal 53 to switch the crystal oscillator, in the embodiment of the present invention, immediately after the connection pin 53, for relaxing the non-operating crystal oscillator resonance capacitor. That is, the capacitor C is connected.

【0050】ここで、N水晶発振子を含むN共振回路の
動作例について説明すると、接続ピン53に接続するM
/N共振部は、等価的に図3(a) に示すようになり、図
3(a) はさらに等価的に図3(b) に示すように表され
る。さらに、動作状態の水晶発振子X24に対して非動作
状態の水晶発振子X23の影響(寄生容量化)Cx と非動
作時の共振コンデンサCM が上記緩和用コンデンサCと
直列に接続され、さらに動作状態の共振コンデンサCN
と直列に接続されることにより、1接続ピンで1水晶発
振子の接続状態となり、等価的に図3(c) のように表さ
れる。
Here, an operation example of the N resonance circuit including the N crystal oscillator will be described. An M connected to the connection pin 53 will be described.
The / N resonance part is equivalently shown in FIG. 3 (a), and FIG. 3 (a) is equivalently expressed as shown in FIG. 3 (b). Further, the influence (parasitic capacitance) Cx of the crystal oscillator X23 in the non-operating state and the resonance capacitor CM in the non-operating state are connected in series to the crystal oscillator X24 in the operating state, and the resonance capacitor C is further connected in series. Resonance capacitor CN
When it is connected in series with, the connection state of one crystal oscillator is established with one connection pin, which is equivalently expressed as shown in FIG. 3 (c).

【0051】このように、従来の水晶発振子切換えのよ
うに(図8(c) 参照)、非動作状態の水晶発振子及び共
振コンデンサが接続ピン53の直後に基準電位点(GN
D)に接続されるようなことがないため、図4に示すよ
うにAPC電圧に対する発振回路の自由発振周波数特性
は、発振の中心周波数に対して上下対称(高い周波数,
低い周波数)な特性が得られる。これにより、従来のよ
うに下側(低い周波数)のAPC引込み範囲も必要以上
に広くならずミスロックを起こすことのない可変水晶発
振回路を実現できる。
Thus, as in the conventional crystal oscillator switching (see FIG. 8C), the non-operating crystal oscillator and the resonance capacitor are connected to the reference potential point (GN) immediately after the connection pin 53.
As shown in FIG. 4, the free oscillation frequency characteristic of the oscillation circuit with respect to the APC voltage is vertically symmetric (high frequency,
Low frequency characteristics can be obtained. As a result, it is possible to realize a variable crystal oscillation circuit that does not cause a mislock because the lower (low frequency) APC pull-in range is not unnecessarily widened as in the conventional case.

【0052】図6(b) 及び表3にその自由発振可変周波
数特性の詳細データの一例を示す。また、図6(c) 及び
表4に図6(b) の例より水晶発振子のシリーズ共振容量
を少し大きくした場合の例を示す。
FIG. 6B and Table 3 show an example of detailed data of the free oscillation variable frequency characteristic. Further, FIG. 6 (c) and Table 4 show an example in which the series resonance capacitance of the crystal oscillator is slightly larger than that of the example in FIG. 6 (b).

【0053】[0053]

【表3】 [Table 3]

【表4】 表3,表4の例でも分かるように、自由発振周波数の可
変幅も従来(表1)より狭くでき、さらに表4の例のよ
うに水晶発振子のシリーズ共振容量をシフトすることに
より、自由発振周波数がfcM=3.575611MHz,fcN=3.5
82056MHzを中心とした上下可変範囲にシフトし得る。さ
らに、実際の基板設計の際、配線,基板容量及び素子ば
らつきを考慮する時も、緩和容量Cと水晶発振子の共振
容量CM又はCN とで選択でき、従来のように共振容量
1点で設定しなくても済むため、比較的容易に定数が設
定でき、しかも発振回路回りの定数が従来より大きな値
が得られるため、基板及び配線容量が比較的無視でき、
非常に使い易い可変水晶発振回路の切換え回路を構成で
きる。
[Table 4] As can be seen from the examples in Table 3 and Table 4, the variable width of the free oscillation frequency can be made narrower than in the past (Table 1), and by changing the series resonance capacitance of the crystal oscillator as in the example in Table 4, Oscillation frequency is fcM = 3.575611MHz, fcN = 3.5
It can shift up and down variable range around 82056MHz. Furthermore, when considering the wiring, substrate capacitance, and element variations in the actual board design, the relaxation capacitance C and the resonance capacitance CM or CN of the crystal oscillator can be selected, and the resonance capacitance can be set at one point as in the past. Since it is not necessary to do so, the constant can be set relatively easily, and since the constant around the oscillation circuit can be larger than the conventional value, the substrate and wiring capacitance can be relatively ignored,
A switching circuit of a variable crystal oscillation circuit that is very easy to use can be configured.

【0054】また、参考例として、図6(d) 及び表5に
図6(c)の状態で接続ピン53に寄生容量を故意に付け
た場合の例を示す。
As a reference example, FIG. 6D and Table 5 show an example in which a parasitic capacitance is intentionally added to the connection pin 53 in the state of FIG. 6C.

【0055】[0055]

【表5】 図6(d) の例のように接続ピン53の直後に、接続ピン
53と基準電位点(GND)との間に寄生容量を付ける
と、下側の周波数可変範囲も広がることが分かり、実際
の基板設計の際は配線,基板容量などによりさらに下側
に広がる虞れがある。これは図6(a) 及び表1の従来例
とほぼ同様な特性となることを意味する。
[Table 5] It can be seen that if a parasitic capacitance is added between the connection pin 53 and the reference potential point (GND) immediately after the connection pin 53 as shown in the example of FIG. When the board is designed, there is a risk that it may spread further down due to wiring, board capacitance, and so on. This means that the characteristics are almost the same as those of the conventional example shown in FIG. 6 (a) and Table 1.

【0056】図5は、図1のVCO回路部40における
各発振回路の一実施例を示す回路図である。
FIG. 5 is a circuit diagram showing an embodiment of each oscillation circuit in the VCO circuit section 40 of FIG.

【0057】図5において、M/N発振回路43は、各
コレクタが抵抗R3 ,R4 を介して直流電圧+B2 に接
続し、各エミッタが共通に接続された差動アンプトラン
ジスタQ10,Q11と、各エミッタがトランジスタQ10,
Q11の各ベースに接続し、各コレクタが直流電圧Vccに
接続し、各ベースが抵抗R6 及びR5 の直列回路,抵抗
R8 及びR7 の直列回路を介してトランジスタQ7 のエ
ミッタに接続した差動アンプトランジスタQ8 ,Q9
と、コレクタが直流電圧Vccに接続し、ベースにトラン
ジスタQ11のコレクタ出力が入力し、該コレクタ出力を
抵抗R5 ,R7 に帰還するためのエミッタフォロアを構
成するトランジスタQ7 と、各トランジスタQ7 ,Q8
,Q9 に直列接続したスイッチトランジスタQ12,Q1
3,Q15と、トランジスタQ10,Q11の共通エミッタに
直列接続したスイッチトランジスタQ14と、トランジス
タQ12〜Q15の各エミッタに接続したトランジスタQ34
〜Q37から成る定電流源46とで構成され、抵抗R6 及
びR5 の接続点は接続端子53に接続し、抵抗R8 及び
R7 の接続点は抵抗R9 ,コンデンサC1 の直列回路を
介して基準電位点に接続し、前記スイッチトランジスタ
Q12〜Q14の共通ベースには、M/N PAL受信時に
システムロジック回路22からハイレベルの信号が供給
されてオンするようになっている。
In FIG. 5, the M / N oscillator circuit 43 includes differential amplifier transistors Q10 and Q11 having collectors connected to a DC voltage + B2 via resistors R3 and R4, and emitters connected in common. The emitter is a transistor Q10,
A differential amplifier transistor connected to each base of Q11, each collector connected to DC voltage Vcc, and each base connected to the emitter of transistor Q7 through a series circuit of resistors R6 and R5 and a series circuit of resistors R8 and R7. Q8, Q9
, The collector is connected to the DC voltage Vcc, the collector output of the transistor Q11 is input to the base, and the transistor Q7 constitutes an emitter follower for returning the collector output to the resistors R5 and R7, and the transistors Q7 and Q8.
, Q9 connected in series to switch transistors Q12, Q1
3, Q15, a switch transistor Q14 connected in series to the common emitters of the transistors Q10 and Q11, and a transistor Q34 connected to each emitter of the transistors Q12 to Q15.
To a constant current source 46 consisting of Q37, the connection points of the resistors R6 and R5 are connected to the connection terminal 53, and the connection point of the resistors R8 and R7 is connected to the reference potential point via the series circuit of the resistor R9 and the capacitor C1. A high level signal is supplied from the system logic circuit 22 to the common base of the switch transistors Q12 to Q14 at the time of receiving the M / N PAL to turn on.

【0058】また、3.58MHz 発振回路41,4.43MHz 発
振回路42についても、M/N発振回路43と全く同様
な回路が構成されている。
Further, the 3.58 MHz oscillator circuit 41 and the 4.43 MHz oscillator circuit 42 also have the same circuits as the M / N oscillator circuit 43.

【0059】3.58MHz 発振回路41については、差動ア
ンプトランジスタQ19,Q20と、差動アンプトランジス
タQ17,Q18と、コレクタ抵抗R3 ,R4 と、帰還ルー
プを構成するエミッタフォロアトランジスタQ16と、ス
イッチトランジスタQ21〜Q24と、トランジスタQ34〜
Q37から成る定電流源46とで構成され、抵抗R11及び
R10の接続点は接続端子51に接続し、抵抗R13及びR
12の接続点は抵抗R14,コンデンサC2 の直列回路を介
して基準電位点に接続し、前記スイッチトランジスタQ
21〜Q24の共通ベースには、3.58MHz NTSC受信時に
システムロジック回路22からハイレベルの信号が供給
されてオンするようになっている。
Regarding the 3.58 MHz oscillation circuit 41, the differential amplifier transistors Q19 and Q20, the differential amplifier transistors Q17 and Q18, the collector resistors R3 and R4, the emitter follower transistor Q16 which forms a feedback loop, and the switch transistor Q21. ~ Q24 and transistor Q34 ~
It is composed of a constant current source 46 composed of Q37, the connection point of the resistors R11 and R10 is connected to the connection terminal 51, and the resistors R13 and R10.
The connection point of 12 is connected to the reference potential point through a series circuit of a resistor R14 and a capacitor C2, and the switching transistor Q
A high level signal is supplied from the system logic circuit 22 to the common base of 21 to Q24 at the time of receiving the 3.58 MHz NTSC to turn on.

【0060】4.43MHz 発振回路42については、差動ア
ンプトランジスタQ28,Q29と、差動アンプトランジス
タQ26,27と、コレクタ抵抗R3 ,R4 と、帰還ループ
を構成するエミッタフォロアトランジスタQ25と、スイ
ッチトランジスタQ30〜Q33と、トランジスタQ34〜Q
37から成る定電流源46とで構成され、抵抗R16及びR
15の接続点は接続端子52に接続し、抵抗R18及びR17
の接続点は抵抗R19,コンデンサC3 の直列回路を介し
て基準電位点に接続し、前記スイッチトランジスタQ30
〜Q33の共通ベースには、4.43MHz PAL/NTSC受
信時にシステムロジック回路22からハイレベルの信号
が供給されてオンするようになっている。
Regarding the 4.43 MHz oscillation circuit 42, differential amplifier transistors Q28 and Q29, differential amplifier transistors Q26 and 27, collector resistors R3 and R4, an emitter follower transistor Q25 which forms a feedback loop, and a switch transistor Q30. To Q33 and transistors Q34 to Q
37 composed of a constant current source 46 and resistors R16 and R
The connection point of 15 is connected to the connection terminal 52, and resistors R18 and R17 are connected.
Is connected to the reference potential point via a series circuit of a resistor R19 and a capacitor C3, and the switch transistor Q30
A signal of high level is supplied from the system logic circuit 22 to the common base of Q33 to 4.43 MHz PAL / NTSC, and the common base is turned on.

【0061】3.58MHz 発振回路41の接続端子51に水
晶発振子X21及び共振コンデンサCC から成る3.58MHz
共振部が外付けされ、また4.43MHz 発振回路42の接続
端子52に4.43MHz 水晶発振子X22及び共振コンデンサ
CD から成る4.43MHz 共振部が外付けされ、さらにM/
N発振回路43の接続端子53には緩和用コンデンサC
を介してM水晶発振子X23,共振コンデンサCM 及び発
振防止用抵抗RM から成るM共振部が外付けされている
と共にM水晶発振子X24,共振コンデンサCN及び発振
防止用抵抗RN1から成るN共振部が外付けされている。
M,N共振部の発振防止用抵抗RM ,RN1間には、M,
N方式を切り換えるための50Hz/60Hz 切換回路55が接
続されている。切換回路55の構成は、図1と同様であ
る。
A 3.58 MHz oscillation circuit 41 has a connection terminal 51 having a crystal oscillator X21 and a resonance capacitor CC at 3.58 MHz.
A resonance part is externally attached, and a 4.43 MHz resonance part including a 4.43 MHz crystal oscillator X22 and a resonance capacitor CD is externally attached to the connection terminal 52 of the 4.43 MHz oscillation circuit 42.
A relaxation capacitor C is provided at the connection terminal 53 of the N oscillator circuit 43.
An M resonance part composed of an M crystal oscillator X23, a resonance capacitor CM and an oscillation prevention resistor RM is externally attached via an N resonance part composed of an M crystal oscillator X24, a resonance capacitor CN and an oscillation prevention resistor RN1. Is attached externally.
Between the oscillation preventing resistors RM and RN1 of the M and N resonators, M,
A 50 Hz / 60 Hz switching circuit 55 for switching the N system is connected. The configuration of the switching circuit 55 is similar to that of FIG.

【0062】以上の構成において、M/N発振回路の動
作を説明する。トランジスタQ7 のエミッタに発生した
電圧信号は、ダンピング抵抗R5 ,R7 を介して差動ア
ンプトランジスタQ8 ,Q9 のベースに供給され、発振
周波数において、例えば外部のN水晶発振子X24と外部
容量(ここではC,CM ,CN,及び非動作状態の水晶
発振子の寄生容量化Cx (図3参照))及び抵抗R5 で
直列共振されインピーダンスは極小に近づき、トランジ
スタQ9 ベースの電圧信号は減衰する。また、トランジ
スタQ8 ベースの電圧信号は減衰せずに現れるので、差
動アンプQ10,Q11の入力バランスが交流的にずれ、両
ベース間の差電圧を増幅する。トランジスタQ8 ベース
の信号を増幅した信号は、トランジスタQ11のコレクタ
に抵抗R4 による信号が現れる。これを、トランジスタ
Q7 のエミッタフォロアで抵抗R5 ,R7 に帰還し、正
帰還ループを構成し、搬送色信号の入力周波数とAPC
検波回路6により位相合成量を可変し、前記正帰還ルー
プに位相合成することにより、M/N発振回路の出力位
相を制御する。
The operation of the M / N oscillator circuit having the above configuration will be described. The voltage signal generated at the emitter of the transistor Q7 is supplied to the bases of the differential amplifier transistors Q8 and Q9 via the damping resistors R5 and R7, and at the oscillation frequency, for example, an external N crystal oscillator X24 and an external capacitance (here, C, CM, CN, and the parasitic capacitance Cx (see FIG. 3) of the non-operating crystal oscillator and the resistor R5 are series-resonated and the impedance approaches a minimum, and the voltage signal of the transistor Q9 base is attenuated. Further, since the voltage signal of the base of the transistor Q8 appears without being attenuated, the input balance of the differential amplifiers Q10 and Q11 is deviated in AC, and the difference voltage between the bases is amplified. As a signal obtained by amplifying the signal from the base of the transistor Q8, a signal from the resistor R4 appears at the collector of the transistor Q11. This is fed back to the resistors R5 and R7 by the emitter follower of the transistor Q7 to form a positive feedback loop, and the carrier frequency signal input frequency and APC
The output phase of the M / N oscillator circuit is controlled by varying the amount of phase synthesis by the detection circuit 6 and performing phase synthesis on the positive feedback loop.

【0063】[0063]

【発明の効果】以上述べたように本発明によれば、発振
回路の接続ピンに発振周波数の異なる2つ以上の共振回
路を並列接続し、共振回路を切り換えて使用する場合
に、非動作状態の発振子が動作状態の発振子に影響を与
えないように安定なAPC引込み範囲が得られ、ミスロ
ックの起こらない制御可能な発振回路を提供することが
可能となる。また、実際に、基板設計する際、緩和用容
量と発振子共振容量とで定数設定ができるため定数設定
が容易にでき、さらに基板,配線容量の影響も比較的少
なくなる。
As described above, according to the present invention, when two or more resonance circuits having different oscillation frequencies are connected in parallel to the connection pin of the oscillation circuit and the resonance circuits are switched and used, a non-operating state is obtained. It is possible to provide a controllable oscillation circuit in which a stable APC pull-in range can be obtained so that the oscillator does not affect the operating oscillator, and a mislock does not occur. Further, in actuality, when designing the substrate, the constant can be set easily because the relaxation capacitance and the oscillator resonance capacitance can be set, and the influence of the substrate and wiring capacitance is relatively small.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る制御可能な発振回路を利用した色
信号処理回路を示す回路図。
FIG. 1 is a circuit diagram showing a color signal processing circuit using a controllable oscillation circuit according to the present invention.

【図2】図1におけるVCO回路部の動作を説明する回
路図。
FIG. 2 is a circuit diagram illustrating the operation of the VCO circuit unit in FIG.

【図3】図1のM/N共振部の等価回路(N水晶発振子
動作例)を示す回路図。
FIG. 3 is a circuit diagram showing an equivalent circuit (N crystal oscillator operation example) of the M / N resonance portion of FIG.

【図4】図1のM/N発振回路の自由発振周波数特性を
示す図。
FIG. 4 is a diagram showing a free oscillation frequency characteristic of the M / N oscillation circuit of FIG.

【図5】図1のVCO回路部40における各共振回路の
一実施例を示す回路図。
5 is a circuit diagram showing an embodiment of each resonance circuit in the VCO circuit section 40 of FIG.

【図6】本発明及び従来の自由発振可変周波数特性デー
タの違いを説明するための回路図。
FIG. 6 is a circuit diagram for explaining a difference between the present invention and conventional free oscillation variable frequency characteristic data.

【図7】従来の制御可能な発振回路を利用した色信号処
理回路を示す回路図。
FIG. 7 is a circuit diagram showing a color signal processing circuit using a conventional controllable oscillation circuit.

【図8】図7のM/N共振部の等価回路(N水晶発振子
動作例)を示す回路図。
FIG. 8 is a circuit diagram showing an equivalent circuit (N crystal oscillator operation example) of the M / N resonance portion of FIG.

【図9】図7のM/N発振回路の自由発振周波数特性を
示す図。
9 is a diagram showing a free oscillation frequency characteristic of the M / N oscillator circuit of FIG.

【符号の説明】[Explanation of symbols]

6…APC検波回路 22…システムロジック回路 40…VCO回路部 41…3.58MHz 発振回路 42…4.43MHz 発振回路 43…M/N発振回路 44…90°移相器及びCWアンプ 45…位相合成回路 51…3.58MHz 接続端子 52…4.43MHz 接続端子 53…M/N接続端子 55…50Hz/60Hz切換回路 56…50Hz/60Hz切換信号入力端子 X21…3.58MHz 水晶発振子 X22…4.43MHz 水晶発振子 X23…M水晶発振子 X24…N水晶発振子 CC ,CD ,CM ,CN …共振コンデンサ RM ,RN1…非動作時の発振防止用抵抗 QA ,QB …スイッチ用トランジスタ 6 ... APC detection circuit 22 ... System logic circuit 40 ... VCO circuit section 41 ... 3.58MHz oscillation circuit 42 ... 4.43MHz oscillation circuit 43 ... M / N oscillation circuit 44 ... 90 ° phase shifter and CW amplifier 45 ... Phase synthesis circuit 51 … 3.58MHz connection terminal 52… 4.43MHz connection terminal 53… M / N connection terminal 55… 50Hz / 60Hz switching circuit 56… 50Hz / 60Hz switching signal input terminal X21… 3.58MHz crystal oscillator X22… 4.43MHz crystal oscillator X23… M crystal oscillator X24 ... N crystal oscillator CC, CD, CM, CN ... Resonant capacitors RM, RN1 ... Oscillation prevention resistors when not operating QA, QB ... Switch transistor

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】集積回路内に形成された発振回路部を有
し、この発振回路部に外部接続さる共振回路によって決
まる周波数で発振可能な発振回路であって、 第1の発振素子,第1の共振容量及び第1の抵抗を含む
第1の共振回路と、 第2の発振素子,第2の共振容量及び第2の抵抗を含む
第2の共振回路と、 前記発振回路部に対して前記共振回路を外部接続するた
めの接続端子と、 前記接続端子に緩和容量を介して前記第1,第2の共振
回路を並列的に接続する手段と、 前記発振回路部に対して前記第1,第2の共振回路を、
いずれか一方が作用するように選択的に結合するための
切換手段とを具備したことを特徴とする制御可能な発振
回路。
1. An oscillation circuit which has an oscillation circuit section formed in an integrated circuit and is capable of oscillating at a frequency determined by a resonance circuit externally connected to the oscillation circuit section. A first resonance circuit including a first resonance capacitor and a first resistance; a second resonance circuit including a second oscillation element, a second resonance capacitance and a second resistance; A connection terminal for externally connecting the resonance circuit; a means for connecting the first and second resonance circuits in parallel to the connection terminal via a relaxation capacitor; The second resonant circuit
A controllable oscillator circuit comprising switching means for selectively coupling one of them so that they act.
【請求項2】前記発振回路部は、APC電圧によって発
振出力の位相が制御されることを特徴とする請求項1記
載の制御可能な発振回路。
2. The controllable oscillator circuit according to claim 1, wherein the oscillation circuit unit controls the phase of the oscillation output by an APC voltage.
【請求項3】前記切換手段は、 コレクタが前記第1の抵抗に接続され、エミッタが基準
電位点に接続され、ベースに切換信号が供給される第1
のトランジスタと、 コレクタが前記第2の抵抗に接続
され、エミッタが基準電位点に接続され、ベースが抵抗
を介して前記第1のトランジスタのコレクタに接続した
第2のトランジスタとで構成されることを特徴とする請
求項1記載の制御可能な発振回路。
3. A first switching means, wherein a collector is connected to the first resistor, an emitter is connected to a reference potential point, and a switching signal is supplied to a base.
And a second transistor having a collector connected to the second resistor, an emitter connected to a reference potential point, and a base connected to the collector of the first transistor through a resistor. The controllable oscillator circuit according to claim 1.
JP30297493A 1993-12-02 1993-12-02 Controllable oscillation circuit Pending JPH07162235A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30297493A JPH07162235A (en) 1993-12-02 1993-12-02 Controllable oscillation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30297493A JPH07162235A (en) 1993-12-02 1993-12-02 Controllable oscillation circuit

Publications (1)

Publication Number Publication Date
JPH07162235A true JPH07162235A (en) 1995-06-23

Family

ID=17915408

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30297493A Pending JPH07162235A (en) 1993-12-02 1993-12-02 Controllable oscillation circuit

Country Status (1)

Country Link
JP (1) JPH07162235A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10376323B2 (en) 2006-06-22 2019-08-13 Board Of Regents Of The University Of Nebraska Multifunctional operational component for robotic devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10376323B2 (en) 2006-06-22 2019-08-13 Board Of Regents Of The University Of Nebraska Multifunctional operational component for robotic devices

Similar Documents

Publication Publication Date Title
CA1070821A (en) Controlled oscillator
US3585285A (en) Subcarrier regeneration system
EP0482768A2 (en) Multiple systems adaptive television receiver
JPS62295591A (en) Chrominance synchronizing circuit
JPH08500713A (en) Parallel non-tuning image intermediate frequency amplifier for supplying signal from first detector of television through respective input filters
JPH07162235A (en) Controllable oscillation circuit
US6094229A (en) IF signal processing circuit for video signal and sound system form in one integrated circuit
US4638358A (en) Sampling clock reproducing circuit
US5402180A (en) RGB encoder for producing a composite video signal for NTSC and PAL systems
JPH07123432A (en) Operation selecting circuit and color television receiver utilizing the same
FI75956C (en) FASKOMPENSERAD REGLERAD OSCILLATOR.
KR940008845B1 (en) I-phase flashtone correction system using r-y, g-y and b-y color difference signal demodulators
US4797732A (en) Subcarrier generating device for color signal processing circuit
GB1599536A (en) Controlled oscillator
EP0014027A1 (en) Burst insertion apparatus for a SECAM-PAL transcoder in a television receiver
JPS6151832B2 (en)
US5101265A (en) Secam color signal processing device
JPS6112193A (en) Chrominance signal processing circuit
JP3432999B2 (en) Color synchronization circuit
JP2919936B2 (en) Television signal type discrimination circuit
JPH03953B2 (en)
JPS639180Y2 (en)
KR820000597B1 (en) Secam chrominance circuit
JP3082514B2 (en) Playback signal processing device
JPS6247289A (en) Chroma signal processing circuit