JPH07159555A - Radio wave correction type electronic watch - Google Patents

Radio wave correction type electronic watch

Info

Publication number
JPH07159555A
JPH07159555A JP31034993A JP31034993A JPH07159555A JP H07159555 A JPH07159555 A JP H07159555A JP 31034993 A JP31034993 A JP 31034993A JP 31034993 A JP31034993 A JP 31034993A JP H07159555 A JPH07159555 A JP H07159555A
Authority
JP
Japan
Prior art keywords
circuit
output signal
reception
time
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP31034993A
Other languages
Japanese (ja)
Other versions
JP3313215B2 (en
Inventor
Toshiyuki Yunoki
敏行 柚木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP31034993A priority Critical patent/JP3313215B2/en
Priority to EP19940117552 priority patent/EP0657793A1/en
Publication of JPH07159555A publication Critical patent/JPH07159555A/en
Application granted granted Critical
Publication of JP3313215B2 publication Critical patent/JP3313215B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G19/00Electric power supply circuits specially adapted for use in electronic time-pieces
    • G04G19/12Arrangements for reducing power consumption during storage
    • GPHYSICS
    • G04HOROLOGY
    • G04RRADIO-CONTROLLED TIME-PIECES
    • G04R20/00Setting the time according to the time information carried or implied by the radio signal
    • G04R20/08Setting the time according to the time information carried or implied by the radio signal the radio signal being broadcast from a long-wave call sign, e.g. DCF77, JJY40, JJY60, MSF60 or WWVB

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electric Clocks (AREA)
  • Electromechanical Clocks (AREA)

Abstract

PURPOSE:To extend the life of a battery by setting a radio wave correction type electronic watch to the power saving state according to the using state of a user. CONSTITUTION:A detecting means 102 detects whether a watch is used or not. A stock state memory circuit 106 stores the power save mode state. A comparing circuit 107 compares the output signals of an arithmetic result memory circuit 105 and the stock state memory circuit 106. A reception start judging circuit 110 judges whether a receiving means 111 is to be started or not. A display switching means 108 judges whether the time information is to be outputted to a display means 109 or not based on the output result of the comparing circuit 107.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、電波修正型電子時計
における消費電流の低減、及び正確な時刻を得る事に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to reducing current consumption and obtaining accurate time in a radio-controlled electronic timepiece.

【0002】[0002]

【従来の技術】従来の電波修正型電子時計においては、
あらかじめ決められた時刻になると電池容量が無くなる
まで自動的に受信状態になるものであった。図3に、従
来の電子時計のシステムブロック図を示す。受信時間比
較回路306は、時刻情報などを演算処理する時刻情報
演算回路301の出力する出力信号、及びあらかじめ決
められた時刻(受信を開始する時刻)を記憶してある受
信時間記憶回路305の出力する出力信号を入力し、時
刻情報演算回路301の時刻データと受信時間記憶回路
305の時刻データとが一致しているかどうか比較す
る。比較した結果、一致している時に受信手段302を
動作させる。受信手段302は、通常は受信停止状態
で、受信開始状態になると外部の発する標準時刻信号を
入力し、そのデータが所定の情報を有しているか否かを
判定し、時刻情報演算回路301に修正パルスを出力す
る転送回路303に出力する。表示手段304は、時刻
情報演算回路301の出力する出力信号を入力し、時刻
情報などを表示する。
2. Description of the Related Art In conventional radio-controlled electronic timepieces,
At a predetermined time, the reception state was automatically set until the battery capacity was exhausted. FIG. 3 shows a system block diagram of a conventional electronic timepiece. The reception time comparison circuit 306 outputs the output signal output from the time information calculation circuit 301 that calculates time information and the like, and the output of the reception time storage circuit 305 that stores a predetermined time (time to start reception). Output signal is input, and it is compared whether or not the time data of the time information calculation circuit 301 and the time data of the reception time storage circuit 305 match. As a result of the comparison, when they match, the receiving means 302 is operated. The receiving means 302 is normally in the reception stop state, and when the reception start state is entered, the standard time signal generated from the outside is input, it is determined whether the data has predetermined information, and the time information calculation circuit 301 is provided. It outputs to the transfer circuit 303 which outputs a correction pulse. The display unit 304 inputs the output signal output from the time information calculation circuit 301 and displays time information and the like.

【0003】例えば、特開昭54−97462公報等に
従来のこのような構造が開示されている。
For example, Japanese Patent Laid-Open Publication No. 54-97462 discloses such a conventional structure.

【0004】[0004]

【発明が解決しようとする課題】しかし、従来の電波修
正型電子時計においては、電波修正型電子時計を携帯
(使用)しているか否かにかかわらず、電池などの電源
容量がなくなるまで受信していた。
However, in the conventional radio-controlled electronic timepiece, regardless of whether the radio-controlled electronic timepiece is carried (used) or not, the reception is continued until the power supply capacity of the battery is exhausted. Was there.

【0005】そこで、この発明の目的は、電子時計を携
帯(使用)している状態か否かを検出し、携帯(使用)
していない状態のときは、受信させないようにし、さら
にデジタル時計ではLCDなどを消すことによりパワー
セーブの状態にして、電池寿命をのばすようにした。そ
して、非携帯(未使用)状態から携帯(使用)状態を検
出したとき、即強制的に受信状態にし正確な時刻を表示
する電波修正型電子時計を得ることにある。
Therefore, an object of the present invention is to detect whether or not an electronic timepiece is carried (used) and carry it (carried).
When it is not in the state, it is set not to receive the signal, and in the digital timepiece, the LCD and the like are turned off to set the power saving state to extend the battery life. Then, when the portable (used) state is detected from the non-carried (unused) state, the electric wave correction type electronic timepiece is forcibly set to the receiving state immediately and the accurate time is displayed.

【0006】[0006]

【課題を解決させるための手段】上記課題を解決するた
めに、この発明は電波修正型電子時計において、時刻情
報演算回路の出力する出力信号を入力して、時計が使用
されている状態か否かを検出する検出手段と、検出手段
の出力する出力信号、及びスイッチ手段の出力する出力
信号を入力して演算処理する動作制御演算回路と、動作
制御演算回路の出力する出力信号を入力して記憶する演
算結果記憶回路と、受信手段などの動作の停止の状態を
記憶しておく在庫状態記憶回路と、演算結果記憶回路の
出力する出力信号、及び在庫状態記憶回路の出力する出
力信号を入力して比較する比較回路と、受信時間比較回
路の出力する出力信号、及び比較回路の出力する出力信
号を入力して、受信手段を開始させるか否かを判定し、
その結果を受信手段に出力する受信開始判定回路と、時
刻情報演算回路の出力する出力信号、及び比較回路の出
力する出力信号を入力して比較回路の出力結果により、
時刻情報などを表示する表示手段に出力するか否かを判
定する表示切り換え手段とを有する構成とした。
In order to solve the above problems, the present invention relates to a radio-controlled electronic timepiece, in which an output signal output from a time information calculation circuit is input to determine whether or not the timepiece is in use. A detection means for detecting whether or not, an output signal output by the detection means, and an operation control arithmetic circuit for performing arithmetic processing by inputting an output signal output by the switch means, and an output signal output by the operation control arithmetic circuit Input a calculation result storage circuit to be stored, an inventory state storage circuit that stores the operation stop state of the receiving means, an output signal output from the calculation result storage circuit, and an output signal output from the inventory state storage circuit Then, the comparison circuit for comparison, the output signal output by the reception time comparison circuit, and the output signal output by the comparison circuit are input to determine whether to start the receiving means.
The reception start determination circuit that outputs the result to the receiving means, the output signal that the time information calculation circuit outputs, and the output signal that the comparison circuit outputs, and the output result of the comparison circuit,
The display switching means for determining whether to output the time information or the like to the display means is provided.

【0007】また、この発明の電波修正型電子時計は、
時刻情報演算回路の出力する出力信号を入力して、時計
が使用されている状態か否かを検出する検出手段と、検
出手段の出力する出力信号、及びスイッチ手段の出力す
る出力信号を入力して演算処理する動作制御演算回路
と、動作制御演算回路の出力する出力信号を入力して記
憶する演算結果記憶回路と、受信手段などの動作の停止
の状態を記憶しておく在庫状態記憶回路と、演算結果記
憶回路の出力する出力信号、及び在庫状態記憶回路の出
力する出力信号を入力して比較する比較回路と、受信時
間比較回路の出力する出力信号、及び比較回路の出力す
る出力信号を入力して、受信手段を開始させるか否かを
判定し、その結果を受信手段に出力する受信開始判定回
路と、比較回路の出力する出力信号を入力して、一致状
態から不一致状態に変化した時受信手段を動作させる強
制受信開始回路と、時刻情報演算回路の出力する出力信
号、及び比較回路の出力する出力信号を入力して比較回
路の出力結果により、時刻情報などを表示する表示手段
に出力するか否かを判定する表示切り換え手段とを有す
る構成とした。
The radio-controlled electronic timepiece according to the present invention is
Inputting the output signal output from the time information calculation circuit, the detection means for detecting whether or not the timepiece is in use, the output signal output by the detection means, and the output signal output by the switch means are input. An operation control arithmetic circuit for performing arithmetic processing by means of an arithmetic operation, an arithmetic result storage circuit for inputting and storing an output signal output from the operation control arithmetic circuit, and an inventory state storage circuit for storing the operation stop state of the receiving means and the like. , A comparison circuit that inputs and compares the output signal output from the calculation result storage circuit and the output signal output from the inventory state storage circuit, the output signal output from the reception time comparison circuit, and the output signal output from the comparison circuit. Input to determine whether or not to start the receiving means, and output the result to the receiving means, the reception start determination circuit, and the output signal from the comparison circuit are input to change from the match state to the mismatch state. A display for displaying time information and the like according to the output result of the comparison circuit by inputting the output signal output from the time information calculation circuit and the output signal from the comparison circuit The display switching means for determining whether to output to the means is adopted.

【0008】[0008]

【作用】図1は、この発明に係わる電波修正型電子時計
の代表的構成の一例を示すシステムブロック図である。
時刻情報演算回路101は、時刻情報などを演算処理す
る。検出手段102は、時刻情報演算回路101の出力
する出力信号を入力して、光センサ・温度センサ等の回
路を動作させ時計が使用されている状態か否かを検出す
る。スイッチ手段103は、外部操作部材が動作したか
どうかを判別する。動作制御演算回路104は、検出手
段102の出力する出力信号、及びスイッチ手段103
の出力する出力信号を入力して演算処理する。演算結果
記憶回路105は、動作制御演算回路104の出力する
出力信号を入力して記憶する。在庫状態記憶回路106
は、表示を消す、受信をさせないようにする等のパワー
セーブモードにする状態を記憶する。比較回路107
は、演算結果記憶回路105の出力する出力信号、及び
在庫状態記憶回路106の出力する出力信号を入力して
比較する。
FIG. 1 is a system block diagram showing an example of a typical configuration of the radio-controlled electronic timepiece according to the present invention.
The time information arithmetic circuit 101 arithmetically processes time information and the like. The detection means 102 inputs the output signal output from the time information calculation circuit 101 and operates circuits such as an optical sensor and a temperature sensor to detect whether or not the timepiece is in use. The switch means 103 determines whether or not the external operating member has operated. The operation control arithmetic circuit 104 outputs the output signal of the detection means 102 and the switch means 103.
The output signal output by is input and processed. The calculation result storage circuit 105 inputs and stores the output signal output from the operation control calculation circuit 104. Inventory state storage circuit 106
Stores the state of the power save mode such as turning off the display or not receiving the signal. Comparison circuit 107
Inputs the output signal output from the calculation result storage circuit 105 and the output signal output from the stock state storage circuit 106 and compares them.

【0009】受信手段111は、通常は受信停止状態
で、受信開始状態になると外部の発する標準時刻信号を
入力し、そのデータが所定の情報を有しているか否かを
判定する。転送回路112は、受信手段111の出力す
る出力信号を入力して、時刻情報演算回路101に修正
パルスを出力する。受信時間記憶回路113は、あらか
じめ決められた時刻(受信を開始する時刻)を記憶す
る。受信時間比較回路114は、時刻情報演算回路10
1の出力する出力信号、及び受信時間記憶回路113の
出力する出力信号を入力して比較する。受信開始判定回
路110は、受信時間比較回路114の出力する出力信
号、及び比較回路107の出力する出力信号を入力し
て、受信手段111を開始させるか否かを判定し、その
結果を受信手段111に出力する。表示切り換え手段1
08は、時刻情報演算回路101の出力する出力信号、
及び比較回路107の出力する出力信号を入力して比較
回路107の出力結果により、時刻情報などを表示する
表示手段109に出力するか否かを判定する。
[0009] The receiving means 111 is normally in the reception stop state, and when the reception start state is entered, an external standard time signal is input and it is determined whether or not the data has predetermined information. The transfer circuit 112 inputs the output signal output from the receiving unit 111 and outputs a correction pulse to the time information calculation circuit 101. The reception time storage circuit 113 stores a predetermined time (time to start reception). The reception time comparison circuit 114 includes the time information calculation circuit 10
The output signal of 1 and the output signal of the reception time storage circuit 113 are input and compared. The reception start determination circuit 110 inputs the output signal output from the reception time comparison circuit 114 and the output signal output from the comparison circuit 107, determines whether to start the reception means 111, and receives the result. Output to 111. Display switching means 1
08 is an output signal output from the time information calculation circuit 101,
Also, the output signal output from the comparison circuit 107 is input, and based on the output result of the comparison circuit 107, it is determined whether or not to output the time information and the like to the display unit 109.

【0010】図2は、この発明に係わる電波修正型電子
時計の代表的構成の他の一例を示すシステムブロック図
である。時刻情報演算回路201は、時刻情報などを演
算処理する。検出手段202は、時刻情報演算回路20
1の出力する出力信号を入力して、光センサ・温度セン
サ等の回路を動作させ時計が使用されている状態か否か
を検出する。スイッチ手段203は、外部操作部材が動
作したかどうかを判別する。動作制御演算回路204
は、検出手段202の出力する出力信号、及びスイッチ
手段203の出力する出力信号を入力して演算処理す
る。演算結果記憶回路205は、動作制御演算回路20
4の出力する出力信号を入力して記憶する。在庫状態記
憶回路206は、表示を消す、受信をさせないようにす
る等のパワーセーブモードにする状態を記憶する。比較
回路207は、演算結果記憶回路205の出力する出力
信号、及び在庫状態記憶回路206の出力する出力信号
を入力して比較する。
FIG. 2 is a system block diagram showing another example of a typical configuration of the radio wave correction type electronic timepiece according to the present invention. The time information arithmetic circuit 201 arithmetically processes time information and the like. The detection means 202 is the time information calculation circuit 20.
The output signal of 1 is input to operate circuits such as an optical sensor and a temperature sensor to detect whether or not the timepiece is in use. The switch means 203 determines whether or not the external operating member has operated. Operation control arithmetic circuit 204
Receives the output signal output from the detection means 202 and the output signal output from the switch means 203 and performs arithmetic processing. The calculation result storage circuit 205 includes the operation control calculation circuit 20.
The output signal of 4 is input and stored. The stock state storage circuit 206 stores the state of the power save mode such as turning off the display and disabling reception. The comparison circuit 207 inputs and compares the output signal output from the calculation result storage circuit 205 and the output signal output from the inventory state storage circuit 206.

【0011】受信手段211は、通常は受信停止状態
で、受信開始状態になると外部の発する標準時刻信号を
入力し、そのデータが所定の情報を有しているか否かを
判定する。転送回路212は、受信手段211の出力す
る出力信号を入力して、時刻情報演算回路201に修正
パルスを出力する。受信時間記憶回路213は、あらか
じめ決められた時刻(受信を開始する時刻)を記憶す
る。受信時間比較回路214は、時刻情報演算回路20
1の出力する出力信号、及び受信時間記憶回路213の
出力する出力信号を入力して比較する。受信開始判定回
路210は、受信時間比較回路214の出力する出力信
号、及び比較回路207の出力する出力信号を入力し
て、受信手段211を開始させるか否かを判定し、その
結果を受信手段211に出力する。強制受信開始回路2
15は、比較回路207の出力する出力信号を入力し
て、一致状態から不一致状態に変化した時受信手段21
1を動作させる。表示切り換え手段208は、時刻情報
演算回路201の出力する出力信号、及び比較回路20
7の出力する出力信号を入力して比較回路207の出力
結果により、時刻情報などを表示する表示手段209に
出力するか否かを判定する。
The receiving means 211 is normally in the reception stop state, and when it is in the reception start state, it receives a standard time signal from the outside and determines whether or not the data has predetermined information. The transfer circuit 212 inputs the output signal output from the receiving means 211 and outputs a correction pulse to the time information calculation circuit 201. The reception time storage circuit 213 stores a predetermined time (time to start reception). The reception time comparison circuit 214 includes the time information calculation circuit 20.
The output signal of 1 and the output signal of the reception time storage circuit 213 are input and compared. The reception start determination circuit 210 inputs the output signal output from the reception time comparison circuit 214 and the output signal output from the comparison circuit 207, determines whether or not to start the reception means 211, and receives the result. It is output to 211. Forced reception start circuit 2
Reference numeral 15 is a receiving means 21 when the output signal output from the comparison circuit 207 is input to change from the matched state to the mismatched state.
1 is operated. The display switching unit 208 includes the output signal output from the time information calculation circuit 201 and the comparison circuit 20.
It is determined whether or not to output the output signal of No. 7 to the display unit 209 that displays time information and the like based on the output result of the comparison circuit 207.

【0012】このようにして、本発明の電波修正型電子
時計は、携帯(使用)しているか否かを判別し、受信回
路、または表示を制御することにより消費電流を低減で
き、非携帯(未使用)状態から携帯(使用)状態を検出
したとき、即強制的に受信状態にし正確な時刻を表示す
ることができる。
In this way, the radio-controlled electronic timepiece of the present invention can reduce current consumption by determining whether or not it is being carried (used) and controlling the receiving circuit or the display, so that the non-portable ( When the mobile (used) state is detected from the unused state, the reception state can be immediately forcibly displayed and the accurate time can be displayed.

【0013】[0013]

【実施例】以下に、この発明の実施例を図面に基づいて
説明する。 (1)第一実施例 図4、図5及び図6は、本発明による10日間光を検出
できず、かつ10日間スイッチを押されていない状態
(在庫状態)になった時は、LCD表示を消し、毎日2
時に行っている受信を行わない様にする電波修正型電子
時計に関するものである。
Embodiments of the present invention will be described below with reference to the drawings. (1) First Embodiment FIG. 4, FIG. 5 and FIG. 6 show an LCD display when light is not detected for 10 days and the switch is not pressed for 10 days (stock state). Turn off, 2 daily
The present invention relates to a radio-controlled electronic timepiece that prevents reception at times.

【0014】図4は、在庫状態か否かによってLCD表
示をON/OFFし、受信回路を動作させるか否かを判
定するための詳細なブロック図である。ROMで構成さ
れる受信時間記憶回路401で、2時00分のデータを
記憶する。受信時間比較回路403により受信時間記憶
回路401のデータと時刻カウンタ402のデータが一
致しているかどうかを比較する。データが一致している
間、HIGHの信号を出力する。
FIG. 4 is a detailed block diagram for determining whether or not to operate the receiving circuit by turning on / off the LCD display depending on whether or not the product is in stock. The reception time storage circuit 401 composed of a ROM stores the data of 2:00. The reception time comparison circuit 403 compares the data of the reception time storage circuit 401 and the data of the time counter 402 with each other. A HIGH signal is output while the data match.

【0015】ROMで構成される在庫状態記憶回路40
4で、10日間というデータを記憶しておく。動作制御
演算回路407は、外部スイッチ405が押されるか、
光センサ406により光を検出すると演算データをリセ
ットし、外部スイッチ405が押されず、光センサ40
6で光を検出できなまま日付けが変わると、1を加算す
る。演算結果記憶回路408は、動作制御演算回路40
7で演算されたデータを記憶する。在庫状態比較回路4
09により在庫状態記憶回路404のデータと演算結果
記憶回路408のデータが一致しているかどうかを比較
する。データが一致している間、HIGHの信号を出力
する。
Inventory state storage circuit 40 composed of ROM
In 4, the data of 10 days is stored. The operation control arithmetic circuit 407 determines whether the external switch 405 is pressed,
When light is detected by the optical sensor 406, the calculation data is reset, the external switch 405 is not pressed, and the optical sensor 40
If the date changes without detecting the light at 6, 1 is added. The calculation result storage circuit 408 is the operation control calculation circuit 40.
The data calculated in 7 is stored. Stock status comparison circuit 4
At 09, it is compared whether the data in the stock state storage circuit 404 and the data in the operation result storage circuit 408 match. A HIGH signal is output while the data match.

【0016】受信開始判定回路410は、一端が受信時
間比較回路403の出力する出力信号を入力し、もう一
端が在庫状態比較回路409の出力する出力信号をイン
バータ410bを介して入力する2入力AND回路41
0aで構成される。受信回路411は、受信開始判定回
路410の出力する出力信号を入力し、入力した信号が
LOWからHIGHの立上りを検出した時、受信回路を
動作させる。
The reception start determination circuit 410 has a two-input AND circuit in which one end inputs the output signal output from the reception time comparison circuit 403 and the other end inputs the output signal output from the inventory state comparison circuit 409 via an inverter 410b. Circuit 41
0a. The reception circuit 411 inputs the output signal output from the reception start determination circuit 410, and operates the reception circuit when the input signal detects a rising edge from LOW to HIGH.

【0017】LCDon/off切り替え回路412
は、在庫状態比較回路409の出力する出力信号を入力
し、入力した信号がLOWの時は、LCD表示を点灯さ
せ(時刻情報表示状態)、入力した信号がHIGHの時
は、LCD表示を消灯させる。図5は、受信時間比較回
路403、在庫状態比較回路409及び受信開始判定回
路403の動作を示す概略フローチャートである。在庫
状態比較回路409により、10日間スイッチ入力無
し、かつ光を検出していない状態(在庫状態)であるか
否かを判定する(ステップ501)。在庫状態の時は、
受信開始条件の判断を通さずLCD表示をOFFして終
了する(ステップ502)。在庫状態でない時は、LC
D表示をONにし(ステップ503)、受信時間比較回
路403によって2時00分かどうかを判定する(ステ
ップ504)。2時00分以外の時は、そのまま終了す
る。2時00分の時は、受信開始処理を行って終了する
(ステップ505)。
LCD on / off switching circuit 412
Input the output signal output from the inventory state comparison circuit 409, turn on the LCD display when the input signal is LOW (time information display state), and turn off the LCD display when the input signal is HIGH. Let FIG. 5 is a schematic flowchart showing the operations of the reception time comparison circuit 403, the stock state comparison circuit 409, and the reception start determination circuit 403. The inventory state comparison circuit 409 determines whether or not there is no switch input for 10 days and no light is detected (inventory state) (step 501). When in stock,
The LCD display is turned off and the processing is terminated without passing through the determination of the reception start condition (step 502). LC when not in stock
The D display is turned on (step 503), and the reception time comparison circuit 403 determines whether it is 2:00 (step 504). At times other than 2:00, the process ends. At 2:00, reception start processing is performed and the processing ends (step 505).

【0018】図6は、在庫状態(10日間スイッチ入力
無し、かつ光を検出していない状態)でない状態から在
庫状態になった時の受信開始処理及びLCD表示のon
/off制御における詳細なタイムチャートである。な
お、動作制御演算回路407は、日が変わった時1加算
するものとする。受信時間記憶回路401の出力する出
力信号Aは、2時00分を示すデータを出力している。
受信時間比較回路403は、信号A及び信号Bを入力し
て、信号Aと信号Bが一致した時(2時00分)、出力
信号EはHIGHとなる。
FIG. 6 shows the reception start processing and the LCD display on when the stock state is switched to the stock state (no switch input for 10 days and no light is detected).
It is a detailed time chart in / off control. The operation control arithmetic circuit 407 is assumed to add 1 when the day changes. The output signal A output from the reception time storage circuit 401 outputs data indicating 2:00.
The reception time comparison circuit 403 inputs the signal A and the signal B, and when the signal A and the signal B match (2:00), the output signal E becomes HIGH.

【0019】在庫状態記憶回路404の出力する出力信
号Cは、在庫状態と判断する日数(10日)を示すデー
タを出力している。在庫状態比較回路409は、信号C
及び信号Dを入力して、信号Cと信号Dが一致した時
(在庫状態になる条件を満たした時)、出力信号F及び
HはHIGHとなる。
The output signal C output from the stock state storage circuit 404 outputs data indicating the number of days (10 days) to judge the stock state. The stock state comparison circuit 409 uses the signal C
And the signal D are input, and when the signal C and the signal D match (when the condition for stock status is satisfied), the output signals F and H become HIGH.

【0020】初め2時00分が一致した時は、信号Cと
信号Dが一致していない(在庫状態ではない)ので受信
を開始するパルスを信号Gにより出力し、LCD表示も
通常のままである。このままスイッチ入力がなく、光も
検出できずに次の日になると、信号Cと信号Dが一致す
る(在庫状態)ので、信号F及び信号HはHIGHとな
り、LCD表示を消す。さらに、その日の2時00分と
なり信号Aと信号Bが一致しても、在庫状態比較回路4
09の出力する信号FがHIGHなので、2入力AND
回路410aの出力する信号GはLOWとなり、受信を
開始させないようにしている。この状態は、スイッチ入
力が有るか、または光を検出するまで続く。
When 2:00 coincides with the beginning, since the signal C and the signal D do not coincide (not in stock), a pulse for starting reception is output by the signal G, and the LCD display remains the same. is there. At this time, there is no switch input and no light can be detected, and the next day, the signal C and the signal D match (stock state), so the signal F and the signal H become HIGH and the LCD display is turned off. Further, even if the signal A and the signal B coincide with each other at 2:00 on that day, the inventory state comparison circuit 4
Since the signal F output from 09 is HIGH, 2-input AND
The signal G output from the circuit 410a becomes LOW so that reception is not started. This state continues until there is a switch input or light is detected.

【0021】(1)第二実施例 図7、図8及び図9は、本発明による第一実施例で述べ
たものに在庫状態(受信させない、LCD表示を消す)
から通常状態に戻る時、強制的に受信させる電波修正型
時計に関するものである。
(1) Second Embodiment FIG. 7, FIG. 8 and FIG. 9 are the same as those described in the first embodiment according to the present invention in stock state (not to receive, LCD display is turned off).
The present invention relates to a radio-controlled timepiece that is forcibly received when returning from a normal state.

【0022】図7は、在庫状態から通常状態に戻る時、
強制的に受信させるための強制受信開始回路、受信開始
判定回路及び在庫状態比較回路の周辺の詳細なブロック
図である。受信開始判定回路及び在庫状態比較回路の周
辺に関しては、図4で説明したものと同様である。強制
受信開始回路713は、在庫状態比較回路709の出力
する出力信号を入力し、HIGHからLOWに変わった
時、受信回路711に強制受信開始パルスを出力する。
FIG. 7 shows that when the stock state returns to the normal state,
FIG. 4 is a detailed block diagram around a forced reception start circuit, a reception start determination circuit, and an inventory state comparison circuit for forcibly receiving. The surroundings of the reception start determination circuit and the stock state comparison circuit are the same as those described in FIG. The forced reception start circuit 713 inputs the output signal output from the inventory state comparison circuit 709, and outputs a forced reception start pulse to the reception circuit 711 when the output signal changes from HIGH to LOW.

【0023】図8は、在庫状態の設定及び解除処理にお
ける概略フローチャートである。スイッチ入力がなく、
光も検出できなかったときの処理は図5で説明したもの
と同様である。スイッチ入力が有るか(ステップ80
1)、または光を検出した場合(ステップ802)、ス
イッチ入力がなく、かつ光を検出できなかった日数を演
算するデータをリセットし(ステップ803)、LCD
表示をONにする(ステップ804)。そして、スイッ
チ入力または光を検出した時が在庫状態であったかどう
かを判定する(ステップ805)。在庫状態でなかった
時は、図5で説明したステップ504以降の処理を行
い、在庫状態であった時は、即受信状態に入る。
FIG. 8 is a schematic flowchart of the stock state setting and releasing process. There is no switch input,
The process when no light is detected is the same as that described in FIG. Is there switch input (step 80)
1) or when light is detected (step 802), data for calculating the number of days when no switch is input and light cannot be detected is reset (step 803), and the LCD is displayed.
The display is turned on (step 804). Then, it is determined whether or not the stock state is present when the switch input or the light is detected (step 805). If it is not in stock, the processing from step 504 described in FIG. 5 is performed, and if it is in stock, the reception state is immediately entered.

【0024】図9は、在庫状態の設定及び解除に伴う受
信開始処理及びLCD表示のon/off制御における
詳細なタイムチャートである。在庫状態でない状態から
在庫状態になった時の受信開始処理及びLCD表示のo
n/off制御におけるタイムチャートは、図6で説明
したものと同様である。在庫状態からスイッチ入力、ま
たは光を検出すると、在庫状態比較回路709の出力す
る出力信号F、H、IはLOWとなる。強制受信開始回
路713は、信号Iを入力し、立ち下がりを検出する
と、受信を開始するパルス信号Jを受信回路711に出
力する。
FIG. 9 is a detailed time chart in the reception start processing and the on / off control of the LCD display accompanying the setting and cancellation of the stock state. Reception start processing and LCD display o when the stock status is changed to the stock status
The time chart in the n / off control is the same as that described in FIG. When the switch input or light is detected from the stock state, the output signals F, H, I output from the stock state comparison circuit 709 become LOW. The forced reception start circuit 713 inputs the signal I and outputs a pulse signal J for starting reception to the reception circuit 711 when detecting a falling edge.

【0025】[0025]

【発明の効果】本発明の電波修正型電子時計は、電波修
正型電子時計において、時刻情報演算回路の出力する出
力信号を入力して、時計が使用されている状態か否かを
検出する検出手段と、表示を消す、受信をさせないよう
にする等のパワーセーブモードにする状態を記憶してお
く在庫状態記憶回路と、受信手段を開始させるか否かを
判定し、その結果を受信手段に出力する受信開始判定回
路と、を有する構成とした。
The radio-controlled electronic timepiece of the present invention is a radio-controlled electronic timepiece, and in the radio-controlled electronic timepiece, an output signal output from the time information calculation circuit is input to detect whether or not the timepiece is in use. Means, a stock state storage circuit for storing the state of power save mode such as turning off the display and not receiving, and determining whether or not to start the receiving means, and the result to the receiving means. And a reception start determination circuit for outputting.

【0026】また、この発明の電波修正型電子時計は、
上記の構成に加えて、検出手段の出力信号に基づいて受
信手段を動作させる強制受信開始回路を有する構成とし
たので、以下に記載する効果を有する。 (1)携帯(使用)していない時(例えば工場出荷時か
ら使用者の手に渡るまでの間)は、受信及び表示させな
いので、電池寿命をのばすことができる。
Further, the radio-controlled electronic timepiece of the invention is
In addition to the above configuration, the configuration has a forced reception start circuit that operates the receiving unit based on the output signal of the detecting unit, and therefore has the following effects. (1) When the mobile phone is not carried (used) (for example, from the time of shipment from the factory to the time when it reaches the user's hand), it is not received and displayed, so that the battery life can be extended.

【0027】(2)非携帯(未使用)状態から携帯(使
用)したとき、自動的に強制受信状態になり、正確な時
刻を得ることができる。
(2) When being carried (used) from the non-carried (unused) state, the forced reception state is automatically established, and the correct time can be obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係わる電波修正型電子時計の代表的構
成の一例を示すシステムブロック図である。
FIG. 1 is a system block diagram showing an example of a typical configuration of a radio-controlled electronic timepiece according to the invention.

【図2】本発明に係わる電波修正型電子時計の代表的構
成の他の一例を示すシステムブロック図である。
FIG. 2 is a system block diagram showing another example of a typical configuration of the radio-controlled electronic timepiece according to the invention.

【図3】従来の電波修正型電子時計の機能ブロック図で
ある。
FIG. 3 is a functional block diagram of a conventional radio-controlled electronic timepiece.

【図4】本発明に係わる電波修正型電子時計の第一実施
例における受信開始判定回路及び在庫状態比較回路の周
辺の詳細なブロック図である。
FIG. 4 is a detailed block diagram around the reception start determination circuit and the inventory state comparison circuit in the first embodiment of the radio-controlled electronic timepiece according to the invention.

【図5】本発明に係わる電波修正型電子時計の第一実施
例における受信時間比較回路、在庫状態比較回路及び受
信開始判定回路の動作を示す概略フローチャートであ
る。
FIG. 5 is a schematic flowchart showing operations of a reception time comparison circuit, an inventory state comparison circuit, and a reception start determination circuit in the first embodiment of the radio-controlled electronic timepiece according to the invention.

【図6】本発明に係わる電波修正型電子時計の第一実施
例における在庫状態でない状態から在庫状態になった時
の受信開始処理及びLCD表示のon/off制御にお
ける詳細なタイムチャートである。
FIG. 6 is a detailed time chart in the reception start processing and the on / off control of the LCD display when the stock state is changed to the stock state in the first embodiment of the radio-controlled electronic timepiece according to the invention.

【図7】本発明に係わる電波修正型電子時計の第二実施
例における在庫状態から通常状態に戻る時、強制的に受
信させるための強制受信開始回路、受信開始判定回路及
び在庫状態比較回路の周辺の詳細なブロック図である。
FIG. 7 shows a forced reception start circuit, a reception start determination circuit, and an inventory state comparison circuit for forcibly receiving when the stock state returns to the normal state in the second embodiment of the radio-controlled electronic timepiece according to the invention. It is a detailed block diagram of the periphery.

【図8】本発明に係わる電波修正型電子時計の第二実施
例における在庫状態の設定及び解除処理における概略フ
ローチャートである。
FIG. 8 is a schematic flowchart of a stock state setting and releasing process in the second embodiment of the radio-controlled electronic timepiece according to the invention.

【図9】本発明に係わる電波修正型電子時計の第二実施
例における在庫状態の設定及び解除に伴う受信開始処理
及びLCD表示のon/off制御における詳細なタイ
ムチャートである。
FIG. 9 is a detailed time chart in the reception start processing and the on / off control of the LCD display accompanying the setting and cancellation of the stock state in the second embodiment of the radio-controlled electronic timepiece according to the invention.

【符号の説明】[Explanation of symbols]

101 時刻情報演算回路 101a 発振回路 101b 分周回路 101c 時刻カウンタ 102 検出手段 103 スイッチ手段 104 動作制御演算回路 105 演算結果記憶回路 106 在庫状態記憶回路 107 比較回路 108 表示切り替え手段 109 表示手段 110 受信開始判定手段 111 受信手段 111a アンテナ 111b 受信回路 111c 受信データ検出回路 111d 受信データ記憶回路 111e 受信データ合否判定回路 112 転送回路 113 受信時間記憶回路 114 受信時間比較回路 215 強制受信開始回路 405 外部スイッチ 406 光センサ 409 在庫状態比較回路 410a 2入力AND回路 410b インバータ 101 time information calculation circuit 101a oscillation circuit 101b frequency divider circuit 101c time counter 102 detection means 103 switch means 104 operation control calculation circuit 105 calculation result storage circuit 106 inventory status storage circuit 107 comparison circuit 108 display switching means 109 display means 110 reception start determination Means 111 Reception means 111a Antenna 111b Reception circuit 111c Reception data detection circuit 111d Reception data storage circuit 111e Reception data pass / fail judgment circuit 112 Transfer circuit 113 Reception time storage circuit 114 Reception time comparison circuit 215 Forced reception start circuit 405 External switch 406 Optical sensor 409 Stock status comparison circuit 410a 2-input AND circuit 410b Inverter

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 時刻情報などを演算処理する時刻情報演
算回路(101)と、 時刻情報演算回路(101)の出力する出力信号を入力
して、時計が使用されている状態か否かを検出する検出
手段(102)と、 外部操作部材が動作したかどうかを判別するスイッチ手
段(103)と、 検出手段(102)の出力する出力信号、及びスイッチ
手段(103)の出力する出力信号を入力して演算処理
する動作制御演算回路(104)と、 動作制御演算回路(104)の出力する出力信号を入力
して記憶する演算結果記憶回路(105)と、 受信手段(111)などの動作の停止の状態を記憶して
おく在庫状態記憶回路(106)と、 演算結果記憶回路(105)の出力する出力信号、及び
在庫状態記憶回路(106)の出力する出力信号を入力
して比較する比較回路(107)と、 通常は受信停止状態で、受信開始状態になると外部の発
する標準時刻信号を入力し、そのデータが所定の情報を
有しているか否かを判定する受信手段(111)と、 受信手段(111)の出力する出力信号を入力して、時
刻情報演算回路(101)に修正パルスを出力する転送
回路(112)と、 あらかじめ決められた時刻(受信を開始する時刻)を記
憶する受信時間記憶回路(113)と、 時刻情報演算回路(101)の出力する出力信号、及び
受信時間記憶回路(113)の出力する出力信号を入力
して比較する受信時間比較回路(114)と、 受信時間比較回路(114)の出力する出力信号、及び
比較回路(107)の出力する出力信号を入力して、受
信手段(111)を開始させるか否かを判定し、その結
果を受信手段(111)に出力する受信開始判定回路
(110)と、 時刻情報演算回路(101)の出力する出力信号、及び
比較回路(107)の出力する出力信号を入力して比較
回路(107)の出力結果により、時刻情報などを表示
する表示手段(109)に出力するか否かを判定する表
示切り換え手段(108)と、を有することを特徴とす
る電波修正型電子時計。
1. A time information arithmetic circuit (101) for arithmetically processing time information and the like, and an output signal output from the time information arithmetic circuit (101) are input to detect whether or not the timepiece is in use. Detecting means (102), a switch means (103) for determining whether or not an external operation member has operated, an output signal output by the detecting means (102), and an output signal output by the switch means (103) are input. Of the operations of the operation control arithmetic circuit (104) for performing the arithmetic processing, the arithmetic result storage circuit (105) for inputting and storing the output signal output from the operation control arithmetic circuit (104), and the receiving means (111). Input the output signal output from the stock state storage circuit (106) that stores the stopped state and the operation result storage circuit (105), and the output signal output from the stock state storage circuit (106) And a comparison circuit (107) for comparing and inputs a standard time signal generated from the outside when the reception start state is entered in the reception stop state, and determines whether or not the data has predetermined information. Means (111), a transfer circuit (112) which inputs the output signal output from the receiving means (111) and outputs a correction pulse to the time information calculation circuit (101), and a predetermined time (starts reception Reception time storage circuit (113) for storing the time) and an output signal output from the time information calculation circuit (101) and an output signal output from the reception time storage circuit (113) are input and compared. Whether the receiving means (111) is started by inputting the output signal output from the circuit (114), the reception time comparison circuit (114) and the output signal output from the comparison circuit (107) The reception start determination circuit (110) that makes the determination and outputs the result to the receiving means (111), the output signal that the time information calculation circuit (101) outputs, and the output signal that the comparison circuit (107) outputs are input. And a display switching means (108) for judging whether to output to the display means (109) for displaying time information or the like according to the output result of the comparison circuit (107). clock.
【請求項2】 時刻情報などを演算処理する時刻情報演
算回路(201)と、 時刻情報演算回路(201)の出力する出力信号を入力
して、時計が使用されている状態か否かを検出する検出
手段(202)と、 外部操作部材が動作したかどうかを判別するスイッチ手
段(203)と、 検出手段(202)の出力する出力信号、及びスイッチ
手段(203)の出力する出力信号を入力して演算処理
する動作制御演算回路(204)と、 動作制御演算回路(204)の出力する出力信号を入力
して記憶する演算結果記憶回路(205)と、 受信手段(211)などの動作の停止の状態を記憶して
おく在庫状態記憶回路(206)と、 演算結果記憶回路(205)の出力する出力信号、及び
在庫状態記憶回路(206)の出力する出力信号を入力
して比較する比較回路(207)と、 通常は受信停止状態で、受信開始状態になると外部の発
する標準時刻信号を入力し、そのデータが所定の情報を
有しているか否かを判定する受信手段(211)と、 受信手段(211)の出力する出力信号を入力して、時
刻情報演算回路(201)に修正パルスを出力する転送
回路(212)と、 あらかじめ決められた時刻(受信を開始する時刻)を記
憶する受信時間記憶回路(213)と、 時刻情報演算回路(201)の出力する出力信号、及び
受信時間記憶回路(213)の出力する出力信号を入力
して比較する受信時間比較回路(214)と、 受信時間比較回路(214)の出力する出力信号、及び
比較回路(207)の出力する出力信号を入力して、受
信手段(211)を開始させるか否かを判定し、その結
果を受信手段(211)に出力する受信開始判定回路
(210)と、 比較回路(207)の出力する出力信号を入力して、一
致状態から不一致状態に変化した時に受信手段(21
1)を動作させる強制受信開始回路(215)と、 時刻情報演算回路(201)の出力する出力信号、及び
比較回路(207)の出力する出力信号を入力して比較
回路(207)の出力結果により、時刻情報などを表示
する表示手段(209)に出力するか否かを判定する表
示切り換え手段(208)と、を有することを特徴とす
る電波修正型電子時計。
2. A time information arithmetic circuit (201) for arithmetically processing time information and the like, and an output signal output from the time information arithmetic circuit (201) are input to detect whether or not the timepiece is in use. Detection means (202), a switch means (203) for determining whether or not an external operation member has operated, an output signal output by the detection means (202), and an output signal output by the switch means (203) Of the operation of the operation control arithmetic circuit (204) for performing the arithmetic processing, the arithmetic result storage circuit (205) for inputting and storing the output signal output from the operation control arithmetic circuit (204), and the receiving means (211). Input the output signal output from the inventory state storage circuit (206) that stores the stopped state and the operation result storage circuit (205), and the output signal output from the inventory state storage circuit (206) And a comparison circuit (207) for comparing and inputs a standard time signal generated from the outside when the reception start state is normally in the reception stop state and determines whether the data has predetermined information or not. Means (211), a transfer circuit (212) for inputting an output signal output from the receiving means (211) and outputting a correction pulse to the time information calculation circuit (201), and a predetermined time (starting reception Reception time storage circuit (213) for storing the time) and an output signal output by the time information calculation circuit (201) and an output signal output by the reception time storage circuit (213) are input and compared. Whether the receiving means (211) is started by inputting the output signal output from the circuit (214), the reception time comparison circuit (214) and the output signal output from the comparison circuit (207) The reception start determination circuit (210) that makes a determination and outputs the result to the reception means (211) and the output signal that the comparison circuit (207) outputs are input, and when the match state changes to a mismatch state, the reception means ( 21
The output result of the comparison circuit (207) by inputting the output signal output by the forced reception start circuit (215) for operating 1), the time information calculation circuit (201) and the output signal by the comparison circuit (207). And a display switching unit (208) for determining whether to output the time information to the display unit (209).
【請求項3】 時計の使用の状態を検出する在庫状態
検出手段(102、104、105、106、107)
と、 外部の発する標準時刻信号を受信する受信手段(11
1)と、 受信手段(111)の動作する時間を制御するための受
信時間制御手段(113、114)と、 在庫状態検出手段(102、104、105、106、
107)の出力する出力信号に基づいて、受信時間制御
手段(113、114)の動作の開始を判断する受信開
始判定手段(110)とを有し、 受信手段(111)は、受信開始判定(110)の出力
する出力信号に基づいて動作することを特徴とする電波
修正型電子時計。
3. An inventory status detecting means (102, 104, 105, 106, 107) for detecting a usage status of a watch.
And a receiving means (11) for receiving a standard time signal generated from the outside.
1), reception time control means (113, 114) for controlling the operating time of the reception means (111), and inventory status detection means (102, 104, 105, 106,
A reception start judging means (110) for judging the start of the operation of the reception time control means (113, 114) based on the output signal outputted by the (107), and the receiving means (111) judges the reception start ( 110) A radio-controlled electronic timepiece, which operates based on the output signal output by 110).
【請求項4】 時刻などの情報を演算する情報情報演
算手段(101)と、時刻時刻演算手段(101)の出
力する信号を入力し、かつ、在庫状態検出手段(10
2、104、105、106、107)の出力する出力
信号に基づいて、時刻などの情報を表示する状態を切り
換える表示切り換え手段(108)と、 表示切り換え手段(108)の出力する出力信号に基づ
いて時刻などの情報を表示する表示手段(109)と、
を有する請求項3に記載の電波修正型電子時計。
4. An information information calculation means (101) for calculating information such as time and a signal output from the time / time calculation means (101), and an inventory state detection means (10).
2, 104, 105, 106, 107) based on the output signal output by the display switching means (108) for switching the state of displaying information such as time based on the output signal output by the display switching means (108). Display means (109) for displaying information such as time by
The radio-controlled electronic timepiece according to claim 3, further comprising:
【請求項5】 在庫状態検出手段(202、204、
205、206、207)の出力する出力信号に基づい
て受信手段(211)の動作を制御する強制受信開始手
段(215)を有する請求項3に記載の電波修正型電子
時計。
5. Inventory status detecting means (202, 204,
The radio-controlled electronic timepiece according to claim 3, further comprising a forced reception start means (215) for controlling the operation of the reception means (211) based on the output signal output from each of 205, 206 and 207).
JP31034993A 1993-12-10 1993-12-10 Radio-controlled electronic clock Expired - Fee Related JP3313215B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP31034993A JP3313215B2 (en) 1993-12-10 1993-12-10 Radio-controlled electronic clock
EP19940117552 EP0657793A1 (en) 1993-12-10 1994-11-07 Radio-corrected electronic timepiece

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31034993A JP3313215B2 (en) 1993-12-10 1993-12-10 Radio-controlled electronic clock

Publications (2)

Publication Number Publication Date
JPH07159555A true JPH07159555A (en) 1995-06-23
JP3313215B2 JP3313215B2 (en) 2002-08-12

Family

ID=18004170

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31034993A Expired - Fee Related JP3313215B2 (en) 1993-12-10 1993-12-10 Radio-controlled electronic clock

Country Status (2)

Country Link
EP (1) EP0657793A1 (en)
JP (1) JP3313215B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003032093A1 (en) * 2001-10-05 2003-04-17 Citizen Watch Co., Ltd. Radio correction clock and its controlling method
JP2006003219A (en) * 2004-06-17 2006-01-05 Seiko Clock Inc Timer and conveying/storing method for timer
JP2006003308A (en) * 2004-06-21 2006-01-05 Rhythm Watch Co Ltd Radio-controlled timepiece
US7388812B2 (en) 2003-09-30 2008-06-17 Seiko Epson Corporation Radio-controlled timepiece and electronic device, control method for a radio-controlled timepiece, and reception control program for a radio-controlled timepiece

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69616758T2 (en) * 1995-12-06 2002-08-01 Citizen Watch Co., Ltd. RADIO-APPROVED CLOCK
DE69841875D1 (en) * 1997-11-20 2010-10-14 Seiko Epson Corp Electronic device and method for controlling its energy consumption
JP3721888B2 (en) * 1998-12-04 2005-11-30 セイコーエプソン株式会社 Portable electronic device and method for controlling portable electronic device
EP1146403B1 (en) 1999-10-14 2010-08-11 Citizen Holdings Co., Ltd. Electronic timepiece
EP1326146A4 (en) * 2000-08-15 2004-10-06 Citizen Watch Co Ltd Electronic timepiece and method of driving electronic timepiece
JP5025070B2 (en) * 2000-09-27 2012-09-12 シチズンホールディングス株式会社 Electronic clock
EP1251413B1 (en) * 2001-04-11 2010-08-11 Citizen Holdings Co., Ltd. Electronic watch
JP3454269B1 (en) * 2002-03-26 2003-10-06 セイコーエプソン株式会社 Radio-controlled clock and method of controlling radio-controlled clock
JP2004069679A (en) * 2002-06-14 2004-03-04 Seiko Epson Corp Radio controlled timepiece, and control method thereof
JP3627724B2 (en) 2002-06-12 2005-03-09 セイコーエプソン株式会社 Timing device and control method of timing device
JP3603903B2 (en) 2003-03-31 2004-12-22 セイコーエプソン株式会社 Radio-controlled clock and control method thereof
EP1752841A1 (en) 2005-08-08 2007-02-14 ETA SA Manufacture Horlogère Suisse Electronic watch which is brought to a stand-by condition according to a signal by an accelerometer

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH609520B (en) * 1976-07-16 Ebauches Electroniques Sa ELECTRONIC WATCH PROVIDED WITH A TRIGGER CIRCUIT TO REDUCE ENERGY CONSUMPTION DURING STORAGE.
CH665081GA3 (en) * 1985-10-11 1988-04-29
DE4002723C2 (en) * 1990-01-31 2003-06-26 Junghans Uhren Gmbh Autonomous radio clock

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003032093A1 (en) * 2001-10-05 2003-04-17 Citizen Watch Co., Ltd. Radio correction clock and its controlling method
US7388812B2 (en) 2003-09-30 2008-06-17 Seiko Epson Corporation Radio-controlled timepiece and electronic device, control method for a radio-controlled timepiece, and reception control program for a radio-controlled timepiece
JP2006003219A (en) * 2004-06-17 2006-01-05 Seiko Clock Inc Timer and conveying/storing method for timer
JP2006003308A (en) * 2004-06-21 2006-01-05 Rhythm Watch Co Ltd Radio-controlled timepiece

Also Published As

Publication number Publication date
JP3313215B2 (en) 2002-08-12
EP0657793A1 (en) 1995-06-14

Similar Documents

Publication Publication Date Title
JP3313215B2 (en) Radio-controlled electronic clock
US6219564B1 (en) Time base alignment for digital mobile phones
EP0939495B1 (en) Power saving system for an electronic portable device
US20030070106A1 (en) Information processing apparatus
JP2000352591A (en) Electronic apparatus with clock function and time information correction method
JPH05240969A (en) Electronic machinery having sensor function
US7181006B2 (en) Portable terminal device having timer
JP3000245B2 (en) Radio-controlled electronic clock
GB2357585A (en) Battery life indication
JP6555379B2 (en) Electronic device and time display control method
JPH07159559A (en) Time data receiving device
JP2004288087A (en) Information processor
JP2006153669A (en) Electronic apparatus and its control method
JP3269194B2 (en) Electronic clock
JPH07131404A (en) Variable intermittent reception control system for mobile communication
US6486454B1 (en) Microwave oven using dual clock
JP2000286930A (en) Portable telephone system
JP6844662B2 (en) Electronics
JP2828132B2 (en) Mobile telephone terminal and method of controlling mobile telephone terminal
JP6711893B2 (en) Electronics
JP2001186657A (en) Power saving circuit
JP2759159B2 (en) Electronic temperature measurement device
JPH07198878A (en) Time data receiver
JP2002122682A (en) Electronic time piece
JPS5850060A (en) Electronic calculator

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080531

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 8

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110531

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120531

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130531

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees