JPH07135433A - Automatic gain control circuit - Google Patents

Automatic gain control circuit

Info

Publication number
JPH07135433A
JPH07135433A JP30223993A JP30223993A JPH07135433A JP H07135433 A JPH07135433 A JP H07135433A JP 30223993 A JP30223993 A JP 30223993A JP 30223993 A JP30223993 A JP 30223993A JP H07135433 A JPH07135433 A JP H07135433A
Authority
JP
Japan
Prior art keywords
gain control
filter
output
amplifier
gain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP30223993A
Other languages
Japanese (ja)
Other versions
JP3012850B2 (en
Inventor
Nobuhiro Hirai
伸博 平井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5302239A priority Critical patent/JP3012850B2/en
Publication of JPH07135433A publication Critical patent/JPH07135433A/en
Application granted granted Critical
Publication of JP3012850B2 publication Critical patent/JP3012850B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)

Abstract

PURPOSE:To make an input level range in AGC operation constant even when a frequency characteristic in a pass band of a filter is in dispersion by providing two gain control amplifiers, two level detectors and a subtractor circuit to control the gain of the automatic gain control circuit with them. CONSTITUTION:A signal from a terminal 1 is amplified by gain control amplifiers 3,4 and the amplified signal is outputted from a terminal 2 while providing a predetermined frequency characteristic with a filter 5. A gain control voltage of the amplifier 3 is received by a subtractor circuit 8 via level detectors 6,7 respectively receiving an output level of a terminal 2, an output level of the amplifier 3 and low pass filters 9,10, from which an output voltage is provided as an output. The amplifier 4 has a maximum gain to correct the dispersion in the attenuation in the pass band of the filter 5 and an output level difference of the amplifier 4 and the filter 5 is set to be 0dB so that the difference between the output level of the amplifier 3 and an output level of the filter 5 is 0dB in terms of the gain control voltage. Thus, even when the frequency characteristic of the filter 5 is in dispersion, a minimum input level to the AGC circuit is made constant.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、自動利得制御回路に関
し、特にフィルタを備える自動利得制御回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an automatic gain control circuit, and more particularly to an automatic gain control circuit having a filter.

【0002】[0002]

【従来の技術】従来の自動利得制御回路(以下「AGC
回路」という)は、図2に示すように、利得制御アンプ
3と、フィルタ5と、レベル検波器6と、ローパスフィ
ルタ(LPF)9を有している(例えば特開昭60−1
16213号公報参照)。
2. Description of the Related Art A conventional automatic gain control circuit (hereinafter referred to as "AGC")
As shown in FIG. 2, the "circuit" includes a gain control amplifier 3, a filter 5, a level detector 6, and a low pass filter (LPF) 9 (for example, Japanese Patent Laid-Open No. 60-1).
16213).

【0003】端子1に入力された信号は利得制御アンプ
3によって増幅され、フィルタ5によって所定の周波数
特性を持ち、端子2に出力される。またその出力信号は
レベル検波器6により検波され、ローパスフィルタ9を
介して利得制御アンプ3に、利得制御電圧として帰還さ
れる。これにより、端子2には一定レベルの信号が常に
出力される。また、このAGC回路は、自動利得制御系
のループ内で且つ利得制御アンプ3の後にフィルタ5を
挿入したので、フィルタ5のダイナミックレンジが小さ
くてよく、フィルタ5がループ内に挿入されているため
フィルタ特性の製造上のばらつきは負帰還により緩和さ
れ均一な出力が得られる。
The signal input to the terminal 1 is amplified by the gain control amplifier 3, has a predetermined frequency characteristic by the filter 5, and is output to the terminal 2. The output signal is detected by the level detector 6, and is fed back to the gain control amplifier 3 via the low pass filter 9 as a gain control voltage. As a result, a constant level signal is always output to the terminal 2. Further, in this AGC circuit, since the filter 5 is inserted in the loop of the automatic gain control system and after the gain control amplifier 3, the dynamic range of the filter 5 may be small, and the filter 5 is inserted in the loop. The manufacturing variation of the filter characteristics is mitigated by the negative feedback, and a uniform output can be obtained.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、この従
来のAGC回路では、フィルタ5の通過域内の周波数特
性にばらつきが生じた場合、そのばらつきによりAGC
動作範囲が変化してしまうという問題点があった。
However, in this conventional AGC circuit, when the frequency characteristic in the pass band of the filter 5 varies, the variation causes the AGC to occur.
There is a problem that the operating range changes.

【0005】これを具体的に説明すると、例えば、フィ
ルタ5の通過域内の減衰率を0dBと見積り、AGC動
作範囲が最小入力レベル−60dBm、最大入力レベル
−20dBmで、最終出力レベルが常に−30dBmと
なるAGC回路を設計したとする。
More specifically, for example, the attenuation factor in the pass band of the filter 5 is estimated to be 0 dB, the AGC operating range is the minimum input level of -60 dBm, the maximum input level of -20 dBm, and the final output level is always -30 dBm. It is assumed that an AGC circuit that becomes

【0006】最小入力レベルは、利得制御アンプ3及び
フィルタ5の合計の最大利得(この場合+30dB)に
よって決まる値(最小入力レベル=最終出力レベル−最
大利得)であり、また最大入力レベルは、利得制御アン
プ3の入力ダイナミックレンジ(この場合、−20dB
m程度)によって決まる値である。ここに、入力ダイナ
ミックレンジとは入力しても歪を生じない最大入力レベ
ルを表す。
The minimum input level is a value (minimum input level = final output level−maximum gain) determined by the maximum gain of the gain control amplifier 3 and the filter 5 (+30 dB in this case), and the maximum input level is the gain. Input dynamic range of the control amplifier 3 (-20 dB in this case)
It is a value determined by m). Here, the input dynamic range represents the maximum input level that does not cause distortion even when input.

【0007】フィルタは、例えば数100MHz以上の
高周波帯域では低周波に比べ通過域の周波数特性のばら
つきが増大する。ここで、フィルタ5の通過域の周波数
特性にばらつきが生じ、仮にその減衰率が−5dB有っ
たとする。すると利得制御アンプ3とフィルタ5の合計
の最大利得は、設計値30dBからフィルタ5のばらつ
き分5dB減り、25dBとなる。このため、最小入力
レベルは−60dBmから−55dBmに変化してしま
う。
In the filter, for example, in the high frequency band of several hundred MHz or more, the variation in the frequency characteristic of the pass band increases as compared with the low frequency. Here, it is assumed that the frequency characteristics of the pass band of the filter 5 vary, and the attenuation rate is -5 dB. Then, the total maximum gain of the gain control amplifier 3 and the filter 5 is 25 dB, which is 5 dB less than the design value of 30 dB by the variation of the filter 5. Therefore, the minimum input level changes from -60 dBm to -55 dBm.

【0008】このように従来のAGC回路においては、
利得制御アンプとレベル検波器の間に接続されるフィル
タの通過域における周波数特性、特に減衰率のばらつき
により、AGC回路の動作範囲が変化してしまうという
問題があった。
As described above, in the conventional AGC circuit,
There has been a problem that the operating range of the AGC circuit changes due to the frequency characteristics in the pass band of the filter connected between the gain control amplifier and the level detector, especially the variation of the attenuation factor.

【0009】従って、本発明は前記従来の問題点を解消
し、フィルタの通過域における周波数特性にばらつきが
生じてもAGC回路の動作範囲が変化しない改良された
AGC回路を提供することを目的とする。
Therefore, an object of the present invention is to solve the above-mentioned conventional problems and to provide an improved AGC circuit in which the operating range of the AGC circuit does not change even if the frequency characteristics in the pass band of the filter vary. To do.

【0010】[0010]

【課題を解決するための手段】前記目的を達成するため
本発明は、入力信号を入力とする第1の利得制御アンプ
と、前記第1の利得制御アンプの出力を入力とする第2
の利得制御アンプと、前記第2の利得制御アンプの出力
を入力とするフィルタと、前記フィルタの出力レベルを
検出する第1の検波器と、前記第1の利得制御アンプの
出力レベルを検出する第2の検波器と、前記第1の検波
器の出力を入力とし出力を前記第1の利得制御アンプに
利得制御電圧として供給する第1のローパスフィルタ
と、前記第2の検波器の出力を入力とする第2のローパ
スフィルタと、前記第1及び第2のローパスフィルタの
出力を入力としこれらの差分を前記第2の利得制御アン
プに利得制御電圧として供給する引き算回路と、を備え
ることを特徴とする自動利得制御回路を提供する。
To achieve the above object, the present invention provides a first gain control amplifier which receives an input signal, and a second gain control amplifier which receives the output of the first gain control amplifier.
Gain control amplifier, a filter having the output of the second gain control amplifier as an input, a first detector for detecting the output level of the filter, and an output level of the first gain control amplifier. A second detector, a first low-pass filter that receives the output of the first detector as an input and supplies the output to the first gain control amplifier as a gain control voltage, and an output of the second detector. A second low-pass filter as an input; and a subtraction circuit that receives the outputs of the first and second low-pass filters as an input and supplies the difference between them as a gain control voltage to the second gain control amplifier. A characteristic automatic gain control circuit is provided.

【0011】[0011]

【作用】上記構成のもと本発明においては、フィルタ出
力の検波出力電圧に基づき第1の利得増幅アンプの利得
を制御すると共に、第1の利得増幅アンプの出力とフィ
ルタ出力とが同一レベルとなるように(すなわち第2の
利得制御アンプとフィルタとの合計利得が0dBとなる
ように)、第2の利得制御アンプの利得を制御するため
に、フィルタの通過域の減衰率を自動的に補正すること
を可能とし、フィルタの通過域内の周波数特性がばらつ
いてもAGC動作の入力レベルの範囲は変わらない。
According to the present invention having the above structure, the gain of the first gain amplification amplifier is controlled based on the detection output voltage of the filter output, and the output of the first gain amplification amplifier and the filter output are set to the same level. In order to control the gain of the second gain control amplifier so that the total gain of the second gain control amplifier and the filter is 0 dB, the attenuation factor of the pass band of the filter is automatically adjusted. It is possible to correct, and the range of the input level of the AGC operation does not change even if the frequency characteristic in the pass band of the filter varies.

【0012】[0012]

【実施例】次に本発明について図面を参照して説明す
る。図1は本発明の一の実施例のAGC回路の構成を示
すブロック図である。
The present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing the configuration of an AGC circuit according to an embodiment of the present invention.

【0013】端子1に入力された信号は、利得制御アン
プ3,4を介して増幅されフィルタ5によって所定の周
波数特性を持ち、端子2に出力される。
The signal input to the terminal 1 is amplified through the gain control amplifiers 3 and 4, has a predetermined frequency characteristic by the filter 5, and is output to the terminal 2.

【0014】利得制御アンプ3の利得制御電圧は、端子
2の出力レベルから、レベル検波器6、ローパスフィル
タ9を介して得られる電圧であり、端子2の出力レベル
は一定に保たれる。
The gain control voltage of the gain control amplifier 3 is a voltage obtained from the output level of the terminal 2 via the level detector 6 and the low-pass filter 9, and the output level of the terminal 2 is kept constant.

【0015】利得制御アンプ4の利得制御電圧は、端子
2の出力レベルと利得制御アンプ3の出力レベルとをそ
れぞれレベル検波器6,7、及びローパスフィルタ9,
10を介して入力する引き算回路8の出力電圧である。
As for the gain control voltage of the gain control amplifier 4, the output level of the terminal 2 and the output level of the gain control amplifier 3 are detected by the level detectors 6 and 7, and the low pass filter 9, respectively.
It is the output voltage of the subtraction circuit 8 input via 10.

【0016】利得制御アンプ4は、フィルタ5の通過域
における減衰率のばらつきを補正しうる最大利得を有し
ており、また利得制御アンプ4の利得制御電圧は、利得
制御アンプ3の出力レベルとフィルタ5の出力レベルと
の差が0dBになるように、すなわち利得制御アンプ4
とフィルタ5の合計利得が0dBになるように作用す
る。
The gain control amplifier 4 has a maximum gain capable of correcting the variation of the attenuation rate in the pass band of the filter 5, and the gain control voltage of the gain control amplifier 4 is equal to the output level of the gain control amplifier 3. The difference from the output level of the filter 5 is 0 dB, that is, the gain control amplifier 4
And so that the total gain of the filter 5 becomes 0 dB.

【0017】従って、利得制御アンプ3の最大利得と、
前記合計利得(=0dB)との和は常に一定とされ、A
GC回路の最小入力レベルは変化しない。具体的には、
フィルタ5の周波数特性にばらつきが生じ通過域におけ
る減衰率が例えば−5dB有った場合、利得制御アンプ
4の利得を+5dBと制御することによってフィルタ5
の減衰率が自動的に補正されるため、AGC回路の最小
入力レベルは一定に保たれる。
Therefore, the maximum gain of the gain control amplifier 3 and
The sum of the total gain (= 0 dB) is always constant, and A
The minimum input level of the GC circuit does not change. In particular,
When the frequency characteristic of the filter 5 varies and the attenuation rate in the pass band is, for example, -5 dB, the gain of the gain control amplifier 4 is controlled to +5 dB to control the filter 5.
The minimum input level of the AGC circuit is kept constant because the attenuation factor of is automatically corrected.

【0018】図3は、図1の引き算回路8の一例であ
る。同図に示すように、引き算回路は入力端11,1
2、抵抗14〜17、電圧源19、オペアンプ18、出
力端13から構成される。ここで、端子11,12の電
圧をV11,V12、抵抗14,15の大きさをR1,抵抗
16,17の大きさをR2、電圧源19の電圧値をV19
とすると、出力端13の電圧V13は、次式で与えられ
る。
FIG. 3 shows an example of the subtraction circuit 8 shown in FIG. As shown in the figure, the subtraction circuit has input terminals 11, 1
2, a resistor 14 to 17, a voltage source 19, an operational amplifier 18, and an output terminal 13. Here, the voltages of the terminals 11 and 12 are V 11 and V 12 , the sizes of the resistors 14 and 15 are R 1 , the sizes of the resistors 16 and 17 are R 2 , and the voltage value of the voltage source 19 is V 19.
Then, the voltage V 13 at the output terminal 13 is given by the following equation.

【0019】[0019]

【数1】 [Equation 1]

【0020】本発明に係るAGC回路は、例えばチュー
ナー、ACC(搬送色信号に対するAGC)等の映像信
号処理システムに適用される他、各種自動利得制御系に
適用可能である。
The AGC circuit according to the present invention is applicable not only to a video signal processing system such as a tuner or ACC (AGC for carrier color signal) but also to various automatic gain control systems.

【0021】[0021]

【発明の効果】以上説明したように、本発明は、2つの
利得制御アンプ、2つのレベル検波器、及び引き算回路
を設け、フィルタ出力の検波出力電圧に基づき第1の利
得増幅アンプの利得を制御すると共に、第2の利得制御
アンプとフィルタとの合計利得が0dBとなるように第
2の利得制御アンプの利得を制御するために、フィルタ
の通過域内における減衰率を自動的に補正することを可
能とし、フィルタの通過域内の周波数特性がばらついて
もAGC動作の入力レベル範囲が変わらないという利点
を有する。
As described above, according to the present invention, two gain control amplifiers, two level detectors, and a subtraction circuit are provided, and the gain of the first gain amplification amplifier is adjusted based on the detection output voltage of the filter output. In order to control and to control the gain of the second gain control amplifier so that the total gain of the second gain control amplifier and the filter becomes 0 dB, the attenuation factor in the pass band of the filter is automatically corrected. And has an advantage that the input level range of the AGC operation does not change even if the frequency characteristic in the pass band of the filter varies.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例の構成を示すブロック図であ
る。
FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention.

【図2】従来のAGC回路の構成を示すブロック図であ
る。
FIG. 2 is a block diagram showing a configuration of a conventional AGC circuit.

【図3】図1に示した引き算回路8の一例を示す回路構
成図である。
FIG. 3 is a circuit configuration diagram showing an example of a subtraction circuit 8 shown in FIG.

【符号の説明】[Explanation of symbols]

1,2,11〜13 端子 3,4 利得制御アンプ 5 フィルタ 6,7 レベル検波器 8 引き算回路 9,10 ローパスフィルタ 14〜17 抵抗 18 オペアンプ 19 定電圧源 1,2,11-13 terminals 3,4 Gain control amplifier 5 Filter 6,7 Level detector 8 Subtraction circuit 9,10 Low-pass filter 14-17 Resistor 18 Operational amplifier 19 Constant voltage source

─────────────────────────────────────────────────────
─────────────────────────────────────────────────── ───

【手続補正書】[Procedure amendment]

【提出日】平成6年5月25日[Submission date] May 25, 1994

【手続補正1】[Procedure Amendment 1]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】特許請求の範囲[Name of item to be amended] Claims

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【特許請求の範囲】[Claims]

【手続補正2】[Procedure Amendment 2]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0010[Correction target item name] 0010

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0010】[0010]

【課題を解決するための手段】前記目的を達成するため
本発明は、入力信号を増幅する利得制御アンプと、該利
得制御アンプの出力に対し所定の周波数特性を与えて出
力するフィルタと、該フィルタに接続され該フィルタの
出力に基づき前記利得制御アンプに利得制御電圧を供給
する検波回路と、を備えた自動利得制御回路において、
前記利得制御アンプと前記フィルタとの間に第2の利得
制御アンプを設けると共に、前記フィルタの少なくとも
通過域における減衰率を補正するように前記第2の利得
制御アンプに利得制御電圧を供給する制御回路を設けた
ことを特徴とする自動利得制御装置を提供する。また、
本発明の自動利得制御回路においては、制御回路は、利
得制御アンプの出力を検波する第2の検波回路と、第2
の検波回路の出力とフィルタに接続された検波回路の出
力を引き算する引き算回路と、を備え該引き算回路の
出力を前記第2の利得制御アンプに利得制御電圧として
供給することを特徴とする。さらに、本発明において
は、前記制御回路は、該第2の利得制御アンプと前記フ
ィルタの合計利得が略1(=0dB)となるように前記
第2の利得制御アンプに利得制御電圧を供給する制御回
路を設けたことを特徴とする自動利得制御装置を提供す
る。そして、本発明の好ましい態様として、入力信号を
入力とする第1の利得制御アンプと、前記第1の利得制
御アンプの出力を入力とする第2の利得制御アンプと、
前記第2の利得制御アンプの出力を入力とするフィルタ
と、前記フィルタの出力レベルを検出する第1の検波器
と、前記第1の利得制御アンプの出力レベルを検出する
第2の検波器と、前記第1の検波器の出力を入力とし出
力を前記第1の利得制御アンプに利得制御電圧として供
給する第1のローパスフィルタと、前記第2の検波器の
出力を入力とする第2のローパスフィルタと、前記第1
及び第2のローパスフィルタの出力を入力としこれらの
差分を前記第2の利得制御アンプに利得制御電圧として
供給する引き算回路と、を備えることを特徴とする自動
利得制御回路を提供する。
In order to achieve the above object, the present invention provides a gain control amplifier for amplifying an input signal, and the gain control amplifier.
Output a predetermined frequency characteristic to the output of the control amplifier.
Force filter and the filter connected to the filter
Supply gain control voltage to the gain control amplifier based on output
In the automatic gain control circuit including a detection circuit for
A second gain is provided between the gain control amplifier and the filter.
A control amplifier is provided and at least the filter
The second gain is adjusted so as to correct the attenuation rate in the pass band.
A control circuit that supplies the gain control voltage to the control amplifier
An automatic gain control device is provided. Also,
In the automatic gain control circuit of the present invention, the control circuit is
A second detection circuit for detecting the output of the gain control amplifier;
The output of the detection circuit and the output of the detection circuit connected to the filter.
A subtraction circuit for subtracting the force ,
The output is supplied to the second gain control amplifier as a gain control voltage
It is characterized by supplying. Furthermore, in the present invention
Is the control circuit, the second gain control amplifier and the circuit
The total gain of the filter should be approximately 1 (= 0 dB).
A control circuit that supplies a gain control voltage to the second gain control amplifier.
To provide an automatic gain control device characterized by having a path
It Then, as a preferred aspect of the present invention, a first gain control amplifier having an input signal as an input, and a second gain control amplifier having an output of the first gain control amplifier as an input,
A filter that receives the output of the second gain control amplifier, a first detector that detects the output level of the filter, and a second detector that detects the output level of the first gain control amplifier. A first low-pass filter that receives the output of the first detector as an input and supplies the output to the first gain control amplifier as a gain control voltage; and a second low-pass filter that receives the output of the second detector as an input. A low pass filter and the first
And a subtraction circuit that receives the output of the second low-pass filter as an input and supplies the difference between them as a gain control voltage to the second gain control amplifier.

【手続補正3】[Procedure 3]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0016[Correction target item name] 0016

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0016】利得制御アンプ4は、フィルタ5の通過域
における減衰率のばらつきを補正しうる最大利得を有し
ており、また利得制御アンプ4の利得制御電圧は、利得
制御アンプ3の出力レベルとフィルタ5の出力レベルと
の差が0dBになるように、すなわち、フィルタ5の通
過域において、利得制御アンプ4とフィルタ5の合計利
得が0dBになるように作用する。
The gain control amplifier 4 has a maximum gain capable of correcting the variation of the attenuation rate in the pass band of the filter 5, and the gain control voltage of the gain control amplifier 4 is equal to the output level of the gain control amplifier 3. as the difference between the output level of the filter 5 becomes 0 dB, i.e., through the filter 5
In the excess band, the gain control amplifier 4 and the filter 5 operate so that the total gain becomes 0 dB.

【手続補正4】[Procedure amendment 4]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0020[Correction target item name] 0020

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0020】本発明に係るAGC回路は、例えばチュー
ナー、ACC(搬送色信号に対するAGC)等の映像信
号処理システムに適用される(例えばフィルタ5として
SAWフィルタ等が用いられる)他、各種自動利得制御
系に適用可能である。
The AGC circuit according to the present invention is applied to a video signal processing system such as a tuner or an ACC (AGC for carrier color signal) ( for example, as the filter 5).
(A SAW filter or the like is used ), and can be applied to various automatic gain control systems.

【手続補正5】[Procedure Amendment 5]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0021[Correction target item name] 0021

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0021】[0021]

【発明の効果】以上説明したように、本発明は、2つの
利得制御アンプ、2つのレベル検波器、及び引き算回路
を設け、フィルタ出力の検波出力電圧に基づき第1の利
得増幅アンプの利得を制御すると共に、第2の利得制御
アンプとフィルタとの合計利得が0dBとなるように第
2の利得制御アンプの利得を制御するために、フィルタ
の通過域内における減衰率を自動的に補正することを可
能とし、フィルタの通過域内の周波数特性がばらついて
もAGC動作の入力レベル範囲が変わらないという利点
を有する。また、請求項4に規定される回路構成におい
て、引き算回路を差動増幅器で構成した場合、制御回路
の集積化、小型化に資する。
As described above, according to the present invention, two gain control amplifiers, two level detectors, and a subtraction circuit are provided, and the gain of the first gain amplification amplifier is adjusted based on the detection output voltage of the filter output. In order to control and to control the gain of the second gain control amplifier so that the total gain of the second gain control amplifier and the filter becomes 0 dB, the attenuation factor in the pass band of the filter is automatically corrected. And has an advantage that the input level range of the AGC operation does not change even if the frequency characteristic in the pass band of the filter varies. Also, in the circuit configuration defined in claim 4,
If the subtraction circuit is composed of a differential amplifier, the control circuit
Contribute to the integration and miniaturization of.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】入力信号を入力とする第1の利得制御アン
プと、前記第1の利得制御アンプの出力を入力とする第
2の利得制御アンプと、前記第2の利得制御アンプの出
力を入力とするフィルタと、前記フィルタの出力レベル
を検出する第1の検波器と、前記第1の利得制御アンプ
の出力レベルを検出する第2の検波器と、前記第1の検
波器の出力を入力とし出力を前記第1の利得制御アンプ
に利得制御電圧として供給する第1のローパスフィルタ
と、前記第2の検波器の出力を入力とする第2のローパ
スフィルタと、前記第1及び第2のローパスフィルタの
出力を入力としこれらの差分を前記第2の利得制御アン
プに利得制御電圧として供給する引き算回路と、を備え
ることを特徴とする自動利得制御回路。
1. A first gain control amplifier having an input signal as an input, a second gain control amplifier having an output of the first gain control amplifier as an input, and an output of the second gain control amplifier. A filter as an input, a first detector for detecting the output level of the filter, a second detector for detecting the output level of the first gain control amplifier, and an output of the first detector. A first low-pass filter that supplies an output as a gain control voltage to the first gain control amplifier; a second low-pass filter that receives an output of the second detector; and the first and second And a subtraction circuit that receives the output of the low-pass filter as an input and supplies the difference between them as a gain control voltage to the second gain control amplifier.
JP5302239A 1993-11-09 1993-11-09 Automatic gain control circuit Expired - Lifetime JP3012850B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5302239A JP3012850B2 (en) 1993-11-09 1993-11-09 Automatic gain control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5302239A JP3012850B2 (en) 1993-11-09 1993-11-09 Automatic gain control circuit

Publications (2)

Publication Number Publication Date
JPH07135433A true JPH07135433A (en) 1995-05-23
JP3012850B2 JP3012850B2 (en) 2000-02-28

Family

ID=17906633

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5302239A Expired - Lifetime JP3012850B2 (en) 1993-11-09 1993-11-09 Automatic gain control circuit

Country Status (1)

Country Link
JP (1) JP3012850B2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5536663U (en) * 1978-08-31 1980-03-08
JPS59111410A (en) * 1982-12-17 1984-06-27 Matsushita Electric Ind Co Ltd Automatic switching device of sensitivity

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5536663U (en) * 1978-08-31 1980-03-08
JPS59111410A (en) * 1982-12-17 1984-06-27 Matsushita Electric Ind Co Ltd Automatic switching device of sensitivity

Also Published As

Publication number Publication date
JP3012850B2 (en) 2000-02-28

Similar Documents

Publication Publication Date Title
JP3174340B2 (en) Automatic gain control device for receiver
US6107880A (en) Method and apparatus for increasing the linearity of the phase and gain of a power amplifier circuit
US4926261A (en) Video noise reduction circuit
JP4017602B2 (en) EDGE power detector / controller
US5329244A (en) Linear compensating circuit
US5262863A (en) Video signal processor having an adjustable noise cancelling circuit
JP3012850B2 (en) Automatic gain control circuit
US4492930A (en) Automatic gain control system
US4404431A (en) AM Stereo receiver
GB2046041A (en) Signal overload prevention circuit
US5633690A (en) Automatic gain control circuit of a video processing system and method therefor
JP3257033B2 (en) Automatic gain control amplifier
US5603105A (en) Baseband signal processing circuit for a radio communication apparatus
JPS6335121B2 (en)
JPH06244645A (en) Amplifier circuit
EP0451283B1 (en) Processing circuit for video signal
JP2922524B2 (en) Power amplifier
US4568980A (en) Video clamping correction circuit
US5185569A (en) Peak value detecting circuit
JP2693427B2 (en) Optical receiver AGC device
JP2574706B2 (en) Transmitter
JP3172377B2 (en) AM radio receiver
JPS62168484A (en) Noise reduction circuit
JPH05315873A (en) Transmission power control circuit and transmission power amplifier with alc circuit
JPH11205050A (en) Differential amplifier

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19981104

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990413

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990727