JPH07110063B2 - Television equipment - Google Patents

Television equipment

Info

Publication number
JPH07110063B2
JPH07110063B2 JP62278462A JP27846287A JPH07110063B2 JP H07110063 B2 JPH07110063 B2 JP H07110063B2 JP 62278462 A JP62278462 A JP 62278462A JP 27846287 A JP27846287 A JP 27846287A JP H07110063 B2 JPH07110063 B2 JP H07110063B2
Authority
JP
Japan
Prior art keywords
field
signal
television signal
line
fields
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62278462A
Other languages
Japanese (ja)
Other versions
JPS63148785A (en
Inventor
ヘンリー ウィリス ドナルド
Original Assignee
アールシーエー トムソン ライセンシング コーポレーシヨン
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アールシーエー トムソン ライセンシング コーポレーシヨン filed Critical アールシーエー トムソン ライセンシング コーポレーシヨン
Publication of JPS63148785A publication Critical patent/JPS63148785A/en
Publication of JPH07110063B2 publication Critical patent/JPH07110063B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/4448Receiver circuitry for the reception of television signals according to analogue transmission standards for frame-grabbing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S348/00Television
    • Y10S348/91Flicker reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Television Signal Processing For Recording (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、同一のビデオ信号フィールドから同一でない
2つのインターレースしたフィールドを発生させる装置
を有するテレビジョン受像機に関する。
Description: FIELD OF THE INVENTION The present invention relates to a television receiver having a device for generating two non-identical interlaced fields from the same video signal field.

発明の背景 テレビジョン画像を静止させることの望ましい場合が時
としてある。例えば、静止画像が、狭い帯域幅のチャネ
ルにより遠隔地に伝送され、あるいは、伝送されている
一連の動きの個々の瞬間がテレビジョンのスクリーン上
に静止される。
BACKGROUND OF THE INVENTION It is sometimes desirable to freeze a television image. For example, a still image may be transmitted to a remote location over a narrow bandwidth channel, or individual moments in the sequence of movements being transmitted may be frozen on a television screen.

テレビジョン受像機において静止画像を発生させるため
に用いられる基本的な方法は、1フィールドもしくは1
フレームのいずれかのビデオ信号をメモリ装置に貯える
ものである。一度1フィールドもしくは1フレームのビ
デオ信号が貯えられると、メモリへの書き込み操作を停
止させるか禁止させて、テレビジョンのスクリーン上に
メモリの内容を繰り返し表示することにより静止画像を
発生させることができる。
The basic method used to generate a still image in a television receiver is 1 field or 1 field.
The video signal of one of the frames is stored in the memory device. Once one field or one frame of video signal has been stored, the still image can be generated by stopping or prohibiting the writing operation to the memory and repeatedly displaying the contents of the memory on the screen of the television. .

メモリに貯える前の複合ビデオ信号CVSの処理により、
入って来る信号に対して実行されるY/C分離の量が変わ
る。ルミナンスのチャネルからクロミナンス成分を除去
するために、テレビジョン受像機のルミナンス(Y)チ
ャネルにおいてノッチフィルタが用いられる。帯域通過
フィルタは、複合ビデオ信号CVSから低周波のルミナン
ス成分を除去するために、クロミナンス(C)チャネル
において用いられる。このようにして複合ビデオ信号CV
Sが処理された後、成分信号CSは、特別な効果(例え
ば、静止画像、ズーム、ピクチャーインピクチャー等)
を発生させるために電子的に処理されるように各成分用
のメモリに貯えられる。
By processing the composite video signal CVS before storing it in memory,
The amount of Y / C separation performed on the incoming signal changes. A notch filter is used in the luminance (Y) channel of the television receiver to remove the chrominance component from the luminance channel. Bandpass filters are used in the chrominance (C) channel to remove low frequency luminance components from the composite video signal CVS. In this way the composite video signal CV
After S has been processed, the component signal CS has a special effect (eg still image, zoom, picture-in-picture, etc.).
Are stored in a memory for each component so that they can be processed electronically to generate

ノッチ濾波され帯域濾波されたビデオ信号におけるY/C
分離は、ビデオ信号周波数スペクトルの高周波領域にお
いて不完全であり、すなわち部分的であることが分る。
これは複合ビデオ信号CVSのルミナンス成分およびクロ
ミナンス成分が、周波数スペクトルの高い方の部分(す
なわち、2.5〜4.1MHz)を共有するからである。
Y / C in a notch filtered and band filtered video signal.
The separation is found to be imperfect, ie partial, in the high frequency region of the video signal frequency spectrum.
This is because the luminance and chrominance components of the composite video signal CVS share the higher part of the frequency spectrum (ie 2.5-4.1 MHz).

静止画像を発生させるための種々の技術に関連して、取
り得る1つの方法は、静止フレームの方法である。1フ
レームのビデオ信号がフレームメモリに貯えられ、テレ
ビジョンのスクリーン上にインターレースした2フィー
ルドを発生させるために繰り返して読み出される。この
ような方法により得られるインターレースした2フィー
ルドの表示は、動きに起因するアーティファクトを生じ
させる(すなわち、フィールド間の動きがある時、画像
の動きの部分が時間軸上で前後に変動する)。
In the context of various techniques for generating still images, one possible approach is that of still frames. A frame of video signal is stored in the frame memory and read out repeatedly to generate two interlaced fields on the screen of the television. The interlaced two-field display obtained by such a method causes artifacts due to motion (that is, when there is motion between fields, the motion part of the image fluctuates back and forth on the time axis).

静止画像を発生させるもう1つの方法は、フィールドメ
モリにビデオ信号の1フィールドを貯え、貯えられた同
一の信号フィールドをインターレースしたフィールドの
両方において表示するものである(すなわち、インター
レースしており、補間されたものでないすなわち実際の
2つの同一フィールドを発生させる。)この方法に付随
する1つの問題点は、テレビジョンのスクリーン上の画
像の対角線のエッジがぎざぎざになって見えることであ
る。もう1つの欠点は、2つのフィールドが等しくない
空間的なオフセットを有することである。一方のフィー
ルドが零のオフセットを有し、他方のフィールドが1/2
ラインのオフセットを有する。1/2ラインのオフセット
とは、信号要素が、ライン間隔の1/2だけ正確な相対位
置から離れた位置でテレビジョンのスクリーン上に表示
されることを意味する。
Another way to generate a still image is to store one field of the video signal in the field memory and display the same stored signal field in both interlaced fields (ie interlaced and interpolated). This produces two unidentified or actual two identical fields.) One problem with this method is that the diagonal edges of the image on the screen of the television appear jagged. Another drawback is that the two fields have unequal spatial offsets. One field has a zero offset and the other field is 1/2
Has a line offset. By 1/2 line offset is meant that the signal element is displayed on the screen of the television at a position away from the exact relative position by 1/2 of the line spacing.

更にもう1つの方法は、貯えられた同一のビデオ信号フ
ィールドから発生される2つの異なるインターレースし
た各フィールドを表示するものである。この貯えられた
フィールドは、インターレースした2つのフィールドの
中の一方として表示される。インターレースしたフィー
ルドの中の他方は、2つのライン間の空間的に中間の所
に位置するラインを発生するために、貯えられたフィー
ルドの2つの隣接ラインを平均したり、あるいは補間す
ることにより発生される。この方法には多数の不利な点
がある。テレビジョン画像の対角線のエッジが、先の方
法の場合と同じように多少ぎざぎざになって見える。こ
の方法の別の不利な点は、2つのフィールドが等しくな
いY/C分離を有することである。
Yet another method is to display two different interlaced fields generated from the same stored video signal field. This stored field is displayed as one of the two interlaced fields. The other of the interlaced fields is generated by averaging or interpolating two adjacent lines of the stored field to generate a spatially intermediate line between the two lines. To be done. This method has a number of disadvantages. The diagonal edges of the television image appear somewhat jagged as in the previous method. Another disadvantage of this method is that the two fields have unequal Y / C separations.

発明の概要 本発明によると、静止画像を発生させる際に生じる先に
述べた欠点を取り除くような方法で、インターレース方
法の表示に適した2つの同一でないフィールドを発生さ
せる装置が開示される。本発明の一実施例において、イ
ンターレースしたフィールドの一方は、ライン遅延され
たテレビジョン信号L1の3/4を非遅延のテレビジョン信
号L2の1/4に加えることにより(すなわち、F1=3/4 L1
+1/4 L2)発生される。インターレースしたフィールド
の他方は、ライン遅延されたテレビジョン信号L1の1/4
を非遅延テレビジョン信号L2の3/4に加えることにより
(すなわち、F2=1/4 L1+3/4 L2)発生される。第1お
よび第2の補間された信号F1およびF2は、静止画像を発
生させるために、それぞれ奇数および偶数フィールドの
間テレビジョンのスクリーン上に繰り返して表示され
る。
SUMMARY OF THE INVENTION In accordance with the present invention, there is disclosed an apparatus for generating two non-identical fields suitable for display in an interlaced method in a manner that obviates the previously mentioned drawbacks encountered in generating still images. In one embodiment of the invention, one of the interlaced fields is created by adding 3/4 of the line delayed television signal L 1 to 1/4 of the undelayed television signal L 2 (ie F 1 = 3/4 L 1
+1/4 L 2 ) generated. The other of the interlaced fields is 1/4 of the line-delayed television signal L 1 .
Is added to 3/4 of the undelayed television signal L 2 (ie, F 2 = 1/4 L 1 +3/4 L 2 ). The first and second interpolated signals F 1 and F 2 are repeatedly displayed on the screen of the television during the odd and even fields, respectively, to produce a still image.

本発明のもう1つの実施例において、周波数に応答する
補間装置が開示される。低周波のルミナンス信号につい
ては、この装置は1ラインの振幅の3/4を隣接するライ
ンの振幅の1/4に加えること(逆の場合もまた同じ)に
より、先に述べたように一対の同一でない補間された信
号F1およびF2を発生する。しかしながら、高周波の信号
(ルミナンスの高い部分およびクロミナンス信号)につ
いては、この装置は、両方のフィールドについて、ライ
ンくし型濾波された出力信号、すなわち、F1=F2=1/2
L1+1/2 L2を発生する。
In another embodiment of the invention, a frequency responsive interpolator is disclosed. For low frequency luminance signals, the device adds one-third of the amplitude of one line to one-fourth of the amplitude of an adjacent line (and vice versa) to create a pair of signals as described above. Generate non-identical interpolated signals F 1 and F 2 . However, for high frequency signals (high luminance part and chrominance signal), the device shows that for both fields, the line comb filtered output signal, ie F 1 = F 2 = 1/2.
Generates L 1 + 1/2 L 2 .

実施例 図面において、種々のブロックを相互に連結しているラ
インは、アナログ信号を伝達する単一導体結線もしくは
多ビットの並列2進ディジタル信号を伝達する多導体バ
スのいずれかを表わす。
In the drawings, the lines interconnecting the various blocks represent either single conductor connections carrying analog signals or multiconductor buses carrying multi-bit parallel binary digital signals.

本発明が、ディジタルもしくはアナログ表現形式のいず
れの複合ビデオ信号についても実施できることは、テレ
ビジョン信号処理の技術分野における当業者には容易に
理解される。しかしながら、詳細な説明の便宜上、格別
に記載されていなければ、複合ビデオ信号は8ビットの
2進ディジタル信号であり、ビデオ信号はNTSC方式であ
るものと仮定する。
It will be readily appreciated by those skilled in the art of television signal processing that the present invention may be practiced with composite video signals in either digital or analog representation form. However, for the sake of detailed description, it is assumed that the composite video signal is an 8-bit binary digital signal and the video signal is an NTSC system, unless otherwise specified.

さらに、複合ビデオ信号は、くし型フィルタを使用しな
いでデコードされるものと仮定する。出力信号を成分メ
モリに貯えるのに先だって、出力信号からクロミナンス
成分を除去するために、変調されていない色副搬送波周
波数の所に中心周波数を有するノッチフィルタが、ルミ
ナンスのチャネル中に挿入される。同様の方法で、入っ
て来る複合ビデオ信号は、出力信号から低周波のルミナ
ンスを除去するためにクロミナンスのチャネルにおいて
帯域通過瀘波され、次いで成分メモリに貯えられる。
Further, assume that the composite video signal is decoded without the comb filter. Prior to storing the output signal in the component memory, a notch filter having a center frequency at the unmodulated color subcarrier frequency is inserted into the luminance channel to remove the chrominance component from the output signal. In a similar manner, the incoming composite video signal is bandpass filtered in the chrominance channel to remove low frequency luminance from the output signal and then stored in the component memory.

第1図のフィールド静止装置100において、入力ポート
からのルミナンスまたはクロミナンス成分信号CSはフィ
ールドメモリ104に供給される。フィールドメモリ104
は、8ビットのビデオ信号の1フィールド(すなわち、
263本の水平ライン)を蓄積することができる。4FSC
周波数(すなわち、4×3.58MHzすなわち14.32MHz)で
サンプリングされる入来ビデオ信号が供給されるフィー
ルドメモリ104は、約2Mビッドの記憶容量を有する。
In the field stationary apparatus 100 shown in FIG. 1, the luminance or chrominance component signal CS from the input port is supplied to the field memory 104. Field memory 104
Is one field of an 8-bit video signal (ie,
263 horizontal lines) can be stored. The field memory 104 supplied with the incoming video signal sampled at a frequency of 4F SC (ie 4 × 3.58 MHz or 14.32 MHz) has a storage capacity of about 2 Mbits.

フィールドメモリ104の出力におけるビデオ信号L2は、
その出力にライン遅延のビデオ信号L1を発生する遅延要
素106に供給される。ライン遅延のビデオ信号L1は、入
力ビデオ信号L2に対して時間軸上において1水平ライン
期間(すなわち、1−H)離れている。
The video signal L 2 at the output of the field memory 104 is
It is fed to a delay element 106 which produces a line delayed video signal L 1 at its output. The line-delayed video signal L 1 is separated from the input video signal L 2 by one horizontal line period (that is, 1-H) on the time axis.

ライン遅延のビデオ信号L1および非遅延のビデオ信号L2
は、第1および第2の4で割る回路110および130(以
下、除算器110および130という。)にそれぞれ供給され
る。除算器110の出力は、最初に3を掛ける回路112(以
下、乗算器112という。)およびマルチプレクサ114の第
2の入力端子118に結合される。乗算器112の出力は、マ
ルチプレクサ114の第1の入力端子116に供給される。マ
ルチプレクサ114の出力は加算器150に結合される。
Line-delayed video signal L 1 and non-delayed video signal L 2
Are supplied to first and second divide-by-4 circuits 110 and 130 (hereinafter referred to as dividers 110 and 130), respectively. The output of divider 110 is coupled to a circuit 112 (hereinafter referred to as multiplier 112) that first multiplies 3 and a second input terminal 118 of multiplexer 114. The output of the multiplier 112 is supplied to the first input terminal 116 of the multiplexer 114. The output of multiplexer 114 is coupled to summer 150.

第2の除算器130の出力は、第2の3を掛ける回路132
(以下、乗算器132という。)および第2のマルチプレ
クサ134の第1の入力端子136に結合される。乗算器132
の出力は、マルチプレクサ134の第2の入力端子138に結
合される。マルチプレクサ134の出力は、加算器150に結
合される。補間された信号F1およびF2は、加算器150の
出力端子152に発生される。
The output of the second divider 130 is the circuit 132 for multiplying the second 3
(Hereinafter referred to as multiplier 132) and the first input terminal 136 of the second multiplexer 134. Multiplier 132
Is coupled to the second input terminal 138 of the multiplexer 134. The output of multiplexer 134 is coupled to summer 150. The interpolated signals F 1 and F 2 are generated at the output terminal 152 of the adder 150.

除算器110および130は、4で割るために、各サンプルの
ビット位置をより低位のビット位置に2ビットだけシフ
トさせる簡単な構成のものでよい。
Dividers 110 and 130 may be of a simple configuration to shift the bit position of each sample by two bits to the lower bit position for division by four.

制御信号Cに応答するマルチプレクサ114は、インター
レースしたフィールドの中の第1番目のフィールドの間
(すなわち、Cが高いレベルの時)、第1の入力端子11
6を出力端子120に結合させ、またインターレースしたフ
ィールドの中の第2番目のフィールドの間(すなわち、
Cが低レベルの時)、第2の入力端子118を出力端子120
に結合させる。同様に、同じ制御信号Cに応答するマル
チプレクサ134は、その第1の入力端子136および第2の
入力端子138を、インターレースした第1および第2の
フィールド期間の間、その出力端子140にそれぞれ結合
させる。
The multiplexer 114, responsive to the control signal C, receives the first input terminal 11 during the first of the interlaced fields (ie, when C is high).
6 to output terminal 120 and also between the second of the interlaced fields (ie,
When C is low level, the second input terminal 118 is connected to the output terminal 120.
Bind to. Similarly, multiplexer 134 responsive to the same control signal C couples its first input terminal 136 and second input terminal 138 to its output terminal 140 during the interlaced first and second field periods, respectively. Let

加算器150により、インターレースした第1のフィール
ド期間の間、出力信号F1が発生されることが分かる。
It can be seen that the adder 150 produces the output signal F 1 during the interlaced first field period.

F1=3/4 L1+1/4 L2 (1) インターレースした第2のフィールド期間の間、加算器
150は出力信号F2を発生する。
F 1 = 3/4 L 1 +1/4 L 2 (1) Adder during interlaced second field period
150 produces the output signal F 2 .

F2=1/4 L1+3/4 L2 (2) 第1図の装置において、4で割る2つの回路110および1
30は、加算器150の出力に結合される4で割る単一の回
路で置き換えられる。
F 2 = 1/4 L 1 +3/4 L 2 (2) Two circuits 110 and 1 divided by 4 in the device of FIG.
30 is replaced by a single divide-by-4 circuit coupled to the output of summer 150.

第1図の装置100の動作は、テレビジョンのラスター160
を示す第2図を参照して説明される。ラスター160は、
一対のインターレースしたフィールド、すなわち奇数フ
ィールドOFおよび偶数フィールドEFにより決まる。奇数
フィールドOFは、実線OF/L1,OF/L2…OF/L263で示される
第1の複数の水平走査ラインにより形成される。偶数フ
ィールドEFは、一点鎖線EF/L0,EF/L1,EF/L2…EF/L262
表わされる第2の複数の水平走査ラインにより形成され
る。第2の複数の水平走査ラインは、第1の複数の水平
走査ラインの各ライン間の中間に空間的に配置される。
The operation of the device 100 of FIG.
Will be described with reference to FIG. Raster 160 is
It is determined by a pair of interlaced fields, an odd field OF and an even field EF. The odd field OF is formed by a first plurality of horizontal scanning lines indicated by solid lines OF / L 1 , OF / L 2 ... OF / L 263 . The even field EF is formed by a second plurality of horizontal scanning lines represented by alternate long and short dash lines EF / L 0 , EF / L 1 , EF / L 2 ... EF / L 262 . The second plurality of horizontal scan lines are spatially arranged in the middle between the lines of the first plurality of horizontal scan lines.

先に述べたように、入来ビデオ信号は4FSCの周波数でサ
ンプリングされる。ビデオ信号の連続するサンプルは、
連続する画像の要素すなわちピクセルを定める。第2図
において、奇数フィールドOFおよび偶数フィールドEFの
画素は、丸の要素および四角の要素により区別される。
As mentioned earlier, the incoming video signal is sampled at a frequency of 4F SC . Successive samples of the video signal are
Defines a series of image elements or pixels. In FIG. 2, the pixels of the odd field OF and the even field EF are distinguished by the round element and the square element.

より早い時期のラインの振幅の3/4(例えば、3/4 L1
を次に続くラインの振幅(例えば、1/4 L2)に加算する
と、第2図において三角の要素で区別される連続する画
素が発生される。これらの三角の要素は、より早い時期
のラインから次に続くラインまでの間隔の1/4のところ
にある。これらの三角の要素は、図において奇数フィー
ルドOFとして示されている、より早い時期すなわち上部
のフィールドを電子ビームが走査する時、テレビジョン
のスクリーン上に表示される。
3/4 of the line amplitude earlier (eg, 3/4 L 1 )
Is added to the amplitude of the following line (eg, 1/4 L 2 ), producing a series of pixels distinguished by the triangular elements in FIG. These triangular elements are one quarter of the distance from the earlier line to the next. These triangular elements are displayed on the screen of the television as the electron beam scans the earlier or upper field, shown in the figure as the odd field OF.

より早い時期のラインの振幅の1/4(例えば、1/4 L1
を次に続くラインの振幅(例えば、3/4 L2)に加算する
と、第2図において上下が逆になった三角の要素で区別
される画素が発生される。これらの上下が逆になった三
角の要素は、より早い時期のラインからの3/4の間隔の
ところにあり、次に続くラインから1/4の間隔のところ
にある。これらの三角の要素は、図において偶数フィー
ルドEFとして示される、より遅い時期すなわちより下部
のフィールドの間に、テレビジョンのスクリーン上に表
示される。
1/4 of the line amplitude earlier (eg 1/4 L 1 )
Is added to the amplitude of the following line (eg, 3/4 L 2 ), pixels are generated which are distinguished by the triangular elements which are upside down in FIG. These inverted triangular elements are 3/4 of the distance from the earlier line and 1/4 of the next line. These triangular elements are displayed on the screen of the television during the later or lower fields, shown as even field EF in the figure.

静止画像を発生させるために、入来ビデオ信号CSは1つ
の全フィールド期間についてフィールドメモリ104に書
き込まれ、メモリへの書き込み動作が禁止され、次いで
テレビジョン受像機が静止画像モードにある限りフィー
ルドメモリからの情報が繰り返し読み出される。メモリ
からの読み出し動作は、当該技術分野でよく知られてい
るように、水平および垂直の偏向信号と同期化される。
In order to generate a still image, the incoming video signal CS is written to the field memory 104 for one full field period, the write operation to the memory is prohibited, and then as long as the television receiver is in the still image mode. The information from is repeatedly read. The read operation from the memory is synchronized with the horizontal and vertical deflection signals, as is well known in the art.

第2図における奇数フィールドOFから分るように、各々
の新しい垂直トレースの開始は、水平ライン(すなわ
ち、OF/L1)の開始と一致する。従って、フィールドメ
モリ104からの蓄積されたフィールドの読み出しは、奇
数フィールドについて直ぐに開始することができる。し
かしながら、偶数フィールドについては、各々の新しい
垂直トレースの開始が水平ライン(すなわち、EF/L0
のまん中で生じる。偶数フィールドについて、蓄積され
たフィールドの読み出しは、偶数フィールド(すなわ
ち、EF/L1)における最初の全水平ラインの始まりまで
遅延されなければならない。
As can be seen from the odd field OF in FIG. 2, the start of each new vertical trace coincides with the start of the horizontal line (ie OF / L 1 ). Therefore, the reading of the accumulated fields from the field memory 104 can be started immediately for the odd fields. However, for even fields, the start of each new vertical trace is a horizontal line (ie EF / L 0 ).
It occurs in the middle of. For even fields, the reading of the accumulated fields must be delayed until the beginning of the first full horizontal line in the even field (ie EF / L 1 ).

こうして、偶数フィールドEFは、先に説明したフィール
ドを静止させる動作により発生されるテレビジョンのラ
スターにおいて奇数フィールドの下方に空間的に位置す
る。この方法でのメモリの動作は、奇数フィールドにつ
いては262.5本の水平ライン(すなわち、OF/L1…OF/L
263)を発生し、また偶数フィールドについては262本の
水平ライン(すなわち、EF/L1…EF/L262)を発生する。
Thus, the even field EF is spatially located below the odd field in the television raster generated by the field stationary motion described above. The operation of the memory in this way is that 262.5 horizontal lines (ie OF / L 1 … OF / L) for odd fields.
263 ) and, for even fields, 262 horizontal lines (ie EF / L 1 ... EF / L 262 ).

先に述べたように、奇数フィールドについての空間的補
間は、より早い時期のライン(例えば、OF/L1)から次
の水平ライン(例えは、OF/L2)の間隔の1/4の所にある
水平ラインを発生する。この補間されたラインは、電子
ビームがより早い時期のライン(例えば、OF/L1)を走
査しているとき表示される。このようにして、連続する
水平ラインの間隔の1/4(すなわち、第2図に示したよ
うなL/4)の空間的オフセットが奇数フィールドについ
て発生される。
As mentioned earlier, the spatial interpolation for odd fields is 1/4 of the spacing from the earlier line (eg OF / L 1 ) to the next horizontal line (eg OF / L 2 ). Generates a horizontal line in place. This interpolated line is displayed when the electron beam is scanning an earlier line (eg, OF / L 1 ). In this way, a spatial offset of 1/4 the spacing of successive horizontal lines (ie L / 4 as shown in FIG. 2) is generated for odd fields.

偶数フィールドについての補間されたラインは、より早
い時期のライン(例えば、OF/L1)から間隔の3/4のとこ
ろにあるが、電子ビームが2つのライン(例えば、OF/L
1およびOF/L2)の間のまん中に位置する偶数ライン(例
えば、EF/L1)を走査するとき表示される。このように
して、1/4の水平ライン(L/4)の空間的オフセットが偶
数フィールドについて再び発生される。この構成により
発生される空間的オフセットは、奇数フィールドおよび
偶数フィールド(すなわち、L/4)の両方について等し
いので、各画素の正しい相対的な空間の位置決めが生じ
る。
The interpolated line for the even field is 3/4 of the distance from the earlier line (eg OF / L 1 ), but the electron beam has two lines (eg OF / L 1 ).
Displayed when scanning an even line (eg EF / L 1 ) located in the middle between 1 and OF / L 2 ). In this way, a spatial offset of 1/4 horizontal line (L / 4) is generated again for the even fields. The spatial offset produced by this configuration is equal for both odd and even fields (ie, L / 4), resulting in correct relative spatial positioning of each pixel.

このアルゴリズムのもう1つの利点は、それが出力信号
F1およびF2における追加のY/C分離を発生し、また奇数
および偶数フィールドの両方についての追加のY/C分離
の量が同じであることである。これはルミナンスのチャ
ネルについて次に例示する計算から理解される。
Another advantage of this algorithm is that it is the output signal
It produces additional Y / C separation in F 1 and F 2 and the same amount of additional Y / C separation for both odd and even fields. This can be understood from the calculations illustrated below for the luminance channel.

L1=3/4 L1+1/4 L2 =3/4(Y+C)+1/4(Y−C) =Y+1/2 C (3) F2=1/4 L1+3/4 L2 =1/4(Y+C)+3/4(Y−C) =Y−1/2 C (4) このようにルミナンスのチャネルにおけるクロミナンス
の混入は、クロミナンス信号の振幅の1/2だけ減少され
る。これは、インターレースしたフィールドの両方につ
いて、さらに6dBのY/C分離が、補間された出力信号F1
よびF2において生じることを意味する。残留の混入物の
影響は、残留のクロミナンス信号の極性がラインからラ
インで180゜交替するのでそれほど大きくない。
L 1 = 3/4 L 1 +1/4 L 2 = 3/4 (Y + C) +1/4 (Y-C) = Y + 1/2 C (3) F 2 = 1/4 L 1 +3/4 L 2 = 1/4 (Y + C) +3/4 (YC) = Y-1 / 2C (4) Thus, the chrominance contamination in the luminance channel is reduced by 1/2 of the amplitude of the chrominance signal. This means that for both interlaced fields, an additional 6 dB of Y / C separation will occur in the interpolated output signals F 1 and F 2 . The effect of residual contaminants is not as great because the polarity of the residual chrominance signal alternates 180 ° from line to line.

同じような特性により、クロミナンスのチャネルにおけ
るルミナンスの混入は、奇数および偶数フィールドの両
方について6dBだけ減少される。さらにまた、混入によ
る視覚上の影響はラインからラインのベースで極性が交
替するので減少される。
Due to similar properties, luminance incorporation in the chrominance channel is reduced by 6 dB for both odd and even fields. Furthermore, the visual impact of contamination is reduced as the polarities alternate from line to line.

ルミナンスの広域部分とクロミナンス信号がスペクトル
を共有する周波数スペクトルの高い方の部分で出力信号
F1およびF2における完全なY/C分離を行なうことが望ま
しい。周波数スペクトルのこの領域では、両方のフィー
ルドにおける空間的オフセットが等しいことより、完全
なY/C分離を行なうことの方が重要である。このため
に、第3図に示す周波数応答の補間装置200が提供され
る。
Output signal in the broader part of the luminance and the higher part of the frequency spectrum where the chrominance signal shares the spectrum
It is desirable to have complete Y / C separation at F 1 and F 2 . In this region of the frequency spectrum, it is more important to have perfect Y / C separation than equal spatial offsets in both fields. To this end, the frequency response interpolator 200 shown in FIG. 3 is provided.

第3図の装置200において、成分信号CSは、第1図と同
様な方法でフィールドメモリ204および1−H遅延線206
に供給される。ライン遅延信号L1および非遅延信号L
2は、第1のマルチプレクサ214の第1の入力端子216お
よび第2の入力端子218にそれぞれ結合される。ライン
遅延信号L1および非遅延信号L2は、第2のマルチプレク
サ234の第2の入力端子238および第1の入力端子236に
もそれぞれ供給される。制御信号Cに応答するマルチプ
レクサ214および234は、第1および第2のフィールド期
間の間、各々の第1の入力端子216,236および第2の入
力端子218,238をその出力端子220および240にそれぞれ
結合する。
In the device 200 of FIG. 3, the component signal CS is generated in the same manner as in FIG.
Is supplied to. Line delayed signal L 1 and undelayed signal L
2 is coupled to the first input terminal 216 and the second input terminal 218 of the first multiplexer 214, respectively. The line delay signal L 1 and the non-delay signal L 2 are also supplied to the second input terminal 238 and the first input terminal 236 of the second multiplexer 234, respectively. Multiplexers 214 and 234 responsive to control signal C couple their respective first input terminals 216, 236 and second input terminals 218, 238 to their output terminals 220 and 240, respectively, during the first and second field periods.

マルチプレクサ214および234の出力は、(L1+L2)信号
を発生させるために加算器250に供給される。加算器250
の出力は、2(L1+L2)の信号を発生させる2を掛ける
回路260(以下、乗算器260という。)に結合される。乗
算器260の出力は、もう1つの加算器270に供給される。
The outputs of multiplexers 214 and 234 are provided to adder 250 to generate the (L 1 + L 2 ) signal. Adder 250
Is coupled to a multiplying circuit 260 (hereinafter referred to as multiplier 260) which produces a signal of 2 (L 1 + L 2 ). The output of the multiplier 260 is supplied to another adder 270.

マルチプレクサ214および234の出力は、さらに減算器28
0の被減数端子および減数端子に供給される。減算器280
は、奇数フィールドの間では第1の差信号L1−L2、偶数
フィールドの間では第2の差信号L2−L1を発生すること
が分かる。減算器280からの差信号は、その出力から高
周波のルミナンスおよびクロミナンス信号領域(すなわ
ち、2.5〜4.3MHz)を有する周波数を除去するためにフ
ィルタ282で低域通過瀘波される。低域通過濾波された
差信号は、加算器270において2(L1+L2)信号に加算
される。
The outputs of multiplexers 214 and 234 are further subtracted by subtractor 28.
Supplied to 0's minuend and subtrahend terminals. Subtractor 280
Can generate the first difference signal L 1 -L 2 during the odd fields and the second difference signal L 2 -L 1 during the even fields. The difference signal from subtractor 280 is low pass filtered in filter 282 to remove from its output those frequencies having high frequency luminance and chrominance signal regions (ie, 2.5-4.3 MHz). The low pass filtered difference signal is added to the 2 (L 1 + L 2 ) signal in adder 270.

加算器270の出力は、4で割る回路290(以下、除算器29
0という。)に供給される。除算器290の出力端子292に
おける信号F1およびF2は次の出力表で表わされる。
The output of the adder 270 is a circuit 290 that divides by 4 (hereinafter, the divider 29
Called 0. ) Is supplied to. The signals F 1 and F 2 at the output terminal 292 of the divider 290 are represented in the following output table.

第3図の装置200の出力信号F1′およびF2′は、周波数
スペクトルの低周波数領域(例えば、2.5MHz以下)にお
いては第1図の装置の出力信号F1およびF2と同じであ
る。高周波数領域(例えば、高周波のルミナンス信号お
よびクロミナンス信号が周波数スペクトルを共有する2.
5〜4.3MHz)においては、出力信号F1′およびF2′は同
一であり、典型的なラインくし型フィルタにより発生さ
れる信号(すなわち、1/2 L1+1/2 L2)と同じである。
The output signals F 1 ′ and F 2 ′ of the device 200 of FIG. 3 are the same as the output signals F 1 and F 2 of the device of FIG. 1 in the low frequency region of the frequency spectrum (eg below 2.5 MHz). . High frequency regions (e.g. high frequency luminance and chrominance signals share a frequency spectrum 2.
At 5 to 4.3 MHz), the output signals F 1 ′ and F 2 ′ are identical and are the same as the signal generated by a typical line comb filter (ie 1/2 L 1 +1/2 L 2 ). Is.

従って、第3図の周波数に応答する装置200は、より低
い周波数(ここではY/C分離が必要とされない。)につ
いては、奇数フィールドおよび偶数フィールドの両方に
ついて同じ空間的オフセット(例えば、L/4)を発生す
る。より高い周波数(ここでは同じ空間的オフセットは
重要でない。)については、装置200は出力信号をくし
型濾波する(すなわち、画像に垂直デテールがないとき
完全なY/C分離を行なう。)。
Accordingly, the frequency responsive device 200 of FIG. 3 has the same spatial offset (eg, L / C) for both the odd and even fields for lower frequencies (where Y / C separation is not required). 4) occurs. For higher frequencies (the same spatial offset is not important here), the device 200 comb-filters the output signal (ie, complete Y / C separation when there is no vertical detail in the image).

第3図の装置200の制限は、高い周波数に対しては、奇
数フィールドについての空間的オフセットがライン間隔
の1/2(すなわち、L/2)に等しいが、偶数フィールドに
ついては零のオフセットである。この制限の実際的な影
響は、高い周波数が奇数フィールドについての低い周波
数より低い所でラインの1/4で補間され、また高い周波
数が、偶数フィールドについての低い周波数より高い所
でラインの1/4で補間されるので最少にされる。従っ
て、高い周波数について等しくないオフセットによる影
響は相殺される傾向にある。
The limitation of the apparatus 200 of FIG. 3 is that for high frequencies the spatial offset for odd fields is equal to 1/2 of the line spacing (ie L / 2), but for even fields it is zero offset. is there. The practical effect of this limitation is that high frequencies are interpolated at 1/4 of the line where they are lower than the lower frequencies for odd fields, and higher frequencies are 1 / of the line where they are higher than the lower frequencies for even fields. It is minimized because it is interpolated by 4. Therefore, the effects of unequal offsets for high frequencies tend to cancel out.

第3図の補間装置200の動作は、第1図の装置100と同様
である。基本的には、静止モードにおいて1フィールド
のビデオ信号がフィールドメモリ204に貯えられる。1
フィールドの全体が貯えられると、書き込み処理が禁止
され、次いで貯えられたフィールドは、奇数フィールド
および偶数フィールドの間に出力信号F1′およびF2′を
それぞれ発生するために繰り返し読み出される。この出
力信号は、テレビジョン受像機のような表示装置のスク
リーン上に、インターレースした一対のフィールドを発
生させるために用いられる。
The operation of the interpolating device 200 of FIG. 3 is similar to that of the device 100 of FIG. Basically, a video signal of one field is stored in the field memory 204 in the still mode. 1
When the entire field has been stored, the write process is inhibited and the stored field is then read repeatedly to generate output signals F 1 'and F 2 ', respectively, during the odd and even fields. This output signal is used to generate a pair of interlaced fields on the screen of a display device such as a television receiver.

【図面の簡単な説明】[Brief description of drawings]

第1図は、本発明の1つの実施例に従って、貯えられた
単一のビデオ信号フィールドから一対の同一でないイン
ターレースしたフィールドを発生させる周波数に左右さ
れない補間装置を示す。 第2図は、第1の補間装置の動作を説明するために、テ
レビジョンのスクリーン上に発生されるラスターのグラ
フ表示図である。 第3図は、本発明のもう1つの実施例による周波数に応
答する補間装置を示す。 102……入力ポート、104……フィールドメモリ、106…
…1−H遅延要素、204……フィールドメモリ、206……
1−H遅延要素。
FIG. 1 illustrates a frequency independent interpolator for generating a pair of non-identical interlaced fields from a single stored video signal field, in accordance with one embodiment of the present invention. FIG. 2 is a graphical representation of the raster generated on the screen of the television to explain the operation of the first interpolator. FIG. 3 shows a frequency responsive interpolator according to another embodiment of the present invention. 102 ... Input port, 104 ... Field memory, 106 ...
... 1-H delay element, 204 ... field memory, 206 ...
1-H delay element.

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】入来テレビジョン信号を処理して一対の同
一でないインターレースしたフィールド信号を発生させ
るテレビジョン装置であって、 前記入来テレビジョン信号を供給する入力源と、 前記入力源に結合され、その入力端子に供給される非遅
延の入来テレビジョン信号L2に対して時間軸において1
水平ライン期間離れているライン遅延のテレビジョン信
号L1を発生する遅延手段と、 前記ライン遅延のテレビジョン信号L1および非遅延のテ
レビジョン信号L2を受け取るように結合され、前記イン
ターレースした第1および第2のフィールドの各フィー
ルドを表わす一対の出力信号F1およびF2を発生する出力
手段とを含んでおり、前記入来テレビジョン信号の周波
数スペクトルの低い周波数部分でのみ、F1が3L1とL2
和に比例し、F2がL1と3L2の和に比例し、また前記周波
数スペクトルの高い周波数部分ではF1とF2が何れもL1
L2の和にほぼ同じく比例する、前記テレビジョン装置。
1. A television apparatus for processing an incoming television signal to generate a pair of non-identical interlaced field signals, the input source providing the incoming television signal and coupled to the input source. 1 on the time axis with respect to the non-delayed incoming television signal L 2 supplied to its input terminal.
Delay means for generating a line-delayed television signal L 1 that is separated by a horizontal line period, and a delay means coupled to receive said line-delayed television signal L 1 and non-delayed television signal L 2 , said interlaced first Output means for generating a pair of output signals F 1 and F 2 representing each of the first and second fields, wherein F 1 is provided only in the low frequency part of the frequency spectrum of the incoming television signal. In proportion to the sum of 3L 1 and L 2 , F 2 is proportional to the sum of L 1 and 3L 2 , and in the high frequency part of the frequency spectrum, F 1 and F 2 are both L 1 and
The television device as described above, which is approximately proportional to the sum of L 2 .
【請求項2】前記周波数スペクトルの低い周波数部分で
は、F1が3/4 L1+1/4 L2にほぼ等しく、F2が1/4 L1+3/
4 L2にほぼ等しい、特許請求の範囲第1項記載のテレビ
ジョン装置。
2. In the low frequency part of the frequency spectrum, F 1 is approximately equal to 3/4 L 1 +1/4 L 2 and F 2 is 1/4 L 1 + 3 /
Television apparatus according to claim 1, which is approximately equal to 4 L 2 .
【請求項3】前記入力源と前記遅延手段との間に配置さ
れ、前記入来テレビジョン信号の1フィールドを貯える
フィールドメモリと、 前記フィールドメモリに結合され、静止フィールドの開
始に続く全フィールド期間の完了後に前記入来テレビジ
ョン信号が前記フィールドメモリの中に入るのを阻止
し、その後は前記貯えられたフィールド信号を反復的に
読み出すための制御手段とを含んでいる、特許請求の範
囲第1項記載のテレビジョン装置。
3. A field memory disposed between said input source and said delay means for storing one field of said incoming television signal; a full field period coupled to said field memory and following the start of a still field. Control means for preventing the incoming television signal from entering the field memory after the completion of, and thereafter repeatedly reading out the stored field signal. The television apparatus according to item 1.
JP62278462A 1986-11-06 1987-11-05 Television equipment Expired - Lifetime JPH07110063B2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US928948 1986-11-06
US06/928,948 US4761686A (en) 1986-11-06 1986-11-06 TV receiver having freeze field display

Publications (2)

Publication Number Publication Date
JPS63148785A JPS63148785A (en) 1988-06-21
JPH07110063B2 true JPH07110063B2 (en) 1995-11-22

Family

ID=25457066

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62278462A Expired - Lifetime JPH07110063B2 (en) 1986-11-06 1987-11-05 Television equipment

Country Status (8)

Country Link
US (1) US4761686A (en)
JP (1) JPH07110063B2 (en)
KR (1) KR960009813B1 (en)
CA (1) CA1269448A (en)
DE (1) DE3737627C2 (en)
FR (1) FR2606570B1 (en)
GB (1) GB2198010B (en)
HK (1) HK80096A (en)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU608525B2 (en) * 1986-08-14 1991-04-11 Sony Corporation Television signal processing system
US4809070A (en) * 1987-11-06 1989-02-28 The Grass Valley Group, Inc. Method and apparatus for adding texturing highlights to a video signal
KR910006460B1 (en) * 1988-03-08 1991-08-26 삼성전자 주식회사 Flicker removing apparatus and method of digital picture image tool
US6408127B1 (en) 1988-04-27 2002-06-18 Canon Kabushiki Kaisha Image processing apparatus
US5325187A (en) * 1988-04-27 1994-06-28 Canon Kabushiki Kaisha Image processing apparatus with back porch period sampling and clamping
DE3838609A1 (en) * 1988-11-15 1990-06-13 Thomson Brandt Gmbh IMAGE PROCESSING SYSTEM
US4987493A (en) * 1989-08-01 1991-01-22 Rca Licensing Corporation Memory efficient interlace apparatus and method as for a picture in a picture display
JPH03258177A (en) * 1990-03-08 1991-11-18 Sony Corp Noninterlace display device
US5369444A (en) * 1990-06-01 1994-11-29 Thomson Consumer Electronics Field type matching system
US5430489A (en) * 1991-07-24 1995-07-04 Sony United Kingdom, Ltd. Video to film conversion
DE4412054A1 (en) * 1994-04-07 1995-10-19 Siemens Ag Method for transmitting and receiving video signals that can be displayed on a screen and circuit arrangement for carrying out the method
US5510843A (en) * 1994-09-30 1996-04-23 Cirrus Logic, Inc. Flicker reduction and size adjustment for video controller with interlaced video output
US5611041A (en) * 1994-12-19 1997-03-11 Cirrus Logic, Inc. Memory bandwidth optimization
JP3111028B2 (en) * 1996-03-14 2000-11-20 松下電器産業株式会社 Image signal processing apparatus and image signal processing method
JPH10336597A (en) * 1997-06-02 1998-12-18 Matsushita Electric Ind Co Ltd Progressive scan converter
US6791622B2 (en) 2001-08-31 2004-09-14 General Instrument Corporation Methods and apparatus for providing video still frame and video capture features from interlaced video signals

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2640759C2 (en) * 1976-09-10 1982-10-14 Robert Bosch Gmbh, 7000 Stuttgart System for reproducing video signals
GB2113942B (en) * 1982-01-25 1985-10-30 British Broadcasting Corp Television display system
GB8333245D0 (en) * 1983-12-13 1984-01-18 British Broadcasting Corp Video signal processing
JPS60165186A (en) * 1984-02-08 1985-08-28 Hitachi Ltd Scanning line interpolation circuit
US4679084A (en) * 1986-06-20 1987-07-07 Rca Corporation Method and apparatus for freezing a television picture

Also Published As

Publication number Publication date
DE3737627A1 (en) 1988-05-11
KR960009813B1 (en) 1996-07-24
DE3737627C2 (en) 1996-11-14
HK80096A (en) 1996-05-17
GB2198010B (en) 1991-05-01
FR2606570B1 (en) 1993-11-12
KR880006927A (en) 1988-07-25
GB8725942D0 (en) 1987-12-09
FR2606570A1 (en) 1988-05-13
GB2198010A (en) 1988-06-02
JPS63148785A (en) 1988-06-21
CA1269448C (en) 1990-05-22
US4761686A (en) 1988-08-02
CA1269448A (en) 1990-05-22

Similar Documents

Publication Publication Date Title
US4605952A (en) Compatible HDTV system employing nonlinear edge compression/expansion for aspect ratio control
US4558347A (en) Progressive scan television system employing vertical detail enhancement
JPH07110063B2 (en) Television equipment
US4853765A (en) Sequential scanning converter with frame comb filter and freeze frame feature
EP0444341B1 (en) Improved definition television
KR960006532B1 (en) Signal processing circuit of tv receiver
DK166339B (en) Video display installation for displaying video signals with large and standard format ratios
JPS62276983A (en) Sequential scanning
JP2603813B2 (en) Progressive scanning video signal processor
CA1230669A (en) Progressive scan television display system
JP5173135B2 (en) Digital video signal processing apparatus and method for adaptive Y / C separation
CA1115413A (en) Luminance-chrominance separating apparatus having a spatial filtering effect
JPH0832074B2 (en) Television equipment
US7605870B2 (en) Digital video signal processing apparatus and method for frame-based adaptive temporal and spatial Y/C separation
US5091783A (en) Still more feature for improved definition television digital processing units, systems, and methods
EP0444947B1 (en) Improved definition television
US5091786A (en) Multi-screen feature for improved definition television digital processing units, systems, and methods
EP0364967B1 (en) Luminance/chrominance signal separation circuit for pal color television signal
US4703341A (en) Television having luma/chroma separation apparatus
JPS58101583A (en) Highly fining signal conversion circuit for color television
JP3344202B2 (en) Image signal processing device
JPH0461567A (en) Signal delay device
JP2809738B2 (en) Video signal converter
JPS6350189A (en) Interpolating circuit for digital color video signal
JPS5842378A (en) Transmission system and apparatus for color television signal