JPH0672989B2 - Driving method for liquid crystal display device - Google Patents

Driving method for liquid crystal display device

Info

Publication number
JPH0672989B2
JPH0672989B2 JP60258151A JP25815185A JPH0672989B2 JP H0672989 B2 JPH0672989 B2 JP H0672989B2 JP 60258151 A JP60258151 A JP 60258151A JP 25815185 A JP25815185 A JP 25815185A JP H0672989 B2 JPH0672989 B2 JP H0672989B2
Authority
JP
Japan
Prior art keywords
line
pixels
liquid crystal
inverted
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60258151A
Other languages
Japanese (ja)
Other versions
JPS62116924A (en
Inventor
真悟 高橋
栄 田中
健二 小沢
Original Assignee
株式会社精工舎
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社精工舎 filed Critical 株式会社精工舎
Priority to JP60258151A priority Critical patent/JPH0672989B2/en
Publication of JPS62116924A publication Critical patent/JPS62116924A/en
Publication of JPH0672989B2 publication Critical patent/JPH0672989B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は液晶表示装置の駆動方法に関するものである。The present invention relates to a driving method of a liquid crystal display device.

[従来の技術] 例えばアクティブマトリクス形の液晶表示装置において
は、液晶を交流駆動するために、ソースラインに供給す
る画像信号の極性を1フィールドごとに反転している。
NTSC方式のテレビ放送では、1秒に60フィールドを伝送
しているため、1フィールドごとに画像信号の極性を反
転すると、30Hz駆動となる。
[Prior Art] For example, in an active matrix type liquid crystal display device, the polarity of an image signal supplied to a source line is inverted for each field in order to drive the liquid crystal with an alternating current.
In NTSC television broadcasting, 60 fields are transmitted per second, so if the polarity of the image signal is inverted for each field, it will be driven at 30 Hz.

[発明が解決しようとする問題点] 一般に液晶は、40Hz以上で駆動しないと、フリッカーが
目立つものである。そのため上記のものでは、明るい画
面のときやTFTの特性によりフリッカーが目立ち、実用
上の大きな問題となっていた。
[Problems to be Solved by the Invention] In general, flicker is noticeable in liquid crystal unless it is driven at 40 Hz or higher. Therefore, in the case of the above, flicker was noticeable on a bright screen or due to the characteristics of the TFT, which was a big problem in practical use.

本発明は、フリッカーを抑えるとともに共通電極を浮遊
状態にして理想の電位に保持できるようにしたものであ
る。
The present invention suppresses flicker and keeps the common electrode in a floating state so that it can be held at an ideal potential.

[問題点を解決するための手段] 本発明は、各行において、所定数の画素ごとに画像信号
の極性を反転して供給するとともに1行中においては各
極性の画像信号を供給される画素の数が等しくなるよう
にし、さらに所定フィールドごとに各画素に供給する画
像信号の極性を反転し、各画素の共通電極を浮遊状態に
するようにしたものである。
[Means for Solving the Problems] In the present invention, in each row, the polarity of the image signal is inverted and supplied for each predetermined number of pixels, and in one row, the pixel signals to which the image signals of each polarity are supplied are supplied. The numbers are made equal, and the polarity of the image signal supplied to each pixel is inverted every predetermined field so that the common electrode of each pixel is in a floating state.

[実施例] 第1図において、L〜Lは液晶表示素子で、それぞれの
共通電極Cは浮遊状態にしてある。各液晶表示素子L〜
Lの対向電極には、、ゲートをXラインに、ソースをY
ラインに接続したTFT T〜Tを接続してある。SR1はX
ラインドライバを構成するシフトレジスタで、Xライン
X1、X2…を順次選択するものである。SR2は一つのXラ
インが選択されている間にYラインY1、Y2…を順次選択
するためのシフトレジスタで、これとスイッチング回路
TGとによってYラインドライバを構成している。AはXY
ドライバ制御回路である。V1は端子pに供給される画像
信号の電圧レベルを反転する反転回路、Sは切換え回路
で、端子pからの画像信号と反転回路V1からのレベル反
転された画像信号を1ラインごとに切り換えるものであ
る。
[Embodiment] In FIG. 1, L to L are liquid crystal display elements, and each common electrode C is in a floating state. Each liquid crystal display element L ~
For the counter electrode of L, the gate is on the X line and the source is on the Y line.
The TFTs T to T connected to the line are connected. SR 1 is X
A shift register that constitutes a line driver, X line
X 1 , X 2 ... Are sequentially selected. SR 2 is a shift register for sequentially selecting Y lines Y 1 , Y 2 ... While one X line is selected.
The TG and the Y line driver are configured. A is XY
It is a driver control circuit. V 1 is an inverting circuit that inverts the voltage level of the image signal supplied to the terminal p, S is a switching circuit, and the image signal from the terminal p and the level-inverted image signal from the inverting circuit V 1 are line by line. It is to switch.

なお、端子pへの画像信号は1フィールドごとに極性を
反転されて供給されるものである。
The image signal to the terminal p is supplied with the polarity inverted for each field.

つぎに動作について説明する。切換え回路Sには、端子
pからの画像信号が供給されるとともに反転回路V1によ
ってレベル反転された画像信号が供給される。切換え回
路S内のスイッチは1ラインごとに切り換えられるた
め、、その出力端子q1、q2にはそれぞれ第2図A、Bの
ように互いに逆極性の画像信号が1ラインごとに極性反
転して発生する。
Next, the operation will be described. The switching circuit S is supplied with the image signal from the terminal p and the image signal whose level has been inverted by the inversion circuit V 1 . Since the switches in the switching circuit S are switched line by line, image signals of opposite polarities are inverted at their output terminals q 1 and q 2 line by line as shown in FIGS. 2A and 2B, respectively. Occurs.

この画像信号によって、以下のように、隣接する画素が
互いに逆極性の画像信号で駆動され、結果的にフリッカ
ーをなくすことができるのである。
With this image signal, adjacent pixels are driven by image signals having polarities opposite to each other as described below, and as a result, flicker can be eliminated.

まず第1ラインにおいては、切換え回路Sが第1図示の
状態にあり、端子q1、q2にはそれぞれ反転回路V1からの
画像信号および端子pからの画像信号が供給されてい
る。このときの端子q1、q2における画像信号を示したの
がそれぞれ第3A図の画像信号VD1、VD1である。この画像
信号は、共通電極の電位Vcを中心として対称なものとな
っている。
First, in the first line, the switching circuit S is in the state shown in the first diagram, and the image signals from the inverting circuit V 1 and the image signal from the terminal p are supplied to the terminals q 1 and q 2 , respectively. The image signals at the terminals q 1 and q 2 at this time are the image signals VD 1 and VD 1 in FIG. 3A, respectively. This image signal is symmetrical about the potential Vc of the common electrode.

この第1ラインにおいては、シフトレジスタSR1の端子X
1から第3図Bのパルスが発生して第1ラインのTFTが選
択される。この第1ラインが選択されている間にシフト
レジスタSR2の端子Y1、Y2…から順次第3図C1、C2…の
ごとくパルスが発生し、第1ラインの画素が左方から順
次選択される。これによって、まずX1、Y1の画素に第3
図Aの電圧v11が印加され、つぎにX1、Y2の画素に第3
図Aの電圧v12が印加される。
In this first line, the terminal X of the shift register SR 1
The pulse of 1 to 3B is generated and the TFT of the first line is selected. While the first line is selected, pulses are sequentially generated from the terminals Y 1 , Y 2 ... Of the shift register SR 2 as shown in C 1 , C 2 ... in FIG. 3, and the pixels on the first line start from the left. Selected sequentially. As a result, the pixels of X 1 and Y 1
The voltage v 11 of FIG. A is applied, and then the third pixel is applied to the pixels of X 1 and Y 2 .
The voltage v 12 of FIG. A is applied.

以下同様にして、(X1、Y3)、(X1、Y5)…の画素に
は、それぞれ第3図Aの画像信号の電圧v13、v15…が印
加され、(X1、Y4)、(X1、Y6)…の画素にはそれぞれ
第3図Aの画像信号VD1の電圧v14、v16…が印加され
る。
In the same manner, (X 1, Y 3), the (X 1, Y 5) ... of the pixel, the voltage v 13 of the image signal in FIG. 3 A, v 15 ... are applied respectively, (X 1, The voltages v 14 , v 16 ... Of the image signal VD 1 of FIG. 3A are applied to the pixels of Y 4 ), (X 1 , Y 6 ) ...

こうして、行方向に隣接する画素には交互に極性の反転
した画像信号が印加される。
In this way, the image signals whose polarities are inverted are alternately applied to the pixels adjacent in the row direction.

つぎに第2ラインにおいては、切換え回路Sが切り換わ
り、端子q1、q2には第3図Aのように上記とは極性の反
転した画像信号 VD2が供給される。そのため、シフトレジスタSR1の端子
X1から第3図B2のパルスが発生して、第2ラインのTFT
が選択されると、ラインY1、Y2…の画素には第1ライン
とは逆極性の画像信号が印加される。すなわち、(X2
Y1)、(X2、Y3)…の画素にはそれぞれ第3図Aの画像
信号VD2の電圧v21、v23…が印加され、(X2、Y2)、(X
2、Y4)…の画素にはそれぞれ第3図Aの画像信号 の電圧v22、v24…が印加される。
Next, in the second line, the switching circuit S is switched, and the image signals whose polarities are opposite to those described above are applied to the terminals q 1 and q 2 as shown in FIG. 3A. VD 2 is supplied. Therefore, the terminals of shift register SR 1
The pulse shown in Fig. 3 B 2 is generated from X 1 and the second line TFT
Is selected, an image signal having a polarity opposite to that of the first line is applied to the pixels on the lines Y 1 , Y 2, ... That is, (X 2 ,
The voltages v 21 , v 23, ... Of the image signal VD 2 of FIG. 3A are applied to the pixels of Y 1 ), (X 2 , Y 3 ), respectively, and (X 2 , Y 2 ), (X
2 , Y 4 ) ... Pixels have the image signal of FIG. The voltages v 22 , v 24, ... Of are applied.

以下、同様に第3ライン以降についても、交互に画像信
号の極性が反転して供給され、液晶が交流駆動されるこ
とになる。
Similarly, the polarities of the image signals are alternately inverted and supplied to the third and subsequent lines, and the liquid crystal is AC-driven.

つぎに、以上のような駆動を行ったときの共通電極の電
位についてみる。各画素は第4図のように共通電極Cに
一端を接続された同容量の容量素子と考えることがで
き、各画素には交互に極性の異なった電圧が印加され、
しかも隣あった画素の画像信号は相関が強いため、共通
電極の電圧VCは、 vC=1/2(v11+v12)=1/2(v13+v14)…… で表され、これは全画素についても同様であるため、共
通電極の電位は、極性の異なる画像信号の中間電位に保
持され、外部から電位を与えなくても理想の電位にする
ことができるのである。
Next, the potential of the common electrode when the above driving is performed will be examined. Each pixel can be considered as a capacitive element having the same capacitance, one end of which is connected to the common electrode C as shown in FIG. 4, and voltages having different polarities are alternately applied to each pixel,
Moreover, since the image signals of adjacent pixels have a strong correlation, the voltage V C of the common electrode is represented by v C = 1/2 (v 11 + v 12 ) = 1/2 (v 13 + v 14 ) ... Since this is the same for all pixels, the potential of the common electrode is held at the intermediate potential of the image signals having different polarities, and can be set to an ideal potential without applying a potential from the outside.

つぎに液晶カラーテレビに用いた例について説明する。
第5図において、マトリクスの各ラインには、R、G、
Bの画素をこの順に順次配列してあり、奇数ラインと偶
数ラインとでライン方向に1画素分だけ配列をずらして
ある。これによってR、G、Bの各画素がが列方向にジ
グザグに配列され、このジグザグに配列された画素のTF
Tは、共通のYラインの両側に1ラインおきに交互に接
続してある。また各画素の共通電極は浮遊状態にしてあ
る。端子qr、qg、qbにはそれぞれR、G、Bの色信号を
1フィールドごとに極性を反転して供給してあり、各色
信号は反転回路V2、V3、V4によって極性を反転される。
Next, an example used in a liquid crystal color television will be described.
In FIG. 5, each line of the matrix has R, G,
The pixels of B are sequentially arranged in this order, and the arrangement is shifted by one pixel in the line direction between the odd line and the even line. As a result, the R, G, and B pixels are arranged in a zigzag in the column direction, and the TF of the pixels arranged in this zigzag is set.
Ts are alternately connected to every other line on both sides of the common Y line. The common electrode of each pixel is in a floating state. R, G, and B color signals are supplied to the terminals qr, qg, and qb with their polarities inverted for each field, and the polarities of the respective color signals are inverted by the inversion circuits V 2 , V 3 , and V 4 . It

第1図と同一符号は同じものを示す。The same reference numerals as those in FIG. 1 indicate the same components.

以上の構成において、Y1、Y4ラインにはRの画素が接続
されているが、各ラインのスイッチング回路TGはそれぞ
れ端子qrからのRの色信号および反転回路V2によって反
転されたRの色信号が供給されている。Y2、Y5ラインに
はGの画素が接続されているが、各ラインのスイッチン
グ回路TGには、それぞれ反転回路V3によってレベル反転
されたGの色信号および端子qgからのGの色信号が供給
されている。Y3、Y6ラインにはBの画素が接続されてい
るが、各ラインのスイッチング回路TGには、それぞれ端
子qbからのBの色信号および反転回路V4によってレベル
反転されたBの色信号が供給されている。
In the above configuration, the R pixels are connected to the Y 1 and Y 4 lines, but the switching circuit TG of each line has the R color signal from the terminal qr and the R color signal inverted by the inversion circuit V 2 . Color signals are being supplied. G pixels are connected to the Y 2 and Y 5 lines, but the G color signal whose level is inverted by the inverting circuit V 3 and the G color signal from the terminal qg are connected to the switching circuit TG of each line. Is being supplied. B pixels are connected to the Y 3 and Y 6 lines, and the B color signal from the terminal qb and the B color signal whose level is inverted by the inverting circuit V 4 are connected to the switching circuits TG of the respective lines. Is being supplied.

Y7ライン以降についても、上記と同様に接続されてい
る。
For even Y 7 and later lines are connected in the same manner as described above.

上記のような構成であるため、Xラインにおいて隣あっ
た画素には互いに極性の異なった色信号が印加され、し
かも2つおきに存在する同一色の画素にも互いに極性の
異なった色信号が印加される。
Due to the above-described configuration, color signals having mutually different polarities are applied to pixels adjacent to each other in the X line, and color signals having mutually different polarities are also applied to every other pixel of the same color. Is applied.

また、シフトレジスタSR1によってX1、X2…ラインが順
次選択されていくものであるが、Yラインにおいて隣接
する画素にも互いに極性の異なった色信号が印加され
る。
Further, although the X 1 , X 2 ... Lines are sequentially selected by the shift register SR 1 , color signals having different polarities are applied to the adjacent pixels on the Y line.

ところで、端子qr、qg、qbに供給される色信号は1フィ
ールドごとに極性を反転されるため、各画素に印加され
る色信号は1フィールドごとに極性を反転され、各画素
は交流駆動されることになる。
By the way, since the polarities of the color signals supplied to the terminals qr, qg, and qb are inverted every field, the polarities of the color signals applied to each pixel are inverted every field, and each pixel is AC-driven. Will be.

また共通電極は、先の実施例と同様に浮遊状態にしてあ
るため、理想の電位に保持され、共通電極に所定の電位
を供給するための端子が不要になる。
Further, since the common electrode is in a floating state as in the previous embodiment, it is held at an ideal potential, and a terminal for supplying a predetermined potential to the common electrode is unnecessary.

なお本発明は、上記の実施例に限られるものではなく、
ベイヤー配列等、他の画素配列のものにも適用できる。
The present invention is not limited to the above embodiment,
It can be applied to other pixel arrangements such as a Bayer arrangement.

[発明の効果] 本発明によれば、画面全体でのフリッカーをなくして小
面積のフリッカーにしたので、視覚特性上フリッカーを
抑えることができるとともに共通電極を浮遊状態で理想
の電位に保持でき、共通電極に所定の電位を供給するた
めの端子が不要になる。
[Effects of the Invention] According to the present invention, since the flicker on the entire screen is eliminated and the flicker is reduced to a small area, the flicker can be suppressed in terms of visual characteristics, and the common electrode can be held at an ideal potential in a floating state. A terminal for supplying a predetermined potential to the common electrode becomes unnecessary.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の一実施例を示した電気回路図、第2図
は画像信号の波形を示した波形図、第3図は動作説明の
ための電圧波形図、第4図は共通電極の電位を説明する
ための説明図、第5図は他の実施例を示した電気回路図
である。 L〜L……液晶表示素子 T〜T……TFT S……スイッチング回路 V1……レベル反転回路 V2〜V4……レベル反転回路
FIG. 1 is an electric circuit diagram showing an embodiment of the present invention, FIG. 2 is a waveform diagram showing the waveform of an image signal, FIG. 3 is a voltage waveform diagram for explaining the operation, and FIG. 4 is a common electrode. 5 is an electric circuit diagram showing another embodiment, and FIG. 5 is an electric circuit diagram showing another embodiment. L~L ...... liquid crystal display device T~T ...... TFT S ...... switching circuit V 1 ...... level inversion circuit V 2 ~V 4 ...... level inversion circuit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 小沢 健二 東京都墨田区太平4丁目1番1号 株式会 社精工舎内 (56)参考文献 特開 昭60−3698(JP,A) 特開 昭57−109994(JP,A) ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Kenji Ozawa 4-1-1 Taihei, Sumida-ku, Tokyo Inside the Seikosha Co., Ltd. (56) References JP-A-60-3698 (JP, A) JP-A-SHO 57-109994 (JP, A)

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】液晶からなる画素をマトリクス状に配列
し、各画素に画像信号を順次供給して画像を表示する液
晶表示装置において、 各行における画素には所定数ごとに画像信号の極性を反
転して供給し、しかも1行中においては、各極性の画像
信号を供給される画素数がともに等しく、 さらに各画素に供給する画像信号の極性を所定フィール
ドごとに反転し、 各画素の共通電極を浮遊状態としたことを特徴とする液
晶表示装置の駆動方法。
1. A liquid crystal display device in which liquid crystal pixels are arranged in a matrix and an image signal is sequentially supplied to each pixel to display an image. In the pixels in each row, the polarity of the image signal is inverted every predetermined number. In addition, the number of pixels to which the image signals of respective polarities are supplied are equal in one row, and the polarities of the image signals to be supplied to the respective pixels are inverted for each predetermined field. A method of driving a liquid crystal display device, wherein the liquid crystal display device is in a floating state.
JP60258151A 1985-11-18 1985-11-18 Driving method for liquid crystal display device Expired - Lifetime JPH0672989B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60258151A JPH0672989B2 (en) 1985-11-18 1985-11-18 Driving method for liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60258151A JPH0672989B2 (en) 1985-11-18 1985-11-18 Driving method for liquid crystal display device

Publications (2)

Publication Number Publication Date
JPS62116924A JPS62116924A (en) 1987-05-28
JPH0672989B2 true JPH0672989B2 (en) 1994-09-14

Family

ID=17316230

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60258151A Expired - Lifetime JPH0672989B2 (en) 1985-11-18 1985-11-18 Driving method for liquid crystal display device

Country Status (1)

Country Link
JP (1) JPH0672989B2 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5041823A (en) * 1988-12-29 1991-08-20 Honeywell Inc. Flicker-free liquid crystal display driver system
JPH0467091A (en) * 1990-07-09 1992-03-03 Internatl Business Mach Corp <Ibm> Liquid crystal display unit
JPH05224625A (en) * 1992-02-12 1993-09-03 Nec Corp Driving method for liquid crystal display device
WO1997049080A1 (en) * 1996-06-20 1997-12-24 Seiko Epson Corporation Image display apparatus
JP2005257929A (en) * 2004-03-10 2005-09-22 Sanyo Electric Co Ltd Active matrix display device
KR101160836B1 (en) * 2005-09-27 2012-06-29 삼성전자주식회사 Display device and shift register therefor

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS603698A (en) * 1983-06-21 1985-01-10 ソニー株式会社 Liquid crystal display

Also Published As

Publication number Publication date
JPS62116924A (en) 1987-05-28

Similar Documents

Publication Publication Date Title
JP3901048B2 (en) Active matrix liquid crystal display device
JP2937130B2 (en) Active matrix type liquid crystal display
US5253091A (en) Liquid crystal display having reduced flicker
EP0686958B1 (en) DC compensation for interlaced display
EP0351253B1 (en) Liquid crystal projection apparatus and driving method thereof
JPH0572999A (en) Liquid crystal display device and its driving method
JPS60257497A (en) Driving of liquid crystal display
JPH04186217A (en) Interlace driving method for highly dielectric liquid crystal panel
JP2656243B2 (en) Driving method of liquid crystal display device
US5448385A (en) Active matrix liquid crystal display device with interdigitated counter electrodes
KR20030033050A (en) Display devices and driving method therefor
JPH0672989B2 (en) Driving method for liquid crystal display device
JPH0488770A (en) Drive method for display device
JP3162332B2 (en) Driving method of liquid crystal panel
JP2577796B2 (en) Drive circuit for matrix type liquid crystal display
JP2504105B2 (en) Driving method for active matrix liquid crystal display
JPH01179993A (en) Display device using liquid crystal
JP2531151B2 (en) Driving method of active matrix liquid crystal display panel
JPS61294416A (en) Driving system for liquid crystal display type image pickup device
JPH08179728A (en) Liquid crystal display device
KR100309765B1 (en) Device and method for driving matrix type lcd
JPH08313869A (en) Active matrix display device and driving method therefor
JPH02196218A (en) Driving method for liquid crystal display device
JP2562393B2 (en) Liquid crystal display
JPS62242920A (en) Color liquid crystal display device