JPH067140B2 - Wind comparator that inputs the difference between two voltages - Google Patents

Wind comparator that inputs the difference between two voltages

Info

Publication number
JPH067140B2
JPH067140B2 JP24108785A JP24108785A JPH067140B2 JP H067140 B2 JPH067140 B2 JP H067140B2 JP 24108785 A JP24108785 A JP 24108785A JP 24108785 A JP24108785 A JP 24108785A JP H067140 B2 JPH067140 B2 JP H067140B2
Authority
JP
Japan
Prior art keywords
comparator
difference
signal
constant current
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP24108785A
Other languages
Japanese (ja)
Other versions
JPS62101120A (en
Inventor
照夫 佐藤
彰 伊藤
治久 古石
利武 柳川
武二 西野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Panasonic Holdings Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp, Matsushita Electric Industrial Co Ltd filed Critical Nippon Telegraph and Telephone Corp
Priority to JP24108785A priority Critical patent/JPH067140B2/en
Publication of JPS62101120A publication Critical patent/JPS62101120A/en
Publication of JPH067140B2 publication Critical patent/JPH067140B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)
  • Manipulation Of Pulses (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、2つの電気信号の大きさの差が所定の範囲内
にあるかどうかを比較する2つの電圧の差を入力とする
ウィンド・コンパレータに関するものである。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a window comparator which receives as an input a difference between two voltages for comparing whether or not a difference in magnitude between two electric signals is within a predetermined range. It is a thing.

従来の技術 近年、各種の制御機器において、電気信号が所定の範囲
内にあるかどうかを識別するウィンド・コンパレータが
多数使用されてきている。この目的を達成するために、
従来は、2つのコンパレータと、上限値および下限値の
2つの基準電圧が必要であった。(例えば、横井与次郎
「リニアIC実用回路マニュアル」,(昭52.7.2
5),ラジオ技術社,P132〜133) 以下、図面を参照しながら、上述したような従来のウィ
ンド・コンパレータを用いて、2つの電気信号の大きさ
の差が所定の範囲内にあるかどうかを比較する回路につ
いて説明を行なう。
2. Description of the Related Art In recent years, a large number of window comparators have been used in various types of control equipment to identify whether or not an electric signal is within a predetermined range. to this end,
Conventionally, two comparators and two reference voltages having an upper limit value and a lower limit value have been required. (For example, Yojiro Yokoi "Practical Circuit Manual for Linear ICs", (Sho 52.7.2)
5), Radio Technology Co., Ltd., P132-133) Hereinafter, referring to the drawings, using the conventional window comparator as described above, whether or not the difference in magnitude between the two electric signals is within a predetermined range. A circuit for comparing will be described.

第3図は、従来のウィンド・コンパレータによって、2
つの入力の差が所定の範囲内にあるかどうかを識別する
回路の構成を示すものである。第3図において、1aお
よび1bはそれぞれ入力信号源、11は入力I1および
入力I2の差を求めるための差動増幅器、50は従来の
ウィンド・コンパレータであり、51および52はそれ
ぞれ上限レベルおよび下限レベルを定める基準電圧源、
53および54はともにオープンコレクタ形のコンパレ
ータ、9はコンパレータ53および54の共通負荷抵
抗、60は出力である。
FIG. 3 shows a conventional window comparator that
It shows a configuration of a circuit for identifying whether or not the difference between two inputs is within a predetermined range. In FIG. 3, 1a and 1b are input signal sources, 11 is a differential amplifier for obtaining the difference between input I 1 and input I 2 , 50 is a conventional window comparator, and 51 and 52 are upper limit levels. And a reference voltage source that determines the lower limit level,
53 and 54 are both open collector type comparators, 9 is a common load resistance of the comparators 53 and 54, and 60 is an output.

以上のように構成された従来例の動作について説明す
る。
The operation of the conventional example configured as above will be described.

先ず、2つの入力I1およびI2は差動増幅器11によっ
て差動出力I2−I1に変換され、ウィンド・コンパレー
タ50の入力となる。ウィンド・コンパレータ50の内
部においては、コンパレータ53の逆相入力端子および
コンパレータ54の正相入力端子が共通に接続され、前
記差動出力I2−I1を供給される。一方、コンパレータ
53の正相入力端子に上限レベル(Vrefu)が、またコン
パレータ54の逆相入力端子に下限レベル(VrefL)が供
給されているので、 I2−I1>VrefHの時はコンパレータ53の出力が“Lo
w”,I2−I1<VrefLの時はコンパレータ54の出力が
“Low”,となり、VerfL<I2−I1<VerfHの時ウィン
ド・コンパレータ50の出力60が“High”となる。こ
の結果、2つの入力I1およびI2の差が所定の範囲内に
あるかどうかを識別できることになる。
First, the two inputs I 1 and I 2 are converted into a differential output I 2 −I 1 by the differential amplifier 11 and are input to the window comparator 50. Inside the window comparator 50, the negative-phase input terminal of the comparator 53 and the positive-phase input terminal of the comparator 54 are commonly connected, and the differential output I 2 -I 1 is supplied. On the other hand, since the upper limit level (Vrefu) is supplied to the positive phase input terminal of the comparator 53 and the lower limit level (Vref L ) is supplied to the negative phase input terminal of the comparator 54, when I 2 −I 1 > Vref H The output of the comparator 53 is "Lo
When w ”, I 2 −I 1 <Vref L , the output of the comparator 54 is“ Low ”, and when Verf L <I 2 −I 1 <Verf H , the output 60 of the window comparator 50 is“ High ”. As a result, it is possible to identify whether the difference between the two inputs I 1 and I 2 is within a predetermined range.

発明が解決しようとする問題点 しかしながら、第3図においては、2つの基準電圧源、
2つのコンパレータおよび差動増幅器を必要とし、精度
の高い比較回路を構成しようとすると高価になるという
問題点を有していた。
Problems to be Solved by the Invention However, in FIG. 3, two reference voltage sources,
It requires two comparators and a differential amplifier, and it is expensive to construct a highly accurate comparison circuit.

本発明は上記問題点に鑑み、より簡単な構成で安価な2
つの電圧の差を入力とするウィンド・コンパレータを提
供するものである。
In view of the above problems, the present invention has a simpler structure and is inexpensive.
The present invention provides a window comparator that receives the difference between two voltages as an input.

問題点を解決するための手段 この目的を達成するために、2つの抵抗と、一方の電気
信号が一方の抵抗を介して一方の入力端子に、他方の電
気信号が他方の抵抗を介して他方の入力端子に与えられ
るコンパレータと、定電流源と、前記定電流源からの定
電流が前記2つの抵抗を交互に流れるように切り替える
スイッチ手段と、前記スイッチ手段の切替信号に対応し
て前記コンパレータの出力を識別する論理回路部とから
なり、前記コンパレータは、前記スイッチ手段の切替信
号が一方の場合に、前記一方の電気信号と前記他方の電
気信号の大きさの差が、前記定電流の大きさとそれが流
れる抵抗の大きさとによって定められる第1の所定値よ
りも小さいか否かを判定し、前記スイッチ手段の切替信
号が他方の場合に、前記一方の電気信号と前記他方の電
気信号の大きさの差が、前記定電流の大きさとそれが流
れる抵抗の大きさとにって定められる第2の所定値より
も大きいか否かを判定する構成であり、かつ論理回路部
は、前記コンパレータからの出力信号と前記スイッチ手
段の切替信号に基ずいて2つの電気信号の大きさの差
が、前記第1の所定値よりも小さくかつ前記第2の所定
値よりも大きいか否かを判定するように構成されてい
る。
Means for Solving the Problems In order to achieve this object, two resistors and one electrical signal through one resistor to one input terminal, the other electrical signal through the other resistor , A constant current source, a switch means for switching a constant current from the constant current source to alternately flow through the two resistors, and the comparator in response to a switching signal of the switch means. And a difference in magnitude between the one electric signal and the other electric signal when the switching signal of the switch means is one, It is determined whether or not the value is smaller than a first predetermined value determined by the magnitude and the magnitude of the resistance that flows, and when the switching signal of the switch means is the other, the one electrical signal and the previous The configuration is such that it is determined whether or not the difference between the magnitudes of the other electric signals is larger than a second predetermined value determined by the magnitude of the constant current and the magnitude of the resistance through which the constant current flows. The circuit portion has a difference in magnitude between the two electric signals that is smaller than the first predetermined value and larger than the second predetermined value based on the output signal from the comparator and the switching signal of the switch means. It is configured to determine whether it is larger.

作用 この構成によれば、コンパレータの一方の入力端子に接
続された抵抗の両端に定電流による電圧降下が生じ、そ
の降下分だけバイアスされた一方の入力と他方の入力が
コンパレータで比較されることにより、2つの入力の差
が前記の電圧降下分を超えたかどうかの判定ができる。
電圧降下を受ける入力端子が、正相であるか逆相である
かによってコンパレータの出力論理が反転するため、定
電流の切替えに対応して論理回路部によってコンパレー
タの出力を識別することにより、ウィンド・コンパレー
タが構成されることがわかる。この結果、従来例におけ
る差動増幅器と2つのコンパレータが、本発明の実施例
では1つのコンパレータに、また2つの基準電源が1つ
の定電流源になるなど、簡単な構成で目的とする機能を
果していることになる、 実施例 以下、本発明の一実施例について、図面を参照しながら
説明する。
Function According to this configuration, a voltage drop due to a constant current occurs across the resistor connected to one input terminal of the comparator, and one input biased by that amount and the other input are compared by the comparator. Thus, it is possible to determine whether or not the difference between the two inputs exceeds the above voltage drop.
The output logic of the comparator is inverted depending on whether the input terminal that receives the voltage drop is in positive phase or negative phase.Therefore, by identifying the output of the comparator by the logic circuit section in response to the switching of the constant current, the window・ It can be seen that the comparator is configured. As a result, the differential amplifier and the two comparators in the conventional example function as one comparator in the embodiment of the present invention, and the two reference power sources function as one constant current source. Embodiments that will be achieved Hereinafter, one embodiment of the present invention will be described with reference to the drawings.

第1図は本発明の一実施例における2つの電圧の差を入
力とするウィンド・コンパレータの構成を示すものであ
る。第1図において、1aおよび1bはそれぞれ入力信
号源、2aおよび2bともに抵抗であり、それぞれ入力
信号源とコンパレータ5の入力端子との間に接続されて
いる。3はスイッチ手段であり、抵抗2aおよび抵抗2
bを流れる定電流を切替えるものである。5はコンパレ
ータ、6は定電流源である。7は論理回路部であり、ス
イッチ手段3の切替信号8に対応してコンパレータ5の
出力を識別する。8はスイッチ手段3の切替え信号であ
り、互いに逆位相の1対の信号から構成される。9はコ
ンパレータ5の負荷抵抗である。
FIG. 1 shows the configuration of a window comparator which receives the difference between two voltages as an input according to an embodiment of the present invention. In FIG. 1, 1a and 1b are input signal sources, 2a and 2b are resistors, respectively, and are connected between the input signal source and the input terminal of the comparator 5, respectively. Reference numeral 3 is a switch means, which is a resistor 2a and a resistor
The constant current flowing through b is switched. Reference numeral 5 is a comparator, and 6 is a constant current source. A logic circuit unit 7 identifies the output of the comparator 5 in response to the switching signal 8 of the switch unit 3. Reference numeral 8 denotes a switching signal of the switch means 3, which is composed of a pair of signals having mutually opposite phases. Reference numeral 9 is a load resistance of the comparator 5.

以上のように構成された2つの電圧の差を入力とするウ
ィンド・コンパレータについて、以下その動作について
説明する。
The operation of the window comparator configured as described above and having the difference between the two voltages as an input will be described below.

まず、切替信号8およびスイッチ手段3により、入力信
号源1aおよびコンパレータ5の正相入力端子との間に
接続された抵抗2aに、定電流源6により定電流が流さ
れる。これにより抵抗2aの両端に電圧降下が生じ、入
力信号源1aから供給される入力電圧は前記の電圧降下
分だけバイアスされて、コンパレータ5の正相入力端子
へ供給される。一方抵抗2bには電流が流れないため、
入力信号源1bから供給される入力電圧は、そのままコ
ンパレータ5の逆相入力端子へ導かれる。入力信号源1
aおよび1bから供給される入力電圧の大きさをそれぞ
れIaおよびIbとし、前記の電圧降下分の大きさをVr
efaとすると、 i)Ia−Verfa>IbすなわちIa−Ib> Vrefaの時コンパレータ5の出力は“High”となり、 ii)Ia−Verfa<IbすなわちIa−Ib< Vrefaの時コンパレータ5の出力は“Low”となる。
First, the switching signal 8 and the switching means 3 cause a constant current to flow through the resistor 2a connected between the input signal source 1a and the positive phase input terminal of the comparator 5 by the constant current source 6. This causes a voltage drop across the resistor 2a, and the input voltage supplied from the input signal source 1a is biased by the above voltage drop and supplied to the positive phase input terminal of the comparator 5. On the other hand, since no current flows through the resistor 2b,
The input voltage supplied from the input signal source 1b is directly guided to the negative phase input terminal of the comparator 5. Input signal source 1
The magnitudes of the input voltages supplied from a and 1b are Ia and Ib, respectively, and the magnitude of the voltage drop is Vr.
Efa: i) When Ia-Verfa> Ib, that is, Ia-Ib> Vrefa, the output of the comparator 5 becomes “High”, and ii) When Ia-Verfa <Ib, that is, Ia-Ib <Vrefa, the output of the comparator 5 becomes “High”. Low ”.

この結果、2つの入力電圧の差Ia−IbがVrefaを超
えているかどうかが判断できる。
As a result, it can be determined whether the difference Ia-Ib between the two input voltages exceeds Vrefa.

次に、切替信号8が切替り、抵抗2bに定電流が流され
る。この時抵抗2bの両端に生ずる電圧降下の大きさを
Vrefbとすると、コンパレータ5の出力は、 iii)Ia>Ib−VrefbすなわちIa−Ib> −Vrefbの時“High”となり、 iv)Ia<Ib−VerfbすなわちIa−Ib< −Vrefbの時“Low”となる。
Next, the switching signal 8 is switched, and a constant current is passed through the resistor 2b. At this time, the magnitude of the voltage drop across the resistor 2b
Assuming Vrefb, the output of the comparator 5 is iii) "High" when Ia> Ib-Vrefb, that is, Ia-Ib> -Vrefb, and iv) "Low" when Ia <Ib-Verfb, that is, Ia-Ib <-Vrefb. Becomes

以上の結果前式ii)およびiii)より−Vrefb<Ia−I
b<Vrefaの範囲においてコンパレータ5の出力は、切
替信号8の状態に対応して“High”または“Low”とな
ることがわかる。
As a result of the above, -Vrefb <Ia-I is obtained from the above equations ii) and iii).
It can be seen that in the range of b <Vrefa, the output of the comparator 5 becomes “High” or “Low” corresponding to the state of the switching signal 8.

論理回路部7は、切替信号8の状態に対応してコンパレ
ータ5の出力を識別するものである。以下この動作を説
明する。抵抗2aにVrefaなる電圧降下が生ずる状態で
は、切替信号8のうち、右側が“Low”、左側が“Hig
h”となっている。このためANDゲートG1は閉じられ
てANDゲートG2が開かれる。この結果コンパレータ
5の出力が“Low”の時のみG2およびORゲートを通し
て出力60が“High”になる。これは前式ii)に対応す
る。
The logic circuit section 7 identifies the output of the comparator 5 according to the state of the switching signal 8. This operation will be described below. In the state where the voltage drop of Vrefa occurs in the resistor 2a, the right side of the switching signal 8 is "Low" and the left side is "Hig".
Therefore, the AND gate G 1 is closed and the AND gate G 2 is opened. As a result, the output 60 is “High” through G 2 and the OR gate only when the output of the comparator 5 is “Low”. This corresponds to the previous equation ii).

次に、抵抗2bにVrefbなる電圧降下が生じている状態
では、切替信号8のうち、右側が“High”、左側が“Lo
w”となっている。このためANDゲートG2は閉じら
れ、G1が開かれている。この結果コンパレータ5の出
力が“High”の時のみ、G1およびORゲートを通して
出力60が“High”になる。これは前式iii)に対応す
る。以上の結果を総合すると、−Vrefb<Ia−Ib<V
refaの時、出力60が“High”となり、2つの入力の差
がウィンド・コンパレータで比較されていることがわか
る。
Next, in the state where the voltage drop of Vrefb occurs in the resistor 2b, the right side of the switching signal 8 is "High" and the left side is "Lo".
Therefore, the AND gate G 2 is closed and G 1 is opened. As a result, the output 60 is “High” through G 1 and the OR gate only when the output of the comparator 5 is “High”. "This corresponds to the above equation iii). When the above results are combined, -Vrefb <Ia-Ib <V
When refa, the output 60 becomes "High", and it can be seen that the difference between the two inputs is compared by the window comparator.

以上のように本実施例によれば、入力信号源とコンパレ
ータの入力端子の間を抵抗を介して接続したことによ
り、直流成分を含む2つの入力電圧の差が、許容限界内
かどうかを簡単な構成で検知することができる。
As described above, according to the present embodiment, by connecting the input signal source and the input terminal of the comparator via the resistor, it is easy to determine whether the difference between the two input voltages including the DC component is within the allowable limit. It can be detected with various configurations.

さらに本発明の他の実施例について、図面を参照しなが
ら説明する。
Further, another embodiment of the present invention will be described with reference to the drawings.

第2図は本発明の他の実施例における2つの電圧の差を
入力とするウィンド・コンパレータの構成を示すもので
ある。第2図において、1aおよび1bはそれぞれ入力
信号源であり、交流信号またはパルス信号を発生する。
2aおよび2bはともに抵抗であり、それぞれコンパレ
ータ5のコモンモード電圧源から他の抵抗を介して入力
端子に接続されている。10aおよび10bはともにコ
ンデンサであり、入力信号の直流成分を阻止する。その
他の部分は、第1図と同様な構成であり、また同様な機
能を果しているので同一番号を付けその説明を省略す
る。
FIG. 2 shows the configuration of a window comparator which inputs the difference between two voltages according to another embodiment of the present invention. In FIG. 2, 1a and 1b are input signal sources, respectively, which generate an alternating current signal or a pulse signal.
Both 2a and 2b are resistors, which are respectively connected to the input terminal from the common mode voltage source of the comparator 5 via another resistor. Both 10a and 10b are capacitors, which block the DC component of the input signal. The other parts have the same structure as FIG. 1 and also have the same functions, and therefore, the same reference numerals are given and the description thereof is omitted.

以上のように構成された2つの電圧の差を入力とするウ
ィンド・コンパレータについて、以下その動作を説明す
る。
The operation of the window comparator configured as described above, which receives the difference between the two voltages, will be described below.

まず、切替信号8およびスイッチ手段3により、抵抗2
aに、定電流源6から定電流が流される。これにより抵
抗2aの両端に電圧降下が生じ、入力信号源1aから供
給される入力電圧は、前記の電圧降下分だけコモンモー
ド電圧に直流分が重畳されて、コンパレータ5の正相入
力端子へ供給される。一方、抵抗2bには電流が流れな
いため、入力信号源1bから供給される入力電圧はその
ままコモンモード電圧に重畳され、コンパレータ5の逆
相入力端子に導かれる。入力信号源1aおよび1bから
入力信号のピーク値をそれぞれImaおよびImbとし、抵
抗2aの両端の電圧降下をVrefaとすると、 i)Ima−Vrefa>ImbすなわちIma−Imb>Vrefaの時
コンパレータ5の出力は“High”となり、 ii)Ima−Vrefa<ImbすなわちIma−Imb<Vrefaの時
コンパレータ5の出力は“Low”となる。
First, the resistance 2 is set by the switching signal 8 and the switching means 3.
A constant current is supplied from a constant current source 6 to a. As a result, a voltage drop occurs across the resistor 2a, and the input voltage supplied from the input signal source 1a is supplied to the positive-phase input terminal of the comparator 5 by superimposing a DC component on the common mode voltage by the voltage drop. To be done. On the other hand, since no current flows through the resistor 2b, the input voltage supplied from the input signal source 1b is superposed on the common mode voltage as it is and guided to the negative phase input terminal of the comparator 5. When the peak values of the input signals from the input signal sources 1a and 1b are Ima and Imb, respectively, and the voltage drop across the resistor 2a is Vrefa, i) When Ima-Vrefa> Imb, that is, Ima-Imb> Vrefa, the output of the comparator 5 Becomes "High", and ii) When Ima-Vrefa <Imb, that is, Ima-Imb <Vrefa, the output of the comparator 5 becomes "Low".

この結果、2つの入力信号のピーク値の差Ima−Imbが
Vrefaを超えているかどうかが判断できる。
As a result, the difference Ima-Imb between the peak values of the two input signals becomes
It is possible to judge whether Vrefa is exceeded.

次に、切替信号8が切替ると、抵抗2bに定電流が流さ
れる。この時抵抗2bの両端に生ずる電圧降下の大きさ
をVrefbとすると、コンパレータ5の出力は iii)Ima>Imb−VrefaすなわちIma−Imb>−Vrefa
の時“High”なり、 iv)Ima<Imb−VrefbすなわちIma−Imb<−Vrefの
時“Low”となる。
Next, when the switching signal 8 is switched, a constant current is passed through the resistor 2b. If the magnitude of the voltage drop across the resistor 2b at this time is Vrefb, the output of the comparator 5 is iii) Ima> Imb-Vrefa, that is, Ima-Imb> -Vrefa.
When it is, it becomes "High", and iv) It becomes "Low" when Ima <Imb-Vrefb, that is, Ima-Imb <-Vref.

以上の結果、前式ii)およびiii)より、−Vrefb<Ima
−Imb<Vrefaの範囲において、コンパレータ5の出力
は、切替信号8の状態に対応して“High”または“Lo
w”となることがわかる。論理回路部7の構成および機
能は、第1図の場合と同一であり、この結果−Vrefb<
Ima−Imb<Vrefaの時出力60が“High”となり、2
つの入力信号のピーク値の差が、ウィンド・コンパレー
タで比較されていることがわかる。
As a result, from the above equations ii) and iii), −Vrefb <Ima
In the range of −Imb <Vrefa, the output of the comparator 5 is “High” or “Lo” according to the state of the switching signal 8.
w ". The configuration and function of the logic circuit section 7 are the same as those in FIG. 1, and as a result, -Vrefb <
When Ima-Imb <Vrefa, the output 60 becomes "High" and 2
It can be seen that the difference between the peak values of the two input signals is compared by the window comparator.

以上のように本実施例によれば、入力信号をコンデンサ
を介してコンパレータに供給したので、2つの交流入力
信号のピーク値の差が、許容限界内にあるかどうかを、
簡単な構成で検知することができる。
As described above, according to the present embodiment, since the input signal is supplied to the comparator via the capacitor, it is determined whether the difference between the peak values of the two AC input signals is within the allowable limit.
It can be detected with a simple configuration.

なお、第1図および第2図において用いられた論理回路
7は、主として別の目的に用いられたマイクロコンピュ
ータにその機能を果させることができ、その場合は構成
がさらに簡単になる。また、これまでの説明において
は、コンパレータの入力端子の極性を固定して説明した
が、これに限定されるものではない。
It should be noted that the logic circuit 7 used in FIGS. 1 and 2 can allow a microcomputer mainly used for another purpose to perform its function, in which case the configuration is further simplified. Further, in the above description, the polarity of the input terminal of the comparator is fixed, but the present invention is not limited to this.

発明の効果 このように本発明は、2つの入力信号の一方に基準電圧
を重畳させ、他方の入力信号とコンパレータで比較する
ことにより、簡単な構成で安価なウィンド・コンパレー
タを構成することができるものである。
As described above, according to the present invention, by superimposing the reference voltage on one of the two input signals and comparing the other input signal with the comparator, it is possible to configure an inexpensive window comparator with a simple configuration. It is a thing.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の一実施例の構成を示す図、第2図は本
発明の他の実施例の構成を示す図、第3図は従来のウィ
ンド・コンパレータによって2つの入力の差が所定の範
囲内にあるかどうかを識別する回路の構成を示す図であ
る。 1a……入力信号源、1b……入力信号源、2a……抵
抗、2b……抵抗、3……スイッチ手段、5……コンパ
レータ、6……定電流源、7……論理回路部、8……切
替信号、9……コンパレータ負荷抵抗、10a……コン
デンサ、10b……コンデンサ、11……差動増幅器、
50……ウィンド・コンパレータ、51……上限レベ
ル、52……下限レベル、53コンパレータ、54……
コンパレータ。
FIG. 1 is a diagram showing a configuration of an embodiment of the present invention, FIG. 2 is a diagram showing a configuration of another embodiment of the present invention, and FIG. 3 is a conventional window comparator for determining a difference between two inputs. It is a figure which shows the structure of the circuit which identifies whether it exists in the range of. 1a ... input signal source, 1b ... input signal source, 2a ... resistor, 2b ... resistor, 3 ... switch means, 5 ... comparator, 6 ... constant current source, 7 ... logic circuit section, 8 ... switching signal, 9 ... comparator load resistance, 10a ... capacitor, 10b ... capacitor, 11 ... differential amplifier,
50 ... window comparator, 51 ... upper limit level, 52 ... lower limit level, 53 comparator, 54 ...
comparator.

フロントページの続き (72)発明者 古石 治久 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 柳川 利武 神奈川県横須賀市武1丁目2356番地 日本 電信電話株式会社複合通信研究所内 (72)発明者 西野 武二 神奈川県横須賀市武1丁目2356番地 日本 電信電話株式会社複合通信研究所内 (56)参考文献 特開 昭57−111116(JP,A) 特公 昭41−007318(JP,B1)Front page continuation (72) Inventor Haruhisa Furuishi 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (72) Toshimu Yanagawa 1-2356 Takeshi, Yokosuka City, Kanagawa Japan Telegraph and Telephone Corporation (72) Takeji Nishino, 2356 Take 1-2chome, Yokosuka City, Kanagawa Pref., Nippon Telegraph and Telephone Corporation, Complex Communication Laboratory (56) Reference JP-A-57-111116 (JP, A) JP-B-41-007318 (JP) , B1)

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】2つの抵抗と、 一方の電気信号が一方の抵抗を介して一方の入力端子
に、他方の電気信号が他方の抵抗を介して他方の入力端
子に与えられるコンパレータと、 定電流源と、 前記定電流源からの定電流が前記2つの抵抗を交互に流
れるように切り替えるスイッチ手段と、 前記スイッチ手段の切替信号に対応して前記コンパレー
タの出力を識別する論理回路部を有し、 前記コンパレータは、 前記スイッチ手段の切替信号が一方の場合に、前記一方
の電気信号と前記他方の電気信号の大きさの差が、前記
定電流の大きさとそれが流れる抵抗の大きさとによって
定められる第1の所定値よりも小さいか否かを判定し、 前記スイッチ手段の切替信号が他方の場合に、前記一方
の電気信号と前記他方の電気信号の大きさの差が、前記
定電流の大きさとそれが流れる抵抗の大きさとによって
定められる第2の所定値よりも大きいか否かを判定する
構成であり、 かつ論理回路部は、前記コンパレータからの出力信号と
前記スイッチ手段の切替信号に基ずいて2つの電気信号
の大きさの差が、前記第1の所定値よりも小さくかつ前
記第2の所定値よりも大きいか否かを判定する構成とし
た2つの電圧の差を入力とするウィンド・コンパレー
タ。
1. A constant current, and two resistors, a comparator in which one electric signal is applied to one input terminal via one resistance, and the other electric signal is applied to the other input terminal via the other resistance. A source, a switch means for switching a constant current from the constant current source to alternately flow through the two resistors, and a logic circuit section for identifying the output of the comparator in response to a switching signal of the switch means. When the switching signal of the switch means is one, the comparator determines the difference between the magnitudes of the one electric signal and the other electric signal by the magnitude of the constant current and the magnitude of resistance through which the constant current flows. Is smaller than a first predetermined value, and when the switching signal of the switch means is the other, the difference in magnitude between the one electric signal and the other electric signal is the constant voltage. And a logic circuit section for switching the output signal from the comparator and the switching means. Based on the signal, the difference between the two electric signals is configured to determine whether the difference between the magnitudes of the two electric signals is smaller than the first predetermined value and larger than the second predetermined value. Input window comparator.
JP24108785A 1985-10-28 1985-10-28 Wind comparator that inputs the difference between two voltages Expired - Lifetime JPH067140B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24108785A JPH067140B2 (en) 1985-10-28 1985-10-28 Wind comparator that inputs the difference between two voltages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24108785A JPH067140B2 (en) 1985-10-28 1985-10-28 Wind comparator that inputs the difference between two voltages

Publications (2)

Publication Number Publication Date
JPS62101120A JPS62101120A (en) 1987-05-11
JPH067140B2 true JPH067140B2 (en) 1994-01-26

Family

ID=17069091

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24108785A Expired - Lifetime JPH067140B2 (en) 1985-10-28 1985-10-28 Wind comparator that inputs the difference between two voltages

Country Status (1)

Country Link
JP (1) JPH067140B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2985317B2 (en) * 1991-02-18 1999-11-29 松下電器産業株式会社 Comparison device

Also Published As

Publication number Publication date
JPS62101120A (en) 1987-05-11

Similar Documents

Publication Publication Date Title
KR900004349B1 (en) Dc component corrector for inverter output voltage
JPH048163A (en) Indirect detection of output current of dc-dc converter and control circuit
JPH067140B2 (en) Wind comparator that inputs the difference between two voltages
JPH0630579A (en) Current detecting circuit
JPH057582Y2 (en)
JPH04238272A (en) Power supply circuit with leakage current detecting function
JPH06118111A (en) Leak current detector
SU1091124A1 (en) Device for tolerance checking of voltages
SU1307447A2 (en) Current comparator
JPH0524972Y2 (en)
SU1188717A1 (en) Electric power supply system
JPH0514717Y2 (en)
JPS5926768Y2 (en) AC signal detection device for transistor relay
JP2651187B2 (en) Charge level detection circuit
SU1374176A1 (en) Two-threshold device
JP2666497B2 (en) Variable voltage generator
JPH0833204A (en) Current detection method for active filter
SU1334181A1 (en) Analog storage
JPH0258853B2 (en)
SU1203631A1 (en) Device for protection of converter
SU1536473A1 (en) Modulus shaping unit
SU1485278A1 (en) Frequency-pulse-width pulse scanning converter
JPS589970B2 (en) analog computing device
SU972524A1 (en) Amplitude discriminator
JP2600711B2 (en) Non-control output voltage stabilization circuit in cross regulation