JPH0667776A - Information processor - Google Patents

Information processor

Info

Publication number
JPH0667776A
JPH0667776A JP4222977A JP22297792A JPH0667776A JP H0667776 A JPH0667776 A JP H0667776A JP 4222977 A JP4222977 A JP 4222977A JP 22297792 A JP22297792 A JP 22297792A JP H0667776 A JPH0667776 A JP H0667776A
Authority
JP
Japan
Prior art keywords
cartridge
signal
state
res
detection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4222977A
Other languages
Japanese (ja)
Inventor
Atsushi Kojima
淳 小嶋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Casio Electronics Manufacturing Co Ltd
Original Assignee
Casio Computer Co Ltd
Casio Electronics Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd, Casio Electronics Manufacturing Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP4222977A priority Critical patent/JPH0667776A/en
Publication of JPH0667776A publication Critical patent/JPH0667776A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Record Information Processing For Printing (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)

Abstract

PURPOSE:To provide an information processor capable of securing safety even when the inserting/extracting operation of a cartridge is performed erroneously. CONSTITUTION:When the power source is applied to the information processor, the presence/absence of loading of the cartridge 7 is judged while a RES signal is being outputted from a reset signal generation circuit 2(RES=0), and a result is latched with an insertion/extraction detection circuit 1. After that, when the loading state of the cartridge 7 is changed while no RES signal is being outputted (RES=1), the insertion/extraction detection circuit 1 detects such change, and outputs a normalcy/abnormality signal (b) to an interface power source control circuit 3 as a low signal, and stops power supply to the cartridge 7 via an interface board 6 by turning off a switch. Thereby, it is possible to secure the safety in the following print processing even when the cartridge 7 is loaded or extracted erroneously while the power source is being applied.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の技術分野】本発明は情報処理装置に関し、さら
に詳しくは、オプションカートリッジの挿拔操作を監視
し、その異常操作に基づくカートリッジデータや本体装
置回路の損傷を防止する情報処理装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an information processing apparatus, and more particularly to an information processing apparatus that monitors an insertion operation of an optional cartridge and prevents damage to cartridge data or a main device circuit due to the abnormal operation.

【0002】[0002]

【従来の技術】情報処理装置として、例えばファクシミ
リ装置やプリンタ装置が知られている。このような情報
処理装置により印字処理を行う場合、例えばプリンタ装
置ではユーザの希望する書体や印字密度で印字処理する
為、複数の文字フォントを用意し、希望するフォントを
内蔵するカートリッジを装置本体に装着し、印字処理を
行う。
2. Description of the Related Art Facsimile machines and printers are known as information processing apparatuses. When performing printing processing by such an information processing apparatus, for example, in a printer apparatus, in order to perform printing processing with a typeface and printing density desired by the user, a plurality of character fonts are prepared, and a cartridge containing the desired font is installed in the apparatus body. Mount and print.

【0003】したがって、例えばカートリッジを装着し
文字フォントを使用中、カートリッジを誤って抜くと文
字データが不定となり、正常な印字を行うことができな
い。また、逆に電源オンのままカートリッジを誤って挿
入すると、電源ラインの変動や信号ラインの衝突の可能
性が高く、カートリッジ内のデータや、本体装置の周辺
回路に損傷を与える危険性がある。
Therefore, for example, when a cartridge is mounted and a character font is being used, if the cartridge is accidentally removed, the character data becomes indefinite and normal printing cannot be performed. On the contrary, if the cartridge is mistakenly inserted while the power is on, there is a high possibility that the power supply line fluctuates or the signal line collides, and there is a risk of damaging the data in the cartridge and the peripheral circuits of the main unit.

【0004】また、上述の危険を回避する為、電源投入
中カートリッジが抜かれないか、又はカートリッジが誤
って挿入されないか、常に監視することも考えられる。
しかし、このような監視をすることは、監視プログラム
が増加することになりプリンタ装置自体の処理能力が低
下してしまう。
In order to avoid the above-mentioned danger, it may be possible to constantly monitor whether the cartridge is not pulled out while the power is on, or whether the cartridge is inserted by mistake.
However, such monitoring increases the number of monitoring programs and reduces the processing capacity of the printer itself.

【0005】このため、従来の情報処理装置には、カー
トリッジ挿入口の近傍またはカバー等に、電源投入中カ
ートリッジの挿拔を禁止する旨の注意書きが表示されて
いる。
For this reason, in the conventional information processing apparatus, a notice for prohibiting the insertion of the cartridge while the power is on is displayed near the cartridge insertion opening or in the cover.

【0006】[0006]

【従来技術の問題点】しかしながら、上述のような従来
の情報処理装置においては、禁止行為を注意書きにより
オペレータの視覚に訴えているだけであり、オペレータ
が注意書きの表示に十分注意を払わない場合、上述した
誤ったカートリッジの抜き差し動作が行われ、以後の印
字処理に支障をきたし、又は装置内の回路やカートリッ
ジのデータ等を破損するという問題が発生する。
However, in the conventional information processing apparatus as described above, the operator merely pays attention to the prohibited action by the notice, and the operator does not pay sufficient attention to the display of the notice. In this case, the above-mentioned incorrect cartridge insertion / removal operation is performed, which hinders the subsequent print processing, or damages the circuits in the apparatus or the data of the cartridge.

【0007】[0007]

【発明の目的】本発明は、上記従来の問題点に鑑み、カ
ートリッジの誤った挿拔操作がなされた場合でも安全性
を確保できる情報処理装置を提供することを目的とす
る。
SUMMARY OF THE INVENTION It is an object of the present invention to provide an information processing apparatus which can ensure the safety even when an erroneous insertion / removal operation of a cartridge is performed in view of the above conventional problems.

【0008】[0008]

【発明の要点】本発明は上記目的を達成するために、メ
モリ素子を内蔵するカートリッジを本体装置に対し着脱
自在に構成した情報処理装置において、前記本体装置の
電源投入時、リセット信号を生成するリセット信号発生
手段と、前記カートリッジの前記本体装置への装着に応
じてカートリッジ有無信号を発生する装着信号発生手段
と、前記リセット信号の発生時の前記カートリッジ有無
信号の状態を保持し、その後前記カートリッジ有無信号
の状態に変化が生じると出力を発生する状態変化検知手
段とを備えたことを特徴とする。
In order to achieve the above object, the present invention is an information processing apparatus in which a cartridge containing a memory element is detachably attached to a main body device, and a reset signal is generated when the main body device is powered on. Reset signal generating means, mounting signal generating means for generating a cartridge presence / absence signal in accordance with the mounting of the cartridge in the main body device, and holding the state of the cartridge presence / absence signal at the time of generation of the reset signal, and then the cartridge And a state change detection means for generating an output when the state of the presence / absence signal changes.

【0009】[0009]

【実施例】以下、本発明の一実施例について図面を参照
しながら詳述する。図1は本実施例の情報処理装置に設
けられたカートリッジの挿拔検出部の回路ブロック図で
ある。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described in detail below with reference to the drawings. FIG. 1 is a circuit block diagram of the insertion detection unit of the cartridge provided in the information processing apparatus of this embodiment.

【0010】同図において、情報処理装置内に配設され
た挿拔検出部は挿拔検出回路1、リセット信号生成回路
2、インタフェース電源制御回路3、発振器4、パワー
サプライ5、インタフェースボード6で構成されてい
る。状態変化検知手段としての挿拔検出回路1には、リ
セット信号(以下RES信号という)、カートリッジ有
無信号a、及びクロック信号(以下CLK信号という)
が入力する。RES信号はリセット信号発生手段として
のリセット信号生成回路2から出力され、情報処理装置
にメイン電源が投入された時、所定時間(例えば100
ミリ秒以下の時間)ロー信号(以下「0」という)を出
力する。また、カートリッジ有無信号aはカートリッジ
7が装着されるとカートリッジ7内の接地回路7’によ
り「0」に設定され、カートリッジ7が装着されていな
い状態ではプルアップ抵抗Rによりハイ信号(以下
「1」という)が設定される。
In FIG. 1, the insertion detection unit provided in the information processing apparatus is an insertion detection circuit 1, a reset signal generation circuit 2, an interface power supply control circuit 3, an oscillator 4, a power supply 5, and an interface board 6. It is configured. The insertion detection circuit 1 as the state change detection means has a reset signal (hereinafter referred to as RES signal), a cartridge presence / absence signal a, and a clock signal (hereinafter referred to as CLK signal).
To enter. The RES signal is output from the reset signal generation circuit 2 as the reset signal generation means, and when the main power source of the information processing device is turned on, a predetermined time (for example, 100
A low signal (hereinafter referred to as "0") is output for a time of less than milliseconds. Further, the cartridge presence / absence signal a is set to "0" by the ground circuit 7'in the cartridge 7 when the cartridge 7 is mounted, and the high signal (hereinafter "1" by the pull-up resistor R when the cartridge 7 is not mounted). ") Is set.

【0011】一方、CLK信号は発振器4で生成され、
挿拔検出回路1へ出力される。挿拔検出回路1は上述の
各種信号に基づいて後述する状態変化を検出し、カート
リッジの挿拔状態を判断する。挿拔検出回路1はその判
断結果を正異常信号bとして出力し、例えば正常である
と判断すると正異常信号bは「1」であり、異常である
と判断すると正異常信号bは「0」である。
On the other hand, the CLK signal is generated by the oscillator 4,
It is output to the insertion detection circuit 1. The insertion detection circuit 1 detects a state change, which will be described later, based on the various signals described above, and determines the insertion state of the cartridge. The insertion detection circuit 1 outputs the determination result as a normal / abnormal signal b. For example, the normal / abnormal signal b is “1” when it is determined to be normal, and the normal / abnormal signal b is “0” when it is determined to be abnormal. Is.

【0012】インタフェース電源制御回路3は接点型ス
イッチで構成され、スイッチの一方の端子S1が電源V
ccに接続され、他方の端子S2が後述するインタフェー
スボード6に接続されている。このインタフェース電源
制御回路3は、挿拔検出回路1から出力される上述の正
異常信号bが「1」である時スイッチをオンし、電源V
ccをインタフェースボード6に導通させ、正異常信号b
が「0」である時スイッチをオフし、インタフェースボ
ード6への電源Vccの供給を停止する。インタフェース
ボード6はカートリッジ7が装置本体に装着された時、
カートリッジ7内の電源線7”に接続し、電源(電圧5
V)をカートリッジ7へ供給する回路である。
The interface power supply control circuit 3 is composed of a contact switch, and one terminal S1 of the switch is a power supply V.
It is connected to cc, and the other terminal S2 is connected to an interface board 6 described later. The interface power supply control circuit 3 turns on the switch when the above-described positive / abnormal signal b output from the insertion detection circuit 1 is "1", and the power supply V
Conduct cc to the interface board 6 and send the positive / abnormal signal b
Is "0", the switch is turned off and the supply of the power supply Vcc to the interface board 6 is stopped. When the cartridge 7 is attached to the main body of the device, the interface board 6
Connect to the power line 7 "in the cartridge 7 and connect the power source (voltage 5
V) is supplied to the cartridge 7.

【0013】尚、パワーサプライ5は、電圧レギュレー
タであり、商用交流電源を所定の直流電圧に変換し、そ
の電圧(5V)を挿拔検出回路1、リセット信号生成回
路2、インタフェース電源制御回路3、発振器4、及び
プルアップ抵抗Rへ供給し、各回路の駆動電源等として
いる。
The power supply 5 is a voltage regulator, which converts a commercial AC power supply into a predetermined DC voltage, and the voltage (5V) is detected by the insertion detection circuit 1, the reset signal generation circuit 2, and the interface power supply control circuit 3. , The oscillator 4, and the pull-up resistor R, and is used as a driving power source for each circuit.

【0014】図2は、上述の挿拔検出回路1の具体的な
回路構成を示す図である。同図に示す如く、挿拔検出回
路1は6個のANDゲート8a〜8f、2個のORゲー
ト9a、9b、及びフリップフロップ10で構成されて
いる。ANDゲート8a〜8fには、上述のRES信
号、カートリッジ有無信号a、及び挿拔検出回路1の出
力である正異常信号b、及び条件信号STがフィードバ
ックして供給される。また、ANDゲート8a〜8cの
出力がORゲート9aへ供給され、ANDゲート8d〜
8fの出力がORゲート9bへ供給される。フリップフ
ロップ10はCLK信号に同期してORゲート9aの出
力をラッチし、正異常信号bとして出力する。また、オ
アゲート9bの出力をラッチし、条件信号STを出力す
る。
FIG. 2 is a diagram showing a specific circuit configuration of the above-mentioned insertion detection circuit 1. As shown in the figure, the insertion detection circuit 1 is composed of six AND gates 8a to 8f, two OR gates 9a and 9b, and a flip-flop 10. The AND gates 8a to 8f are fed back with the above-mentioned RES signal, cartridge presence / absence signal a, positive / abnormal signal b output from the insertion detection circuit 1, and condition signal ST. The outputs of the AND gates 8a to 8c are supplied to the OR gate 9a, and the AND gates 8d to 8d are output.
The output of 8f is supplied to the OR gate 9b. The flip-flop 10 latches the output of the OR gate 9a in synchronization with the CLK signal and outputs it as the normal / abnormal signal b. Further, it latches the output of the OR gate 9b and outputs the condition signal ST.

【0015】次に、挿拔検出回路1の回路動作を図3を
用いて説明する。図3は、挿拔検出回路1の回路動作を
分かり易くする為の状態変化図であり、入力する条件信
号に応じて挿拔検出回路1の出力がどの様になるかを示
している。
Next, the circuit operation of the insertion detection circuit 1 will be described with reference to FIG. FIG. 3 is a state change diagram for making the circuit operation of the abduction detection circuit 1 easy to understand, and shows what the output of the abduction detection circuit 1 becomes in accordance with the input condition signal.

【0016】先ず、装置の電源を投入すると同時に、リ
セット信号生成回路2から所定期間リセット信号(RES=
0)を出力し続ける(略100ミリ秒弱の時間)。このリ
セット信号発生期間中、上記挿拔検出回路1はカートリ
ッジの有無状態に応じて、状態「S0」、又は状態「S
1」のいずれかに設定される。
First, at the same time when the power of the device is turned on, a reset signal (RES = RES =
0) is continuously output (time of about 100 milliseconds or less). During the reset signal generation period, the insertion detection circuit 1 is in the state "S0" or the state "S0" depending on the presence / absence state of the cartridge.
1 ".

【0017】ここで、同図に示す状態「S0」は、挿拔
検出回路1が出力する正異常信号b出力が「1」で、且
つ信号STの出力も「1」である(以下、(1、1)と
いう)安定した状態を示し、状態「S1」は挿拔検出回
路1の出力する正異常信号b及び信号STが(1、0)
で安定した状態を示し、状態「S2」は挿拔検出回路1
の正異常信号b及び信号STが(0、1)で安定した状
態を示す。尚、状態「S0」及び「S1」では正異常信
号bが「1」であるので、前述の如くインターフェイス
電源制御回路3のスイッチはオンし、インターフェイス
ボード6へ電源Vccの供給を行うが、状態「S2」は正
異常信号bが「0」であるので、インターフェイス電源
制御回路3のスイッチがオフし、インターフェイスボー
ド6への電源Vccの供給が停止される状態である。
Here, in the state "S0" shown in the figure, the output of the positive / abnormal signal b output from the insertion detection circuit 1 is "1" and the output of the signal ST is also "1" (hereinafter, ( 1, 1)) is stable, and the state "S1" indicates that the normal / abnormal signal b and the signal ST output from the insertion detection circuit 1 are (1, 0).
Shows a stable state, and the state "S2" is the insertion detection circuit 1
The positive / abnormal signal b and the signal ST of (0, 1) show a stable state. Since the positive / abnormal signal b is "1" in the states "S0" and "S1", the switch of the interface power supply control circuit 3 is turned on and the power supply Vcc is supplied to the interface board 6 as described above. In "S2", since the positive / abnormal signal b is "0", the switch of the interface power supply control circuit 3 is turned off, and the supply of the power supply Vcc to the interface board 6 is stopped.

【0018】即ち、上述のリセット信号出力期間(RES=
0)においてカートリッジ7が装着されていた場合、カー
トリッジ有無信号aは「0」であるから、その時挿拔検
出回路1がいかなる状態であろうと、次のクロック信号
の入力に同期して必ず状態「S0」に安定する。
That is, the reset signal output period (RES =
When the cartridge 7 is mounted in (0), the cartridge presence / absence signal a is "0". Therefore, no matter what state the insertion detection circuit 1 is in, the state "a" is always synchronized with the input of the next clock signal. Stable to S0 ".

【0019】この動作を同図で説明すると、a=0、R
ES=0の場合、条件分岐(以下、STという)1は、
「あり」に分岐するから、挿拔検出回路1が状態「S
0」であればそのまま状態「S0」を維持する。また、
挿拔検出回路1が状態「S1」であった場合、ST3は
「あり」に分岐し、ST4はY(RES=0)に分岐するから
結局状態「S0」に安定する。さらに、挿拔検出回路1
が状態「S2」であった場合でも、ST5は(RES=0)に
分岐し、ST6は「あり」に分岐するからこの場合も状
態「S0」に安定する。
This operation will be described with reference to FIG.
When ES = 0, the conditional branch (hereinafter referred to as ST) 1
Since the operation branches to “Yes”, the insertion detection circuit 1 is in the state “S”.
If it is "0", the state "S0" is maintained as it is. Also,
When the insertion detection circuit 1 is in the state "S1", ST3 branches to "yes" and ST4 branches to Y (RES = 0), so that the state is eventually stabilized to "S0". Further, the insertion detection circuit 1
Is in the state "S2", ST5 branches to (RES = 0), and ST6 branches to "present", so that in this case also the state is stabilized to "S0".

【0020】一方、上述のリセット信号出力期間(RES=
0)において、カートリッジ7が装着されていなかった場
合、カートリッジ有無信号aは「1」であるから、その
時挿拔検出回路1がいかなる状態にあろうと、次のクロ
ック信号の入力に同期して必ず状態「S1」に安定す
る。
On the other hand, the reset signal output period (RES =
In (0), since the cartridge presence / absence signal a is “1” when the cartridge 7 is not attached, no matter what the state of the insertion detection circuit 1 at that time, it is always necessary to synchronize with the input of the next clock signal. Stabilize to state "S1".

【0021】この動作を上述と同様図3で説明すると、
a=1、RES=0の場合、ST3は、「なし」に分岐
するから挿拔検出回路1が状態「S1」であればそのま
ま状態「S1」を維持する。また、挿拔検出回路1が状
態「S0」であった場合、ST1は「なし」に分岐し、
ST2はY(RES=0)に分岐するから状態「S1」に安定
する。さらに、挿拔検出回路1が状態「S2」であった
場合にも、ST5はY(RES=0)に分岐し、ST6は「な
し」に分岐するからこの場合も状態「S1」に安定す
る。
This operation will be described with reference to FIG. 3 as described above.
When a = 1 and RES = 0, ST3 branches to “none”, and therefore, if the insertion detection circuit 1 is in the state “S1”, the state “S1” is maintained as it is. If the insertion detection circuit 1 is in the state “S0”, ST1 branches to “none”,
Since ST2 branches to Y (RES = 0), it stabilizes in the state "S1". Further, even when the insertion detection circuit 1 is in the state "S2", ST5 branches to Y (RES = 0) and ST6 branches to "none", so that in this case also the state is stabilized to "S1". .

【0022】このようにして挿拔検出回路1は、リセッ
ト信号出力期間(RES=0)においてカートリッジ7の有無
状態に応じて状態「S0」、又は状態「S1」に安定す
る。すなわち、情報処理装置への電源投入後のリセット
信号発生期間において、カートリッジ7の装着の有無状
態が検出され、挿拔検出回路1にこの有無状態がラッチ
されたことになり、その後リセット信号の出力期間が終
了する。
In this way, the insertion detection circuit 1 stabilizes in the state "S0" or the state "S1" according to the presence / absence state of the cartridge 7 in the reset signal output period (RES = 0). That is, the presence / absence state of the cartridge 7 is detected in the reset signal generation period after the power supply to the information processing apparatus is turned on, and the presence / absence state of the cartridge 7 is latched in the insertion detection circuit 1, and then the reset signal is output. The period ends.

【0023】リセット信号生成回路2のリセット信号発
生期間が終了した後、カートリッジ7が抜き差しされる
と、挿拔検出回路1は以下の様な動作を行う。上述のリ
セット信号発生期間中、カートリッジ7が装着されてお
り、挿拔検出回路1が状態「S0」に設定された場合に
おいて、リセット信号終了後カートリッジ7が抜かれて
装着状態が「あり」から「なし」に変化すると、カート
リッジ有無信号aが「0」から「1」に変化し、ST1
が「なし」に分岐する。そして、ST2は非リセット期
間であるN(RES=1)に分岐し、状態「S2」になる。状
態「S2」になると、ST5はN(RES=1)に分岐するの
で状態「S2」が維持される。
When the cartridge 7 is inserted and removed after the reset signal generation period of the reset signal generation circuit 2 ends, the insertion detection circuit 1 performs the following operation. When the cartridge 7 is mounted during the reset signal generation period and the insertion detection circuit 1 is set to the state “S0”, the cartridge 7 is removed after the reset signal ends and the mounting state changes from “presence” to “presence”. When it changes to "none", the cartridge presence / absence signal a changes from "0" to "1", and ST1
Branches to "none". Then, ST2 branches to N (RES = 1), which is the non-reset period, and enters the state “S2”. When the state becomes “S2”, ST5 branches to N (RES = 1), and thus the state “S2” is maintained.

【0024】一方、リセット信号発生中(RES=0)カート
リッジ7が無く、挿拔検出回路1が状態「S1」に設定
された場合において、リセット信号終了後(RES=1)カー
トリッジ7が差し込まれて「なし」状態から「あり」状
態に変化すると、カートリッジ有無信号aが「1」から
「0」に変化し、ST3が「あり」に分岐する。そし
て、ST4は非リセット期間であるN(RES=1)に分岐
し、上述と同様に状態「S2」になり、ST5はN(RE
S=1)に分岐するので状態「S2」が維持される。
On the other hand, when the reset signal is being generated (RES = 0) and there is no cartridge 7 and the insertion detection circuit 1 is set to the state "S1", the cartridge 7 is inserted after the reset signal is completed (RES = 1). When the state changes from "absent" to "present", the cartridge presence / absence signal a changes from "1" to "0", and ST3 branches to "present". Then, ST4 branches to N (RES = 1) which is a non-reset period, enters the state "S2" as described above, and ST5 sets N (RE
Since the process branches to S = 1), the state "S2" is maintained.

【0025】この様に挿拔検出回路1は、リセット信号
発生期間に設定された状態がリセット信号終了後、異な
る状態に変化すると、必ず状態「S2」に設定され正異
常信号bを「0」に切り換える。したがって、この時正
異常信号bが「0」となって挿拔検出回路1からインタ
ーフェイス制御回路3へ出力し、インターフェイスボー
ド6への電源供給を直ちに遮断するので、カートリッジ
7の制御回路が損傷を受けることを未然に防止すること
ができる。
As described above, the insertion detection circuit 1 is always set to the state "S2" and the normal / abnormal signal b to "0" when the state set in the reset signal generation period changes to a different state after the reset signal ends. Switch to. Therefore, at this time, the positive / abnormal signal b becomes “0” and is output from the insertion detection circuit 1 to the interface control circuit 3 to immediately cut off the power supply to the interface board 6, so that the control circuit of the cartridge 7 is not damaged. It is possible to prevent people from receiving it.

【0026】すなわち、情報処理装置への電源供給時、
差し込まれていたカートリッジ7が抜かれると以後文字
データが不定となり、正常な印字処理ができなくなるの
で、かかる場合上述の処理によりカートリッジ7への電
源の供給を一旦停止し、例えば再処理等を行わせること
ができる。また、情報処理装置への電源供給時、カート
リッジ7を差し込むと電源ラインの変動や、信号ライン
の衝突の可能性が高く、カートリッジ7内のデータや本
体装置の周辺回路に損傷を与えるので、かかる場合上述
の処理によりカートリッジ7への電源の供給を停止し、
上述のような危険を回避することができるものである。
That is, when power is supplied to the information processing device,
When the inserted cartridge 7 is removed, the character data becomes indefinite thereafter and normal printing processing cannot be performed. In such a case, the power supply to the cartridge 7 is temporarily stopped by the above processing, and for example, reprocessing is performed. Can be made. Moreover, when the cartridge 7 is inserted when power is supplied to the information processing apparatus, there is a high possibility that the power supply line fluctuates or the signal line collides, and the data in the cartridge 7 and the peripheral circuits of the main body device are damaged. In this case, the power supply to the cartridge 7 is stopped by the above process,
It is possible to avoid the danger as described above.

【0027】尚、図4に示すブザー回路を付加し、この
ブザー回路に上述の正異常信号bを出力する構成とすれ
ば、b=0の異常状態において、同図の低周波発振器1
1を発振させ、増幅器12を介して圧電ブザー13から
ブザー音を発生させ、外部に警告報知させることができ
る。この方式は、異常状態の発生を聴覚に訴えて警告報
知することができるので、電源がオンの時カートリッジ
を誤って挿拔しても確実にこれを報知することができ
る。
If the buzzer circuit shown in FIG. 4 is added and the above-mentioned positive / abnormal signal b is output to this buzzer circuit, the low frequency oscillator 1 shown in FIG.
1 can be oscillated, a buzzer sound can be generated from the piezoelectric buzzer 13 via the amplifier 12, and a warning can be given to the outside. In this method, the occurrence of an abnormal state can be reported by aurally and a warning can be issued. Therefore, even if the cartridge is inserted by mistake when the power is on, this can be surely notified.

【0028】また、上記実施例においては、交換カート
リッジとしてCGROMを用いているが、これに限るこ
となく、ホストコンピユータから送信されてくるPDL
(ページ記述言語)を解析するプログラムを記憶したエ
ミュレーションカートリッジ等でもよく、種々適用可能
である。
In the above embodiment, the CGROM is used as the replacement cartridge, but the cartridge is not limited to this, and the PDL transmitted from the host computer is not limited to this.
An emulation cartridge or the like that stores a program for analyzing (page description language) may be used, and various applications are possible.

【0029】[0029]

【発明の効果】以上詳細に説明したように、本発明によ
れば、電源投入中、誤ってカートリッジが挿拔されると
瞬時に電源を遮断するので、電源投入のまま回路が切り
離され、又は回路が接続されることによる衝撃を回避す
ることができる。
As described above in detail, according to the present invention, when the cartridge is erroneously inserted during power-on, the power is instantaneously cut off, so that the circuit is disconnected while the power is on, or It is possible to avoid the impact caused by the circuit being connected.

【0030】したがって、その衝撃によって生ずる回路
の破損や誤作動の発生を防止することができる。また、
電源投入中にカートリッジを挿拔すると、ブザーが鳴っ
てオペレータの聴覚に訴える警告を行うので、禁止行為
に対する報知が確実に行える。
Therefore, it is possible to prevent the damage of the circuit and the malfunction caused by the impact. Also,
If the cartridge is inserted while the power is turned on, the buzzer sounds to give a warning to the operator's hearing, so that it is possible to reliably notify the prohibited act.

【図面の簡単な説明】[Brief description of drawings]

【図1】一実施例の情報処理装置に適用された挿拔検出
部の回路ブロック図である。
FIG. 1 is a circuit block diagram of an insertion detection unit applied to an information processing apparatus according to an embodiment.

【図2】挿拔検出回路の具体的回路図である。FIG. 2 is a specific circuit diagram of an insertion detection circuit.

【図3】挿拔検出回路の動作状態を説明する図である。FIG. 3 is a diagram illustrating an operating state of an insertion detection circuit.

【図4】ブザー回路を説明する図である。FIG. 4 is a diagram illustrating a buzzer circuit.

【符号の説明】[Explanation of symbols]

1 挿拔検出回路 2 リセット信号生成回路 3 インタフェース電源制御回路 4 発振器 5 パワーサプライ 6 インタフェースボード 7 カートリッジ 8a,8b,8c,8d,8e,8f ANDゲート 9a,9b ORゲート 10 フリップフロップ 11 低周波発振器 12 増幅器 13 圧電ブザー 1 Insertion Detection Circuit 2 Reset Signal Generation Circuit 3 Interface Power Supply Control Circuit 4 Oscillator 5 Power Supply 6 Interface Board 7 Cartridge 8a, 8b, 8c, 8d, 8e, 8f AND Gate 9a, 9b OR Gate 10 Flip Flop 11 Low Frequency Oscillator 12 Amplifier 13 Piezoelectric buzzer

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 B41J 29/00 29/38 B 8804−2C G06F 1/18 ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification number Office reference number FI technical display location B41J 29/00 29/38 B 8804-2C G06F 1/18

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 メモリ素子を内蔵するカートリッジを本
体装置に対し着脱自在に構成した情報処理装置におい
て、 前記本体装置の電源投入時、リセット信号を生成するリ
セット信号発生手段と、 前記カートリッジの前記本体装置への装着に応じてカー
トリッジ有無信号を発生する装着信号発生手段と、 前記リセット信号の発生時の前記カートリッジ有無信号
の状態を保持し、その後前記カートリッジ有無信号の状
態に変化が生じると出力を発生する状態変化検知手段
と、 を備えたことを特徴とする情報処理装置。
1. An information processing apparatus in which a cartridge containing a memory element is configured to be attachable to and detachable from a main body apparatus, and a reset signal generating means for generating a reset signal when the main body apparatus is powered on, and the main body of the cartridge. Mounting signal generation means for generating a cartridge presence / absence signal in response to mounting on the apparatus, and holding the state of the cartridge presence / absence signal at the time of generation of the reset signal, and then outputting when the state of the cartridge presence / absence signal changes. An information processing apparatus comprising: a state change detection unit that occurs.
JP4222977A 1992-08-21 1992-08-21 Information processor Withdrawn JPH0667776A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4222977A JPH0667776A (en) 1992-08-21 1992-08-21 Information processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4222977A JPH0667776A (en) 1992-08-21 1992-08-21 Information processor

Publications (1)

Publication Number Publication Date
JPH0667776A true JPH0667776A (en) 1994-03-11

Family

ID=16790864

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4222977A Withdrawn JPH0667776A (en) 1992-08-21 1992-08-21 Information processor

Country Status (1)

Country Link
JP (1) JPH0667776A (en)

Similar Documents

Publication Publication Date Title
JPH04230514A (en) Printer selecting method and system
JP3266002B2 (en) Genuine replacement part identification device and genuine replacement part identification method
JPH0757062A (en) Electronic equipment
KR20230023781A (en) Host device and memory system
US5924059A (en) Document processing method and apparatus for discriminating whether a dictionary memory is present
JPH0667776A (en) Information processor
JPH04205691A (en) Portable electronic device
JPH05324212A (en) Information processor
EP1351149B1 (en) Data processing system and method with status indicator
JP3372026B2 (en) Alarm device for PCI hot plug
JPH09239132A (en) Abnormality detection device
JP2000276258A (en) Device and method for inserting/ejecting ide device
EP0910089A2 (en) Storage circuit having backup function and information processing apparatus
CN106485161A (en) Information processor and its control method
JP4336159B2 (en) Printing device
JPS60182088A (en) Detecting and processing system of memory cartridge
CN216507473U (en) Consumable chip and consumable container
JP2002278913A (en) Information processing system and control method therefor
JPH04310193A (en) Ic card insertion/ejection detecting circuit
JPS6278616A (en) Stand-by control system in cut-off mode of power supply
KR100269782B1 (en) Error detecting method of printer head safety for ecr
JPH10250195A (en) Peripheral unit
JPS60193189A (en) Electrical and electronic equipment
JPH11288327A (en) Live line insertion/removal protecting system
JPH08224942A (en) Printer device

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19991102