JPH0648449Y2 - Pulse number control circuit - Google Patents

Pulse number control circuit

Info

Publication number
JPH0648449Y2
JPH0648449Y2 JP4147388U JP4147388U JPH0648449Y2 JP H0648449 Y2 JPH0648449 Y2 JP H0648449Y2 JP 4147388 U JP4147388 U JP 4147388U JP 4147388 U JP4147388 U JP 4147388U JP H0648449 Y2 JPH0648449 Y2 JP H0648449Y2
Authority
JP
Japan
Prior art keywords
pulse
random
pulses
output
outputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP4147388U
Other languages
Japanese (ja)
Other versions
JPH01144884U (en
Inventor
直人 大信田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4147388U priority Critical patent/JPH0648449Y2/en
Publication of JPH01144884U publication Critical patent/JPH01144884U/ja
Application granted granted Critical
Publication of JPH0648449Y2 publication Critical patent/JPH0648449Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

【考案の詳細な説明】 〔産業上の利用分野〕 本考案はパルス数制御回路に関し、特に航空機までの距
離情報を提供すべく運用されるDME,TACAN装置に使用す
るパルス数制御回路に関する。
[Detailed Description of the Invention] [Industrial application] The present invention relates to a pulse number control circuit, and more particularly to a pulse number control circuit used in a DME or TACAN device operated to provide distance information to an aircraft.

〔従来の技術〕[Conventional technology]

従来のパルス制御回路は、質問パルスを受信し、ランダ
ムパルスを混合するとき受信機ノイズをトリガーとして
ランダムパルスを発生させるとともに質問パルスを検出
し、その混合出力パルス数に応じて受信機の利得を制御
することで総和を一定にコントロールする一方式があ
る。
A conventional pulse control circuit receives an interrogation pulse, generates a random pulse with receiver noise as a trigger when mixing random pulses, detects an interrogation pulse, and adjusts the gain of the receiver according to the number of mixed output pulses. There is a method of controlling the total sum by controlling.

また他の方式としては、受信機とは別に、ランダムパル
スの発生器を持ち、質問パルスが受信された後又はラン
ダムパルスが許可された後あらかじめ決められた時間質
問パルス,ランダムパルスの双方を禁止する。
As another method, a random pulse generator is provided separately from the receiver, and both the interrogation pulse and the random pulse are prohibited for a predetermined time after the interrogation pulse is received or after the random pulse is permitted. To do.

〔考案が解決しようとする課題〕[Problems to be solved by the device]

上述した従来のパルス数制御回路の受信機ノイズを利用
する一方式は、受信機の利得を制御する為、質問パルス
数に応じて受信機の感度が変化するという問題がある。
例えば出力パルスが多い場合、受信機利得を下げ、しき
い値レベルで検出されるパルス数(ランダムパルスと質
問パルスの総和)をある一定値にした場合利得低下前に
は受信されていた質問パルスが検出されなくなる為応答
効率の低下を来たす。
One of the above-described conventional methods using receiver noise of the pulse number control circuit controls the gain of the receiver, and therefore has a problem that the sensitivity of the receiver changes depending on the number of interrogating pulses.
For example, when there are many output pulses, the receiver gain is reduced, and the number of pulses detected at the threshold level (sum of random pulses and interrogation pulses) is set to a certain value. Interrogation pulses that were received before the gain was reduced. Will not be detected, resulting in a decrease in response efficiency.

また、利得制御は一種の負帰還回路である為制御フィル
ターが必要となる。従ってその応答は制御フィルターの
カットオフ特性により制限され応答速度を早くすること
が困難なため急激なパルス数の変化があった場合、出力
パルス数を一定にできない欠点がある。
In addition, since gain control is a kind of negative feedback circuit, a control filter is required. Therefore, the response is limited by the cut-off characteristic of the control filter, and it is difficult to increase the response speed. Therefore, when there is a rapid change in the number of pulses, the number of output pulses cannot be kept constant.

また、上述した他方式では、質問パルス数の増加に対し
禁止時間の割合だけ出力パルス数の増加を抑えられるが
禁止時間の割合は質問パルスの増加時間に対しほぼ比例
して出力パルス数の時間も増加するという問題がある。
Further, in the other methods described above, the increase of the output pulse number can be suppressed by the ratio of the inhibition time to the increase of the interrogation pulse number, but the ratio of the inhibition time is almost proportional to the increase time of the interrogation pulse. There is also a problem that it also increases.

〔課題を解決するための手段〕[Means for Solving the Problems]

本考案のパルス数制御回路は、航空機までの距離情報を
提供するDME,TACAN装置に使用されるパルス数制御回路
において、受信機が受信した前記航空機からの質問パル
スでカウントアップしランダム発生器からのランダムパ
ルスでカウントダウンした計数値を出力するカウンタ
と、前記計数値の零が検出されたとき制御信号を出力す
る計数値零検出器と、前記制御信号により前記ランダム
パルスを出力し同時に前記カウンタのカウントダウンを
禁止させるゲート回路と、このゲート回路からの前記ラ
ンダムパルスと前記質問パルスとの論理和を求めた出力
のうちタイマーによって設定した受信禁止時間より短い
間隔のパルスを抑圧した信号を前記距離情報として出力
する受信抑圧ゲートとを有している。
The pulse number control circuit of the present invention is a pulse number control circuit used in a DME, TACAN device that provides distance information to an aircraft, and counts up with the inquiry pulse from the aircraft received by the receiver A counter for outputting a count value counted down by the random pulse, a count value zero detector for outputting a control signal when zero of the count value is detected, and a counter pulse for simultaneously outputting the random pulse by the control signal. A gate circuit that inhibits countdown, and a signal that suppresses a pulse having an interval shorter than a reception inhibition time set by a timer among outputs obtained by ORing the random pulse and the inquiry pulse from the gate circuit is the distance information. And a reception suppression gate for outputting as.

〔実施例〕〔Example〕

次に、本考案について図面を参照して説明する。第1図
は本考案の一実施例のブロック図、第2図は本実施例の
動作説明のためのタイミング図である。第1図及び第2
図を参照して説明する。
Next, the present invention will be described with reference to the drawings. FIG. 1 is a block diagram of one embodiment of the present invention, and FIG. 2 is a timing diagram for explaining the operation of this embodiment. 1 and 2
It will be described with reference to the drawings.

航空機までの距離情報を提供するDME,TACAN装置に使用
されるパルス数制御回路において、受信機101が受信し
た航空機からの質問パルス201をカウンタ001と受信抑圧
ゲート103に出力する。
In the pulse number control circuit used in the DME / TACAN device that provides distance information to the aircraft, the inquiry pulse 201 from the aircraft received by the receiver 101 is output to the counter 001 and the reception suppression gate 103.

ランダム発生器102は、ランダムパルス202をゲート回路
003に出力する。
The random generator 102 gates the random pulse 202.
Output to 003.

カウンタ001は、計数動作を受信機101からの質問パルス
201によってカウントアップされ、ランダムパルス202に
よってカウントダウンした計数値を出力する。
Counter 001 is the counting pulse from receiver 101 for counting operation.
The count value is counted up by 201 and is counted down by the random pulse 202, and the count value is output.

計数値零検出器002は、カウンタ001からの計数値が零の
とき、ゲート回路003のAND回路004にはランダムパルス2
02の出力を許可する制御信号を出力する。ゲート回路00
3は、制御信号によりAND回路004からランダムパルス202
を出力させると同時に、インバータで反転された制御信
号を印加したAND回路005にはランダムパルス202の出力
を禁止させて、カウンタ001の計数値が負になるのを防
止している。
When the count value from the counter 001 is zero, the count value zero detector 002 outputs a random pulse 2 to the AND circuit 004 of the gate circuit 003.
A control signal that permits the output of 02 is output. Gate circuit 00
3 is random pulse 202 from AND circuit 004 by control signal
At the same time, the AND circuit 005 to which the control signal inverted by the inverter is applied is prohibited from outputting the random pulse 202 to prevent the count value of the counter 001 from becoming negative.

受信抑圧ゲート103は、OR回路104によってゲート回路00
3のAND回路004で制御され出力されたランダムパルス202
と、受信機101からの質問パルス201との論理和を求めた
出力のうちAND回路105とタイマ105によって設定した受
信禁止時間よりも短い間隔のパルスを取り除いた距離情
報としての出力パルス203を出力する。
The reception suppression gate 103 has a gate circuit 00 by the OR circuit 104.
Random pulse 202 controlled and output by AND circuit 004 of 3
And an output pulse 203 from the receiver 101 is output as a distance information by removing a pulse having an interval shorter than the reception inhibition time set by the AND circuit 105 and the timer 105 from the output obtained by ORing. To do.

このようにすると、第2図に示す質問パルス201(7パ
ルス)がランダムパルス202(11パルス)と混合され受
信抑圧ゲート103から出力パルス203(11パルス)を出力
する。この出力パルス203(11パルス)は質問パルス201
の各パルスは全て出力されその位相も変化せず、質問パ
ルス201が発生した数に対応してランダムパルス202の×
印で示すパルスの出力が抑圧される。なおランダム発生
器102は、単位時間当りのパルス数が一定であれば、受
信機ノイズを使用したものや、シフトレジスタ等を使用
したものでもよい。
By doing so, the interrogation pulse 201 (7 pulses) shown in FIG. 2 is mixed with the random pulse 202 (11 pulses), and the reception suppression gate 103 outputs the output pulse 203 (11 pulses). This output pulse 203 (11 pulses) is the interrogation pulse 201.
Each pulse of is output and its phase does not change, and the random pulse 202 ×
The output of the pulse indicated by the mark is suppressed. The random generator 102 may use receiver noise or a shift register as long as the number of pulses per unit time is constant.

第3図及び第4図は、本実施例を説明するための質問パ
ルス数に対する出力パルス数及び応答率を示す相関図で
ある。
FIG. 3 and FIG. 4 are correlation diagrams showing the number of output pulses and the response rate with respect to the number of interrogation pulses for explaining the present embodiment.

第3図に示す線303は、ランダム発生器と受信禁止時間
ゲートを使用した従来例の一方式の場合で質問パルス数
の増加に従い出力パルス数も増加し、質問パルス数約17
00パルス(PPS)で上限値に達しそれ以上の質問には答
える事ができない。線302は、受信機ノイズを利用する
利得制御による従来例の他方式であり、質問パルス数が
ゼロの場合利得制御により1000パルスを出力しており、
質問パルス数が増加しても1000パルスの目標値へ制御す
る為質問パルスのうち信号レベルの低いものは抑圧され
てしまう。これに対し、本考案では線301に示すように
質問パルス数がランダムパルス数例えば1000パルスまで
の増加においては質問パルス数分だけランダムパルスが
おきかえられることにより混合出力パルス数は1000パル
ス一定となり、応答率に影響しない。また1000パルス以
上の質問パルスに対してはランダムパルスをほとんど出
力せずに混合出力パルスが増加してゆき上限値に至る理
想的な特性を得ることができる。
The line 303 shown in FIG. 3 indicates that in the case of the conventional method using the random generator and the reception inhibition time gate, the output pulse number also increases as the interrogation pulse number increases, and the interrogation pulse number is about 17
The upper limit is reached with 00 pulses (PPS), and no further questions can be answered. Line 302 is another method of the conventional example by gain control using receiver noise, and outputs 1000 pulses by gain control when the number of query pulses is zero.
Even if the number of interrogation pulses increases, the interrogation pulse with a low signal level is suppressed because the interrogation pulse is controlled to the target value of 1000 pulses. On the other hand, in the present invention, as shown by the line 301, when the interrogation pulse number is increased to the random pulse number, for example, 1000 pulses, the random pulse is replaced by the interrogation pulse number, so that the mixed output pulse number becomes 1000 pulses constant, Does not affect the response rate. Further, with respect to the interrogation pulse of 1000 pulses or more, almost no random pulse is output, and the mixed output pulse increases and the ideal characteristic reaching the upper limit value can be obtained.

また、ランダムパルスのみを抑圧することによって応答
パルスの位置応答数を損う事なく限られた出力パルス数
を有効に使うことができるので、第4図に示すように質
問パルス数が多い場合の応答率は、従来例の曲線402に
比べて本実施例の曲線401を高くすることができる。
Further, by suppressing only the random pulse, the limited number of output pulses can be effectively used without deteriorating the number of position responses of the response pulse. Therefore, as shown in FIG. The response rate can be higher in the curve 401 of this embodiment than in the curve 402 of the conventional example.

〔考案の効果〕[Effect of device]

以上説明したように本考案は、質問パルスとランダムパ
ルスとを計数するカウンタと、このカウンタからの出力
値によってランダムパルス出力を制御するゲート回路
と、このゲート回路からの出力と質問パルスとの論理和
を求めた出力のうちタイマーによって設定した受信禁止
時間より短い間隔のパルスを抑圧した信号を距離情報と
して出力する受信抑圧ゲートとを有することにより、航
空機の質問パルスが増加しても応答を含む送信パルス数
を一定にできるため応答速度を早くすることができ、か
つ送信機に要する消費電力を低減できるという効果があ
る。
As described above, the present invention provides a counter for counting an interrogation pulse and a random pulse, a gate circuit for controlling a random pulse output by an output value from the counter, and a logic for an output from the gate circuit and an interrogation pulse. By including a reception suppression gate that outputs, as distance information, a signal that suppresses pulses of intervals shorter than the reception prohibition time set by the timer in the summed output, the response is included even if the interrogation pulse of the aircraft increases. Since the number of transmission pulses can be kept constant, the response speed can be increased, and the power consumption required for the transmitter can be reduced.

【図面の簡単な説明】 第1図は本考案の一実施例のブロック図、第2図は本実
施例の動作説明のためのタイミング図、第3図及び第4
図は本実施例の説明するための質問パルス数に対する出
力パルス数及び応答率を示す相関図である。 001…カウンタ、002…計数値零検出器、003…ゲート回
路、004,005…AND回路、101…受信機、102…ランダム発
生器、103…受信抑圧ゲート、201…質問パルス、202…
ランダムパルス、203…出力パルス。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram of an embodiment of the present invention, FIG. 2 is a timing diagram for explaining the operation of the present embodiment, FIG. 3 and FIG.
The figure is a correlation diagram showing the number of output pulses and the response rate with respect to the number of interrogation pulses for explaining the present embodiment. 001 ... Counter, 002 ... Counted value zero detector, 003 ... Gate circuit, 004,005 ... AND circuit, 101 ... Receiver, 102 ... Random generator, 103 ... Reception suppression gate, 201 ... Question pulse, 202 ...
Random pulse, 203 ... Output pulse.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】航空機までの距離情報を提供するDME,TACA
N装置に使用されるパルス数制御回路において、受信機
が受信した前記航空機からの質問パルスでカウントアッ
プしランダム発生器からのランダムパルスでカウントダ
ウンした計数値を出力するカウンタと、前記計数値の零
が検出されたとき制御信号を出力する計数値零検出器
と、前記制御信号により前記ランダムパルスを出力し同
時に前記カウンタのカウントダウンを禁止させるゲート
回路と、このゲート回路からの前記ランダムパルスと前
記質問パルスとの論理和を求めた出力のうちタイマーに
よって設定した受信禁止時間より短い間隔のパルスを抑
圧した信号を前記距離情報として出力する受信抑圧ゲー
トとを有することを特徴とするパルス数制御回路。
1. A DME, TACA that provides distance information to an aircraft
In the pulse number control circuit used in the N device, a counter that counts up with the interrogation pulse from the aircraft received by the receiver and outputs a counted value with the random pulse from the random generator, and a zero of the counted value. Count value zero detector that outputs a control signal when is detected, a gate circuit that outputs the random pulse by the control signal and prohibits the countdown of the counter at the same time, the random pulse from the gate circuit and the question A pulse number control circuit comprising: a reception suppression gate that outputs, as the distance information, a signal in which a pulse having an interval shorter than a reception inhibition time set by a timer among outputs obtained by obtaining a logical sum with a pulse is output.
JP4147388U 1988-03-28 1988-03-28 Pulse number control circuit Expired - Lifetime JPH0648449Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4147388U JPH0648449Y2 (en) 1988-03-28 1988-03-28 Pulse number control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4147388U JPH0648449Y2 (en) 1988-03-28 1988-03-28 Pulse number control circuit

Publications (2)

Publication Number Publication Date
JPH01144884U JPH01144884U (en) 1989-10-04
JPH0648449Y2 true JPH0648449Y2 (en) 1994-12-12

Family

ID=31267906

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4147388U Expired - Lifetime JPH0648449Y2 (en) 1988-03-28 1988-03-28 Pulse number control circuit

Country Status (1)

Country Link
JP (1) JPH0648449Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5414575B2 (en) * 2010-03-05 2014-02-12 株式会社東芝 Distance measuring apparatus and squitter generation method

Also Published As

Publication number Publication date
JPH01144884U (en) 1989-10-04

Similar Documents

Publication Publication Date Title
US5383134A (en) Data transmission device, system and method
JPS5458112A (en) Electronic controller for internal combustion engine
JPS6183U (en) Radar signal tracking device
JPH0648449Y2 (en) Pulse number control circuit
EP0334239A3 (en) Circuit for obtaining accurate timing information from received signal
JPS643572A (en) Signal detector
US4079326A (en) Alternating voltage level detecting apparatus
SU783989A2 (en) Frequency range change-over switch
SU1674182A1 (en) Signal classifying device
SU1056219A1 (en) Function generator
SU1522134A1 (en) Apparatus for recording lightnings
RU1800595C (en) Multi-channel delayed pulse train generator
JPH03181296A (en) Pulse reception circuit for object identification system
JP3031555B2 (en) Signal level state identification method and its circuit
SU482713A1 (en) Device for measuring time intervals
JPH0216808A (en) Duty controller
SU928295A1 (en) Device for expanding time intervals
JPH0119296B2 (en)
JPS62108883U (en)
SU922736A1 (en) Random pulse train generator
SU558373A1 (en) Frequency demodulator
JPH0371078A (en) Target echo detecting device for sonar device
JPS597949B2 (en) Ultrasonic pulse width automatic control device
JPS54130864A (en) Signal discriminator circuit
JPS6340025U (en)