JPH0627949A - Envelope signal generating circuit - Google Patents

Envelope signal generating circuit

Info

Publication number
JPH0627949A
JPH0627949A JP4060521A JP6052192A JPH0627949A JP H0627949 A JPH0627949 A JP H0627949A JP 4060521 A JP4060521 A JP 4060521A JP 6052192 A JP6052192 A JP 6052192A JP H0627949 A JPH0627949 A JP H0627949A
Authority
JP
Japan
Prior art keywords
terminal
capacitor
switching circuit
circuit
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4060521A
Other languages
Japanese (ja)
Other versions
JP2564730B2 (en
Inventor
Kunio Yamada
邦夫 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seikosha KK
Original Assignee
Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seikosha KK filed Critical Seikosha KK
Priority to JP4060521A priority Critical patent/JP2564730B2/en
Publication of JPH0627949A publication Critical patent/JPH0627949A/en
Application granted granted Critical
Publication of JP2564730B2 publication Critical patent/JP2564730B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)

Abstract

PURPOSE:To obtain an acoustic signal generating circuit of simple configuration which can give depth and weight close to a natural sound to a timbre. CONSTITUTION:When a pulse P1 appears at a terminal (a), a switching circuit 7 turns ON to hold a terminal E at a potential VDD and when a control circuit 8 sends a pulse P2 to a terminal (b), a switching circuit 5 turns ON; and then a capacitor 2 begins to be charged and the potential at the terminal E falls. When a pulse P7 is inputted from the control circuit 8 to a terminal (c), a switching circuit 6 turns ON to discharge the capacitor 2 and then the potential at the terminal E rises. Pulses are applied thereafter to the terminals (b) and (c), so the potential at the terminal E attenuates while repeatedly rising and falling and an envelope signal which contains a beat component is therefore obtained. A multiplying circuit 10 composes a signal of the envelope signal outputted from the terminal E and the acoustic signal generated by an acoustic signal generating circuit 9 and the acoustic signal having the beat component is outputted.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はエンベロープ信号発生回
路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an envelope signal generating circuit.

【0002】[0002]

【従来の技術】従来、自然音により近い音を電子的に発
生させるために、所望の音の高さに対応した周波数信号
と、この周波数信号より周波数が少しずれた信号とをミ
キシングしてうなり成分をもたせることが行なわれてい
た。
2. Description of the Related Art Conventionally, in order to electronically generate a sound closer to a natural sound, a beat signal is mixed by mixing a frequency signal corresponding to a desired pitch and a signal whose frequency is slightly deviated from the frequency signal. Ingredients were given.

【0003】[0003]

【発明が解決しようとする課題】上記の方法では、例え
ば、メロディや鐘の音など複数種類の周波数信号を有す
る音響にうなり成分を付加する場合、各種の周波数信号
それぞれに対して周波数がすこしずれた信号を発生させ
なければならず、そのため回路構成が複雑になるもので
あった。
In the above method, for example, when a beat component is added to a sound having a plurality of types of frequency signals such as a melody and a bell sound, the frequencies are slightly different from each other. Signal must be generated, which complicates the circuit configuration.

【0004】本発明の目的は、簡単な構成で音色に自然
音に近い深みや重厚さを与えることである。
An object of the present invention is to provide a tone color with a depth and solidness close to that of a natural tone with a simple structure.

【0005】[0005]

【課題を解決するための手段】本発明では、コンデンサ
に直列接続しコンデンサを充電する第1のスイッチング
回路と上記コンデンサに並列接続しコンデンサを放電す
る第2のスイッチング回路とを選択的に動作させてコン
デンサの充電電圧を制御する制御回路を設けることによ
り、上記目的を設定している。
According to the present invention, a first switching circuit connected in series to a capacitor to charge the capacitor and a second switching circuit connected in parallel to the capacitor to discharge the capacitor are selectively operated. The above object is set by providing a control circuit for controlling the charging voltage of the capacitor.

【0006】[0006]

【実施例】以下、本発明を図面に示す一実施例に基づい
て具体的に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be specifically described below based on an embodiment shown in the drawings.

【0007】図1において、1は本発明のエンベロープ
信号発生回路の一実施例で、コンデンサ2、抵抗3,
4、スイッチング回路5,6,7などからなる。なお、
スイッチング回路5は第1のスイッチング回路を、スイ
ッチング回路6は第2のスイッチング回路をそれぞれ構
成する。8は制御回路でCPU,ROM,RAMなどで
構成され、スイッチング回路5,6および7を選択的に
動作させる。9は音響信号発生回路で、発生する音響の
音高に対応した周波数の音響信号を発生する。10は掛
算回路で、音響信号発生回路9で発生する音響信号とエ
ンベロープ信号発生回路1の端子Eから発生するうなり
成分を含むエンベロープ信号とを合成する。11はアン
プ、12はスピーカである。
In FIG. 1, reference numeral 1 is an embodiment of an envelope signal generating circuit according to the present invention.
4, switching circuits 5, 6, 7 and the like. In addition,
The switching circuit 5 constitutes a first switching circuit and the switching circuit 6 constitutes a second switching circuit. A control circuit 8 is composed of a CPU, a ROM, a RAM, etc., and selectively operates the switching circuits 5, 6 and 7. An acoustic signal generation circuit 9 generates an acoustic signal having a frequency corresponding to the pitch of the generated sound. Reference numeral 10 denotes a multiplication circuit which synthesizes the acoustic signal generated by the acoustic signal generation circuit 9 and the envelope signal including the beat component generated from the terminal E of the envelope signal generation circuit 1. Reference numeral 11 is an amplifier, and 12 is a speaker.

【0008】つぎに図2を参照して動作を説明する。制
御回路8内のROMで記憶するプログラムにしたがって
制御回路8はパルスを発生するものとする。端子aに図
2aのごとくパルスP1が発生すると、スイッチング回
路7がオンして、コンデンサ2に充電していた電荷は瞬
時に放電するので、端子Eの電位は図2EのごとくVDD
になる。続いて、制御回路8から図2bのごとく端子b
にパルスP2が発生すると、パルスP2が発生している
間スイッチング回路5がオンし、コンデンサ2が充電を
開始し、端子Eの電位は、図2Eに示したように低下す
る。パルスP2の発生が終了すると、スイッチング回路
5がオフになり、コンデンサ2の充電が停止し、端子E
の電位は図2Eのごとく一定値に保持される。以下、制
御回路8からパルスP3,P4,P5,P6が発生する
ごとに上記と同様な動作を行ない、端子Eの電位はコン
デンサ2の充電に伴って、図2Eのごとく段階的に低く
なる。
Next, the operation will be described with reference to FIG. It is assumed that the control circuit 8 generates a pulse according to a program stored in the ROM in the control circuit 8. When a pulse P1 is generated at the terminal a as shown in FIG. 2a, the switching circuit 7 is turned on and the electric charge charged in the capacitor 2 is instantly discharged, so that the potential at the terminal E becomes VDD as shown in FIG. 2E.
become. Then, from the control circuit 8 to the terminal b as shown in FIG.
When the pulse P2 is generated, the switching circuit 5 is turned on while the pulse P2 is generated, the capacitor 2 starts charging, and the potential of the terminal E decreases as shown in FIG. 2E. When the generation of the pulse P2 ends, the switching circuit 5 is turned off, the charging of the capacitor 2 is stopped, and the terminal E
2E is held at a constant value as shown in FIG. 2E. Thereafter, the same operation as described above is performed every time the control circuit 8 generates pulses P3, P4, P5 and P6, and the potential of the terminal E gradually decreases as the capacitor 2 is charged as shown in FIG. 2E.

【0009】そして、端子bへのパルスの出力が終了
し、制御回路8から端子cにパルスP7が入力すると、
スイッチング回路6がオンし、コンデンサ2に充電して
いた電荷が抵抗4を介して放電し、端子Eの電位が図2
Eのごとく高くなる。パルスP8,P9が発生するごと
に上記と同様の動作を行ないコンデンサ2が電荷を放電
して端子Eの電位が高くなる。
When the output of the pulse to the terminal b is completed and the pulse P7 is input from the control circuit 8 to the terminal c,
The switching circuit 6 is turned on, the electric charge charged in the capacitor 2 is discharged through the resistor 4, and the potential of the terminal E is changed to that in FIG.
It becomes high like E. Every time the pulses P8 and P9 are generated, the same operation as described above is performed, the capacitor 2 discharges the electric charge, and the potential of the terminal E becomes high.

【0010】以下、端子bおよびcに図2で示したよう
にパルスを印加することにより、上記と同様の動作を行
ない、端子Eの電位は上昇下降を繰り返しながら徐々に
減衰していく。これがうなり成分を含んだエンベロープ
信号となる。
Thereafter, by applying a pulse to the terminals b and c as shown in FIG. 2, the same operation as described above is performed, and the potential of the terminal E is gradually attenuated while repeatedly rising and falling. This becomes an envelope signal containing a beat component.

【0011】なお、本例では、図2のごとくパルスを出
力することにより、エンベロープ信号を、最初は急激に
減少させ所定時間が経過すると減衰の割合を小さくする
ことにより、理想的な減衰波形を形成している。
In this example, by outputting a pulse as shown in FIG. 2, the envelope signal is rapidly reduced at first, and the attenuation rate is reduced after a predetermined time elapses, so that an ideal attenuation waveform is obtained. Is forming.

【0012】掛算回路10は、端子Eから出力する上記
エンベロープ信号と音響信号発生回路9から発生する音
響信号とを合成し、うなり成分を有する自然音に近い音
響信号を出力する。増幅器11はこの音響信号を増幅し
てスピーカ12に出力し、スピーカ12から報音を行な
う。
The multiplication circuit 10 synthesizes the envelope signal output from the terminal E and the acoustic signal generated from the acoustic signal generation circuit 9 and outputs an acoustic signal having a beat component close to a natural sound. The amplifier 11 amplifies this acoustic signal and outputs it to the speaker 12, and the speaker 12 outputs a sound.

【0013】つぎに、図3を参照して他の実施例を説明
する。なお、図1と同一番号のものは同一のものとす
る。
Next, another embodiment will be described with reference to FIG. The same numbers as in FIG. 1 are the same.

【0014】図4を参照して動作を説明する。いま、ス
イッチング回路5,6および7はオフされ、コンデンサ
2に電荷は充電されてなく、端子Eの電位は0に固定さ
れているものとする。図4xのごとくパルスP10が制
御回路8から発生し端子xに入力すると、コンデンサ2
は急速充電し、端子Eの電位は図4EのごとくVDDとな
る。以下、上記と同様に制御回路8から発生するパルス
が端子yおよびzに入力することにより、端子Eの電位
は上昇下降を繰り返しながら徐々に減衰していき、これ
がうなり成分を含んだエンベロープ信号となる。
The operation will be described with reference to FIG. Now, it is assumed that the switching circuits 5, 6 and 7 are turned off, the capacitor 2 is not charged, and the potential of the terminal E is fixed at 0. When a pulse P10 is generated from the control circuit 8 and input to the terminal x as shown in FIG.
Is rapidly charged, and the potential of the terminal E becomes VDD as shown in FIG. 4E. After that, by inputting the pulse generated from the control circuit 8 to the terminals y and z in the same manner as described above, the potential at the terminal E is gradually attenuated while repeatedly rising and falling, which results in an envelope signal containing a beat component. Become.

【0015】つぎに、さらに他の実施例を図5を参照し
て説明する。同図において、13はスイッチング回路で
ある。14は制御回路で、CPU,ROM,RAMなど
で構成され、スイッチング回路5,6,7および13を
選択的に動作させる。なお、図1と同一番号のものは同
一のものとする。
Next, still another embodiment will be described with reference to FIG. In the figure, 13 is a switching circuit. A control circuit 14 is composed of a CPU, a ROM, a RAM, etc., and selectively operates the switching circuits 5, 6, 7 and 13. The same numbers as in FIG. 1 are the same.

【0016】つぎに動作を図6を参照して説明する。端
子Aに図6AのごとくパルスP11が入力すると、端子
Eの電位はVDDとなる。つぎに制御回路14は、図6B
のごとくパルスP12を出力し、スイッチング回路5を
オンする。そして、図6DのごとくパルスP13が発生
すると、スイッチング回路13がオンするので、コンデ
ンサ2は充電を開始し、端子Eの電位は図6Eのごとく
下がる。以下、パルスP12が発生している間にパルス
P14,P15,P16,P17が発生すると、上記と
同様の動作を行ない、端子Eの電位は図6Eのごとく段
階的に低くなる。
Next, the operation will be described with reference to FIG. When the pulse P11 is input to the terminal A as shown in FIG. 6A, the potential of the terminal E becomes VDD. Next, the control circuit 14 is shown in FIG.
Then, the pulse P12 is output and the switching circuit 5 is turned on. When the pulse P13 is generated as shown in FIG. 6D, the switching circuit 13 is turned on, so that the capacitor 2 starts charging and the potential of the terminal E is lowered as shown in FIG. 6E. Thereafter, when the pulses P14, P15, P16, P17 are generated while the pulse P12 is being generated, the same operation as described above is performed, and the potential of the terminal E gradually decreases as shown in FIG. 6E.

【0017】パルスP12の出力が終了し端子Cにパル
スP18が入力すると、スイッチング回路5がオフに、
スイッチング回路6がオンになるので、図6Dのごとく
パルスP19が発生すると、端子Eの電位は図6Eのご
とく高くなる。以下、図6DのごとくパルスP20,P
21が発生すると、端子Eの電位は図6Eのごとく段階
的に高くなる。
When the output of the pulse P12 is completed and the pulse P18 is input to the terminal C, the switching circuit 5 is turned off,
Since the switching circuit 6 is turned on, when the pulse P19 is generated as shown in FIG. 6D, the potential of the terminal E becomes high as shown in FIG. 6E. Hereinafter, as shown in FIG. 6D, the pulses P20 and P
When 21 occurs, the potential of the terminal E gradually increases as shown in FIG. 6E.

【0018】つまり、端子Dに入力するパルスがコンデ
ンサ2の充放電のタイミングを決定するものである。
That is, the pulse input to the terminal D determines the charging / discharging timing of the capacitor 2.

【0019】以下、上記と同様に充放電を繰り返し、う
なり成分を含んだエンベロープ信号を出力する。
Thereafter, charging and discharging are repeated in the same manner as above, and an envelope signal containing a beat component is output.

【0020】なお、上記の実施例ではスイッチング回路
5およびスイッチング回路6に入力するパルスのパルス
幅を等しくしたが、異なるパルス幅のパルスを供給して
もよい。
In the above embodiment, the pulse widths of the pulses input to the switching circuit 5 and the switching circuit 6 are made equal, but pulses having different pulse widths may be supplied.

【0021】また、スイッチング回路5およびスイッチ
ング回路6に印加するパルスのデューティやパルス数も
上記に限らず適宜変更可能である。
The duty and the number of pulses applied to the switching circuit 5 and the switching circuit 6 are not limited to the above and can be changed as appropriate.

【0022】また、スイッチング回路7をオンさせずに
スイッチング回路6のオン時間を長くすることで端子E
の電位を高くしてもよい。
Further, by making the ON time of the switching circuit 6 longer without turning ON the switching circuit 7, the terminal E
The potential of may be increased.

【0023】そして、スイッチング回路5およびスイッ
チング回路6に供給するパルスを適宜変更する、また
は、抵抗3,4の抵抗値を適宜変更することにより、端
子Eから発生するエンベロープ信号の減衰の速さを変え
ることができる。
By appropriately changing the pulse supplied to the switching circuit 5 and the switching circuit 6, or by appropriately changing the resistance values of the resistors 3 and 4, the speed of attenuation of the envelope signal generated from the terminal E can be controlled. Can be changed.

【0024】なお、エンベロープ信号は減衰波形に限ら
ず、スイッチング回路5およびスイッチング回路6に供
給するパルスを適宜変更することにより、多様なエンベ
ロープ信号を形成することができる。
The envelope signal is not limited to the attenuated waveform, and various envelope signals can be formed by appropriately changing the pulses supplied to the switching circuit 5 and the switching circuit 6.

【0025】[0025]

【発明の効果】本発明では、コンデンサに直列接続しコ
ンデンサを充電する第1のスイッチング回路と上記コン
デンサに並列接続しコンデンサを放電する第2のスイッ
チング回路とを選択的に動作させてコンデンサの充電電
圧を制御する制御回路を設けることにより、うなり成分
を含む音響信号を簡単な構成で発生させることができる
ので、自然音に近い深みや重厚さをもつ良質な音が安価
に得られる。
According to the present invention, the capacitor is charged by selectively operating the first switching circuit connected in series to the capacitor to charge the capacitor and the second switching circuit connected in parallel to the capacitor to discharge the capacitor. By providing the control circuit for controlling the voltage, it is possible to generate an acoustic signal including a beat component with a simple configuration, so that a high-quality sound having a depth and solidness close to natural sound can be obtained at low cost.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例を示したブロック回路図。FIG. 1 is a block circuit diagram showing an embodiment of the present invention.

【図2】図1の動作説明のためのタイミングチャート。FIG. 2 is a timing chart for explaining the operation of FIG.

【図3】本発明の他の実施例を示したブロック回路図。FIG. 3 is a block circuit diagram showing another embodiment of the present invention.

【図4】図3の動作説明のためのタイミングチャート。FIG. 4 is a timing chart for explaining the operation of FIG.

【図5】本発明のさらに他の実施例を示したブロック回
路図。
FIG. 5 is a block circuit diagram showing still another embodiment of the present invention.

【図6】図5の動作説明のためのタイミングチャート。6 is a timing chart for explaining the operation of FIG.

【符号の説明】[Explanation of symbols]

2 コンデンサ 5 第1のスイッチング回路 6 第2のスイッチング回路 8 制御回路 14 制御回路 2 Capacitor 5 First switching circuit 6 Second switching circuit 8 Control circuit 14 Control circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 コンデンサに直列接続され、このコンデ
ンサを充電するための第1のスイッチング回路と、 上記コンデンサに並列接続され、このコンデンサの充電
電荷を放電するための第2のスイッチング回路と、 上記第1および第2のスイッチング回路を選択的に動作
させて上記コンデンサの充電電圧を制御する制御回路と
を具備し、 上記コンデンサの充電電圧をエンベロープ出力として生
じることを特徴とするエンベロープ信号発生回路。
1. A first switching circuit connected in series with a capacitor for charging the capacitor; a second switching circuit connected in parallel with the capacitor for discharging the charge stored in the capacitor; An envelope signal generating circuit comprising: a control circuit for selectively operating the first and second switching circuits to control the charging voltage of the capacitor, wherein the charging voltage of the capacitor is generated as an envelope output.
JP4060521A 1992-03-17 1992-03-17 Envelope signal generation circuit Expired - Fee Related JP2564730B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4060521A JP2564730B2 (en) 1992-03-17 1992-03-17 Envelope signal generation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4060521A JP2564730B2 (en) 1992-03-17 1992-03-17 Envelope signal generation circuit

Publications (2)

Publication Number Publication Date
JPH0627949A true JPH0627949A (en) 1994-02-04
JP2564730B2 JP2564730B2 (en) 1996-12-18

Family

ID=13144706

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4060521A Expired - Fee Related JP2564730B2 (en) 1992-03-17 1992-03-17 Envelope signal generation circuit

Country Status (1)

Country Link
JP (1) JP2564730B2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6321200A (en) * 1986-07-14 1988-01-28 筒中プラスチツク工業株式会社 Manufacture of patterned synthetic resin material

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6321200A (en) * 1986-07-14 1988-01-28 筒中プラスチツク工業株式会社 Manufacture of patterned synthetic resin material

Also Published As

Publication number Publication date
JP2564730B2 (en) 1996-12-18

Similar Documents

Publication Publication Date Title
JPS5858679B2 (en) Denshigatsuki
GB1442063A (en) Electronic musical instruments
US4001816A (en) Electronic chime
US3992582A (en) Reverberation sound producing apparatus
US3902396A (en) Electronic musical instrument
US4567806A (en) Sound generator
US4000489A (en) Dual-mode waveform generator
US4554854A (en) Automatic rhythm performing apparatus
US4111092A (en) Electronic musical instrument
JP2564730B2 (en) Envelope signal generation circuit
US3974729A (en) Automatic rhythm playing apparatus
US4028978A (en) Synthesizer type electronic musical instrument with volume envelope decay time control
US4141269A (en) Electronic musical instrument
US4195544A (en) Electronic musical instrument with external sound control function
US4173915A (en) Programmable dynamic filter
JPH0477319B2 (en)
US5521325A (en) Device for synthesizing a musical tone employing random modulation of a wave form signal
US4206676A (en) Electronic musical instrument with sequencer for automatic arpeggio performance
US4545279A (en) Electronic music note generator
US5208414A (en) Acoustic signal generator with means for changing the time constant of the envelope signal
US3949639A (en) Voltage controlled type electronic musical instrument
JPS5924437B2 (en) A device that creates multiple sound effects
JPH0154720B2 (en)
JPS6321200B2 (en)
US4290334A (en) Electronic wave sharing synthetic sound system

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees