JPH06232939A - フレーム同期回路 - Google Patents

フレーム同期回路

Info

Publication number
JPH06232939A
JPH06232939A JP5018375A JP1837593A JPH06232939A JP H06232939 A JPH06232939 A JP H06232939A JP 5018375 A JP5018375 A JP 5018375A JP 1837593 A JP1837593 A JP 1837593A JP H06232939 A JPH06232939 A JP H06232939A
Authority
JP
Japan
Prior art keywords
signal
transmission
unique word
frame synchronization
synchronization circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5018375A
Other languages
English (en)
Other versions
JP3178138B2 (ja
Inventor
Kimihide Misaizu
公英 美細津
Akihiko Matsuoka
昭彦 松岡
Hiroshi Onishi
博 大西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP01837593A priority Critical patent/JP3178138B2/ja
Publication of JPH06232939A publication Critical patent/JPH06232939A/ja
Application granted granted Critical
Publication of JP3178138B2 publication Critical patent/JP3178138B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】 【目的】 多値直交振幅変調(以下多値QAMと略す)
方式を用いた時分割多元接続方式に使用されるフレーム
同期回路に関するもので、マルチパス、フェージング等
の伝送路歪による伝送特性の劣下に対する問題を解決
し、上記伝送路歪の存在する伝送路でも安定に動作する
フレーム同期回路を提供する。 【構成】 送信のユニークワードとして多値QAM信号
の4相位相変調信号に相当する信号点31a〜31dを
用い、QPSK遅延検波器5で多値QAM信号を差動符
号化4相位相変調(以下DQPSKと略す)信号として
遅延検波し、相関器6で上記遅延検波出力を、送信のユ
ニークワードのDQPSK信号を用いた受信側ユニーク
ワード21と相関をとりユニークワード検出をする事に
より、多値QAM方式を用いたTDMA方式において、
マルチパス、フェージング等の伝送路歪の存在する伝送
路でも、安定に動作するフレーム同期回路を得られる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、変調方式に多値直交振
幅変調(以下多値QAMと略す)方式を用いた移動体通
信等の時分割多元接続(以下TDMAと略す)方式に使
用される、フレーム同期回路に関するものである。
【0002】
【従来の技術】近年、情報化社会の進展にともないより
多くの情報を効率的に伝送する方式が要求されている。
多値QAM方式は伝送帯域を拡大せずに伝送できる情報
量を増加できるため、周波数の有効利用には効果的な方
式であり、従来は伝送路の比較的安定な固定のマイクロ
波回線に使用されてきたが(例えば、ディジタルマイク
ロ波通信(桑原 守二著 1974年 株式会社企画セ
ンター発行)等を参照)、移動体通信等、マルチパス、
フェージング歪が存在する変動の激しい伝送路では、1
6値直交振幅変調(16QAM)方式以上の多値QAM
方式は、伝送特性が著しい劣下することから用いられな
かった。
【0003】
【発明が解決しようとする課題】しかしながら、近年の
波形等化技術等の進歩により、マルチパス、フェージン
グ歪に対する、伝送特性の改善が試みられている。波形
等化器はトレーニングシンボルといわれる既知のシンボ
ル系列から伝送路歪を推定するので、受信側でトレーニ
ングシンボルの位置を正確に知る必要があるが、16Q
AM方式以上の多値QAM方式では、マルチパス、フェ
ージング歪が存在する変動の激しい伝送路において、安
定に動作するフレーム同期回路を構成することは非常に
困難であった。
【0004】本発明は上記従来の課題を解決するもの
で、変調方式に多値QAM方式を用いたTDMA方式に
おいて、マルチパス、フェージング等の伝送路歪の存在
する伝送路でも、安定に動作するフレーム同期回路を提
供することを目的とする。
【0005】
【課題を解決するための手段】上記目的を達成するため
に本発明は、送信側は4相位相変調(以下QPSKと略
す)信号に相当する多値QAM信号の最大振幅値、ある
いは最小振幅値を与える信号点で構成したユニークワー
ドを有し、フレーム同期回路は、上記送信側の多値QA
M信号を差動符号化4相位相変調(以下DQPSKと略
す)信号として遅延検波するQPSK遅延検波器と、送
信側のユニークワードのDQPSK信号に相当する受信
側のユニークワードを有する相関器と、上記相関器の相
関出力がある一定値以上である時、相関パルスを出力す
る比較器と、上記相関パルス出力よりフレーム同期信号
を発生するディジタル・フェーズ・ロック・ループ(以
下DPLLと略す)とを具備する構成を有している。
【0006】
【作用】本発明は上記構成により、変調方式に多値QA
M方式を用いたTDMA方式において、多値QAM信号
のQPSK信号に相当する信号点を送信のユニークワー
ドとして用い、相関検出をする受信のユニークワードに
送信のユニークワードのDQPSK信号を用いることに
より、QPSK遅延検波を用いてユニークワード検出を
行うことができ、マルチパス、フェージング等の伝送路
歪の存在する伝送路でも、変調方式に多値QAM方式を
用いることによる伝送特性の劣下を受けることなく、安
定に動作するフレーム同期回路を提供することができ
る。
【0007】
【実施例】以下、本発明の一実施例について図面を参照
しながら説明する。図1は本発明のフレーム同期回路の
一実施例を示すブロック結線図である。なお、本実施例
としては変調方式に16QAMを用いた場合について説
明する。
【0008】図1において、1は受信変調波入力を受信
入力周波数にほぼ等しい基準信号により直交検波する直
交復調器、2は直交変調器1に受信入力周波数とほぼ等
しい基準信号を供給する局部発振器、3は直交検波出力
の同相出力(以下I出力と略す)、4は直交検波出力の
直交出力(以下Q出力と略す)、5は直交復調器1の直
交検波出力をQPSK信号として遅延検波するQPSK
遅延検波器、6は後述する図2に示す構成を持ちQPS
K遅延検波器5の遅延検波出力と受信側のユニークワー
ドとの相関をとる相関器、7は相関器6の相関出力を一
定値αと比較し、相関出力が一定値α以上であった場合
に相関パルスを出力するを比較器、8は比較器7の相関
パルス出力よりフレーム同期信号を発生するDPLL
(ディジタル・フェーズ・ロック・ループ)、9はQP
SK遅延検波器5、相関器6、比較器7と、DPLL8
より構成されるフレーム同期回路である。
【0009】以上の様に構成されたフレーム同期回路の
動作について説明すると、図3(a)に示す16QAM
の信号点配置に従って変調された送信信号は、無線伝送
路でマルチパス、フェージング等の伝送路歪を受けて、
直交復調器1に受信入力される。直交復調器1は入力さ
れた受信変調波を、受信変調波にほぼ等しい周波数の局
部発振器2の基準信号により直交検波しI出力、Q出力
を得る。I出力、Q出力はフレーム同期回路9のQPS
K遅延検波器5でDQPSK信号として遅延検波され、
図3(b)に示す32a〜32dのDQPSK信号出力
を得る。そして、相関器6でDQPSK信号出力と受信
側ユニークワード21の相関をとる。
【0010】ここで、相関器6の詳細な構成図である図
2を用いて、相関器6の動作を説明する。
【0011】まず、QPSK遅延検波器5の遅延検波出
力は、シフトレジスタ22に1シンボル毎に入力され、
排他的論理和回路23a〜23dにより、受信側ユニー
クワードと一致、不一致判定され、加算器24により相
関を計算する。送信のユニークワードは、図3(a)の
16QAM信号の中でQPSK信号に相当する信号点3
1a〜31dを用い、受信側ユニークワード21は、送
信のユニークワードのDQPSK信号を保持している。
例えば、送信のユニークワードをユニークワード長5シ
ンボルの(31a,31c,31a,31c,31a)
とすると、受信側ユニークワード21は、送信のユニー
クワードの初期位相を図3(a)の31aとした時、
(32a,32c,32a,32c,32a)となる。
そして、相関器6の相関出力が一定値α以上の時、比較
器7は相関パルスを出力する。DPLL8は相関パルス
出力から平均的にフレーム間隔に同期したフレーム同期
信号を発生する。
【0012】
【発明の効果】以上のように本発明の効果としては、変
調方式に多値QAM方式を用いたTDMA方式におい
て、送信のユニークワードとしてQPSK信号を用い、
受信側のフレーム同期回路は、多値QAM信号をDQP
SK信号として遅延検波するQPSK遅延検波器と、送
信側のユニークワードのDQPSK信号に相当する受信
側のユニークワードを有する相関器と、上記相関器の相
関出力をある一定値α以上である時、相関パルスを出力
する比較器と、上記相関パルス出力よりフレーム同期信
号を発生するディジタル・フェーズ・ロック・ループと
を設けることにより、マルチパス、フェージング等の伝
送路歪の存在する伝送路でも、変調方式に多値QAM方
式を用いることによる伝送特性の劣下を受けることな
く、安定に動作するフレーム同期回路を提供することが
出来る。
【図面の簡単な説明】
【図1】本発明の一実施例におけるフレーム同期回路の
ブロック結線図
【図2】同実施例における相関器のブロック結線図
【図3】同実施例における16QAM信号とDQPSK
信号の信号点配置を示した図
【符号の説明】
1 直交復調器 2 局部発振器 3 I出力 4 Q出力 5 QPSK遅延検波器 6 相関器 7 比較器 8 DPLL 9 フレーム同期回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 多値直交振幅変調方式を用いた時分割多
    元接続方式で、多値直交振幅変調信号の最大振幅値、あ
    るいは最小振幅値を与える4相位相変調信号に相当する
    信号点で構成した送信側のユニークワードを有し、上記
    多値直交振幅変調信号を差動符号化4相位相変調信号と
    して遅延検波する4相位相変調遅延検波器と、上記送信
    側のユニークワードの差動符号化4相位相変調信号に相
    当する受信側のユニークワードを有する相関器と、上記
    相関器の相関出力がある一定値以上である時、相関パル
    スを出力する比較器と、上記相関パルス出力よりフレー
    ム同期信号を発生するディジタル・フェーズ・ロック・
    ループを具備するフレーム同期回路。
JP01837593A 1993-02-05 1993-02-05 フレーム同期回路及びフレーム同期方法 Expired - Fee Related JP3178138B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP01837593A JP3178138B2 (ja) 1993-02-05 1993-02-05 フレーム同期回路及びフレーム同期方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP01837593A JP3178138B2 (ja) 1993-02-05 1993-02-05 フレーム同期回路及びフレーム同期方法

Publications (2)

Publication Number Publication Date
JPH06232939A true JPH06232939A (ja) 1994-08-19
JP3178138B2 JP3178138B2 (ja) 2001-06-18

Family

ID=11969971

Family Applications (1)

Application Number Title Priority Date Filing Date
JP01837593A Expired - Fee Related JP3178138B2 (ja) 1993-02-05 1993-02-05 フレーム同期回路及びフレーム同期方法

Country Status (1)

Country Link
JP (1) JP3178138B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999000957A1 (en) * 1997-06-30 1999-01-07 Thomson Consumer Electronics, Inc. Apparatus and method for processing a quadrature amplitude modulated (qam) signal
WO2003075505A1 (fr) * 2002-03-06 2003-09-12 Hitachi Kokusai Electric Inc. Procede de detection de synchronisation et son circuit, et station radio de base
JP2004336707A (ja) * 2003-05-06 2004-11-25 Northrop Grumman Corp イコライザ・システム
JP2008160355A (ja) * 2006-12-22 2008-07-10 Japan Radio Co Ltd バースト信号検出法及びarq通信復調器
JP2015122564A (ja) * 2013-12-20 2015-07-02 三星電子株式会社Samsung Electronics Co.,Ltd. 通信装置、チャネル推定方法および通信システム

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999000957A1 (en) * 1997-06-30 1999-01-07 Thomson Consumer Electronics, Inc. Apparatus and method for processing a quadrature amplitude modulated (qam) signal
WO2003075505A1 (fr) * 2002-03-06 2003-09-12 Hitachi Kokusai Electric Inc. Procede de detection de synchronisation et son circuit, et station radio de base
JP2004336707A (ja) * 2003-05-06 2004-11-25 Northrop Grumman Corp イコライザ・システム
JP2008160355A (ja) * 2006-12-22 2008-07-10 Japan Radio Co Ltd バースト信号検出法及びarq通信復調器
JP2015122564A (ja) * 2013-12-20 2015-07-02 三星電子株式会社Samsung Electronics Co.,Ltd. 通信装置、チャネル推定方法および通信システム

Also Published As

Publication number Publication date
JP3178138B2 (ja) 2001-06-18

Similar Documents

Publication Publication Date Title
KR100661028B1 (ko) 디지털 통신 시스템에서 위상 회전 기법을 사용하는시그날링
US5150384A (en) Carrier recovery method and apparatus having an adjustable response time determined by carrier signal parameters
US5787123A (en) Receiver for orthogonal frequency division multiplexed signals
US6590872B1 (en) Receiver with parallel correlator for acquisition of spread spectrum digital transmission
JP2004134883A (ja) 受信装置
WO2001020863A1 (en) Method and apparatus for carrier phase tracking
KR100246452B1 (ko) 직교 주파수 분할 다중화 전송 방식에서 주파수 동기 장치 및방법
JP3527270B2 (ja) Tdmaシステムにおけるマルチパス伝送補償方法
US6456671B1 (en) Decision feedback phase tracking demodulation
KR20060131989A (ko) 클록 재생회로 및 이 회로를 이용한 수신기
JP3178138B2 (ja) フレーム同期回路及びフレーム同期方法
US6700940B1 (en) Carrier reproduction circuit
Chen Carrier recovery in burst-mode 16-qam
JP3055541B2 (ja) 直交周波数分割多重信号送受信装置
JP3427778B2 (ja) 搬送波制御方式
JP2023092671A (ja) クロック再生方法および無線通信システム
JP3980017B2 (ja) 送信装置及び通信方法
JPH10290265A (ja) 無線受信機
JPH09214461A (ja) ディジタル多重無線の交差偏波伝送受信機
JP2000138647A (ja) ディジタル伝送装置
KR100186290B1 (ko) 위상보상형 위상편이 변복조방법
JP3531830B1 (ja) 直交周波数分割多重信号の送受信システム及び直交周波数分割多重信号の送受信方法
JP3531827B1 (ja) 直交周波数分割多重信号の送受信システム及び直交周波数分割多重信号の送受信方法
JPH02200043A (ja) 遅延検波復調回路
JP3531823B2 (ja) 直交周波数分割多重信号の送受信システム及び直交周波数分割多重信号の送受信方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080413

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090413

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100413

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees