JPH0622317B2 - Input display device - Google Patents

Input display device

Info

Publication number
JPH0622317B2
JPH0622317B2 JP60106589A JP10658985A JPH0622317B2 JP H0622317 B2 JPH0622317 B2 JP H0622317B2 JP 60106589 A JP60106589 A JP 60106589A JP 10658985 A JP10658985 A JP 10658985A JP H0622317 B2 JPH0622317 B2 JP H0622317B2
Authority
JP
Japan
Prior art keywords
data
input
digit
key
signal processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP60106589A
Other languages
Japanese (ja)
Other versions
JPS61264814A (en
Inventor
俊英 林
修 山上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP60106589A priority Critical patent/JPH0622317B2/en
Publication of JPS61264814A publication Critical patent/JPS61264814A/en
Publication of JPH0622317B2 publication Critical patent/JPH0622317B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J5/00Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Circuits Of Receivers In General (AREA)
  • Input From Keyboards Or The Like (AREA)
  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

A産業上の利用分野 本発明は入力表示装置に関し、特に予め決められた桁数
の数字データをキー入力するデータ入力装置に適用し得
るものである。 B発明の概要 最大桁数の数字データを1桁ずつ入力するようになされ
た入力表示装置において、最大桁数の数字データを入力
し終わらないうちに、終了キーからデータが入力された
とき、残る下位桁に数字「0」のデータを入れることに
より、入力操作を簡易化するものである。 C従来の技術 DBS(direct-broadcast satellite)放送は、広範囲の
地域に散在する受信機が衛生から到来する放送波を直接
小型パラボラアンテナによつて受信することができるこ
とから、1つの企業が放送バンドをレンタルして、広範
囲の地域に散在するブランチに設置した受信機を介し
て、センタから各ブランチに対して情報を伝送する手段
として利用することが考えられている。この場合、利用
者は当該使用できる放送バンドに含まれる任意の周波数
を特定して情報を伝送し得るチヤンネルをプリセツトす
ることができ、かくして複数のチヤンネルを用いて複数
の情報を同時に伝送することにより、利用効率を高める
ことができる。 この場合プリセツトできる周波数の最小単位は、各チヤ
ンネル相互間に干渉ないし妨害が生じない程度の周波数
間隔を維持できるような数値に選定され、これに応じて
各チヤンネルの周波数をプリセツトする際に特定しなけ
ればならない周波数の桁数が決まることになる。そして
各チヤンネルの周波数をプリセツトする場合には、この
所定の桁数の数字データを過不足なく入力する必要があ
る。 D発明が解決しようとする問題点 ところで、各チヤンネルの周波数をプリセツトする手段
として、受信機に予め各チヤンネルの周波数を記憶する
メモリエリアを有するチヤンネル周波数メモリを予め用
意しておき、例えばテンキーを用いて各チヤンネルに割
当てられた周波数を所定桁数だけ順次1桁ずつキー入力
して行く方法が考えられる。例えば使用バンドの周波数
帯域が11.700〔GHz〕〜12.199〔GHz〕の場合には、小
数点以上2桁及び小数点以下3桁(合計5桁)の数字デ
ータを順次テンキーによつてキー操作することになる。 実際上キー入力装置として、第3図に示すように、
「0」〜「9」キーでなるテンキーと、終了キー「EN
TER」とを有する入力装置1を適用し得、例えば「1
1.700」〔GHz〕の周波数をプリセツトする場合には、
〔1〕−〔1〕−〔7〕−
A Industrial Field of Use The present invention relates to an input display device, and is particularly applicable to a data input device for key-inputting numeric data of a predetermined number of digits. B. Summary of the Invention In an input display device adapted to input the maximum digit number data one digit at a time, when the data is input from the end key before inputting the maximum digit number data, it remains. By inputting the data of the number "0" in the lower digit, the input operation is simplified. C Conventional technology In DBS (direct-broadcast satellite) broadcasting, receivers scattered over a wide area can directly receive broadcast waves coming from hygiene through a small parabolic antenna, so that one company can use the broadcast band. It is considered that the center is rented and used as a means for transmitting information from the center to each branch via receivers installed in the branches scattered over a wide area. In this case, the user can preset a channel capable of transmitting information by specifying an arbitrary frequency included in the usable broadcast band, and thus by transmitting a plurality of information by using a plurality of channels simultaneously. , The utilization efficiency can be improved. In this case, the minimum unit of frequency that can be preset is selected to a value that can maintain a frequency interval that does not cause interference or interference between the channels, and should be specified when presetting the frequency of each channel accordingly. The number of digits of the frequency that must be determined will be determined. When presetting the frequency of each channel, it is necessary to input the numerical data of the predetermined number of digits without excess or deficiency. D Problem to be Solved by the Invention By the way, as a means for presetting the frequency of each channel, a channel frequency memory having a memory area for storing the frequency of each channel is prepared in advance in the receiver. It is conceivable that the frequency assigned to each channel is sequentially key-input by a predetermined number of digits one by one. For example, when the frequency band of the used band is 11.700 [GHz] to 12.199 [GHz], numerical data of 2 digits above the decimal point and 3 digits below the decimal point (5 digits in total) are sequentially operated with the ten keys. . As a practical key input device, as shown in FIG.
Numeric keypad consisting of "0" to "9" keys and end key "EN
The input device 1 having “TER” can be applied, for example, “1
When presetting a frequency of 1.700 "[GHz],
[1]-[1]-[7]-

〔0〕−[0]-

〔0〕−〔ENTE
R〕の順に各キーを選択的に操作する。 このようなキー入力操作は、正確に各キーを選択しなけ
ればならないので、オペレータに対する負担が大きい問
題があり、できるだけ簡略化することが望ましい。 本発明は以上の点を考慮してなされたもので、数値デー
タの入力操作をできるだけ簡略化しようとするものであ
る。 E問題点を解決するための手段 かかる問題点を解決するため本発明においては、最大桁
数N桁の数字データを1桁ずつ入力する入力表示装置に
おいて、上位M桁(M<N)の数字データを入力した状
態で、終了キー「ENTER」からデータが入力された
とき、下位(N−M)桁に数字「0」のデータを入れて
入力、表示すべき数字データを形成するようにする。 F作用 最大桁数の数字データを入力し終わらないうちに、終了
キー「ENTER」を操作したとき、信号処理回路14
は残る下位桁に数字「0」のデータを入れて入力表示す
べき数字データを形成する。 従つて下位の数字「0」に対応する数字データを1桁ず
つ入力しないで済むので、この分入力表示装置に対する
操作を簡易化し得る。 G実施例 以下図面について本発明の一実施例を詳述する。 第1図において、アンテナ11において受信された放送
波は放送波受信部12の情報再生回路13に供給され、
情報再生回路13は、選局回路15から与えられる選局
信号S1に対応するチヤンネルの放送波を受信する。 選局回路15は例えばマイクロコンピユータ構成の信号
処理解路14において発生される選局指令信号S2によ
つて選局制御され、選局指令信号S2に対応する選局信
号S1を送出する。 信号処理回路14には第3図について上述したように、
「0」〜「9」キーを有するテンキーと、終了キー「E
NTER」とを有する入力装置1を含んでなるキーマト
リクス21が接続され、キーマトリクス21の各キーが
選択的に操作されたとき、対応する数字を表すコードデ
ータが信号処理回路14に取込まれる。 この実施例の場合信号処理回路14は、第3図について
上述したと同様にして、テンキーを用いて数字データを
入力した後終了キー「ENTER」をキー操作すること
によりデータの入力操作が終了したことを入力するよう
になされている。 かくしてテンキーによつて数字データが1桁ずつキー入
力されて来ると、信号処理回路14は、1桁ずつ取込ん
だデータに基づいて文字発生手段22を動作させて所定
桁例えば5桁の入力データ表示器23に上位桁から順次
下位桁に向かつて、当該入力されたデータに対応する文
字を表示して行くようになされている。 また信号処理回路14は、終了キー「ENTER」が操
作されたとき、テンキーから取り込んだ数字データを不
揮発性メモリ24に書込むことにより、各チヤンネルの
周波数データを格納するようになされている。 以上の構成において、信号処理回路14は第3図の処理
手順に従つて各チヤンネルの周波数のプリセツト処理を
実行する。すなわちステツプSP1において、当該プロ
グラムを開始した後信号処理回路14は、ステツプSP
2においてデイジツトレジスタ25をゼロクリヤした
後、ステツプSP3に移る。 デイジツトレジスタ25は、例えば信号処理回路14内
に内蔵され、キーマトリクス21からデータを取込むご
とに「1」ずつカウントアツプして行くことにより、何
桁分のデータを信号処理回路14内に取込んだかをカウ
ントして行く。 ステツプSP3はキーマトリクス21の終了キー「EN
TER」からデータが入力されたか否かを判断すること
により、キー入力操作が終了したか否かを確認する。 信号処理回路14は、ステツプSP3において否定結果
が得られると、次のステツプSP4に移つて1桁分の数
字データを取込んだ後、次のステツプSP5においてデ
イジツトレジスタ25を「+1」加算し、その後上述の
ステツプSP3に戻る。かくしてステツプSP3−SP
4−SP5−SP3のループによつて、信号処理回路1
4は数値データを1桁ずつ取込むと共に、当該取込んだ
桁数をデイジツトレジスタ25に記憶させて行く。 やがてキーマトリクス21から信号処理回路14に終了
キー「ENTER」からのデータが入力されると、信号
処理回路14はこれをステツプSP3において判定して
ステツプSP6に移る。 このステツプSP6は、デイジツトレジスタ25の内容
が最大桁数5になつたか否かの判定をすることにより、
信号処理回路14が取込んだ数字データの桁数が所定の
最大桁数Nを越える状態になつたか否かの確認をする。 ステツプSP6において肯定結果が得られると、これは
信号処理回路14に最大桁数Nの数字データが取込まれ
たことを意味しているので、信号処理回路14はステツ
プSP7に移つて取込んだ数字データを不揮発性メモリ
24に格納した後、ステツプSP8において当該数字デ
ータの入力プログラムを終了する。 これに対してステツプSP6において否定効果が得られ
ると、信号処理回路14はステツプSP9に移つてデイ
ジツトレジスタ25の内容を読取る。その結果デイジツ
トレジスタ25の内容がそれぞれ「0」、「1」、
「2」、「3」、「4」であると、信号処理回路14は
それぞれステツプSP10、SP11、SP12、SP
13、SP14に移る。これらのステツプSP10〜S
P14は、信号処理回路14に取込まれた数字データの
桁数Mと、最大桁数Nとの差分N−M(すなわち数字デ
ータが未だ入力されていない残りの桁数部分)に0を入
れるステツプである。 すなわち信号処理回路14はステツプSP9においてデ
イジツトレジスタ25の内容が「0」であることを確認
したとき、ステツプSP10において残る5桁にオール
「0」(すなわち「00000」)を書込む。また信号
処理回路14は、ステツプSP9においてデイジツトレ
ジスタ25の内容が「1」であることを確認したとき、
ステツプSP11において残る下位4桁にオール「0」
(すなわち「0000」)のデータを入れる。また信号
処理回路14は、ステツプSP9においてデイジツトレ
ジスタ25の内容が「2」であることを確認したとき、
ステツプSP12において残る下3桁にオール「0」
(すなわち「000」)を入れる。また信号処理回路1
4は、ステツプSP9においてデイジツトレジスタ25
の内容が「3」であることを確認したとき、ステツプS
P13において下2桁にオール「0」(すなわち「0
0」)を入れる。さらに信号処理回路14は、ステツプ
SP9においてデイジツトレジスタ25の内容が「1」
であることを確認するとステツプSP14において下1
桁に0を入れる。 かかる処理をした後、信号処理回路14は上述のステツ
プ7に移つて、不揮発性メモリ24に数字データを格納
し、ステツプSP8において当該数字データの入力プロ
グラムを終了する。 このようにして信号処理回路14は、入力すべき数字デ
ータを上位桁から1桁ずつキー入力操作する際に、最大
桁数の数字データを入力操作するに至る前に、終了キー
「ENTER」を操作したときには、未だ入力されてい
ない残りの桁に一斉に数字「0」データを入れて不揮発
性メモリ24に格納することになる。このことは、入力
すべき数字データのうち下位桁に「0」の桁がある場合
には、各桁ごとに「0」キーを操作せずに、これに代
え、終了キー「ENTER」をキー操作するだけで済む
ことを意味している。 従つてこの分入力装置に対するキー操作を簡易化するこ
とができる。 なお上述においては、本発明をDBS受信機に適用した
場合の実施例を述べたが、適用範囲はこれに限らず、要
は所定桁数の数字データを1桁ずつキー操作することに
よつて、データをプリセツトする場合に広く適用し得
る。 H発明の効果 以上のように本発明によれば、下位桁に数字「0」を入
力すべきデータをテンキーを用いて入力操作する際に、
最大桁に至る前に操作の終了を表す終了キーを操作する
ことによつて残りの桁に数字「0」データを入れるよう
にしたことより、当該残りの桁にいちいち「0」データ
を入力操作する場合と比較して、一段とデータの入力操
作を簡易化し得る。
[0]-[ENTE
Each key is selectively operated in the order of R]. In such a key input operation, since each key must be selected accurately, there is a problem in that the operator is burdened with it, and it is desirable to simplify it as much as possible. The present invention has been made in view of the above points, and is intended to simplify the input operation of numerical data. E Means for Solving the Problems In order to solve the problems, in the present invention, in the input display device for inputting the numeral data of the maximum digit number N digits one by one, the upper M digits (M <N) digits When data is input from the end key "ENTER" while data is being input, enter the data of the number "0" in the lower (NM) digits to form the number data to be input and displayed. . F action When the end key "ENTER" is operated before inputting the maximum number of digit data, the signal processing circuit 14
The number "0" is put in the remaining lower digit to form the number data to be input and displayed. Therefore, it is not necessary to input the digit data corresponding to the lower digit "0" digit by digit, and thus the operation of the input display device can be simplified. G Embodiment One embodiment of the present invention will be described in detail below with reference to the drawings. In FIG. 1, the broadcast wave received by the antenna 11 is supplied to the information reproducing circuit 13 of the broadcast wave receiving section 12,
The information reproducing circuit 13 receives the channel broadcast wave corresponding to the tuning signal S1 given from the tuning circuit 15. The tuning circuit 15 is controlled to tune by a tuning command signal S2 generated in the signal processing circuit 14 of, for example, a microcomputer, and sends a tuning signal S1 corresponding to the tuning command signal S2. In the signal processing circuit 14, as described above with reference to FIG.
A numeric keypad having "0" to "9" keys and an end key "E"
The key matrix 21 including the input device 1 having “NTER” is connected, and when each key of the key matrix 21 is selectively operated, the code data representing the corresponding numeral is taken into the signal processing circuit 14. . In the case of this embodiment, the signal processing circuit 14 completes the data input operation by operating the end key "ENTER" after inputting the numeric data using the ten-key pad in the same manner as described above with reference to FIG. You are supposed to enter that. Thus, when numeric data is keyed in digit by digit using the numeric keypad, the signal processing circuit 14 operates the character generating means 22 based on the data captured digit by digit to input data of a predetermined digit, for example, five digits. Characters corresponding to the input data are displayed on the display unit 23 in order from the upper digit to the lower digit. Further, the signal processing circuit 14 is adapted to store the frequency data of each channel by writing the numerical data fetched from the ten-key pad into the non-volatile memory 24 when the end key "ENTER" is operated. In the above structure, the signal processing circuit 14 executes the preset process of the frequency of each channel according to the processing procedure of FIG. That is, in step SP1, after the program is started, the signal processing circuit 14 determines
After zero clearing the register register 25 in step 2, the process proceeds to step SP3. The digit register 25 is built in, for example, the signal processing circuit 14 and counts up by “1” each time data is fetched from the key matrix 21 to count up the number of digits of data in the signal processing circuit 14. Count whether it has taken in. Step SP3 is the end key "EN" of the key matrix 21.
Whether or not the key input operation is completed is determined by determining whether or not data has been input from “TER”. When a negative result is obtained in step SP3, the signal processing circuit 14 moves to the next step SP4 and fetches numerical data for one digit, and then adds "+1" to the digit register 25 in the next step SP5. Then, the process returns to step SP3 described above. Thus, step SP3-SP
With the 4-SP5-SP3 loop, the signal processing circuit 1
The numeral 4 fetches the digit data digit by digit, and stores the digit number fetched in the digit register 25. When the data from the end key "ENTER" is input to the signal processing circuit 14 from the key matrix 21 in due time, the signal processing circuit 14 determines this in step SP3 and moves to step SP6. This step SP6 determines whether or not the contents of the digit register 25 have reached the maximum number of digits of 5,
It is confirmed whether or not the number of digits of the numerical data taken in by the signal processing circuit 14 exceeds a predetermined maximum number of digits N. If an affirmative result is obtained in step SP6, this means that the numerical data of the maximum digit number N has been taken in by the signal processing circuit 14, so the signal processing circuit 14 moves to step SP7 and takes in it. After storing the numerical data in the non-volatile memory 24, the input program of the numerical data is ended in step SP8. On the other hand, if a negative effect is obtained in step SP6, the signal processing circuit 14 moves to step SP9 and reads the contents of the digit register 25. As a result, the contents of the digit register 25 are "0", "1",
If the values are "2", "3", and "4", the signal processing circuit 14 causes the steps SP10, SP11, SP12, and SP, respectively.
13, move to SP14. These steps SP10-S
P14 puts 0 in the difference NM between the digit number M of the numerical data taken in the signal processing circuit 14 and the maximum digit number N (that is, the remaining digit number portion in which the numerical data has not yet been input). It is a step. That is, when the signal processing circuit 14 confirms that the content of the digit register 25 is "0" in step SP9, it writes all "0" (that is, "00000") in the remaining five digits in step SP10. When the signal processing circuit 14 confirms in step SP9 that the content of the digit register 25 is "1",
All "0s" in the lower 4 digits remaining in step SP11
(That is, "0000") data is entered. Further, when the signal processing circuit 14 confirms that the content of the digit register 25 is "2" in step SP9,
All "0" in the last 3 digits remaining in step SP12
(Ie "000"). In addition, the signal processing circuit 1
4 is a digit register 25 in step SP9.
When it is confirmed that the content of “3” is “3”, step S
In P13, the last two digits are all "0" (that is, "0"
0 "). Further, in the signal processing circuit 14, the contents of the digit register 25 are "1" in step SP9.
When it is confirmed that the lower 1 in step SP14
Enter 0 in the digit. After such processing, the signal processing circuit 14 moves to the above-mentioned step 7, stores the numerical data in the non-volatile memory 24, and terminates the input program of the numerical data in step SP8. In this way, the signal processing circuit 14 operates the end key "ENTER" before inputting the numeric data of the maximum number of digits when the numeric data to be input is keyed in digit by digit from the upper digit. When operated, the numeral "0" data is put in the remaining digits that have not been input all at once and stored in the non-volatile memory 24. This means that if there is a "0" digit in the lower digit of the numeric data to be input, instead of operating the "0" key for each digit, instead of this, press the end key "ENTER". It means that you only have to operate. Therefore, the key operation for the input device can be simplified by this amount. In the above description, the embodiment in which the present invention is applied to the DBS receiver has been described. However, the applicable range is not limited to this, and the point is that key data of a predetermined number of digits is operated one digit at a time. , Can be widely applied when presetting data. H Effect of the Invention As described above, according to the present invention, when the data for which the numeral “0” is to be input in the lower digit is input using the numeric keypad,
By inputting the number "0" data in the remaining digits by operating the end key that indicates the end of the operation before reaching the maximum digit, input operation of "0" data in each of the remaining digits. The data input operation can be further simplified as compared with the case of performing.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明による入力表示装置の一実施例を示すブ
ロツク図、第2図はその信号処理回路の処理手順を示す
フローチヤート、第3図は入力装置を示す略線図であ
る。 1……入力装置、12……放送波受信部、14……信号
処理回路、21……キーマトリクス、23……入力デー
タ表示器、24……不揮発性メモリ、25……デイジツ
トレジスタ。
FIG. 1 is a block diagram showing an embodiment of the input display device according to the present invention, FIG. 2 is a flow chart showing the processing procedure of the signal processing circuit, and FIG. 3 is a schematic diagram showing the input device. 1 ... Input device, 12 ... Broadcast wave receiving section, 14 ... Signal processing circuit, 21 ... Key matrix, 23 ... Input data display, 24 ... Non-volatile memory, 25 ... Digit register.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】最大桁数N桁の数字データを1桁ずつ入力
する入力表示装置において、 テンキーと終了キーとを有する入力装置を含んでなるキ
ーマトリツクスと、 上記キーマトリツクスの各キーが選択的に操作されたと
き対応する数字を表すコードデータを取り込む信号処理
回路と、 上記終了キーが操作されたとき上記テンキーから取り込
んだ数字データを読み込む不揮発性メモリと を具え、上位M桁(M<N)の数字データを入力した状
態で、上記終了キーからデータが入力されたとき、下位
(N−M)桁に数字「0」のデータを入れて入力、表示
すべき数字データを形成することを特徴とする入力表示
装置。
1. An input display device for inputting numeric data having a maximum number of N digits one by one, wherein a key matrix including an input device having a numeric keypad and an end key, and each key of the key matrix is It comprises a signal processing circuit for fetching code data representing a corresponding numeral when selectively operated and a non-volatile memory for reading the numerical data fetched from the numeric keypad when the end key is operated. When the data is input from the end key in the state where the numerical data of <N) is input, the numerical data of the number “0” is input to the lower (N−M) digits to form the numerical data to be displayed. An input display device characterized by the above.
JP60106589A 1985-05-18 1985-05-18 Input display device Expired - Fee Related JPH0622317B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60106589A JPH0622317B2 (en) 1985-05-18 1985-05-18 Input display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60106589A JPH0622317B2 (en) 1985-05-18 1985-05-18 Input display device

Publications (2)

Publication Number Publication Date
JPS61264814A JPS61264814A (en) 1986-11-22
JPH0622317B2 true JPH0622317B2 (en) 1994-03-23

Family

ID=14437373

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60106589A Expired - Fee Related JPH0622317B2 (en) 1985-05-18 1985-05-18 Input display device

Country Status (1)

Country Link
JP (1) JPH0622317B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3965239B2 (en) * 1998-02-04 2007-08-29 株式会社日立製作所 Receiver
JP4544664B2 (en) * 1999-08-11 2010-09-15 パナソニック株式会社 Television receiver channel selection method and television receiver

Also Published As

Publication number Publication date
JPS61264814A (en) 1986-11-22

Similar Documents

Publication Publication Date Title
US5465402A (en) Automatic frequency transfer and storage method
CA2017876C (en) Apparatus for controlling a television receiver
US4696054A (en) Pocketable wireless transmitter and receiver
KR940000998A (en) Favorite channel selector with extended key presses
US5163161A (en) Fast scanning radio receiver with frequency data base management by remote processor
JP3435254B2 (en) Radio receiver
JPH0622317B2 (en) Input display device
EP0851592A2 (en) Synthesizer receiver
US4348771A (en) Digital tuning system for a radio receiver
JPS6359075A (en) Television receiver
JPH0642620B2 (en) Receiving machine
JPS5951775B2 (en) multiband synthesizer receiver
JPH0319528A (en) Radio receiver having decoder for radio data signal
JPS61264815A (en) Receiver
JPS637489B2 (en)
JPH0666642B2 (en) Receiving machine
JPS6133010A (en) Channel selector
KR100232818B1 (en) Device and method for selecting broadcasting station using ddd number
JPH07121148B2 (en) Remote control method
JP3036974B2 (en) Radio receiver
JP3121533B2 (en) FM multiplex broadcast receiver
KR0146990B1 (en) Method for changing channel display
JPS61267097A (en) Display unit
JPS6052612B2 (en) Receiver preset tuning display device
JPH051151Y2 (en)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees