JPH06164527A - Time division multiplex transmission - Google Patents

Time division multiplex transmission

Info

Publication number
JPH06164527A
JPH06164527A JP4307013A JP30701392A JPH06164527A JP H06164527 A JPH06164527 A JP H06164527A JP 4307013 A JP4307013 A JP 4307013A JP 30701392 A JP30701392 A JP 30701392A JP H06164527 A JPH06164527 A JP H06164527A
Authority
JP
Japan
Prior art keywords
data
bit
transmission
frame
transmitted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4307013A
Other languages
Japanese (ja)
Inventor
Yoko Yamaguchi
陽子 山口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP4307013A priority Critical patent/JPH06164527A/en
Publication of JPH06164527A publication Critical patent/JPH06164527A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Communication Control (AREA)

Abstract

PURPOSE:To improve data transmission efficiency and to transmit mutliple pieces of control information. CONSTITUTION:The prescribed bit (eighth bit) of time division multiplex data is transmitted as state bit showing the validity/invalidity of data. When the transmission controller 11b of DTE 11 in a terminal equipment is a CD normally on-state which shows that it is normally in a transmission/reception possible state, control information SCNT is loaded on a state bit position and is transmitted. When it is not the CD normally on-state, information S showing the validity/invalidity of data is loaded on the state bit position and it is transmitted.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は時分割多重伝送方式に係
わり、特にデジタル専用線を用いた多重化装置において
CCITT勧告X.50に従ってデータを多重伝送する
時分割多重伝送方式に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a time division multiplex transmission system, and in particular to a CCITT Recommendation X.2 in a multiplexer using a digital leased line. The present invention relates to a time division multiplex transmission system for multiplex transmission of data according to 50.

【0002】[0002]

【従来の技術】企業内通信システムの発達に伴い、高価
な伝送路を経済的に利用しようとする考えから、より効
率良くデータ伝送を行う技術が要求されている。又、運
用面から装置間でリモート監視や制御ができることや、
他装置間との連携ができることが要求されている。この
ため、CCITTによりデータを多重伝送する時分割多
重伝送方式がX.50として勧告され、実用化されてい
る。
2. Description of the Related Art With the development of communication systems in enterprises, a technique for more efficient data transmission is required from the viewpoint of economically utilizing expensive transmission lines. In addition, from the operation side, it is possible to remotely monitor and control between devices,
It is required to be able to cooperate with other devices. For this reason, the time division multiplex transmission method for multiplex transmission of data by CCITT is X. It is recommended as 50 and has been put to practical use.

【0003】図6はX.50におけるフレーム、タイム
スロット、データの関係を説明する説明図である。1フ
レ−ム周期TをN個(例えば64個)のタイムスロット
TS1〜TS64に区分し、各タイムスロットに64チ
ャンネルのフレ−ムデータを割り当てる。各データは8
ビットで構成され、第1ビットFは同期ビット(フレ−
ムビット)、第8ビットSは状態ビット(有効/無効を
示す)、残り6ビットD1〜D6がデータである。1フレ
−ムを8K周期とした場合、フレ−ムデータ(パラレ
ル)は512Kの速度を有することになる。同期がとれ
た理想的な場合には、フレ−ム長を20とすると、第1
フレ−ムFP1におけるタイムスロットTS1〜TS6
4のデータのフレ−ムビットは全てF1、第2フレ−ム
FP2におけるタイムスロットTS1〜TS64のデー
タのフレ−ムビットは全てF2、第3フレ−ムFP3のタ
イムスロットTS1〜TS64のデータのフレ−ムビッ
トは全てF3、・・・・、第20フレ−ムFP20のタイ
ムスロットTS1〜TS64のフレ−ムビットは全てF
20である。従って、所定のタイムスロットの20フレー
ム分に着目すると、図7に示すようにフレームビット F1,F2,F3,・・,F20 順に20個のデータが順に並ぶことになる。
FIG. 6 shows X.I. It is explanatory drawing explaining the relationship of the frame in 50, a time slot, and data. One frame period T is divided into N (for example, 64) time slots TS1 to TS64, and 64-channel frame data is assigned to each time slot. Each data is 8
The first bit F is a synchronization bit (frame
The 8th bit S is a status bit (indicating valid / invalid), and the remaining 6 bits D 1 to D 6 are data. When one frame has an 8K cycle, the frame data (parallel) has a speed of 512K. In the ideal synchronized case, if the frame length is 20,
Frame - time slot TS1~TS6 in the non FP 1
4 Data frame - Mubitto all F 1, the second frame - timeslots TS1~TS64 the beam FP 3 - the data of the time slot TS1~TS64 in arm FP 2 frame - Mubitto all F 2, a third frame The frame bits of the data are all F 3 , ..., And the frame bits of the time slots TS1 to TS64 of the 20th frame FP 20 are all F.
Twenty . Therefore, when paying attention to 20 frames of a predetermined time slot, 20 pieces of data are arranged in order of frame bits F 1 , F 2 , F 3 , ..., F 20 as shown in FIG.

【0004】図8はかかるX.50網におけるデータ伝
送手順を説明するための通信システムの構成図であり、
1,2は端末装置(またはパソコン)DTEであり、3
はネットワークである。各端末装置DTEは、データ入
出力装置1a,2aと伝送制御装置1b、2を備え、ネ
ットワーク3はデータ回線終端装置DCE3a,3bと
伝送路3cを備えている。伝送路がアナログ回線の場合
には、送信側DTE1は送信要求(RS)をオンにして
DCE3aを送信状態にし、キャリアの送信を要求す
る。DCE3aはこのRSオン信号を受けるとキャリア
を受信側DCE3bに送出すると共に、所定時間後に送
信可(CSオン)をDTE1に通知する。この所定時間
の間に受信側DCE3bはキャリアを検出してキャリア
検出(CD)オンを受信側端末装置2に通知する。かか
る状態で、送信側DTEは送信可(CSオン)になると
データを受信側DTE2に伝送する。データ転送が終了
すれば、送信側DTE1は送信要求RSをオフにし、こ
れにより送信可CSもオフになり、又キャリアの転送も
終わってCDオフとなる。伝送路がデジタル専用線の場
合には、CDを常時オン(常時データ送受信可能)にし
ている場合が多く、送信側DTE1は前記データの第8
ビット(状態ビット)を”1”にしてDCE3aにデー
タを送り出し、全データの転送が終了すれば状態ビット
を”0”にする。
FIG. 8 shows such X. It is a block diagram of the communication system for explaining the data transmission procedure in 50 networks,
1, 2 are terminal devices (or personal computers) DTE, and 3
Is a network. Each terminal device DTE includes data input / output devices 1a and 2a and transmission control devices 1b and 2, and the network 3 includes data line termination devices DCE3a and 3b and a transmission line 3c. When the transmission path is an analog line, the transmitting DTE 1 turns on the transmission request (RS) to put the DCE 3a in the transmission state, and requests the transmission of the carrier. Upon receiving this RS ON signal, the DCE 3a sends the carrier to the receiving DCE 3b, and also notifies the DTE 1 that transmission is possible (CS ON) after a predetermined time. During this predetermined time, the receiving DCE 3b detects the carrier and notifies the receiving terminal device 2 that carrier detection (CD) is on. In this state, when the transmitting side DTE becomes ready for transmission (CS on), it transmits data to the receiving side DTE2. When the data transfer is completed, the transmitting side DTE1 turns off the transmission request RS, the transmission enabled CS is also turned off, and the carrier transfer is completed and the CD is turned off. When the transmission path is a digital leased line, the CD is often always on (data can always be transmitted / received), and the transmission side DTE 1 sets the 8th of the data.
The bit (status bit) is set to "1" and the data is sent to the DCE 3a. When the transfer of all data is completed, the status bit is set to "0".

【0005】[0005]

【発明が解決しようとする課題】ところで、デジタル専
用線を介してデータを伝送する場合、制御情報は所定番
目のフレーム(例えば第20フレーム)を制御情報転送
フレームとし、該フレームに制御情報を乗せて受信側端
末装置に伝送している。しかし、かかる制御情報伝送方
式では、全フレーム(20フレーム)にデータを乗せて
伝送することができず、伝送効率を低下する問題があ
る。以上から本発明の目的は、制御情報用フレームを設
けなくても制御情報を転送でき、データ伝送効率を向上
できる時分割多重伝送方式を提供することである。本発
明の別の目的は、時分割多重データの状態ビット(第8
ビット)位置に制御情報を乗せて伝送することによりデ
ータ伝送効率を向上できる時分割多重伝送方式を提供す
ることである。
By the way, in the case of transmitting data through a digital leased line, the control information uses a predetermined frame (for example, the 20th frame) as a control information transfer frame, and the control information is added to the frame. Is transmitted to the receiving side terminal device. However, in such a control information transmission method, it is not possible to carry data by transmitting it in all frames (20 frames), and there is a problem that transmission efficiency is reduced. From the above, it is an object of the present invention to provide a time division multiplex transmission system capable of transferring control information without providing a control information frame and improving data transmission efficiency. Another object of the present invention is to provide a status bit (8th
It is to provide a time division multiplex transmission system capable of improving data transmission efficiency by transmitting control information on a bit position.

【0006】[0006]

【課題を解決するための手段】図1は本発明の原理説明
図である。11は端末装置DTE、11aはデータ入出
力装置、11bは伝送制御装置、11cは常時送信可能
状態であることを示すCD常時オン・オフ設定部であ
る。又、TDMDは例えばフレーム長が20の時分割多
重データ列であり、各フレームはnタイムスロット(n
=64)に区分され、各タイムスロットのデータは8ビ
ットで構成され、第1ビットFは同期ビット(フレ−ム
ビット)、第8ビットSは状態ビット(有効/無効を示
す)、残り6ビットD1〜D6はデータビットである。
FIG. 1 is a diagram for explaining the principle of the present invention. Reference numeral 11 is a terminal device DTE, 11a is a data input / output device, 11b is a transmission control device, and 11c is a CD always-on / off setting unit indicating that the transmission is always possible. The TDMD is, for example, a time division multiplexed data string having a frame length of 20, and each frame has n time slots (n
= 64), the data of each time slot is composed of 8 bits, the first bit F is a synchronization bit (frame bit), the eighth bit S is a status bit (indicating valid / invalid), and the remaining 6 bits. D 1 to D 6 are data bits.

【0007】[0007]

【作用】デジタル専用線を介してデータ授受する場合、
CD常時オンにする場合が多く、かかる場合には一度状
態ビットを”1”にすれば、以後データ伝送終了時まで
状態ビットSは”1”となり続ける。そこで、CD常時
オンの場合には、一度状態ビットを”1”にした後は、
該状態ビットに制御情報を乗せても問題が生じない。そ
こで、本発明においては、CD常時オンか否かを判断
し、オンであれば伝送制御装置11bは状態ビット位置
に制御情報SCNTを乗せて伝送し、CD常時オンでない
場合には、従前通り状態ビット位置にデータの有効・無
効を示す情報を乗せて伝送する。このようにすれば、時
分割多重データの状態ビット位置に制御情報を乗せて伝
送することことができ、データ伝送効率を向上すること
ができ、しかも多くの制御情報を伝送することができ
る。
[Function] When exchanging data via a digital dedicated line,
In many cases, the CD is always turned on. In such a case, once the status bit is set to "1", the status bit S continues to be "1" until the end of data transmission. Therefore, when the CD is always on, after setting the status bit to "1" once,
There is no problem even if the control information is added to the status bit. Therefore, in the present invention, it is determined whether or not the CD is always on, and if it is on, the transmission control device 11b transmits the control information S CNT by placing it in the status bit position. Information indicating validity / invalidity of data is added to the status bit position and transmitted. By doing so, control information can be placed on the status bit position of the time division multiplexed data for transmission, the data transmission efficiency can be improved, and more control information can be transmitted.

【0008】[0008]

【実施例】全体の構成 図2は本発明に係わる通信システムの全体図であり、1
1,12は端末装置(またはパソコン)DTE、13は
ネットワークである。各端末装置DTE11,12はデ
ータ入出力装置11a,12aと、伝送制御装置11
b、12bと、常時送受信可能状態であること(CD常
時オン)を設定・解除するCD常時オン・オフ設定部1
1c,12cをを備えている。ネットワーク13はデー
タ回線終端装置DCE13a,13bと伝送路13cを
備えている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Overall Configuration FIG. 2 is an overall view of a communication system according to the present invention.
Reference numerals 1 and 12 are terminal devices (or personal computers) DTE, and 13 is a network. Each of the terminal devices DTE11, 12 includes a data input / output device 11a, 12a and a transmission control device 11
b, 12b, CD always-on / off setting unit 1 for setting / releasing that the transmission / reception state is always possible (CD always-on)
It is equipped with 1c and 12c. The network 13 includes data line terminators DCEs 13a and 13b and a transmission line 13c.

【0009】伝送制御装置 図3は伝送制御装置11bの構成図であり、21はX.
50網フレームパターンF1〜F20を8KHz周期で発
生するフレームパターン発生部、22は20ビットのフ
レームパターンを記憶し、該フレームパターンを1ビッ
トづつ順次シフトしてフレームビットFを出力するシフ
トレジスタ、23はデータ入出力装置11aから順次出
力される転送データDTを記憶するバッファメモリ、2
4はデータ入出力装置11aから入力される状態ビット
S(データ非転送時には”0”,転送中は”1”)を記
憶するフリップフロップ、25はデータ入出力装置内の
プロセッサ(図示せず)から出力される制御情報SCNT
を記憶するバッファメモリ、26はCD常時オン・オフ
状態信号CDNF及びデータ終了m個前であることを示
す信号DEN等に基づいて状態ビットの送信要否を判断
する状態ビット送信要否判断部、27は送出すべき信号
を選択して出力するセレクタ、28は内部バス、29は
X.50網インターフェース(1つのみしか示してない
が多数存在している)、30は多重同期処理部であり、
位相が異なって到来した各タイムスロットのデータの位
相をすべてフレームビット F1,F2,F3,・・,F20 順に並び変えて指定された相手先に網インターフェース
を介して伝送し、あるいは自分のデータ入出力装置11
aに入力する
Transmission Control Device FIG. 3 is a block diagram of the transmission control device 11b.
A frame pattern generator that generates 50-frame frame patterns F 1 to F 20 at a cycle of 8 KHz, and 22 is a shift register that stores a 20-bit frame pattern and sequentially shifts the frame pattern bit by bit to output a frame bit F. , 23 is a buffer memory for storing transfer data DT sequentially output from the data input / output device 11a, 2
Reference numeral 4 is a flip-flop for storing the status bit S ("0" when data is not transferred, "1" during data transfer) input from the data input / output apparatus 11a, and 25 is a processor (not shown) in the data input / output apparatus. Control information output from S CNT
A buffer memory 26 for storing a status bit transmission necessity judgment unit for judging necessity of transmission of a status bit on the basis of a CD always-on / off status signal CDNF and a signal DEN indicating that the data is m before the end, 27 is a selector for selecting and outputting a signal to be transmitted, 28 is an internal bus, 29 is an X.X. 50 network interfaces (only one is shown, but there are many), 30 is a multiplex synchronization processing unit,
All the phases of the data of the respective time slots having different phases are rearranged in the order of frame bits F1, F2, F3, ..., F20 and transmitted to the designated destination via the network interface, or the own data is input. Output device 11
type in a

【0010】伝送制御 CD常時オンであれば(CDNF=”1”)、状態ビッ
ト送信要否判断部26は状態ビットの送信をセレクタ2
7に指示する。これにより、セレクタ27はフレームビ
ットF+データDT(D1〜D6)+状態ビットSの8ビ
ットを選択して内部バス28に出力し、多重同期処理部
30の制御で時分割多重化し、網インターフェース29
を介して相手先に伝送する。しかし、状態ビットS=”
0”の場合には、データは無効と判断される。かかる状
態で、データを伝送すべき状態になって、状態ビットS
が”1”になると、セレクタ27は状態ビットSを”
1”にしてデータDTを内部バス28に出力し、多重同
期処理部30の制御で時分割多重化し、網インターフェ
ース29を介して受信側端末装置12(図2)に伝送す
る。受信側端末装置12の時分割多重処理部は、入力さ
れてきた各タイムスロットにおけるデータの位相を揃え
た後、データ入出力装置12aに入力する。この場合、
S=”1”であるためデータは有効とみなされる。
If the transmission control CD is always on (CDNF = "1"), the status bit transmission necessity judgment unit 26 transmits the status bit to the selector 2
Instruct 7. As a result, the selector 27 selects the 8 bits of the frame bit F + data DT (D 1 to D 6 ) + status bit S and outputs them to the internal bus 28, and the time division multiplexing is performed under the control of the multiplex synchronization processing unit 30 to obtain the network. Interface 29
To the other party via. However, status bit S = "
In the case of 0 ", it is determined that the data is invalid. In such a state, the state in which the data should be transmitted and the state bit S
Becomes "1", the selector 27 sets the status bit S to "".
The data DT is set to "1" and output to the internal bus 28, time division multiplexed under the control of the multiplex synchronization processing unit 30, and transmitted to the receiving side terminal device 12 (FIG. 2) via the network interface 29. The time division multiplex processing unit 12 aligns the phases of the data in the respective input time slots and then inputs the data to the data input / output device 12a.
The data is considered valid because S = “1”.

【0011】受信側端末装置12はCD常時オン時に
は、2番目以降のデータはS=”0”になっても有効と
判定し、S=”1”がm個連続した時にデータは終了し
たものと判定し、以後のS=”0”のデータは無効と判
定する。尚、制御情報は”1”がm個連続しないものと
する。S=”1”になって最初のデータを伝送すると、
状態ビット送信要否判断部26は状態ビットの送信停止
をセレクタ27に指示する。これにより、セレクタ27
は2番目以降のデータ伝送に際してデータ終了m個前ま
で、フレームビットF+データDT+制御情報SCNT
8ビットを選択して内部バス28に出力し、多重同期処
理部30の制御で時分割多重化して相手先に伝送する。
すなわち、第8ビット(状態ビット)位置に1ビットの
制御情報を乗せて相手先に伝送する。受信側端末装置は
前述のように、2番目以降のデータはS=”0”になっ
ても有効と判定するから取り込み所定の処理を実行す
る。
When the CD is always on, the receiving side terminal device 12 determines that the second and subsequent data are valid even if S = "0", and the data ends when m S = "1" continues. It is determined that the data of S = “0” thereafter is invalid. In addition, it is assumed that the control information does not include m consecutive "1" s. When S = "1" and the first data is transmitted,
The status bit transmission necessity determination unit 26 instructs the selector 27 to stop the transmission of the status bit. As a result, the selector 27
Selects 8 bits of frame bit F + data DT + control information S CNT and outputs them to the internal bus 28 until time m before the end of the data when transmitting the second and subsequent data, and performs time division multiplexing under the control of the multiplex synchronization processor 30. And transmit it to the other party.
That is, 1-bit control information is added to the position of the 8th bit (status bit) and transmitted to the destination. As described above, the receiving side terminal device determines that the second and subsequent data are valid even if S = “0”, and therefore executes the predetermined processing.

【0012】データの伝送が継続して、データ終了m個
になるとデータ入出力装置11aは信号DENを出力す
る。この信号DENの発生により状態ビット送信要否判
断部26は状態ビットの送信をセレクタ27に指示す
る。これにより、セレクタ27は制御情報SCNTの選択
を止め、代わって状態ビットS(=”1”)を選択す
る。すなわち、 フレームビットF+データDT(D1〜D6)+状態ビッ
トS(=”1”) の8ビットを選択して内部バス28に出力し、多重同期
処理部30の制御で時分割多重化し、網インターフェー
ス29を介して相手先に伝送する。従って、以後S=”
1”がm個連続して送られることになる。この場合、デ
ータ転送終了により、データ入出力装置11aはS=”
0”とするから、以後S=”0”が伝送されることにな
る。
The data input / output device 11a outputs the signal DEN when the data transmission continues and the number of data ends reaches m. The generation of this signal DEN causes the status bit transmission necessity judgment unit 26 to instruct the selector 27 to transmit the status bit. As a result, the selector 27 stops selecting the control information S CNT and instead selects the status bit S (= “1”). That is, 8 bits of the frame bit F + data DT (D 1 to D 6 ) + state bit S (= “1”) are selected and output to the internal bus 28, and time division multiplexing is performed under the control of the multiplexing synchronization processing unit 30. , To the other party via the network interface 29. Therefore, S = ”
1 ″ is continuously sent m times. In this case, the data input / output device 11a has S = ″ when the data transfer is completed.
Since it is “0”, S = “0” will be transmitted thereafter.

【0013】受信側端末装置はS=”1”が連続する数
を計数しており、計数値がmになればデータが終了した
ことを認識し、次にS=”1”のデータが送られてくる
までデータを無効と判定する。図4は状態ビットを必要
としない場合(CD常時オン)の場合の各信号及びセレ
クタ出力の説明図であり、セレクタ出力の第8ビットに
制御情報SCNTが乗せられている。
The receiving side terminal device counts the number of consecutive S = "1". When the count value reaches m, it recognizes that the data has ended, and then the data of S = "1" is sent. Until the data is received, the data is determined to be invalid. FIG. 4 is an explanatory diagram of each signal and the selector output when the status bit is not required (CD is always on), and the control information S CNT is added to the 8th bit of the selector output.

【0014】図5は状態ビットを必要とする場合(CD
常時オンでない場合)の各信号及びセレクタ出力の説明
図であり、セレクタ出力の第8ビットにデータの有効・
無効を示すデータが従前通りに乗せられており、所定フ
レーム(例えば第20フレーム)のデータ位置に6ビッ
ト分の制御情報SCNTが挿入されている。尚、以上で
は、状態ビットがm個連続して”1”の時、データの終
わりとするようにしたが、別の方法によりデータの終わ
りを指示するように構成することもできる。以上、本発
明を実施例により説明したが、本発明は請求の範囲に記
載した本発明の主旨に従い種々の変形が可能であり、本
発明はこれらを排除するものではない。
FIG. 5 shows the case when a status bit is required (CD
FIG. 9 is an explanatory diagram of each signal (when not always on) and a selector output, in which data of 8th bit of the selector output is valid.
Data indicating invalidity is loaded as before, and 6-bit control information S CNT is inserted at a data position of a predetermined frame (for example, the 20th frame). In the above description, when the number m of the status bits is "1" in succession, the end of data is set. However, the end of data may be instructed by another method. Although the present invention has been described above with reference to the embodiments, the present invention can be variously modified according to the gist of the present invention described in the claims, and the present invention does not exclude these.

【0015】[0015]

【発明の効果】以上本発明によれば、常時送受信可能状
態であることを示すCD常時オンの場合、状態ビット位
置に制御情報を乗せて伝送し、CD常時オンでない場
合、状態ビット位置にデータの有効・無効を示す情報を
乗せて伝送するように構成したから、データ伝送効率を
向上することができ、しかも多くの制御情報を伝送する
ことができる。
As described above, according to the present invention, in the case where the CD is always on, which indicates that the CD can always be transmitted and received, the control information is placed on the status bit position for transmission, and when the CD is not always on, the data is stored in the status bit position. Since it is configured to carry the information indicating the validity / invalidity of the data, the data transmission efficiency can be improved and more control information can be transmitted.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の原理説明図である。FIG. 1 is a diagram illustrating the principle of the present invention.

【図2】本発明の全体図である。FIG. 2 is an overall view of the present invention.

【図3】本発明の実施例構成図である。FIG. 3 is a configuration diagram of an embodiment of the present invention.

【図4】CD常時オン時における各信号及びセレクタ出
力の説明図である。
FIG. 4 is an explanatory diagram of each signal and a selector output when a CD is always on.

【図5】CD常時オンでない場合における各信号及びセ
レクタ出力の説明図である。
FIG. 5 is an explanatory diagram of each signal and a selector output when the CD is not always on.

【図6】X.50網のフレーム、タイムスロット、デー
タの関係図である。
FIG. It is a relationship diagram of the frame of 50 networks, a time slot, and data.

【図7】所定タイムスロットの20フレーム分のデータ
構成図である。
FIG. 7 is a data configuration diagram of 20 frames in a predetermined time slot.

【図8】従来の通信システムの構成図である。FIG. 8 is a block diagram of a conventional communication system.

【符号の説明】[Explanation of symbols]

11・・端末装置DTE 11a・・データ入出力装置 11b・・伝送制御装置 11c・・CD常時オン・オフ設定部 TDMD・・時分割多重データ列 11 ... Terminal device DTE 11a ... Data input / output device 11b ... Transmission control device 11c ... CD constant on / off setting unit TDMD ... Time division multiplexed data string

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 時分割多重データの所定ビットをデータ
の有効・無効を示すビットに割り当てて伝送する時分割
多重伝送方式において、 常時送受信可能状態であることを示すCD常時オンの場
合、前記ビット位置に制御情報を乗せて伝送し、 CD常時オンでない場合、前記ビット位置にデータの有
効・無効を示す情報を乗せて伝送することを特徴とする
時分割多重伝送方式。
1. In a time division multiplex transmission system in which a predetermined bit of time division multiplex data is assigned to a bit indicating validity / invalidity of data and transmitted, when the CD is always on, which indicates that transmission / reception is possible, the bit is A time-division multiplex transmission method characterized in that control information is transmitted at a position and information indicating validity / invalidity of data is transmitted at the bit position when the CD is not always on.
JP4307013A 1992-11-17 1992-11-17 Time division multiplex transmission Withdrawn JPH06164527A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4307013A JPH06164527A (en) 1992-11-17 1992-11-17 Time division multiplex transmission

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4307013A JPH06164527A (en) 1992-11-17 1992-11-17 Time division multiplex transmission

Publications (1)

Publication Number Publication Date
JPH06164527A true JPH06164527A (en) 1994-06-10

Family

ID=17963974

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4307013A Withdrawn JPH06164527A (en) 1992-11-17 1992-11-17 Time division multiplex transmission

Country Status (1)

Country Link
JP (1) JPH06164527A (en)

Similar Documents

Publication Publication Date Title
US4750171A (en) Data switching system and method
US4635253A (en) Exchange system including plural terminals for voice and data transmission
US5054020A (en) Apparatus for high speed data communication with asynchronous/synchronous and synchronous/asynchronous data conversion
EP1128612A2 (en) Transmission of high-priority, real-time traffic on low-speed communications links
JPH01117531A (en) Wireless digital telephone system base station
JP3131863B2 (en) Data rate converter
JPH06164527A (en) Time division multiplex transmission
EP1525722B1 (en) Packet signal processing architecture
JP2718673B2 (en) Bidirectional transmission method and apparatus using two-wire system
KR100242293B1 (en) Data transfer apparatus
JPH05136838A (en) Long-distance data transmission method and device
JPS5846099B2 (en) Common line access control method
JPS61280140A (en) Shared channel access control circuit
JP3067706B2 (en) ISDN line control system
WO2004036876A1 (en) Communication device and communication method
JPH11164337A (en) Control data transfer system in exchange
JPH06164647A (en) Data transmission controller
JPH05199274A (en) Synchronization controller for plural communication paths
JP2002305559A (en) Device and method for bulk transfer
JPH077970B2 (en) Multiplexing transceiver in high level data link control procedure
JPS59183556A (en) Packet multiplexing system
JPS61126840A (en) Start-stop transmission system
JPH05236018A (en) Cell multiplexing system
JP2001119362A (en) Control time slot switching circuit
JPS63219295A (en) Digital bus transmission switching system

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20000201