JPH0612541A - Counter alteration preventing device - Google Patents

Counter alteration preventing device

Info

Publication number
JPH0612541A
JPH0612541A JP4193244A JP19324492A JPH0612541A JP H0612541 A JPH0612541 A JP H0612541A JP 4193244 A JP4193244 A JP 4193244A JP 19324492 A JP19324492 A JP 19324492A JP H0612541 A JPH0612541 A JP H0612541A
Authority
JP
Japan
Prior art keywords
counter
voltage
resistor
detecting
electromagnetic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4193244A
Other languages
Japanese (ja)
Inventor
Yoshiyuki Tanimoto
義幸 谷本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP4193244A priority Critical patent/JPH0612541A/en
Publication of JPH0612541A publication Critical patent/JPH0612541A/en
Pending legal-status Critical Current

Links

Landscapes

  • Counters In Electrophotography And Two-Sided Copying (AREA)

Abstract

PURPOSE:To prevent illegal use and to obtain accurate counter information by detecting whether or not an electromagnetic counter is mounted. CONSTITUTION:When a count signal A is outputted from a CPU, the emitter and collector of a transistor(TR) are electrically connected to each other at the time of its low potential to supply a current to the call of the counter. This current flows to a resistor R3 as well to develop a specific voltage across the resistor R3. This voltage is amplified by an amplifier OP and then inputted to a comparator CMP, which generates a low potential when the voltage exceeds a reference voltage. In this case, variation of a counting check signal is monitored during and before and after the counting operation to obtain the alteration prevention effect of the counter. Further, when the counter is not mounted, the output of the comparator CMP does not vary, so abnormality can be detected.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はカウンタ改ざん防止装置
に関し、詳細には複写機やプリンタに付属されるト−タ
ルカウンタの不正使用を防止する手段に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a counter tampering prevention device, and more particularly to a means for preventing unauthorized use of a total counter attached to a copying machine or a printer.

【0002】[0002]

【従来技術】従来から複写機やプリンタにおいては、複
写枚数の総合計を計数し、または複数の部門で複写機を
共用する場合の各部門の使用数を計数するためにト−タ
ルカウンタやキ−カウンタが備え付けられている。しか
し、使用者の中には使用量に応じた費用負担を免れるた
めに、カウンタが動作しない状態において使用する操作
を行ってカウンタ数を改ざんすることを行うものが存す
る。このような不正使用がなされると、管理上の不具合
の他に装置のト−タル使用量の把握が困難となり保守メ
ンテナンスが的確に実施できなくなる等の問題が発生す
る。このため従来からこのような不正使用を防止する手
段として、カウンタ内部にカウンタの電磁作用によって
駆動されるリ−ドリレ−を備え、その動作を検出するこ
とによってカウンタが正常に動作しているか否かをチェ
ックしていた。
2. Description of the Related Art Conventionally, in a copying machine or printer, a total counter for counting the total number of copies, or a total counter for counting the number of copies used in each section when a plurality of sections share the copying machine is used. -A counter is provided. However, some users tamper with the number of counters by performing an operation to be used while the counters are not operating in order to avoid the cost burden according to the amount of use. Such unauthorized use causes problems such as difficulty in grasping the total amount of use of the device in addition to management problems and inability to properly perform maintenance. For this reason, conventionally, as a means for preventing such unauthorized use, a counter is provided with a reader that is driven by the electromagnetic action of the counter, and whether the counter is operating normally or not is detected by detecting the operation. I was checking.

【0003】図6は従来のカウンタチェック手段を説明
するための図であって、この例に示す従来の複写機のカ
ウンタ周辺回路は、CPU1によってカウントの前、カ
ウント中及びカウント後の夫々のタイミングにおいてカ
ウンタ2の中に備えられたリ−ドリレ−3のON・OF
F動作を検出することによってカウンタが正常に動作し
ているかどうかを検出するものである。つまり、カウン
タは一般的にコイル4によって図示を省略したロ−タリ
−表示板を回転させる様になっているが、このコイルか
ら発生する磁気によってONするリ−ドリレ−3を動作
させ、リ−レ−の一方端に抵抗5を介して高電位を印加
すると共に、他方端を接地しておけば、このリレ−がO
Nすると上記CPU1には低電位に、またリレ−がOF
Fすると高電位が入力することになる。従って、カウン
ト動作中及びその前後の電位変化を監視することによっ
てカウンタの正常動作を検知することができる。
FIG. 6 is a diagram for explaining a conventional counter checking means. The counter peripheral circuit of the conventional copying machine shown in this example has timings before, during and after counting by the CPU 1. ON / OF of lead reel-3 provided in counter 2 at
By detecting the F operation, it is detected whether the counter is operating normally. That is, the counter generally rotates the rotary display plate (not shown) by means of the coil 4, but the magnetic field generated by this coil activates the read-relay-3 to operate, If a high potential is applied to one end of the relay through the resistor 5 and the other end is grounded, this relay will be O
When it is N, the CPU 1 has a low potential and the relay is open.
When F, high potential is input. Therefore, the normal operation of the counter can be detected by monitoring the potential changes during the counting operation and before and after the counting operation.

【0004】図7は上記回路のカウンタ動作監視のCP
U1における入出力波形を示したもので、AはCPUか
ら出力されるカウント信号であって、この信号はカウン
タ起動制御用トランジスタ6のベ−スに入力される。こ
のトランジスタ6のコレクタはカウンタのコイルに、ま
たエミッタは接地されており、上記カウント信号が高電
位になるとトランジスタのコレクタ・エミッタ間が導通
し、コイルに電流が流れカウンタの数が増加する。この
とき、上記リ−ドリレ−3の動作によって発生する信号
Bは上記カウント信号と高低が反転したものとなるか
ら、図示したタイミングによって信号の電位を監視する
ことによって、カウンタの動作をチェックすることがで
きる。
FIG. 7 is a CP for monitoring the counter operation of the above circuit.
The input / output waveform at U1 is shown, where A is a count signal output from the CPU, and this signal is input to the base of the counter activation control transistor 6. The collector of the transistor 6 is grounded to the coil of the counter, and the emitter is grounded. When the count signal has a high potential, the collector and emitter of the transistor are electrically connected, and a current flows through the coil to increase the number of counters. At this time, since the signal B generated by the operation of the lead-relay-3 is the same as the above-mentioned count signal in terms of high and low, the operation of the counter should be checked by monitoring the potential of the signal at the timing shown in the figure. You can

【0005】もしこの回路においてカウンタの動作を不
正に改ざんしようとしてカウンタを改造すれば、上述し
たリ−ドリレ−信号が正常に発生しなくなるので、この
ときは複写機の動作を停止する等の制御を行えばよい。
なお、カウンタの改ざんの例としては、カウンタをはず
した状態で使用し得るように改造することや、カウンタ
のリ−ド線を切断する操作、あるいはカウンタの代わり
に同様な抵抗を接続すること等が考えられる。
If the counter is modified in order to illicitly tamper with the operation of the counter in this circuit, the above-mentioned read-relay signal will not be generated normally. At this time, control such as stopping the operation of the copying machine is performed. Should be done.
Examples of tampering with the counter include modifying the counter so that it can be used without the counter, cutting the lead wire of the counter, or connecting a similar resistor instead of the counter. Can be considered.

【0006】しかしながら、上述したような従来のカウ
ンタは内部にリ−ドリレ−を収納するため、特別に製造
しなければならず、一般に市販されているカウンタに比
してかなりコスト高になる欠点があるばかりでなく、カ
ウンタ自体の大型化を招聘するという欠点もあった。
However, since the conventional counter as described above accommodates the lead reel inside, it has to be specially manufactured and has a drawback that the cost is considerably higher than that of a counter generally available on the market. Not only that, but it also had the drawback of inviting a larger counter.

【0007】[0007]

【発明の目的】本発明は上述したような従来の電磁式カ
ウンタの改ざん防止上の欠点を除去するためになされた
ものであって、一般市販品のカウンタを使用し、低コス
ト且つ小型化が可能なカウンタ改ざん防止装置を提供す
ることを目的としている。
SUMMARY OF THE INVENTION The present invention has been made in order to eliminate the tampering prevention drawbacks of the conventional electromagnetic counter as described above, and uses a commercially available counter, which is low in cost and small in size. It is an object of the present invention to provide a counter tampering prevention device that can be used.

【0008】[0008]

【発明の構成】上記目的を達成するために本願第一の発
明では、電磁式カウンタを備えた電子装置において、上
記カウンタの通電電流を検出することによってカウンタ
の動作が正常であることを検知する手段を備えたことを
特徴とする。また、本発明の第二の手段は、電磁式カウ
ンタを備えた電子装置において、上記カウンタの通電電
流値を検出する手段と、この電流値を電圧に変換すると
共にデジタル値に変換する手段と、変換したデータを記
憶する手段と、カウント動作のとき導出した上記データ
とそれ以前のデータとを比較することによってカウンタ
の動作が正常であることを検知する手段を備えたことを
特徴とする。更に本発明の第三の手段は、電磁式カウン
タを備えた電子装置において、上記カウンタ動作時の電
磁コイルに発生する逆起電力を検出手段によってカウン
タが装着されていることを検出する手段を備えたことを
特徴とするものである。
In order to achieve the above object, in the first invention of the present application, in an electronic device having an electromagnetic counter, it is detected that the counter is operating normally by detecting a current flowing through the counter. It is characterized by having means. Further, the second means of the present invention is, in an electronic device provided with an electromagnetic counter, means for detecting the energizing current value of the counter, and means for converting the current value into a voltage and a digital value. It is characterized in that it is provided with means for storing the converted data and means for detecting that the operation of the counter is normal by comparing the above-mentioned data derived at the time of the counting operation with the data before it. Further, a third means of the present invention is an electronic device having an electromagnetic counter, further comprising means for detecting, by the detecting means, that the counter is attached to the counter electromotive force generated in the electromagnetic coil during the operation of the counter. It is characterized by that.

【0009】[0009]

【実施例】以下、図示した実施例に基づいて本発明のカ
ウンタ改ざん装置について詳細に説明する。図1は本発
明のカウンタ改ざん防止装置の一実施例を示すブロック
図であり、この例に示す回路は制御用CPUのカウンタ
信号Aを抵抗R1 を介してPNP型トランジスタQのベ
−スに入力し、エミッタには電源電圧を、また上記ベ−
スには抵抗R2 によって高電位バイアスを付加してお
く。このトランジスタQのコレクタはカウンタCOUN
Tの起動コイルLと抵抗R3 を経て接地し、上記カウン
タのコイルLには逆起電力防止用ダイオ−ドDが接続さ
れている。また、上記抵抗R3 はカウンタのコイルの抵
抗値に比べて小さな抵抗値とし、この抵抗両端電圧は増
幅用差動アンプOPに入力され、その出力は比較器CM
Pに接続されている。なお、差動アンプOPに接続され
た抵抗R4 、R5 は増幅度を決定するためのもので、比
較器CMPに付加した抵抗R6 、R7 は基準電圧発生用
の抵抗である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The counter tampering device of the present invention will be described in detail below with reference to the illustrated embodiments. FIG. 1 is a block diagram showing an embodiment of a counter tampering prevention device of the present invention. In the circuit shown in this embodiment, a counter signal A of a control CPU is sent to a base of a PNP type transistor Q via a resistor R 1. Input the power supply voltage to the emitter, and
A high potential bias is added to the gate by a resistor R 2 . The collector of this transistor Q is a counter COUN
Through the starting coil L and resistor R 3 of T to ground, the coil L of the counter the counter-electromotive force prevention diode - de D are connected. Further, the resistance R 3 has a resistance value smaller than the resistance value of the coil of the counter, the voltage across the resistance is input to the differential amplifier OP for amplification, and the output thereof is the comparator CM.
It is connected to P. The resistors R 4 and R 5 connected to the differential amplifier OP are for determining the amplification degree, and the resistors R 6 and R 7 added to the comparator CMP are resistors for generating a reference voltage.

【0010】図2は上記回路の動作を説明するための上
記図7に該当する図であって、(a)は正常使用の場
合、(b)は不正使用の場合のカウント信号Aとカウン
タチェック信号Bを示したものである。図1と図2を参
照しつつこの実施例の動作を説明すると、先ず、CPU
からカウント信号Aが出力されると、その低電位のとき
に上記トランジスタQのエミッタとコレクタ間が導通
し、カウンタのコイルに電流が流れる。この電流は抵抗
3 にも流れるから、この抵抗の両端には所定の電圧が
発生する。この電圧は増幅器OPによって増幅された
後、比較器CMPに入力し、この電圧が基準電圧を越え
たとき低電位を発生する。このときの信号波形は図2
(a)に示す通りとなり、上述したようにカウント動作
中、及びその前後にてカウントチェック信号の変化を監
視することによって、上記図7に示した従来の手段と同
様にカウンタの改ざん防止効果が得られる。また、図2
(b)は不正使用時の同様の信号波形であり、カウンタ
が装着されていない場合は比較器CMP出力が変化しな
いから、異常であることが検知できる。
FIG. 2 is a diagram corresponding to FIG. 7 for explaining the operation of the above circuit. FIG. 2A is a count signal A and a counter check in the case of normal use and FIG. The signal B is shown. The operation of this embodiment will be described with reference to FIGS. 1 and 2. First, the CPU
When the count signal A is output from the device, the emitter and collector of the transistor Q become conductive when the potential is low, and a current flows through the coil of the counter. Since this current also flows through the resistor R 3 , a predetermined voltage is generated across the resistor. This voltage, after being amplified by the amplifier OP, is input to the comparator CMP and generates a low potential when this voltage exceeds the reference voltage. The signal waveform at this time is shown in FIG.
As shown in (a), by monitoring the change in the count check signal during the counting operation and before and after the counting operation as described above, the counter tampering prevention effect can be obtained similarly to the conventional means shown in FIG. can get. Also, FIG.
(B) is a similar signal waveform at the time of unauthorized use, and when the counter is not mounted, the output of the comparator CMP does not change, so that it can be detected as abnormal.

【0011】なお、この実施例では、カウンタを装着し
ない状態でもカウンタのコイル抵抗rに近しい値の抵抗
器をカウンタに代えて装着されると、不正使用が可能と
なってしまうので、これを回避するためには次のように
変形すればよい。図3(a)は本発明の他の実施例を示
すブロック構成図であって、ここに示す例では上記図1
の比較器CMPに代えてアナログ・デジタル変換器A/
Dを備え、上述した抵抗R3 両端電圧値を増幅器AMP
によって増幅したのち、A/Dによってデジタル値に変
換した後CPUのメモりに記憶しておき、カウント動作
毎に前回記憶した値と比較する。この処理を行えば、も
しカウンタに代えて抵抗器を装着することによって不正
使用した場合は、カウンタのコイルの抵抗値と僅かでも
異なる抵抗値が装着されると、前回の記憶値と相違する
から正規のカウンタ以外のものが装着されたことが検知
される。
In this embodiment, even if the counter is not mounted, if a resistor having a value close to the coil resistance r of the counter is mounted instead of the counter, unauthorized use becomes possible, and this is avoided. In order to do so, it may be modified as follows. FIG. 3A is a block diagram showing another embodiment of the present invention. In the example shown here, FIG.
Analog / digital converter A / in place of the comparator CMP
The voltage value across the resistor R 3 is provided to the amplifier AMP.
After being amplified by, converted into a digital value by A / D, stored in a memory of the CPU, and compared with a previously stored value for each counting operation. If this process is performed, if a resistor is installed in place of the counter and it is used improperly, if a resistance value that is slightly different from the resistance value of the coil of the counter is installed, it will differ from the previous stored value. It is detected that something other than an authorized counter has been installed.

【0012】検知精度はデジタル変換精度によって希望
する確度が得られるから、適宜設定することが可能であ
る。なお、抵抗R3 の電圧波形は図3(b)に示す様に
立ち上がり時点でコイルによる過渡現象電圧が発生する
から、記憶する値はこの過渡電圧が終了し、定常状態電
圧になった時点で行う必要がある。更には、抵抗値は温
度によって若干変動するから、ある程度の幅を持たせて
おくことも必要であろう。
Since the desired accuracy can be obtained by the digital conversion accuracy, the detection accuracy can be set appropriately. Since the voltage waveform of the resistor R 3 causes a transient phenomenon voltage due to the coil at the time of rising as shown in FIG. 3B, the stored value is at the time when the transient voltage ends and the voltage becomes a steady state voltage. There is a need to do. Furthermore, since the resistance value changes slightly depending on the temperature, it may be necessary to have a certain width.

【0013】図4は更に本発明の他の実施例を示すブロ
ック回路図であり、この実施例ではカウンタのコイルに
並列に接続した逆起電力除去用ダイオ−ドを利用するこ
とによって、コイルに直列に挿入した抵抗R3 を除去し
たものである。つまり、上記ダイオ−ドDにはカウンタ
のコイルに印加される電圧が停止する際、これを妨げる
向きに電圧が発生し、他の回路に影響を及ぼすことか
ら、この逆起電力を吸収するために図に示すようにダイ
オ−ドを接続することは上述した通りであるが、この逆
起電力によって図に示す方向に電流が流れる。そこでこ
の実施例ではコイルLとダイオ−ドDからなるル−プ中
に電流センサCSを挿入し、このセンサ出力を検出回路
DETによって検知することによってカウンタの装着の
有無をチェックするものである。
FIG. 4 is a block circuit diagram showing still another embodiment of the present invention. In this embodiment, a counter electromotive force removing diode connected in parallel to the coil of the counter is used to form a coil. The resistor R 3 inserted in series is removed. In other words, when the voltage applied to the coil of the counter is stopped in the diode D, a voltage is generated in a direction to hinder the voltage, which affects other circuits, so that this counter electromotive force is absorbed. The connection of the diode as shown in the figure is as described above, but a current flows in the direction shown in the figure by this counter electromotive force. Therefore, in this embodiment, a current sensor CS is inserted in a loop consisting of a coil L and a diode D, and the sensor output is detected by a detection circuit DET to check whether or not a counter is mounted.

【0014】図5はこの実施例におけるカウント信号A
と、カウンタチェック信号Bとの波形を示した図であっ
て、(a)は正常にカウンタが装着されている場合、
(b)はカウンタが装着されていない場合の波形を示し
ている。この例ではカウンタコイルの電流が停止する時
の逆起電力を検出するから、カウント信号Aが立ち下が
った後に上記電流センサ出力が発生する。従って、同図
に示す様に波形監視タイミングはカウント信号発生中、
及びその前後と更にその後のもう一つの合計4ポイント
でのサンプリングが必要である。この方法によれば、正
規のカウンタが装着されたときのみ図(a)に示される
タイミングの波形が得られ、それ以外では図(b)のよ
うに何等信号が発生しないから、極めて正確な監視が可
能となる。
FIG. 5 shows the count signal A in this embodiment.
And (a) shows a waveform of the counter check signal B, and (a) shows a case where the counter is normally mounted,
(B) shows the waveform when the counter is not attached. In this example, since the counter electromotive force when the current of the counter coil is stopped is detected, the current sensor output is generated after the count signal A falls. Therefore, as shown in the figure, the waveform monitoring timing is
Sampling at a total of 4 points before and after, and after that is required. According to this method, the waveform of the timing shown in FIG. 7A is obtained only when the regular counter is mounted, and no other signal is generated as shown in FIG. 7B, so that extremely accurate monitoring is possible. Is possible.

【0015】[0015]

【発明の効果】本発明は以上説明したように電磁式カウ
ンタの装着の有無を検出するようにしたので、このよう
なカウンタを使用する装置の不正使用を防止し、正確な
カウンタ情報を得ることが可能となり、装置の管理を厳
格に実施する上で効果をもたらす。
As described above, according to the present invention, whether or not the electromagnetic counter is mounted is detected. Therefore, it is possible to prevent unauthorized use of a device using such a counter and obtain accurate counter information. This makes it possible to effectively control the equipment.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のカウンタ改ざん防止装置の一実施例示
すブロック構成図である。
FIG. 1 is a block diagram showing an embodiment of a counter tampering prevention device of the present invention.

【図2】本発明の実施例の動作を説明するための信号波
形図であり、(a)は正常な場合、(b)は不正使用の
場合の信号波形図である。
2A and 2B are signal waveform diagrams for explaining the operation of the embodiment of the present invention, in which FIG. 2A is a signal waveform diagram in a normal case and FIG.

【図3】本発明の他の実施例を示す図で、(a)はブロ
ック構成図、(b)は信号波形図である。
3A and 3B are diagrams showing another embodiment of the present invention, in which FIG. 3A is a block diagram and FIG. 3B is a signal waveform diagram.

【図4】本発明の他の実施例を説明するための図であ
る。
FIG. 4 is a diagram for explaining another embodiment of the present invention.

【図5】図4に示した本発明の他の実施例の動作を説明
するための信号波形図であり、(a)は正常使用の場
合、(b)は不正使用の場合の信号波形図である。
5A and 5B are signal waveform diagrams for explaining the operation of another embodiment of the present invention shown in FIG. 4, where FIG. 5A is a signal waveform diagram in the case of normal use and FIG. Is.

【図6】従来のカウンタ改ざん防止装置のブロック構成
図である。
FIG. 6 is a block configuration diagram of a conventional counter tampering prevention device.

【図7】従来のカウンタ改ざん防止装置の動作を説明す
るするための信号波形図である。
FIG. 7 is a signal waveform diagram for explaining the operation of the conventional counter tampering prevention device.

【符号の説明】[Explanation of symbols]

1 CPU(制御回路)、 2 カウンタ、 3 リ−
ドリレ−、 4 コイル、 5、R、R1 、R2 、R
3 、R4 、R5 、R6 、R7 、R8 、R9 抵抗、6、
Q トランジスタ、 4 CPU、 A/D アナ
ログ・デジタル変換器、 D ダイオ−ド、 OP 差
動アンプ、 CMP 比較器、COUNT カウンタ、
L カウンタコイル、 r カウンタコイル抵抗、V
R 抵抗両端電圧、 DET 検出器、 CS 電流セ
ンサ。
1 CPU (control circuit), 2 counter, 3 re-
Dolly, 4 coils, 5, R, R 1 , R 2 , R
3 , R 4 , R 5 , R 6 , R 7 , R 8 , R 9 resistors, 6,
Q transistor, 4 CPU, A / D analog / digital converter, D diode, OP differential amplifier, CMP comparator, COUNT counter,
L counter coil, r counter coil resistance, V
Voltage across R resistor, DET detector, CS current sensor.

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】電磁式カウンタを備えた電子装置におい
て、上記カウンタの通電電流を検出することによってカ
ウンタの動作が正常であることを検知する手段を備えた
ことを特徴とするカウンタ改ざん防止装置。
1. A counter tampering prevention device, comprising: an electronic device provided with an electromagnetic counter, comprising means for detecting a normal operation of the counter by detecting a current flowing through the counter.
【請求項2】電磁式カウンタを備えた電子装置におい
て、上記カウンタの通電電流値を検出する手段と、この
電流値を電圧に変換すると共にデジタル値に変換する手
段と、変換したデータを記憶する手段と、カウント動作
のとき導出した上記データとそれ以前のデータとを比較
することによってカウンタの動作が正常であることを検
知する手段を備えたことを特徴とするカウンタ改ざん防
止装置。
2. An electronic device provided with an electromagnetic counter, means for detecting an energization current value of the counter, means for converting the current value into a voltage and digital value, and storing the converted data. A counter tampering prevention device comprising: means and means for detecting that the operation of the counter is normal by comparing the above-mentioned data derived at the time of the count operation with the data before it.
【請求項3】電磁式カウンタを備えた電子装置におい
て、上記カウンタ動作時の電磁コイルに発生する逆起電
力を検出手段によってカウンタが装着されていることを
検出する手段を備えたことを特徴とするカウンタ改ざん
防止装置。
3. An electronic device equipped with an electromagnetic counter, characterized in that it is provided with means for detecting, by means of the detection means, that the counter is attached to the counter electromotive force generated in the electromagnetic coil during the operation of the counter. Counter tampering prevention device.
JP4193244A 1992-06-26 1992-06-26 Counter alteration preventing device Pending JPH0612541A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4193244A JPH0612541A (en) 1992-06-26 1992-06-26 Counter alteration preventing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4193244A JPH0612541A (en) 1992-06-26 1992-06-26 Counter alteration preventing device

Publications (1)

Publication Number Publication Date
JPH0612541A true JPH0612541A (en) 1994-01-21

Family

ID=16304734

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4193244A Pending JPH0612541A (en) 1992-06-26 1992-06-26 Counter alteration preventing device

Country Status (1)

Country Link
JP (1) JPH0612541A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007175505A (en) * 1996-02-15 2007-07-12 Biosense Inc Catheter calibration system, and usage situation monitoring system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007175505A (en) * 1996-02-15 2007-07-12 Biosense Inc Catheter calibration system, and usage situation monitoring system
JP4694467B2 (en) * 1996-02-15 2011-06-08 バイオセンス・ウエブスター・インコーポレーテツド Catheter calibration system and usage monitoring system

Similar Documents

Publication Publication Date Title
JP2532356B2 (en) Electronic postage meter
US20070182421A1 (en) Apparatus for detecting an attack on an electric circuit
JPS61501870A (en) Power supply and power monitoring equipment for electrical meters
CN108398977A (en) Electrical equipment, integrated circuit and method for monitoring voltage
US4030012A (en) Amplifier malfunction detector
JPH0612541A (en) Counter alteration preventing device
US5404102A (en) Method and apparatus for electrically exciting a magneto-resistor device
US6324040B1 (en) Sensor supply open load detector circuit
JP3183051B2 (en) Short circuit detector for sensor
US5826009A (en) Protection of software from physical and electronic interrogation by sealing and checking password
KR900005156A (en) Electrical Energy Metering System to Monitor Extra Pulses
JPH0247917A (en) Missing pulse detector
JPH02212780A (en) Processing apparatus of sensor signal
JP3352532B2 (en) Energization detection device for switching power supply
JP3284738B2 (en) Printing equipment
CA1057404A (en) Failure detect circuit
CN210898496U (en) Electronic circuit and electronic device
JP3249119B2 (en) Position detection method in cassette recorder
KR0184564B1 (en) Motor protection circuit
JPH0445066Y2 (en)
JPH02168880A (en) Fault detector for fan
JP3532639B2 (en) Magnetic information recording device
JPH08322281A (en) Dc brushless motor protector
JPH04116472A (en) Method for detecting drop in number of rotation
JPH03229512A (en) Sensor circuit