JPH06121252A - Back raster control circuit for cathode ray tube - Google Patents

Back raster control circuit for cathode ray tube

Info

Publication number
JPH06121252A
JPH06121252A JP29196892A JP29196892A JPH06121252A JP H06121252 A JPH06121252 A JP H06121252A JP 29196892 A JP29196892 A JP 29196892A JP 29196892 A JP29196892 A JP 29196892A JP H06121252 A JPH06121252 A JP H06121252A
Authority
JP
Japan
Prior art keywords
voltage
terminal
resistor
power supply
amplitude
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29196892A
Other languages
Japanese (ja)
Inventor
Shunji Wakabayashi
俊次 若林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP29196892A priority Critical patent/JPH06121252A/en
Publication of JPH06121252A publication Critical patent/JPH06121252A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To uniformize the luminance of back raster by connecting a resistor detecting a beam current to a flyback transformer and applying a voltage in response to the detected current to a grid terminal of a cathode ray tube from a DC power supply. CONSTITUTION:When an amplitude of video data is small, a beam current I1 proportional to the amplitude of the video data flows from a DC power supply 2 to a flyback transformer 11 and an anode terminal (a) of a CRT 12 via a resistor 10. In this case, a gate terminal voltage of a FET 7 is decreased more than a voltage of the DC power supply 2 by the resistor 10 and a base voltage of a transistor(TR) 6 is also decreased. Thus, a grid control current I2 flows from the DC power supply 2 to a variable resistor 4 and a voltage d1 is applied to the grid terminal (d). On the other hand, when the amplitude of the video data is large (void), a larger grid control current I2 flows from the DC power supply 2 to the variable resistor 4 via a resistor 5 and a voltage d2 higher than the voltage d1 by DELTAV when the amplitude of the video data is small is applied to the grid terminal (d).

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、ディスプレイなどの
陰極線管におけるバックラスタ輝度を安定化する陰極線
管のバックラスタ制御回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a back raster control circuit for a cathode ray tube for stabilizing the back raster brightness in a cathode ray tube such as a display.

【0002】[0002]

【従来の技術】図3は従来の陰極線管のバックラスタ制
御回路を示す回路図であり、図において、1は直流電
源、4はグリッドへの電圧を可変するための可変ボリュ
ーム、3は可変ボリューム4に並列接続された抵抗、1
1は高圧を発生させるためのフライバックトランス、1
2は陰極線管(以下、CRTという)である。
2. Description of the Related Art FIG. 3 is a circuit diagram showing a conventional back raster control circuit for a cathode ray tube. In the figure, 1 is a DC power source, 4 is a variable volume for varying a voltage to a grid, and 3 is a variable volume. Resistor connected in parallel with 4, 1
1 is a flyback transformer for generating high voltage, 1
Reference numeral 2 is a cathode ray tube (hereinafter referred to as CRT).

【0003】また、このCRT12において、aはアノ
ード端子、bはホーカス端子、cはスクリーン端子であ
り、各端子a〜cにはフライバックトランス11からア
ノード電圧,ホーカス電圧,スクリーン電圧が供給され
るようになっている。また、dは直流電源1からのグリ
ッド電圧を可変ボリューム4を介して受けるグリッド端
子、eはカソード端子である。
Further, in the CRT 12, a is an anode terminal, b is a hocus terminal, and c is a screen terminal, and an anode voltage, a hocus voltage, and a screen voltage are supplied from the flyback transformer 11 to the terminals a to c. It is like this. Further, d is a grid terminal that receives the grid voltage from the DC power supply 1 through the variable volume 4, and e is a cathode terminal.

【0004】さらに、13はCRT12をドライブする
出力ドライバを含むビデオ回路であり、fはビデオ信号
の入力端子、14は直流電源であり、バックラスタ制御
用抵抗15を介してビデオ回路13に接続されている。
Further, 13 is a video circuit including an output driver for driving the CRT 12, f is an input terminal for a video signal, and 14 is a DC power supply, which is connected to the video circuit 13 via a back raster control resistor 15. ing.

【0005】図4は図3におけるカソード端子eおよび
グリッド端子dの電圧波形e1 ,d1 を示し、映像デー
タの振幅が小さい時のカソード端子eの電圧波形をe1
(実線)、映像データの振幅が大きい時の(白ベタ)の
カソード端子eの電圧波形をe2 (点線)、各電圧波形
1 とe2 のDCレベルの電位差をΔV、その時のグリ
ッド電圧波形をd1 で示す、なお、ここでは直流電源1
4は電圧80Vをビデオ回路13に供給している。
[0005] Figure 4 shows a voltage waveform e 1, d 1 of the cathode terminal e and grid terminals d in FIG. 3, the voltage waveform of the cathode terminal e when the amplitude of the video data is smaller e 1
(Solid line), the voltage waveform of the cathode terminal e when the amplitude of the video data is large (white solid) is e 2 (dotted line), the DC level potential difference between the voltage waveforms e 1 and e 2 is ΔV, and the grid voltage at that time is The waveform is shown by d 1 , and here the DC power supply 1
4 supplies a voltage of 80 V to the video circuit 13.

【0006】次に動作について説明する。まず、映像デ
ータの振幅が小さい時には、直流電源14から抵抗15
を介してビデオ回路13に電流I3 が流れ、カソード端
子eは電圧波形e1 となる。この時、グリッド端子の電
圧はd1 となる。
Next, the operation will be described. First, when the amplitude of video data is small, the DC power supply 14 causes the resistor 15
A current I 3 flows through the video circuit 13 via the, and the cathode terminal e has a voltage waveform e 1 . At this time, the voltage at the grid terminal becomes d 1 .

【0007】次に、映像データの振幅が大きい時(白ベ
タ)には、直流電源14から抵抗15を介してビデオ回
路13に上記より大きい電流I3 が流れ、抵抗15によ
るドロップ電圧により、カソード端子eは上記電圧波形
1 よりDCレベルがΔV低い電圧波形e2 となる。こ
の時のグリッド端子dの電圧波形はd1 となる。
Next, when the amplitude of the image data is large (white solid), a larger current I 3 flows from the DC power supply 14 to the video circuit 13 through the resistor 15 and the drop voltage by the resistor 15 causes the cathode to drop. The terminal e has a voltage waveform e 2 whose DC level is lower than the voltage waveform e 1 by ΔV. The voltage waveform at the grid terminal d at this time is d 1 .

【0008】このように、CRT12のバックラスタの
輝度を決めるグリッド端子dおよびカソード端子e間の
DCレベルを制御することにより、ビーム電流の変化に
起因するアノード端子aの電圧やスクリーン端子cの電
圧変動によるCRT12管面の輝度変化を防ぐことがで
きる。なお、上記従来例に関連するものとして、特開平
2−274077号公報,特開平3−27089号公報
がある。
As described above, by controlling the DC level between the grid terminal d and the cathode terminal e which determines the brightness of the back raster of the CRT 12, the voltage of the anode terminal a and the voltage of the screen terminal c caused by the change of the beam current. It is possible to prevent the brightness change of the CRT 12 tube surface due to the fluctuation. Note that there are JP-A-2-274077 and JP-A-3-27089 as related to the above-mentioned conventional example.

【0009】[0009]

【発明が解決しようとする課題】従来の陰極線管のバッ
クラスタ制御回路は以上のように構成されているので、
ビデオ回路13の電源電圧を映像データの大きさにより
可変することによってビデオ出力アンプの動作点が変わ
り、ビデオ出力にて高周波特性を得ることが難しく、ま
た、ビデオ回路方式がカスコード出力のように映像振幅
が大きいほど大きな電流を必要とする方式への利用に限
られてしまうなどの問題点があった。
Since the conventional back raster control circuit for the cathode ray tube is constructed as described above,
By changing the power supply voltage of the video circuit 13 according to the size of the video data, the operating point of the video output amplifier changes, and it is difficult to obtain high frequency characteristics at the video output. There is a problem that the larger the amplitude, the more limited it is to use in a system that requires a large current.

【0010】この発明は上記のような問題点を解消する
ためになされたもので、ビデオ信号の高周波特性とは無
関係にバックラスタの輝度を制御することができ、しか
もビデオ出力アンプの回路方式に左右されないバックラ
スタ制御回路を得ることを目的とする。
The present invention has been made in order to solve the above problems, and it is possible to control the brightness of the back raster regardless of the high frequency characteristics of the video signal, and to use the circuit system of the video output amplifier. The purpose is to obtain a back raster control circuit that is not affected.

【0011】[0011]

【課題を解決するための手段】この発明に係る陰極線管
のバックラスタ制御回路は、映像データの振幅に比例し
た電流を供給するビーム電流回路の途中に、ビーム電流
の大きさを検出する抵抗を接続し、可変インピーダンス
回路に、該抵抗により検出された電流の大きさに応じた
電圧を、直流電源から陰極線管のグリッド端子に供給さ
せるようにしたものである。
A back raster control circuit for a cathode ray tube according to the present invention includes a resistor for detecting the magnitude of beam current in the middle of a beam current circuit for supplying a current proportional to the amplitude of image data. The variable impedance circuit is connected to supply a voltage according to the magnitude of the current detected by the resistor from the DC power supply to the grid terminal of the cathode ray tube.

【0012】[0012]

【作用】この発明における陰極線管のバックラスタ制御
回路は、ビーム電流の大きさに応じてグリッド端子の電
圧を制御することにより、ビデオ出力アンプの動作点を
変えることなく、ビデオ信号の特性と無関係にバックラ
スタの輝度を一定に制御する。
The cathode ray tube back raster control circuit according to the present invention controls the voltage of the grid terminal in accordance with the magnitude of the beam current, so that the operating point of the video output amplifier is not changed and is independent of the characteristics of the video signal. The brightness of the back raster is controlled to be constant.

【0013】[0013]

【実施例】実施例1.以下、この発明の一実施例を図に
ついて説明する。図1において、1,2は直流電源、4
はグリッドへの電圧を可変するための可変ボリューム、
3は可変ボリューム4に並列接続された抵抗、10はビ
ーム電流回路16を介してフライバックトランス11に
流れているビーム電流を検出する抵抗で、抵抗9を介し
て電界効果トランジスタ(以下、FETという)7のゲ
ートに接続されている。
EXAMPLES Example 1. An embodiment of the present invention will be described below with reference to the drawings. In FIG. 1, reference numerals 1 and 2 denote a DC power source and 4
Is a variable volume for changing the voltage to the grid,
Reference numeral 3 denotes a resistor connected in parallel to the variable volume 4, 10 denotes a resistor for detecting a beam current flowing in the flyback transformer 11 via the beam current circuit 16, and a field effect transistor (hereinafter referred to as FET) via the resistor 9. ) 7 gate.

【0014】また、8はバッファとして用いられるFE
T7のソース端子に接続されたソース抵抗であり、PN
P接合のトランジスタ6をドライブしている。なお、F
ET7のドレインは直流電源2に接続されている。5は
抵抗であり、トランジスタ6のエミッタおよび直流電源
2間に接続され、コレクタを介して流れる電流I2 の値
を決めている。また、トランジスタ6はFET7ととも
に可変インピーダンス回路17を構成している。11は
高圧を発生させるための上記のフライバックトランスで
ある。
Further, 8 is an FE used as a buffer
A source resistance connected to the source terminal of T7, PN
It drives the P-junction transistor 6. In addition, F
The drain of ET7 is connected to the DC power supply 2. Reference numeral 5 denotes a resistor, which is connected between the emitter of the transistor 6 and the DC power supply 2 and determines the value of the current I 2 flowing through the collector. The transistor 6 and the FET 7 form a variable impedance circuit 17. Reference numeral 11 is the flyback transformer for generating a high voltage.

【0015】さらに、12はCRTであり、これらはア
ノード端子a,ホーカス端子b,スクリーン端子cを有
し、これらはフライバックトランス11から各電圧を得
ている。また、dはグリッド端子であり、電圧を可変す
るためのボリューム4と、ビーム電流の量によってグリ
ッド電圧をコントロールするためのトランジスタ6のコ
レクタとに接続されている。また、13は出力ドライバ
を含むビデオ回路、fはビデオ信号の入力端子、14は
ビデオ回路13の直流電源である。
Further, 12 is a CRT, which has an anode terminal a, a hocus terminal b, and a screen terminal c, which obtain respective voltages from the flyback transformer 11. Further, d is a grid terminal, which is connected to the volume 4 for varying the voltage and the collector of the transistor 6 for controlling the grid voltage according to the amount of beam current. Further, 13 is a video circuit including an output driver, f is a video signal input terminal, and 14 is a DC power supply of the video circuit 13.

【0016】図2は図1におけるカソード端子eおよび
グリッド端子dの電圧波形を示し、映像データの振幅が
小さい時のカソード波形をe1 (実線)、映像データの
振幅が大きい時(白ベタ)のカソード波形をe2 (点
線)、映像データの振幅が小さい時のグリッド電圧をd
1 ,映像データの振幅が大きい時(白ベタ)のグリッド
電圧をd2 として示しており、直流電源14の電圧は8
0Vとしてある。
FIG. 2 shows the voltage waveforms at the cathode terminal e and the grid terminal d in FIG. 1, where the cathode waveform when the amplitude of the video data is small is e 1 (solid line), and when the amplitude of the video data is large (white solid). Is the cathode waveform of e 2 (dotted line), and d is the grid voltage when the amplitude of the video data is small.
1 , the grid voltage when the amplitude of the video data is large (white solid) is shown as d 2 , and the voltage of the DC power supply 14 is 8
It is set to 0V.

【0017】次に動作について説明する。まず、映像デ
ータの振幅が小さい時には、直流電源2より、抵抗10
を介してフライバックトランス11およびCRT12の
アノード端子aに映像振幅の大きさに比例するビーム電
流I1 が流れる。
Next, the operation will be described. First, when the amplitude of the video data is small, the resistance 10
A beam current I 1 proportional to the magnitude of the video amplitude flows through the flyback transformer 11 and the anode terminal a of the CRT 12 via the.

【0018】この時、抵抗10によりFET7のゲート
端子電圧が直流電源2の電圧より下がり、従って、トラ
ンジスタ6のベース電位も下がって、これがオンとな
る。このため、直流電源12より抵抗5およびトランジ
スタのエミッタ,コレクタを介して可変ボリューム4に
グリッド制御電流I2 が流れ、グリッド端子dには図2
で示すような電圧d1 が印加される。そして、この時カ
ソード端子eは電圧波形e1 (実線)となっている。
At this time, the resistance 10 causes the gate terminal voltage of the FET 7 to drop below the voltage of the DC power supply 2, and therefore the base potential of the transistor 6 to drop, turning it on. Therefore, the grid control current I 2 flows from the DC power supply 12 to the variable volume 4 via the resistor 5 and the emitter and collector of the transistor, and the grid terminal d is connected to the grid terminal d as shown in FIG.
The voltage d 1 as shown by is applied. At this time, the cathode terminal e has a voltage waveform e 1 (solid line).

【0019】これに対して、映像データの振幅が大きい
時(白ベタ)には、直流電源2から、抵抗10を介して
フライバックトランス11およびCRT12のアノード
端子aに大きなビーム電流I1 が流れる。
On the other hand, when the amplitude of the video data is large (white solid), a large beam current I 1 flows from the DC power source 2 through the resistor 10 to the flyback transformer 11 and the anode terminal a of the CRT 12. .

【0020】このため、抵抗10により、FET7のゲ
ート端子電圧が直流電源2の電圧より大きく下がり、ト
ランジスタ6がオンとなる。このため、直流電源12よ
り、抵抗5を介してボリューム4へ大きなグリッド制御
電流I2 が流れ、グリッド端子dには映像データの振幅
が小さい時の電圧d1 よりΔV高い電圧d2 が印加され
る。この時、カソード端子eは、電圧波形e1 とDCレ
ベルが同じ電圧波形e2 (点線)なる電圧となり、バッ
クラスタの輝度は上がる。
Therefore, the resistance 10 causes the gate terminal voltage of the FET 7 to be much lower than the voltage of the DC power supply 2, and the transistor 6 is turned on. Therefore, a large grid control current I 2 flows from the DC power supply 12 to the volume 4 via the resistor 5, and a voltage d 2 that is ΔV higher than the voltage d 1 when the amplitude of the video data is small is applied to the grid terminal d. It At this time, the cathode terminal e becomes a voltage having a voltage waveform e 2 (dotted line) having the same DC level as the voltage waveform e 1, and the brightness of the back raster increases.

【0021】また、アノード端子a,スクリーン端子c
は映像データの振幅が大きいほど、つまりフライバック
トランス11に流れる電流I1 が大きいほど、電圧が下
がる傾向となり、バックラスタの輝度が下がる。つま
り、アノード端子a,スクリーン端子cの電圧が下がっ
たとき、グリッド端子dの電圧を上げてやれば、CRT
12の管面におけるバックラスタの輝度は一定となる。
Further, the anode terminal a and the screen terminal c
The larger the amplitude of the video data, that is, the larger the current I 1 flowing through the flyback transformer 11, the lower the voltage, and the lower the brightness of the back raster. In other words, if the voltage of the grid terminal d is increased when the voltage of the anode terminal a and the screen terminal c decreases, the CRT
The brightness of the back raster on the 12 tube surfaces is constant.

【0022】[0022]

【発明の効果】以上のように、この発明によれば、映像
データの振幅に比例した電流を供給するビーム電流回路
の途中に、ビーム電流の大きさを検出する抵抗を接続
し、可変インピーダンス回路に、該抵抗により検出され
た電流の大きさに応じた電圧を、直流電源から陰極線管
のグリッド端子に供給させるように構成したので、映像
振幅の大きさに拘らず、また、ビデオ回路の高周波特性
に影響なく、CRT管面におけるバックラスタの輝度を
一定とすることができるものが得られる効果がある。
As described above, according to the present invention, a resistor for detecting the magnitude of the beam current is connected in the middle of the beam current circuit for supplying a current proportional to the amplitude of the video data, and the variable impedance circuit is connected. In addition, since the voltage corresponding to the magnitude of the current detected by the resistor is configured to be supplied from the DC power source to the grid terminal of the cathode ray tube, regardless of the magnitude of the image amplitude and the high frequency of the video circuit. There is an effect that the luminance of the back raster on the CRT tube surface can be made constant without affecting the characteristics.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明の一実施例による陰極線管のバックラ
スタ制御回路を示す回路図である。
FIG. 1 is a circuit diagram showing a back raster control circuit for a cathode ray tube according to an embodiment of the present invention.

【図2】図1におけるカソード端子,グリッド端子間の
電圧を示す電圧波形図である。
FIG. 2 is a voltage waveform diagram showing a voltage between a cathode terminal and a grid terminal in FIG.

【図3】従来の陰極線管のバックラスタ制御回路を示す
回路図である。
FIG. 3 is a circuit diagram showing a conventional back raster control circuit for a cathode ray tube.

【図4】図3におけるカソード端子,グリッド端子間の
電圧を示す電圧波形図である。
FIG. 4 is a voltage waveform diagram showing a voltage between a cathode terminal and a grid terminal in FIG.

【符号の説明】[Explanation of symbols]

2 直流電源 10 抵抗 11 フライバックトランス 12 陰極線管 16 ビーム電流回路 17 可変インピーダンス回路 a アノード端子 d グリッド端子 2 DC power supply 10 Resistance 11 Flyback transformer 12 Cathode ray tube 16 Beam current circuit 17 Variable impedance circuit a Anode terminal d Grid terminal

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 直流電源からフライバックトランスを介
して陰極線管のアノード端子に、映像データの振幅に比
例した電流を供給するビーム電流回路と、該ビーム電流
回路の途中に接続されて、ビーム電流の大きさを検出す
る抵抗と、該抵抗により検出された電流の大きさに応じ
た電圧を、上記直流電源から上記陰極線管のグリッド端
子に供給する可変インピーダンス回路とを備えた陰極線
管のバックラスタ制御回路。
1. A beam current circuit for supplying a current proportional to the amplitude of video data from a DC power supply to a cathode terminal of a cathode ray tube via a flyback transformer, and a beam current circuit connected in the middle of the beam current circuit to obtain a beam current. Of the cathode ray tube, and a variable impedance circuit for supplying a voltage corresponding to the magnitude of the current detected by the resistor from the DC power source to the grid terminal of the cathode ray tube. Control circuit.
JP29196892A 1992-10-07 1992-10-07 Back raster control circuit for cathode ray tube Pending JPH06121252A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29196892A JPH06121252A (en) 1992-10-07 1992-10-07 Back raster control circuit for cathode ray tube

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29196892A JPH06121252A (en) 1992-10-07 1992-10-07 Back raster control circuit for cathode ray tube

Publications (1)

Publication Number Publication Date
JPH06121252A true JPH06121252A (en) 1994-04-28

Family

ID=17775800

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29196892A Pending JPH06121252A (en) 1992-10-07 1992-10-07 Back raster control circuit for cathode ray tube

Country Status (1)

Country Link
JP (1) JPH06121252A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000001589A (en) * 1998-06-12 2000-01-15 김영환 Stabilization apparatus of back raster brightness and method therof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000001589A (en) * 1998-06-12 2000-01-15 김영환 Stabilization apparatus of back raster brightness and method therof

Similar Documents

Publication Publication Date Title
US6369809B1 (en) Power supply circuit for liquid crystal display
JPH06121252A (en) Back raster control circuit for cathode ray tube
JPH0139578B2 (en)
JP2000156791A (en) Controller for dynamic focusing voltage amplitude
US5332953A (en) Power saving circuit for magnetic focus amplifier using switchable resonance capacitors
JPH0544226B2 (en)
KR100476360B1 (en) Deflection with damping impedance compensation
US6002453A (en) Deflection with low offset
JP2865145B2 (en) Back raster controller for cathode ray tube
JPH0666897B2 (en) Video signal processor
JP2897267B2 (en) Display device
JPH08710Y2 (en) Video output circuit
JPH087538B2 (en) Horizontal deflection circuit
JPS59228475A (en) Video output amplifier
JPS6121894Y2 (en)
JPH11271708A (en) Vref voltage generating circuit of liquid crystal display device
JPH10108084A (en) Video signal output device
KR100283571B1 (en) Heater voltage generator
JPH04315312A (en) Pulse width modulation circuit
KR200187008Y1 (en) Circuit for calibrating horizontal size according to input frequency in display device
KR0178183B1 (en) Operation control method for clamp signal generation
JPH054369Y2 (en)
JPH0832989A (en) Level shift circuit
JPS62145971A (en) Vertical deflection width controlling circuit
JPH0429190A (en) Horizontal deflection driving circuit