JPH06105980B2 - Video camera signal processing circuit - Google Patents

Video camera signal processing circuit

Info

Publication number
JPH06105980B2
JPH06105980B2 JP63264578A JP26457888A JPH06105980B2 JP H06105980 B2 JPH06105980 B2 JP H06105980B2 JP 63264578 A JP63264578 A JP 63264578A JP 26457888 A JP26457888 A JP 26457888A JP H06105980 B2 JPH06105980 B2 JP H06105980B2
Authority
JP
Japan
Prior art keywords
signal
circuit
clamp
circuits
color
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63264578A
Other languages
Japanese (ja)
Other versions
JPH02111169A (en
Inventor
一弘 数井
浩也 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP63264578A priority Critical patent/JPH06105980B2/en
Publication of JPH02111169A publication Critical patent/JPH02111169A/en
Publication of JPH06105980B2 publication Critical patent/JPH06105980B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 (イ) 産業上の利用分野 本発明はビデオカメラの信号処理回路に関する。The present invention relates to a signal processing circuit of a video camera.

(ロ) 従来の技術 カラー撮像を行うテレビカメラの如き固体撮像装置に於
いては、装置の小型軽量化が望まれるのに対して部品数
の少ない単板式が採用される。この単板式は、三原色に
対応する三種類の固体撮像素子を用いる三板式に比して
部品数が少なく、装置の規模を小さく形成することがで
きるが、画像信号の処理に於いて三板式よりも複雑な信
号処理を行う場合が多い。また、単板式の場合、固体撮
像素子の受光部に付すフィルタの方式に依っても画像信
号の処理が異なり、種々の信号処理方法が採用される。
(B) Conventional Technology In a solid-state image pickup device such as a television camera that performs color image pickup, a single plate type with a small number of parts is adopted while it is desired to reduce the size and weight of the device. This single plate type has a smaller number of parts than the three plate type using three types of solid-state image pickup devices corresponding to the three primary colors, and the size of the device can be made smaller, but in the processing of image signals In many cases, complicated signal processing is performed. Further, in the case of the single plate type, the processing of the image signal is different depending on the method of the filter attached to the light receiving portion of the solid-state image sensor, and various signal processing methods are adopted.

第3図は、カラーフィルタが装着されたCCD固体撮像装
置の信号処理回路を示すブロック図である。
FIG. 3 is a block diagram showing a signal processing circuit of a CCD solid-state imaging device in which a color filter is mounted.

CCD(1)は、受光部にイエロー(Ye)、グリーン
(G)及びシアン(Cy)からなる補色カラーフィルタが
装着されており、各色成分Ye,G及びCyに対応するカラー
信号からなる画像信号Xを出力する。この画像信号X
は、AGC回路(2)でゲイン調整された後、色分離回路
(3)で三元色R,G及びBに対応する色成分信号に分離
される。色分離は、画像信号Xを3つのタイミングで順
次サンプルフィールドすることで補色カラーフィルタの
各色に対応する色成分信号Ye,G及びCyを得て、これら色
成分信号Ye,G及びCyの演算に依って得られる。即ち、カ
ラー信号R及びBは、夫々Ye−G及びCy−Gの演算で得
られている。そして、各色成分信号R,G及びBは、信号
処理回路(4)でガンマ補正、ペデスタル調整等が成さ
れてマトリクス回路(5)に入力される。マトリクス回
路(5)は、色成分信号R,G及びBから色差信号R−Y
及びB−Yを生成して出力する。ここで信号Yは画像信
号の輝度レベルを示すもので、色成分信号R,G及びBを
合成することで得ている。
The CCD (1) is equipped with a complementary color filter consisting of yellow (Ye), green (G) and cyan (Cy) in the light receiving part, and an image signal consisting of color signals corresponding to each color component Ye, G and Cy. Output X. This image signal X
Is subjected to gain adjustment by the AGC circuit (2) and then separated into color component signals corresponding to the ternary colors R, G and B by the color separation circuit (3). In color separation, the image signal X is sequentially sampled at three timings to obtain the color component signals Ye, G and Cy corresponding to the respective colors of the complementary color filter, and the color component signals Ye, G and Cy are calculated. Obtained accordingly. That is, the color signals R and B are obtained by calculating Ye-G and Cy-G, respectively. Then, the respective color component signals R, G and B are subjected to gamma correction, pedestal adjustment and the like in the signal processing circuit (4) and input to the matrix circuit (5). The matrix circuit (5) receives the color difference signals RY from the color component signals R, G and B.
And BY are generated and output. Here, the signal Y indicates the luminance level of the image signal and is obtained by synthesizing the color component signals R, G and B.

以上のようなAGC回路(2)、色分離回路(3)、信号
処理回路(4)及びマトリクス回路(5)がワンチップ
化され、プロセスIC(101)が構成されている。
The AGC circuit (2), the color separation circuit (3), the signal processing circuit (4) and the matrix circuit (5) as described above are integrated into a single chip to form a process IC (101).

プロセスIC(101)から得られる色差信号R−Y及びB
−Yは、エンコーダIC(102)に入力され、クランプパ
ルスCPの各タイミングでクランプ回路(6)(7)に夫
々クランプされる。クランプ回路(6)の出力は、ゲイ
ンコントロールアンプ(8)を介してクランプ回路
(7)の出力に加算(11)されると共に、クランプ回路
(7)の出力はゲインコントロールアンプ(9)を介し
てクランプ回路(6)の出力に加算(10)される。従っ
て、夫々の加算器(10)(11)から得られる色差信号を
(R−Y)′及び(B−Y)′とすれば、 (R−Y)′=R−Y+β(B−Y) (B−Y)′=B−Y+α(R−Y) ……(1) と表わされる。ここでα及びβは夫々ゲインコントロー
ルアンプ(8)(9)のゲインを示すものであり、ゲイ
ンコントロール信号Cα及びCβに依って可変設定され
る。このように色差マトリクスを構成することに依り、
色再現性を向上せしめている。そして、色差信号(R−
Y)′及び(B−Y)′は変調回路(12)(13)で平衡
変調され、夫々が加算(14)されてクロマ信号Zが合成
される。
Color difference signals RY and B obtained from the process IC (101)
-Y is input to the encoder IC (102) and clamped by the clamp circuits (6) and (7) at each timing of the clamp pulse CP. The output of the clamp circuit (6) is added (11) to the output of the clamp circuit (7) via the gain control amplifier (8), and the output of the clamp circuit (7) is passed through the gain control amplifier (9). Is added (10) to the output of the clamp circuit (6). Therefore, if the color difference signals obtained from the adders (10) and (11) are (RY) 'and (BY)', then (RY) '= RY + β (BY) (B−Y) ′ = B−Y + α (R−Y) (1) Here, α and β represent the gains of the gain control amplifiers (8) and (9), respectively, and are variably set according to the gain control signals Cα and Cβ. By configuring the color difference matrix in this way,
The color reproducibility is improved. Then, the color difference signal (R-
Y) 'and (B-Y)' are balanced-modulated by the modulation circuits (12) and (13) and added (14) to synthesize the chroma signal Z.

(ハ) 発明が解決しようとする課題 上述の如き信号処理回路は、固体撮像素子の出力する画
像信号回路から色差信号R−Y及びB−Yを生成し、こ
の色差信号R−Y及びB−Yからクロマ信号を合成する
ように構成されている。即ち、エンコーダIC(102)
は、色差信号R−Y及びB−Yの入力にのみ対応できる
ように構成されているため、色成分信号R,G及びBの入
力には対応できない。
(C) Problem to be Solved by the Invention The signal processing circuit as described above generates color difference signals RY and BY from the image signal circuit output from the solid-state image sensor, and the color difference signals RY and B- It is configured to synthesize a chroma signal from Y. That is, the encoder IC (102)
Is configured so as to be compatible only with the input of the color difference signals R-Y and BY, it cannot be compatible with the input of the color component signals R, G and B.

一方、カラーフィルタの方式やプロセスIC(101)での
信号処理方法に依っては、エンコーダIC(102)が色成
分信号R,G及びBの入力に対応できることが望まれ、こ
れに対応してエンコーダICが構成されるが、このエンコ
ーダICは逆に色差信号R−Y及びB−Yの入力には対応
できないといった問題があった。
On the other hand, depending on the method of the color filter and the signal processing method of the process IC (101), it is desirable that the encoder IC (102) be able to handle the input of the color component signals R, G and B. Although the encoder IC is configured, there is a problem that the encoder IC cannot deal with the input of the color difference signals RY and BY.

そこで本発明は、色差信号R−Y及びB−Yと色成分信
号R,G及びBとの出力に対応できるエンコーダICを得た
信号処理回路の提供を目的とする。
Therefore, it is an object of the present invention to provide a signal processing circuit that obtains an encoder IC that can output the color difference signals R-Y and B-Y and the color component signals R, G, and B.

(ニ) 課題を解決するための手段 本発明は、上述の課題を解決するためになされたもの
で、入力された信号をクランプパルスの各タイミングで
順次クランプする第1乃至第3のクランプ回路、第1の
クランプ回路の出力から第3のクランプ回路の出力を差
し引いて第1の信号を生成する第1の減算回路、第2の
クランプ回路の出力から第3のクランプ回路の出力を差
し引いて第2の信号を生成する第2の減算回路、上記第
1の信号を増幅或いは減衰して上記第2の信号に加減算
する第1の演算回路、上記第2の信号を増幅或いは減衰
して上記第1の信号に加減算する第2の演算回路、を備
え、上記第1及び第2の加算回路に於ける各信号の増
幅、減衰が制御され、これら第1及び第2の加算回路の
出力からクロマ信号が合成されることを特徴とする。
(D) Means for Solving the Problems The present invention has been made to solve the above problems, and includes first to third clamp circuits that sequentially clamp an input signal at each timing of a clamp pulse, A first subtraction circuit that generates a first signal by subtracting the output of the third clamp circuit from the output of the first clamp circuit, and a first subtraction circuit that subtracts the output of the third clamp circuit from the output of the second clamp circuit. A second subtraction circuit for generating a second signal; a first arithmetic circuit for amplifying or attenuating the first signal to add or subtract the second signal; and a second arithmetic circuit for amplifying or attenuating the second signal. A second arithmetic circuit for adding / subtracting to / from the first signal, the amplification and attenuation of each signal in the first and second adding circuits are controlled, and the chroma from the output of the first and second adding circuits. The feature is that the signals are combined. To.

(ホ) 作用 本発明に依れば、プロセスICから色成分信号が得られる
場合には、第1乃至第3のクランプ回路に色成分信号を
夫々入力し、第1及び第2の加算回路のゲインを調整す
ることで色差信号を得ることができ、この色差信号から
クロマ信号が合成される。
(E) Operation According to the present invention, when the color component signals are obtained from the process IC, the color component signals are input to the first to third clamp circuits, respectively, and the first and second addition circuits are connected. A color difference signal can be obtained by adjusting the gain, and a chroma signal is synthesized from this color difference signal.

また、プロセスICから色差信号が得られる場合には、第
3のクランプ回路の入力を接地することで第1及び第2
の減算回路で差し引かれる成分がなくなり、色差信号が
そのまま第1及び第2の加算回路に入力されることにな
る。
When a color difference signal is obtained from the process IC, the input of the third clamp circuit is grounded, and the first and second
The component subtracted by the subtraction circuit of is eliminated, and the color difference signal is directly input to the first and second addition circuits.

(ヘ) 実施例 本発明の実施例を図面に従って説明する。(F) Example An example of the present invention will be described with reference to the drawings.

第1図は、本発明信号処理回路の構成を示すブロック図
であり、プロセスIC(201)から得られる信号が色成分
信号である場合の構成を示す。プロセスIC(201)で
は、CCD(1)から得られる画像信号Xが色分離され、
ガンマ補正等がなされて色成分信号R,G及びBが得ら
れ、エンコーダIC(202)に入力される。
FIG. 1 is a block diagram showing the configuration of the signal processing circuit of the present invention, showing the configuration when the signal obtained from the process IC (201) is a color component signal. In the process IC (201), the image signal X obtained from the CCD (1) is color separated,
Gamma correction and the like are performed to obtain color component signals R, G and B, which are input to the encoder IC (202).

色成分信号R及びBは、第1及び第2のクランプ回路
(21)(22)に入力され、色成分信号Gは第3のクラン
プ回路(23)に入力される。第1及び第2の減算回路
(24)(25)では、第1及び第2のクランプ回路(21)
(22)の出力(色成分信号R及びB)から第3のクラン
プ回路(23)の出力(色成分信号G)が夫々差し引か
れ、色差信号R−G及びB−Gが夫々得られる。続いて
第1の加算回路(28)では、ゲインコントロールアンプ
(27)でゲイン調整された色差信号β′(BG)が色差信
号R−Gに加算され、第2の加算回路(29)では、ゲイ
ンコントロールアンプ(26)でゲイン調整された色差信
号α′(R−G)が色差信号B−Gに加算される。ここ
で、α′及びβ′は、第1及び第2のゲインコントロー
ルアンプ(26)(27)のゲインを夫々表わし、ゲインコ
ントロール信号Cα、Cβに依って可変設定される。従
って、第1及び第2の加算回路(28)(29)の出力を
(R−G)′及び(B−G)′とすれば、 (R−G)′=R−G+β′(B−G) (B−G)′=B−G+α′(R−G) ……(2) と示される。
The color component signals R and B are input to the first and second clamp circuits (21) and (22), and the color component signal G is input to the third clamp circuit (23). In the first and second subtraction circuits (24) (25), the first and second clamp circuits (21)
The output (color component signal G) of the third clamp circuit (23) is subtracted from the output (color component signals R and B) of (22) to obtain color difference signals RG and BG, respectively. Subsequently, in the first addition circuit (28), the color difference signal β ′ (BG) whose gain has been adjusted by the gain control amplifier (27) is added to the color difference signal RG, and in the second addition circuit (29), The color difference signal α '(RG) whose gain has been adjusted by the gain control amplifier (26) is added to the color difference signal BG. Here, α ′ and β ′ represent the gains of the first and second gain control amplifiers (26) and (27), respectively, and are variably set according to the gain control signals Cα and Cβ. Therefore, if the outputs of the first and second adding circuits (28) and (29) are (RG) 'and (BG)', then (RG) '= RG + β' (B- G) (B−G) ′ = B−G + α ′ (R−G) (2)

そして、この色差信号(R−G)′及び(B−G)′が
夫々第1及び第2の変調回路(30)(31)で平衡変調さ
れた後、加算器(32)でクロマ信号Zに合成される。
The color difference signals (R-G) 'and (B-G)' are balanced-modulated by the first and second modulation circuits (30) and (31), respectively, and then added by the adder (32) to obtain the chroma signal Z. Is synthesized.

ところで、輝度信号Yは、NTSCの規格に依れば、 Y=0.30R+0.59G+0.11B と設定されるため、色差信号R−Y及びB−Yは、 R−Y=0.70(R−G)−0.11(B−G) B−Y=0.89(B−G)−0.30(R−G) ……(3) と表わされる。また、第3図の加算器(10)(11)から
得られる色差信号(R−Y)′及び(B−Y)′は、式
(1)及び式(3)から (R−Y)′=(0.70−0.30β)(R−G) −(0.11−0.89β)(B−G) (B−Y)′=(0.89−0.11α)(B−G) −(0.30−0.70α)(R−G) ……(4) となる。
By the way, the luminance signal Y is set as Y = 0.30R + 0.59G + 0.11B according to the NTSC standard. Therefore, the color difference signals RY and BY are RY = 0.70 (RG). -0.11 (BG) BY = 0.89 (BG) -0.30 (RG) ... (3). Further, the color difference signals (RY) 'and (BY)' obtained from the adders (10) and (11) in FIG. 3 are expressed by equations (1) and (3) to (RY) '. = (0.70-0.30β) (RG)-(0.11-0.89β) (BG) (BY) '= (0.89-0.11α) (BG)-(0.30-0.70α) ( RG) (4)

そこで、式(2)を式(4)と対応させるために式
(2)に於ける(R−G)成分と(B−G)成分との比
が式(4)のそれと等しつなるようにα′及びβ′の値
を設定すれば、 (R−Y)′=α(R−G)′ (B−Y)′=α(B−G) ……(5) となる。色差信号(R−Y)′及び(B−Y)′は、
(R−G)成分と(B−G)成分との比が同一であれば
正確にクロマ信号Zを合成することができるため、式
(2)と式(4)とは実質的に同等とみなすことができ
る。また、加算器(28)(29)の出力を増幅或いは減衰
するアンプを加算器(28)(29)の出力側に接続し、こ
のアンプのゲインを夫々α及びαとすれば、色差信
号(R−G)′及び(B−G)′と色差信号(R−
Y)′及び(B−Y)′とのレベルを同一にすることが
できる。
Therefore, in order to make equation (2) correspond to equation (4), the ratio of the (RG) component and the (BG) component in equation (2) is equal to that in equation (4). By setting the values of α'and β'in this way, (RY) '= α 1 (RG)' (BY) '= α 2 (BG) (5) . The color difference signals (RY) 'and (BY)' are
If the ratio of the (R-G) component and the (B-G) component is the same, the chroma signal Z can be accurately combined, so that the equations (2) and (4) are substantially equivalent. Can be considered If an amplifier that amplifies or attenuates the output of the adder (28) (29) is connected to the output side of the adder (28) (29) and the gains of this amplifier are α 1 and α 2 , respectively, the color difference Signals (R-G) 'and (B-G)' and a color difference signal (R-
Y) 'and (B-Y)' can have the same level.

従って、色成分信号R,G及びBの入力に依りエンコーダI
C(202)で合成されるクロマ信号Zは、第3図に示す従
来の信号処理回路のエンコーダIC(102)から得られる
クロマ信号Zと同一となる。
Therefore, depending on the input of the color component signals R, G and B, the encoder I
The chroma signal Z synthesized by C (202) is the same as the chroma signal Z obtained from the encoder IC (102) of the conventional signal processing circuit shown in FIG.

第2図は、プロセスIC(101)から得られる信号が色差
信号である場合の構成を示すブロック図であり、エンコ
ーダIC(202)の構成は第1図と同一である。
FIG. 2 is a block diagram showing a configuration when the signal obtained from the process IC (101) is a color difference signal, and the configuration of the encoder IC (202) is the same as that in FIG.

第3図と同様に得られる色差信号R−Y及びB−Yは、
夫々第1及び第2のクランプ回路(21)(22)に入力さ
れると共に、第3のクランプ回路(23)の入力は接地さ
れる。入力が接地された第3のクランプ回路(23)は、
信号を出力しないため、第1及び第2の減算回路(24)
(25)では、第1及び第2のクランプ回路(21)(22)
の出力(色差信号R−Y及びB−Y)から差し引かれる
成分がなくなる。
Color difference signals RY and BY obtained in the same manner as in FIG.
The inputs to the first and second clamp circuits (21) and (22), respectively, and the inputs to the third clamp circuit (23) are grounded. The third clamp circuit (23), whose input is grounded,
Since it does not output a signal, the first and second subtraction circuits (24)
In (25), the first and second clamp circuits (21) (22)
There is no component subtracted from the output (color difference signals RY and BY).

従って、エンコーダIC(202)は、第3図に示すエンコ
ーダIC(102)と同様に動作し、式(1)に示す色差信
号(R−Y)′及び(B−Y)′からクロマ信号Zを合
成する。
Therefore, the encoder IC (202) operates in the same manner as the encoder IC (102) shown in FIG. 3, and from the color difference signals (RY) 'and (BY)' shown in the equation (1), the chroma signal Z is obtained. To synthesize.

(ト) 発明の効果 本発明に依れば、プロセスICから色成分信号が得られる
場合でも、色差信号が得られる場合でもエンコーダICの
構成を変更せず、ゲインコントロールアンプのゲインの
設定を変更するのみで双方に対応することができ、回路
の適用範囲が広くなると共に、色再現性の向上に有効な
色差マトリクスを構成することができ、再生画面の画質
向上を図れる。
(G) Effect of the Invention According to the present invention, the gain setting of the gain control amplifier is changed without changing the configuration of the encoder IC whether the color component signal is obtained from the process IC or the color difference signal is obtained. It is possible to deal with both of them, the range of application of the circuit is widened, and the color difference matrix effective for improving the color reproducibility can be configured, so that the image quality of the reproduction screen can be improved.

【図面の簡単な説明】[Brief description of drawings]

第1図及び第2図は本発明に係り、第1図はプロセスIC
から色成分信号が得られる場合の信号処理回路の構成を
示すブロック図、第2図はプロセスICから色差信号が得
られる場合の信号処理回路の構成を示すブロック図であ
る。第3図は従来の信号処理回路の構成を示すブロック
図である。 (1)……CCD、(21)(22)(23)……クランプ回
路、(24)(25)……減算回路、(26)(27)……ゲイ
ンコントロールアンプ、(28)(29)……加算回路、
(30)(31)……変調回路、(32)……加算器、(10
1)(201)……プロセスIC、(102)(202)……エンコ
ーダIC。
1 and 2 relate to the present invention, and FIG. 1 shows a process IC.
FIG. 2 is a block diagram showing a configuration of a signal processing circuit when a color component signal is obtained from FIG. 2, and FIG. 2 is a block diagram showing a configuration of a signal processing circuit when a color difference signal is obtained from a process IC. FIG. 3 is a block diagram showing the configuration of a conventional signal processing circuit. (1) ... CCD, (21) (22) (23) ... clamp circuit, (24) (25) ... subtraction circuit, (26) (27) ... gain control amplifier, (28) (29) ...... Adding circuit,
(30) (31) …… Modulation circuit, (32) …… Adder, (10
1) (201) …… Process IC, (102) (202) …… Encoder IC.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】3種の色成分信号の入力に対して第1及び
第2の色成分信号をクランプパルスに従うタイミングで
クランプし、2種の色差信号の入力に対して第1及び第
2の色差信号を上記クランプパルスに従うタイミングで
クランプする第1及び第2のクランプ回路と、 3種の色成分信号の入力に対して第3の色成分信号をク
ランプパルスに従うタイミングでクランプし、2種の色
差信号の入力に対して接地電位を上記クランプパルスに
従うタイミングでクランプする第3のクランプ回路と、 上記第1及び第2のクランプ回路の出力から上記第3の
クランプ回路の出力をそれぞれ差し引いて第1及び第2
の信号を生成する第1及び第2の減算回路と、 上記第1の減算回路の出力に第1のゲインを与えて上記
第2の信号に加算あるいは減算する第1の演算回路と、 上記第2の減算回路の出力に第2のゲインを与えて上記
第1の信号に加算あるいは減算する第2の演算回路と、 上記第1及び第2の演算回路の出力をそれぞれ平衡変調
する第1及び第2の変調回路と、 上記第1及び第2の変調回路の出力を互いに合成してク
ロマ信号を生成する加算回路と、 を備えたことを特徴とするビデオカメラの信号処理回
路。
1. A first and a second color component signal are clamped to three types of color component signal inputs at timings according to a clamp pulse, and a first and a second color component signal are clamped to two types of color difference signal inputs. First and second clamp circuits that clamp the color difference signal at the timing according to the clamp pulse, and clamp the third color component signal at the timing according to the clamp pulse with respect to the input of the three types of color component signals. A third clamp circuit that clamps the ground potential with respect to the input of the color difference signal at a timing according to the clamp pulse, and subtracts the outputs of the third clamp circuit from the outputs of the first and second clamp circuits, respectively. 1st and 2nd
The first and second subtraction circuits that generate the signal, the first arithmetic circuit that applies the first gain to the output of the first subtraction circuit, and adds or subtracts from the second signal; A second arithmetic circuit for giving a second gain to the output of the second subtraction circuit to add or subtract to the first signal; and first and second circuits for balance-modulating the outputs of the first and second arithmetic circuits, respectively. A signal processing circuit for a video camera, comprising: a second modulation circuit; and an addition circuit that synthesizes the outputs of the first and second modulation circuits with each other to generate a chroma signal.
JP63264578A 1988-10-20 1988-10-20 Video camera signal processing circuit Expired - Fee Related JPH06105980B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63264578A JPH06105980B2 (en) 1988-10-20 1988-10-20 Video camera signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63264578A JPH06105980B2 (en) 1988-10-20 1988-10-20 Video camera signal processing circuit

Publications (2)

Publication Number Publication Date
JPH02111169A JPH02111169A (en) 1990-04-24
JPH06105980B2 true JPH06105980B2 (en) 1994-12-21

Family

ID=17405235

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63264578A Expired - Fee Related JPH06105980B2 (en) 1988-10-20 1988-10-20 Video camera signal processing circuit

Country Status (1)

Country Link
JP (1) JPH06105980B2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60167590A (en) * 1984-01-27 1985-08-30 Canon Inc Image pickup device
JPS6145918A (en) * 1984-08-09 1986-03-06 Nec Kansai Ltd Measuring method of thickness of thin film

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60167590A (en) * 1984-01-27 1985-08-30 Canon Inc Image pickup device
JPS6145918A (en) * 1984-08-09 1986-03-06 Nec Kansai Ltd Measuring method of thickness of thin film

Also Published As

Publication number Publication date
JPH02111169A (en) 1990-04-24

Similar Documents

Publication Publication Date Title
KR100504975B1 (en) Color Correction Device for Video Cameras
US5253047A (en) Color CCD imager having a system for preventing reproducibility degradation of chromatic colors
JPH0810940B2 (en) Luminance signal forming circuit
US8427560B2 (en) Image processing device
KR950001577B1 (en) Luma/chroma separation and image contour compensation circuit
US5523785A (en) Image pickup apparatus for a video camera
KR960016442B1 (en) Video camera having a solid-type image sensor
US4992854A (en) Video signal processing circuit of a video camera
JP2569691B2 (en) Color difference signal forming circuit
JPH06105980B2 (en) Video camera signal processing circuit
JP3112531B2 (en) Imaging device
JPH03277089A (en) Contour emphasis device for color image pickup device
JP3578246B2 (en) Solid-state imaging device
JPH07143509A (en) Chromanoise suppressing method for video camera
JP2698404B2 (en) Luminance signal processing device
JPH06141337A (en) Digital signal processing camera
JPH04140992A (en) Image pickup device
JPH08251606A (en) Image pickup device
JP2517922B2 (en) Luminance signal forming circuit
JPH0591527A (en) Chrominance signal processing circuit
JPH06197240A (en) Video signal processor
JPS63175594A (en) Luminance signal forming circuit
JPS58151185A (en) Color television camera
JPS6342478B2 (en)
JPH0898189A (en) Video signal processing circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees