JPH0576616B2 - - Google Patents

Info

Publication number
JPH0576616B2
JPH0576616B2 JP819085A JP819085A JPH0576616B2 JP H0576616 B2 JPH0576616 B2 JP H0576616B2 JP 819085 A JP819085 A JP 819085A JP 819085 A JP819085 A JP 819085A JP H0576616 B2 JPH0576616 B2 JP H0576616B2
Authority
JP
Japan
Prior art keywords
capacitor
level
discrimination
shutter
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP819085A
Other languages
Japanese (ja)
Other versions
JPS61166531A (en
Inventor
Toshihide Myake
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP819085A priority Critical patent/JPS61166531A/en
Publication of JPS61166531A publication Critical patent/JPS61166531A/en
Publication of JPH0576616B2 publication Critical patent/JPH0576616B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Shutter-Related Mechanisms (AREA)
  • Exposure Control For Cameras (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、電子シヤツタの露光時間設定回路に
関し、特にいわゆる中級レンズ式のシヤツタ式の
自動露光時間設定可能なカメラなどにおいて有利
に実施される電子シヤツタに関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an exposure time setting circuit for an electronic shutter, and particularly to an electronic shutter that is advantageously implemented in a so-called intermediate lens-type shutter type camera that can automatically set the exposure time. Regarding.

背景技術 近年、中級レンズシヤツタ式AE(自動露光)カ
メラでは、撮影前にたとえばレリーズボタンを半
押しにするなどの方法により、露光量を予めメモ
リにストアするいわゆるAEロツク装置が備えら
れる。このようなAEカメラでは逆光や空が撮影
画面の大部分を占めるような条件で人物などの被
写体を撮影するとき、逆光や空の光に露光が合う
ため、撮影の目的とする被写体に対しては著しく
露光不足になつてしまうなどの欠点がある。そこ
で予め逆光や空の光などを避けて人物の明るさに
合わせて露光量を決め、その露光量をメモリにホ
ールドしたまま実際の構図でシヤツタを操作こと
ができるように構成にされる。このようなメモリ
では、たとえばアナログ的な方法として一度値を
コンデンサにホールドする方法がとられるが、こ
のようにコンデンサにアナログ値で記憶するとい
う方法の場合、ホールド中の漏れ電流やコンデン
サのヒステリシス現象、コンパレータのオフセツ
ト電圧などで誤差を招きやすく、この誤差は結局
積分電圧値が一定電圧だけ増減したと等価な誤差
になり、結局秒時がある量だけ増減することにな
る。このことが露光に与える影響を考えると、た
とえば誤差が0.5msであつたとすると適正露光時
間が30ms程度のときは僅か1/60の誤差にすぎな
いが、1msでは1/2の誤差になり最適な露光時間
を設定することができない。
BACKGROUND ART In recent years, intermediate-level lens-shutter type AE (automatic exposure) cameras have been equipped with so-called AE lock devices that store the exposure amount in advance by, for example, pressing the release button halfway before taking a picture. With such an AE camera, when photographing a subject such as a person under conditions such as backlight or where the sky occupies most of the shooting screen, the exposure matches the backlight or sky light, so This method has drawbacks such as significant underexposure. Therefore, the camera is configured so that the exposure amount is determined in advance according to the brightness of the person, avoiding backlighting, sky light, etc., and the shutter can be operated with the actual composition while the exposure amount is held in memory. In this kind of memory, for example, a value is once held in a capacitor as an analog method, but in this method of storing an analog value in a capacitor, leakage current during holding and hysteresis phenomenon of the capacitor are used. , the offset voltage of the comparator, etc. are likely to cause errors, and this error will eventually become an error equivalent to an increase or decrease in the integrated voltage value by a constant voltage, and in the end, the seconds will increase or decrease by a certain amount. Considering the effect this has on exposure, for example, if the error is 0.5 ms, when the appropriate exposure time is about 30 ms, the error is only 1/60, but at 1 ms, the error is 1/2, which is optimal. Unable to set proper exposure time.

発明が解決しようとする問題点 本発明の目的は、露光時間が短いときにはコン
デンサの充電電流を大きくし、コンデンサの出力
電圧が高くなるにつれてその充電電流を小さくし
て、長い露光時間を検出設置することができるよ
うにした電子シヤツタを提供することである。
Problems to be Solved by the Invention The purpose of the present invention is to increase the charging current of the capacitor when the exposure time is short, and decrease the charging current as the output voltage of the capacitor increases, thereby detecting the long exposure time. An object of the present invention is to provide an electronic shutter that can perform the following functions.

問題点を解決するための手段 本発明は、 (a) 第1,第2および第3の各位置A1,A2,
A3に押圧操作されるシヤツタボタン14と、 (b) 被写体に臨む受光素子1と、 (c) シヤツタボタン14が第2位置A2にあると
き、受光素子1からの出力に応答して充電され
る第1コンデンサC1と、 (d) 第1コンデンサC1の出力電圧を予め定める
第1弁別レベルl1でレベル弁別する第1レベ
ル弁別手段4と、 (e) 第2コンデンサC2と、 (f) 第2コンデンサC2の出力電圧を予め定める
第2弁別レベルl2でレベル弁別する第2レベ
ル弁別手段9と、 (g) 第2コンデンサC2の出力電圧を、第2弁別
レベルl2よりも高い予め定める第2弁別レベ
ルl3でレベル弁別する第3レベル弁別手段1
7と、 (h) シヤツタボタン14が第1位置A1から第2
位置A2に押圧操作されることによつて、第1
の一定電流で第2コンデンサC2を充電し、第
1および第3レベル弁別手段4,17の出力に
応答し、第2コンデンサC2の出力電圧が第3
弁別レベルl3以上になつたとき、第2コンデ
ンサC2を、前記第1の一定電流よりも小さい
第2の一定電流で充電し、第1コンデンサC1
の出力電圧が第1弁別レベルl1以上になつた
とき、第2コンデンサC2の充電を停止する充
電手段Tr1〜Tr11,Tr14と、 (i) シヤツタボタン14が第2位置A2から第3
位置A3に押圧操作されるとき、第3レベル弁
別手段17の出力に応答し、第2コンデンサC
2の出力電圧が、第3弁別レベルl3以上で
は、第2コンデンサC2を第2の一定電流で放
電し、第3弁別レベルl3未満では第2コンデ
ンサC2を第1の一定電流で放電する手段Tr
12,Tr13と、 (j) シヤツタボタン14が第2位置A2から第3
位置A3に押圧操作されるとき、シヤツタを開
き、第2レベル弁別手段9の出力に応答して第
2コンデンサC2の出力電圧が第2弁別レベル
l2未満になつたときシヤツタを閉じるシヤツ
タ手段13,15とを含むことを特徴とする電
子シヤツタである。
Means for Solving the Problems The present invention provides: (a) each of the first, second and third positions A1, A2,
(b) the light receiving element 1 facing the subject; (c) the first light receiving element 1 that is charged in response to the output from the light receiving element 1 when the shutter button 14 is in the second position A2; a capacitor C1; (d) a first level discrimination means 4 for level discriminating the output voltage of the first capacitor C1 at a predetermined first discrimination level l1; (e) a second capacitor C2; and (f) a second capacitor C2. (g) a second level discriminating means 9 for level discriminating the output voltage of the second capacitor C2 at a predetermined second discrimination level l2; Third level discrimination means 1 for level discrimination
(h) The shutter button 14 moves from the first position A1 to the second position A1.
By pressing the position A2, the first
The second capacitor C2 is charged with a constant current of
When the discrimination level l3 or higher is reached, the second capacitor C2 is charged with a second constant current smaller than the first constant current, and the first capacitor C1 is charged.
charging means Tr1 to Tr11, Tr14 that stop charging the second capacitor C2 when the output voltage of the second capacitor C2 reaches or exceeds the first discrimination level l1;
When the position A3 is pressed, the second capacitor C responds to the output of the third level discrimination means 17.
means Tr for discharging the second capacitor C2 with a second constant current when the output voltage of the second capacitor is equal to or higher than the third discrimination level l3, and discharging the second capacitor C2 with the first constant current when the output voltage is lower than the third discrimination level l3;
12, Tr13 and (j) the shutter button 14 moves from the second position A2 to the third position.
Shutter means 13 that opens the shutter when pressed to position A3 and closes the shutter when the output voltage of the second capacitor C2 becomes less than the second discrimination level l2 in response to the output of the second level discrimination means 9; 15.

作 用 本発明に従えば、シヤツタボタン14が操作さ
れないときには、第1および第2コンデンサC
1,C2は放電された状態となつており、シヤツ
タボタン14を第1位置A1から第2位置A2に
押圧操作すると、第1コンデンサC1は受光素子
1による被写体の輝度に応じた速度で充電されて
ゆき、これと同時に、第2コンデンサC2は、比
較的大きい第1の一定電流で充電されてゆく。
Effect According to the present invention, when the shutter button 14 is not operated, the first and second capacitors C
1 and C2 are in a discharged state, and when the shutter button 14 is pressed from the first position A1 to the second position A2, the first capacitor C1 is charged at a rate corresponding to the brightness of the subject by the light receiving element 1. At the same time, the second capacitor C2 is charged with the relatively large first constant current.

被写体が高輝度であるとき、第1コンデンサC
1の充電電圧が第1弁別レベルl1以上になる時
間は短く、このとき上述のように第2コンデンサ
C2の充電電流は比較的大きい前記第1の一定電
流であり、したがつて第2コンデンサC2には、
短い露光時間に対応した充電電圧を得ることがで
きる。第1コンデンサC1の充電電圧が第1弁別
レベルl1以上になると、充電手段Tr1〜Tr1
1,Tr14による第2コンデンサC2の充電は
停止される。
When the subject is of high brightness, the first capacitor C
The time when the charging voltage of the second capacitor C2 becomes equal to or higher than the first discrimination level l1 is short, and at this time, as described above, the charging current of the second capacitor C2 is the relatively large first constant current, and therefore the second capacitor C2 for,
A charging voltage corresponding to a short exposure time can be obtained. When the charging voltage of the first capacitor C1 becomes equal to or higher than the first discrimination level l1, the charging means Tr1 to Tr1
1. Charging of the second capacitor C2 by Tr14 is stopped.

そこでシヤツタボタン14を第2位置A2から
第3位置A3に押圧操作することによつて、シヤ
ツタ手段13,15のシヤツタが開かれて露光が
行われ、これと同時に放電手段Tr12,Tr13
によつて第2コンデンサC2の第3弁別レベルl
3未満である出力電圧が、比較的大きい前記第1
の一定電流で放電され、その第2コンデンサC2
の出力電圧が第2弁別レベルl2未満になつたと
きシヤツタが閉じられ、露光が終了する。
By pressing the shutter button 14 from the second position A2 to the third position A3, the shutters of the shutter means 13 and 15 are opened and exposure is performed, and at the same time the discharge means Tr12 and Tr13 are opened.
The third discrimination level l of the second capacitor C2 is determined by
The first output voltage has a relatively large output voltage of less than 3
The second capacitor C2 is discharged with a constant current of
When the output voltage becomes less than the second discrimination level l2, the shutter is closed and the exposure is completed.

被写体が低輝度であるときには、第1コンデン
サC1の充電電圧が上昇して第1弁別レベルl1
に達するまでの時間が長く、このとき第1コンデ
ンサC1と同時に充電される第2コンデンサC2
は、比較的大きい第1の一定電流によつて充電さ
れてゆき、その第2コンデンサC2の出力電圧が
第3弁別レベルl3以上になると、第1の一定電
流によりも小さい第2の一定電流で充電され、第
1コンデンサC1の充電電圧が第1弁別レベルl
1に達するまで、第2コンデンサC2が充電され
る。こうして第2コンデンサC2には、長い露光
時間に対応する電圧が充電されることになり、長
い露光時間の設定が可能になる。その後、シヤツ
タボタン14を第2位置A2から第3位置A3に
押圧操作すると、第2コンデンサC2は、比較的
小さい第2の一定電流で放電され、その第2コン
デンサC2の出力電圧が第3弁別レベルl3未満
になると、大きい第1の一定電流で放電され、こ
の第2コンデンサC2の充電電圧が第2弁別レベ
ルl2に達すると、シヤツタが閉じられる。こう
して低輝度の被写体であつても、正確な露光時間
で、撮影することが可能になる。このように被写
体が低輝度であり、したがつて露光時間が長いと
きには、第2コンデンサC2の充電電圧が第3弁
別レベルl3以上になつたときには小さい第2の
一定電流で充電されてゆくこになるけれども、そ
の露光時間の精度が低下することが抑制される。
When the subject has low brightness, the charging voltage of the first capacitor C1 increases to the first discrimination level l1.
It takes a long time to reach the second capacitor C2, which is charged at the same time as the first capacitor C1.
is charged by a relatively large first constant current, and when the output voltage of the second capacitor C2 exceeds the third discrimination level l3, it is charged by a second constant current smaller than the first constant current. is charged, and the charging voltage of the first capacitor C1 reaches the first discrimination level l.
The second capacitor C2 is charged until it reaches 1. In this way, the second capacitor C2 is charged with a voltage corresponding to a long exposure time, making it possible to set a long exposure time. Thereafter, when the shutter button 14 is pressed from the second position A2 to the third position A3, the second capacitor C2 is discharged with a relatively small second constant current, and the output voltage of the second capacitor C2 is brought to the third discrimination level. When the voltage becomes less than l3, the second capacitor C2 is discharged with a large first constant current, and when the charging voltage of the second capacitor C2 reaches the second discrimination level l2, the shutter is closed. In this way, it is possible to photograph even a low-luminance object with accurate exposure time. In this way, when the subject has low brightness and therefore the exposure time is long, when the charging voltage of the second capacitor C2 exceeds the third discrimination level l3, the second capacitor C2 is charged with a small second constant current. However, a decrease in the accuracy of the exposure time is suppressed.

実施例 第1図は本発明の一実施例の電気回路図であ
り、第2図はその動作状態を説明するためのタイ
ミングチヤートである。被写体からの光はCdSな
どから成る受光素子1によつて検出される。受光
素子1は第1コンデンサC1に直列に接続される
とともに、スイツチSW1に並列に接続される。
受光素子1と第1コンデンサC1との接続点2
は、ライン3を介して比較回路4の非反転端子に
接続される。比較回路4の反転端子にはライン5
を介して基準電圧発生回路6からの基準電圧l1
が与えられる。比較回路4からの出力は、ライン
7を介してトランジスタTr14のベースに入力
される。トランジスタTr14のエミツタは接地
され、そのコレクタはトランジスタTr11のコ
レクタ側の接続点8aからダイオードD、ライン
8を介して第2コンデンサC2に接続される。こ
の第2コンデンサC2の出力電圧は、ライン8を
介して比較回路9の非反転端子に与えられる。比
較回路9の反転端子にはライン10を介して基準
電圧発生回路11からの基準電圧l2が与えられ
る。比較回路9の出力はライン12を介してシヤ
ツタ駆動機構13に与えられる。シヤツタ駆動機
構13はシヤツタボタン14の押圧操作に応答し
てシヤツタ15の開閉動作を行う。
Embodiment FIG. 1 is an electrical circuit diagram of an embodiment of the present invention, and FIG. 2 is a timing chart for explaining its operating state. Light from the subject is detected by a light receiving element 1 made of CdS or the like. The light receiving element 1 is connected in series to the first capacitor C1 and in parallel to the switch SW1.
Connection point 2 between light receiving element 1 and first capacitor C1
is connected via line 3 to the non-inverting terminal of comparator circuit 4. Line 5 is connected to the inverting terminal of comparator circuit 4.
The reference voltage l1 from the reference voltage generation circuit 6 via
is given. The output from the comparison circuit 4 is input to the base of the transistor Tr14 via the line 7. The emitter of the transistor Tr14 is grounded, and its collector is connected to the second capacitor C2 via a diode D and a line 8 from a connection point 8a on the collector side of the transistor Tr11. The output voltage of this second capacitor C2 is applied via line 8 to the non-inverting terminal of comparator circuit 9. A reference voltage l2 from a reference voltage generation circuit 11 is applied to an inverting terminal of the comparison circuit 9 via a line 10. The output of comparator circuit 9 is applied to shutter drive mechanism 13 via line 12. The shutter drive mechanism 13 opens and closes the shutter 15 in response to a pressing operation of the shutter button 14.

第2コンデンサC2の出力は、ライン16を介
して比較回路17の非反転端子に与えられ、比較
回路17の反転端子にはライン18を介して基準
電圧発生回路19からの基準電圧l3が与えられ
る。比較回路17の出力はライン20を介してト
ランジスタTr3のベースに与えられる。トラン
ジスタTr3のエミツタは接地され、そのコレク
タはライン21を介してトランジスタTr4,Tr
5、抵抗R4,R5とから構成されるカレントミ
ラー回路22に接続される。抵抗R4,R5はそ
れぞれ接地される。トランジスタTr3とカレン
トミラー回路22との接続点23は、トランジス
タTr1と抵抗R1とから構成される定電流源2
4に接続される。この定電流源24は、電源ライ
ン25に接続される。この電源ライン25はまた
トランジスタTr2と抵抗R2とから構成される
定電流源26に接続される。この定電流源24,
26のトランジスタTr1,Tr2の各ベースには
共通ライン27を介して制御回路28からの制御
信号が与えられる。トランジスタTr2のコレク
タは、トランジスタTr6,Tr7、抵抗R6,R
7とから構成されるカレントミラー回路29に接
続される。抵抗R6,R7はそれぞれ接地され
る。このカレントミラー回路29は、接続点30
を介してトランジスタTr8のコレクタおよびト
ランジスタTr9のベースに接続される。トラン
ジスタTr8のエミツタは抵抗R8を介して電源
ライン25に接続され、そのベースはライン31
を介してトランジスタTr9のエミツタに接続さ
れる。トランジスタTr9のコレクタは接地され
る。トランジスタTr8のベースはまたライン3
2を介してトランジスタTr10,Tr11の各ベ
ースに接続される。トランジスタTr10,Tr1
1の各エミツタは抵抗R10,R11を介して電
源ライン25にそれぞれ接続される。トランジス
タTr10のコレクタは、ライン33を介してト
ランジスタTr12,Tr13、抵抗R12,R1
3とから構成されるカレントミラー回路34に接
続される。抵抗R12,R13はそれぞれ接地さ
れる。またトランジスタTr11のコレクタは、
ダイオードDからライン35を介してカレントミ
ラー回路34に接続される。カレントミラー回路
34はまたライン36を介してスイツチSW2に
接続される。
The output of the second capacitor C2 is given to the non-inverting terminal of the comparator circuit 17 via line 16, and the reference voltage l3 from the reference voltage generating circuit 19 is given to the inverting terminal of the comparator circuit 17 via line 18. . The output of comparison circuit 17 is applied via line 20 to the base of transistor Tr3. The emitter of transistor Tr3 is grounded, and its collector is connected via line 21 to transistors Tr4 and Tr3.
5, and is connected to a current mirror circuit 22 composed of resistors R4 and R5. Resistors R4 and R5 are each grounded. A connection point 23 between the transistor Tr3 and the current mirror circuit 22 is a constant current source 2 made up of a transistor Tr1 and a resistor R1.
Connected to 4. This constant current source 24 is connected to a power supply line 25. This power supply line 25 is also connected to a constant current source 26 composed of a transistor Tr2 and a resistor R2. This constant current source 24,
A control signal from a control circuit 28 is applied to each base of the 26 transistors Tr1 and Tr2 via a common line 27. The collector of transistor Tr2 is connected to transistors Tr6 and Tr7, and resistors R6 and R.
It is connected to a current mirror circuit 29 consisting of 7 and 7. Resistors R6 and R7 are each grounded. This current mirror circuit 29 has a connection point 30
It is connected to the collector of transistor Tr8 and the base of transistor Tr9 via. The emitter of transistor Tr8 is connected to power supply line 25 via resistor R8, and its base is connected to line 31.
It is connected to the emitter of transistor Tr9 via. The collector of transistor Tr9 is grounded. The base of transistor Tr8 is also connected to line 3
2 to the bases of transistors Tr10 and Tr11. Transistors Tr10, Tr1
Each emitter of 1 is connected to a power supply line 25 via resistors R10 and R11, respectively. The collector of the transistor Tr10 is connected to the transistors Tr12, Tr13 and the resistors R12, R1 via a line 33.
The current mirror circuit 34 is connected to a current mirror circuit 34 consisting of 3 and 3. Resistors R12 and R13 are each grounded. In addition, the collector of the transistor Tr11 is
Diode D is connected via line 35 to current mirror circuit 34 . Current mirror circuit 34 is also connected via line 36 to switch SW2.

第2図を参照して時刻t1以前ではスイツチ
SW1,SW2がともに導通しており、第1コン
デンサC1の出力は零であり、このため比較回路
4の出力はローレベルとなつてトランジスタTr
14が遮断している。スイツチSW2の導通によ
つてトランジスタTr13のベースには電流が流
れない。また制御回路28は定電流源24,26
のトランジスタTr1,Tr2の各ベースに電流を
与えず、したがつて接続点30に流れる電流は零
である。またトランジスタTr11のコレクタ電
流が零であり、このため第2コンデンサC2の出
力電圧は基準電圧l1未満であり、比較回路9の
出力は第2図6のようにローレベルのままであ
る。
Referring to Figure 2, before time t1, the switch is
Both SW1 and SW2 are conductive, and the output of the first capacitor C1 is zero, so the output of the comparator circuit 4 becomes low level and the transistor Tr
14 is blocking. Due to the conduction of the switch SW2, no current flows to the base of the transistor Tr13. The control circuit 28 also includes constant current sources 24 and 26.
No current is applied to the bases of the transistors Tr1 and Tr2, so the current flowing to the connection point 30 is zero. Further, the collector current of the transistor Tr11 is zero, so the output voltage of the second capacitor C2 is less than the reference voltage l1, and the output of the comparator circuit 9 remains at a low level as shown in FIG. 26.

時刻t1においてシヤツタボタン14を第2図
1のようにA1の位置からA2の位置まで押圧操
作する。このときシヤツタ駆動機構13はライン
12を介する比較回路9からのローレベルの出力
に応答して、シヤツタボタン14がA2の位置か
らA3の位置まで押し下げられることを禁止す
る。この時刻t1においてスイツチSW1が第2
図3のように遮断する。このときスイツチSW2
は第2図4のように導通したままの状態となり、
制御回路28が定電流源24,26のトランジス
タTr1,Tr2にそれぞれベース電流を与える。
At time t1, the shutter button 14 is pressed from the A1 position to the A2 position as shown in FIG. At this time, the shutter drive mechanism 13 responds to the low level output from the comparator circuit 9 via the line 12, and prohibits the shutter button 14 from being pressed down from the A2 position to the A3 position. At this time t1, switch SW1 switches to the second
Shut off as shown in Figure 3. At this time, switch SW2
remains conductive as shown in Figure 2 4,
A control circuit 28 provides base currents to transistors Tr1 and Tr2 of constant current sources 24 and 26, respectively.

被写体が高輝度である場合を想定する。この場
合の動作は第2図の実線で示されている。時刻t
1以後から時刻t2に至るまでの間スイツチSW
1が遮断するため、第1コンデンサC1が充電さ
れ、第2図2のように第1コンデンサC1の出力
電圧が上昇してゆく。このとき定電流源24とカ
レントミラー回路22との働きによつて、また定
電流源26とカレントミラー回路29との働きに
よつて接続点30には、電流I1,I2が分岐して流
れる。この電流I1,I2との間にはI2>I2の関係が
ある。この電流I1とI2との和はトランジスタTr1
1のコレクタに流れる。このコレクタ電流I1,I2
はトランジスタTr14が遮断しているため、ダ
イオードDからライン8を介して第2コンデンサ
C2に流れ、これによつて第2コンデンサC2の
充電が開始される。これによつて第2コンデンサ
C2の出力電圧は第2図5の参照符l4のように
上昇する。
Assume that the subject is of high brightness. The operation in this case is shown by the solid line in FIG. Time t
Switch SW from 1 onwards until time t2
1 is cut off, the first capacitor C1 is charged, and the output voltage of the first capacitor C1 increases as shown in FIG. At this time, currents I 1 and I 2 are branched to the connection point 30 by the functions of the constant current source 24 and the current mirror circuit 22, and by the functions of the constant current source 26 and the current mirror circuit 29. flows. There is a relationship of I 2 > I 2 between the currents I 1 and I 2 . The sum of this current I 1 and I 2 is the transistor Tr1
1 collector. This collector current I 1 , I 2
Since the transistor Tr14 is cut off, the current flows from the diode D through the line 8 to the second capacitor C2, thereby starting to charge the second capacitor C2. As a result, the output voltage of the second capacitor C2 increases as indicated by reference numeral 14 in FIG.

時刻t2において第1コンデンサC1の出力電
圧が基準電圧l1に達すると比較回路4からの出
力がハイレベルとなり、トランジスタTr14が
導通する。これによつてトランジスタTr11の
コレクタ電流(=I1+I2)がトランジスタTr14
に流れることとなり、第2コンデンサC2の充電
が停止される。被写体が高輝度であるとき、第2
コンデンサC2の充電完了電圧は基準電圧l3未
満であつて比較的高速度で充電が行なわれること
となる。このように第2コンデンサC2の電圧の
時間変化率が大きくなり、したがつてその第2コ
ンデンサC2の充電電圧に対応した露光時間を高
精度に設定することができる。
When the output voltage of the first capacitor C1 reaches the reference voltage l1 at time t2, the output from the comparator circuit 4 becomes high level, and the transistor Tr14 becomes conductive. As a result, the collector current (=I 1 +I 2 ) of the transistor Tr11 becomes the same as that of the transistor Tr14.
Therefore, charging of the second capacitor C2 is stopped. When the subject is high brightness, the second
The charging completion voltage of the capacitor C2 is less than the reference voltage l3, and charging is performed at a relatively high speed. In this way, the time rate of change of the voltage of the second capacitor C2 increases, and therefore the exposure time corresponding to the charging voltage of the second capacitor C2 can be set with high precision.

時刻t2以後では比較回路9からの出力が第2
図6のようにハイレベルになり、シヤツタボタン
14のA2の位置からA3の位置への押し込みが
動作が可能となる。したがつて逆光や空が撮影画
面の大部分を占めるような条件で被写体を撮影す
る際には逆光や空の光が受光素子1に入射される
のを避けて被写体に受光素子1を向けて露光時間
に対応して第2コンデンサC2を充電し、その第
2コンデンサC2の充電状態をいわばロツクして
保持することができ、これによつて被写体を逆光
や空が撮影画面の大部分を占める条件であつても
被写体を適切な露光量で撮影することが可能とな
る。
After time t2, the output from the comparator circuit 9 becomes the second
As shown in FIG. 6, the level becomes high, and the shutter button 14 can be pressed from the A2 position to the A3 position. Therefore, when photographing a subject under conditions such as backlight or where the sky occupies most of the photographic screen, the light-receiving element 1 should be directed toward the subject to avoid the backlight or sky light entering the light-receiving element 1. The second capacitor C2 is charged in accordance with the exposure time, and the state of charge of the second capacitor C2 can be locked and maintained, so that the subject is backlit or the sky occupies most of the photographic frame. It becomes possible to photograph a subject with an appropriate exposure amount even under certain conditions.

時刻t3でシヤツタボタン14をA2の位置か
らA3の位置までさらに押し込む。このときスイ
ツチSW2が遮断され、トランジスタTr10と抵
抗R10との働きによつて、またカレントミラー
回路34の働きによつて第2コンデンサC2から
ライン8を介してトランジスタTr13のコレク
タに一定の放電電流が流れ、第2コンデンサC2
の放電が開始される。第2コンデンサC2の出力
電圧が比較回路9の基準電圧l2に達すると、比
較回路9からの出力に応答し、前述のようにA3
の位置まで押し込まれて開いたままの状態にある
シヤツタ15がシヤツタ駆動機構13によつて閉
じられる。
At time t3, the shutter button 14 is further pushed from the A2 position to the A3 position. At this time, the switch SW2 is cut off, and by the action of the transistor Tr10 and the resistor R10, and by the action of the current mirror circuit 34, a constant discharge current is passed from the second capacitor C2 to the collector of the transistor Tr13 via the line 8. current, second capacitor C2
discharge begins. When the output voltage of the second capacitor C2 reaches the reference voltage l2 of the comparator circuit 9, it responds to the output from the comparator circuit 9, and A3
The shutter 15, which has been pushed to the position and remains open, is closed by the shutter drive mechanism 13.

被写体が低輝度である場合を想定する。この場
合の動作は、第2図の破線で示されている。時刻
t1においてシヤツタボタン14をA1の位置か
らA2の位置に押込操作する。このときスイツチ
SW1が遮断され、第1コンデンサC1の出力電
圧は第2図2の参照符l5のように低速度で上昇
する。一方第2コンデンサC2は、トランジスタ
Tr5のコレクタに流れる電流I1とトランジスタ
Tr7のコレクタに流れる電流I2との和の電流に
よつて充電され、その第2コンデンサC2の出力
電圧は基準電圧l3に達するまで高速度で上昇す
る。
Assume that the subject has low brightness. The operation in this case is shown by the broken line in FIG. At time t1, the shutter button 14 is pressed from the A1 position to the A2 position. At this time the switch
SW1 is cut off, and the output voltage of the first capacitor C1 rises at a low speed as indicated by reference numeral 15 in FIG. On the other hand, the second capacitor C2 is a transistor
Current I1 flowing in the collector of Tr5 and the transistor
It is charged by the sum of the current I 2 flowing through the collector of Tr7, and the output voltage of the second capacitor C2 rises at a high speed until it reaches the reference voltage l3.

第2コンデンサC2の充電電圧が基準電圧l3
に達すると比較回路17の出力はハイレベルとな
り、トランジスタTr3が導通する。これによつ
てカレントミラー回路22が不能動化され、トラ
ンジスタTr5のコレクタ電流I1が流れなくなり、
したがつて第2コンデンサC2は、カレントミラ
ー回路29のトランジスタTr7のコレクタ電流
I2のみが流れる。したがつて第2コンデンサC2
の充電電流はI2だけとなり、その出力電圧は第2
図5の参照符l6で示すように低速度で上昇す
る。したがつて第2コンデンサC2の出力電圧が
大きいときその電圧の時間変化率が小さくなり、
第2コンデンサC2の出力電圧に対応した露光時
間が長いときにはむやみに高精度に時間が設定さ
れることがなく、これによつて第2コンデンサC
2の充電可能な最大電圧すなわち電源電圧に近似
した電圧に対応した露光時間を長時間にわたつて
設定することが可能になる。
The charging voltage of the second capacitor C2 is the reference voltage l3
When it reaches this point, the output of the comparator circuit 17 becomes high level, and the transistor Tr3 becomes conductive. As a result, the current mirror circuit 22 is disabled, and the collector current I1 of the transistor Tr5 stops flowing.
Therefore, the second capacitor C2 absorbs the collector current of the transistor Tr7 of the current mirror circuit 29.
Only I 2 flows. Therefore, the second capacitor C2
The charging current of I2 becomes only I2 , and its output voltage is
It rises at a slow speed as indicated by reference numeral 16 in FIG. Therefore, when the output voltage of the second capacitor C2 is large, the time rate of change of that voltage becomes small,
When the exposure time corresponding to the output voltage of the second capacitor C2 is long, the time is not set with high precision unnecessarily.
It becomes possible to set an exposure time corresponding to the maximum chargeable voltage of No. 2, that is, a voltage close to the power supply voltage, over a long period of time.

時刻t2aにおいて第1コンデンサC1の出力
が基準電圧l1に達したとき、比較回路4からの
出力はハイレベルとなり、これによつてトランジ
スタTr14が導通し、第2コンデンサC2の充
電動作が停止される。
When the output of the first capacitor C1 reaches the reference voltage l1 at time t2a, the output from the comparator circuit 4 becomes high level, which makes the transistor Tr14 conductive and stops the charging operation of the second capacitor C2. .

その後時刻t3においてシヤツタボタン14が
A2の位置からA3の位置までさらに押し込ま
れ、これによつてシヤツタ駆動機構13はシヤツ
タ14を開いたままの状態とする。そのときスイ
ツチSW2は遮断し、第2コンデンサC2の出力
電圧はライン8を経てトランジスタTr13から
のコレクタ電流により低速度で放電される。
Thereafter, at time t3, the shutter button 14 is further pushed in from the A2 position to the A3 position, thereby causing the shutter drive mechanism 13 to keep the shutter 14 open. At that time, the switch SW2 is cut off and the output voltage of the second capacitor C2 is discharged at a low speed via the line 8 by the collector current from the transistor Tr13.

時刻t3からt4aの間では、比較回路17の
出力がハイレベルとなつてトランジスタTr3が
導通し、これによつてトランジスタTr5のコレ
クタ電流I1が流れなくなる。このときトランジス
タTr7のコレクタ電流I2が第2コンデンサC2
からライン8からトランジスタTr13のコレク
タを経て流れるため、第2コンデンサC2は第2
図5の参照符l7で示すように低速度で放電を行
う。
Between times t3 and t4a, the output of the comparator circuit 17 becomes high level and the transistor Tr3 becomes conductive, so that the collector current I1 of the transistor Tr5 stops flowing. At this time, the collector current I2 of the transistor Tr7 is the second capacitor C2.
flows from the line 8 through the collector of the transistor Tr13, so the second capacitor C2
Discharge is performed at a low speed as indicated by reference numeral 17 in FIG.

第2コンデンサC2の出力電圧が時刻t4aに
おいて基準電圧l3に達すると比較回路17から
の出力がローレベルとなり、トランジスタTr3
が遮断し、カレントミラー回路34に流れる電流
値が大きくなる。これによつてトランジスタTr
13の電流が大きくなり、第2コンデンサC2に
流れる放電電流が大きくなる。したがつて時刻t
4a以後において第2図5の参照符l8で示され
るように第2コンデンサC2は高速度で放電され
ることとなる。第2コンデンサC2の出力電圧が
充電開始時の電圧レベルl2に達すると比較回路
9の出力がローレベルとなり、これによつてシヤ
ツタ駆動機構13はシヤツタ15を閉じる。
When the output voltage of the second capacitor C2 reaches the reference voltage l3 at time t4a, the output from the comparator circuit 17 becomes low level, and the transistor Tr3
is cut off, and the value of the current flowing through the current mirror circuit 34 increases. This makes the transistor Tr
13 becomes larger, and the discharge current flowing through the second capacitor C2 becomes larger. Therefore, time t
After 4a, the second capacitor C2 is discharged at a high speed, as indicated by reference numeral 18 in FIG. When the output voltage of the second capacitor C2 reaches the voltage level l2 at the start of charging, the output of the comparator circuit 9 becomes low level, and the shutter drive mechanism 13 closes the shutter 15.

このように充電時には、比較回路17の出力に
応答して第2コンデンサC2の出力電圧が基準電
圧l3以上になると、第2コンデンサC2への充
電電流値を大きい値から小さい値に変化させ、放
電時には、第2コンデンサC2の出力電圧が下降
して基準電圧l3未満になると、その放電電流値
を前記小さい値から前記大きい値に変化させるよ
うにしたことによつて、電子シヤツタの長い露光
時間を設定することができ、しかも短い露光時間
での露光精度の向上を図ることができる。
In this manner, during charging, when the output voltage of the second capacitor C2 becomes equal to or higher than the reference voltage l3 in response to the output of the comparator circuit 17, the charging current value to the second capacitor C2 is changed from a large value to a small value, and discharge is performed. Sometimes, when the output voltage of the second capacitor C2 falls below the reference voltage l3, the discharge current value is changed from the small value to the large value, thereby increasing the long exposure time of the electronic shutter. In addition, exposure accuracy can be improved with a short exposure time.

前述の実施例では、基準電圧l2,l3で第2
コンデンサC2への充電、放電を2段階で行つた
けれども、たとえば3段階以上の充電電流と放電
電流とを設定するような構成であつてもよい。
In the embodiment described above, the second
Although the capacitor C2 is charged and discharged in two stages, the configuration may be such that, for example, the charging current and discharging current are set in three or more stages.

効 果 以上のように本発明によれば、被写体が高輝度
であるときには第1コンデンサC1が受光素子1
の出力に応答して充電されて第1弁別レベルl1
に達するまでの期間中、第2コンデンサC2は、
比較的大きい第1の一定電流で充電され、したが
つて短い露光時間を高精度で設定されることが可
能である。
Effects As described above, according to the present invention, when the subject is of high brightness, the first capacitor C1 is connected to the light receiving element 1.
is charged in response to the output of the first discrimination level l1.
During the period until reaching , the second capacitor C2 is
It is charged with a relatively large first constant current, so that short exposure times can be set with high precision.

被写体が低輝度であるときには、第1コンデン
サC1の充電電圧が第1弁別レベルl1に到達す
るまでの時間が長く、このときには第2コンデン
サC2は比較的大きい第1の一定電流で充電され
て、その充電電流が第3弁別レベルl3以上にな
ると、その第1の一定電流よりも小さい第2の一
定電流で充電され、こうして長時間にわたる露光
時間の設定が第2コンデンサによつて可能にな
る。しかもこのような長時間の露光時間の設定時
において、第2コンデンサC2は、上述のように
比較的小さい第2の一定電流で充電されるけれど
も、その露光時間が長いので、露光時間の設定精
度が低下することが抑制される。
When the subject has low brightness, it takes a long time for the charging voltage of the first capacitor C1 to reach the first discrimination level l1, and at this time the second capacitor C2 is charged with a relatively large first constant current, When the charging current exceeds the third discrimination level l3, charging is performed with a second constant current smaller than the first constant current, thus making it possible to set a long exposure time using the second capacitor. Moreover, when setting such a long exposure time, the second capacitor C2 is charged with the relatively small second constant current as described above, but since the exposure time is long, the accuracy of setting the exposure time is is suppressed from decreasing.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の電気回路図、第2
図はその動作を説明するためのタイミングチヤー
トである。 1……受光素子、4,9,17……比較回路、
13……シヤツタ駆動機構、14……シヤツタボ
タン、15……シヤツタ、22,29,34……
カレントミラー回路、24,26……定電流源。
Fig. 1 is an electrical circuit diagram of an embodiment of the present invention;
The figure is a timing chart for explaining its operation. 1... Light receiving element, 4, 9, 17... Comparison circuit,
13... Shutter drive mechanism, 14... Shutter button, 15... Shutter, 22, 29, 34...
Current mirror circuit, 24, 26...constant current source.

Claims (1)

【特許請求の範囲】 1 (a) 第1,第2および第3の各位置A1,A
2,A3に押圧操作されるシヤツタボタン14
と、 (b) 被写体に臨む受光素子1と、 (c) シヤツタボタン14が第2位置A2にあると
き、受光素子1からの出力に応答して充電され
る第1コンデンサC1と、 (d) 第1コンデンサC1の出力電圧を予め定める
第1弁別レベルl1でレベル弁別する第1レベ
ル弁別手段4と、 (e) 第2コンデンサC2と、 (f) 第2コンデンサC2の出力電圧を予め定める
第2弁別レベルl2でレベル弁別する第2レベ
ル弁別手段9と、 (g) 第2コンデンサC2の出力電圧を、第2弁別
レベルl2よりも高い予め定める第2弁別レベ
ルl3でレベル弁別する第3レベル弁別手段1
7と、 (h) シヤツタボタン14が第1位置A1から第2
位置A2に押圧操作されることによつて、第1
の一定電流で第2コンデンサC2を充電し、第
1および第3レベル弁別手段4,17の出力に
応答し、第2コンデンサC2の出力電圧が第3
弁別レベルl3以上になつたとき、第2コンデ
ンサC2を、前記第1の一定電流よりも小さい
第2の一定電流で充電し、第1コンデンサC1
の出力電圧が第1弁別レベルl1以上になつた
とき、第2コンデンサC2の充電を停止する充
電手段Tr1〜Tr11,Tr14と、 (i) シヤツタボタン14が第2位置A2から第3
位置A3に押圧操作されるとき、第3レベル弁
別手段17の出力に応答し、第2コンデンサC
2の出力電圧が、第3弁別レベルl3以上で
は、第2コンデンサC2を第2の一定電流で放
電し、第3弁別レベルl3未満では第2コンデ
ンサC2を第1の一定電流で放電する手段Tr
12,Tr13と、 (j) シヤツタボタン14が第2位置A2から第3
位置A3に押圧操作されるとき、シヤツタを開
き、第2レベル弁別手段9の出力に応答して第
2コンデンサC2の出力電圧が第2弁別レベル
l2未満になつたときシヤツタを閉じるシヤツ
タ手段13,15とを含むことを特徴とする電
子シヤツタ。
[Claims] 1 (a) First, second and third positions A1, A
2. Shutter button 14 pressed to A3
(b) the light receiving element 1 facing the subject; (c) the first capacitor C1 that is charged in response to the output from the light receiving element 1 when the shutter button 14 is in the second position A2; and (d) the first capacitor C1. (e) a second capacitor C2; (f) a second level discriminator 4 which predetermines the output voltage of the second capacitor C2; (g) a second level discrimination means 9 for level discrimination at a discrimination level l2; (g) a third level discrimination for level discrimination at a predetermined second discrimination level l3 higher than the second discrimination level l2 for the output voltage of the second capacitor C2; Means 1
(h) The shutter button 14 moves from the first position A1 to the second position A1.
By pressing the position A2, the first
The second capacitor C2 is charged with a constant current of
When the discrimination level l3 or higher is reached, the second capacitor C2 is charged with a second constant current smaller than the first constant current, and the first capacitor C1 is charged.
charging means Tr1 to Tr11, Tr14 that stop charging the second capacitor C2 when the output voltage of the second capacitor C2 reaches or exceeds the first discrimination level l1;
When the position A3 is pressed, the second capacitor C responds to the output of the third level discrimination means 17.
means Tr for discharging the second capacitor C2 with a second constant current when the output voltage of the second capacitor is equal to or higher than the third discrimination level l3, and discharging the second capacitor C2 with the first constant current when the output voltage is lower than the third discrimination level l3;
12, Tr13 and (j) the shutter button 14 moves from the second position A2 to the third position.
Shutter means 13 that opens the shutter when pressed to position A3 and closes the shutter when the output voltage of the second capacitor C2 becomes less than the second discrimination level l2 in response to the output of the second level discrimination means 9; 15. An electronic shutter characterized by comprising:
JP819085A 1985-01-18 1985-01-18 Exposure time setting circuit of electronic shutter Granted JPS61166531A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP819085A JPS61166531A (en) 1985-01-18 1985-01-18 Exposure time setting circuit of electronic shutter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP819085A JPS61166531A (en) 1985-01-18 1985-01-18 Exposure time setting circuit of electronic shutter

Publications (2)

Publication Number Publication Date
JPS61166531A JPS61166531A (en) 1986-07-28
JPH0576616B2 true JPH0576616B2 (en) 1993-10-25

Family

ID=11686369

Family Applications (1)

Application Number Title Priority Date Filing Date
JP819085A Granted JPS61166531A (en) 1985-01-18 1985-01-18 Exposure time setting circuit of electronic shutter

Country Status (1)

Country Link
JP (1) JPS61166531A (en)

Also Published As

Publication number Publication date
JPS61166531A (en) 1986-07-28

Similar Documents

Publication Publication Date Title
US3813679A (en) Focus detector device
US4196988A (en) Manual or automatic camera and electronic flash for use therewith
US4015149A (en) Temperature compensating device for devices having semiconductors
US4078242A (en) Flash light photographic systems
US3750540A (en) Electric exposure control device
US4187018A (en) Automatic control circuit system for cameras provided with a focal-plane shutter having front and rear screens
US4083059A (en) Automatic exposure control system for flash photography
US4159168A (en) Exposure correction factor setting device for a camera
US4232955A (en) Memory locking means of an exposure control circuit for a camera
JPH0576616B2 (en)
US4455069A (en) Camera with EE lock
US4371243A (en) Photographic mode selector system
US4070682A (en) Exposure time control circuit
US4449803A (en) Indicating apparatus for electronic flash system of TTL light measurement type
JPS5833229A (en) Camera
US3698302A (en) Circuit for preventing false operation of an electronic camera shutter
US4331401A (en) Exposure control system for a photographic camera
JPS6032659Y2 (en) Shutter time limiter
US4236802A (en) Safety device for camera
US3726194A (en) Camera shutter mechanism
US4615601A (en) Exposure control apparatus of a camera
US3786733A (en) Illumination-time characteristic circuit for electric eye cameras
JPH0576617B2 (en)
JPH0120728B2 (en)
JPS58163927A (en) Automatic exposure controlling circuit for ttl auto stroboscope

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees