JPH0566860A - Power source controller - Google Patents

Power source controller

Info

Publication number
JPH0566860A
JPH0566860A JP3226076A JP22607691A JPH0566860A JP H0566860 A JPH0566860 A JP H0566860A JP 3226076 A JP3226076 A JP 3226076A JP 22607691 A JP22607691 A JP 22607691A JP H0566860 A JPH0566860 A JP H0566860A
Authority
JP
Japan
Prior art keywords
power
power source
switch circuit
power supply
power switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3226076A
Other languages
Japanese (ja)
Inventor
Mayumi Oka
眞弓 岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP3226076A priority Critical patent/JPH0566860A/en
Priority to DE19924229506 priority patent/DE4229506A1/en
Publication of JPH0566860A publication Critical patent/JPH0566860A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

PURPOSE:To prevent a careless power source turn-on/turn-off operation at the time of operation of a resuming function, and to surely operate a system by providing the subject controller with a function for making an operation of a power source switch effective or ineffective. CONSTITUTION:A CPU 3 outputs a command EC for instructing an enable state for making an operation of a power source switch circuit 2 effective after finishing a resuming function processing of a computer system required immediately after turn-on a power source corresponding to a turn-on operation of the power source switch circuit 2. A controller 1 for power source control keeps a disable state for making the subsequent operation ineffective in accordance with a turn-on or turn-off operation of the power source switch circuit 2. The controller 1 releases the disable state in accordance with a command from the CPU 3, and keeps the enable state for making the operation of the power source switch circuit 2 effective.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、特にコンピュータシス
テムに使用される電源のオン,オフ制御を行なうための
電源制御装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power supply control device for controlling on / off of a power supply used in a computer system.

【0002】[0002]

【従来の技術】従来、例えばパーソナルコンピュータで
は、システムを駆動するための電源をオン,オフするた
めの電源スイッチが設けられており、この電源スイッチ
の操作に応じて電源の供給または供給停止の制御が実行
される。
2. Description of the Related Art Conventionally, for example, a personal computer is provided with a power switch for turning on and off a power supply for driving a system, and control of power supply or stop of power supply according to operation of the power switch. Is executed.

【0003】ところで、最近の高機能化のコンピュータ
では、電源オフの直後に各種レジスタの内容を保存し、
また電源オンの直後に保存した内容を各種レジスタに復
帰するレジューム(resume)機能が設けられてい
る。このようなレジューム機能は、単に電源スイッチの
操作に同期して、電源をオン,オフ制御する方式では実
現できない。
By the way, in recent high-performance computers, the contents of various registers are saved immediately after the power is turned off.
Further, a resume function is provided to restore the contents saved in the various registers immediately after the power is turned on. Such a resume function cannot be realized by a method of simply controlling the power on / off in synchronization with the operation of the power switch.

【0004】レジューム機能では、電源のオン,オフの
直後に、各種レジスタの内容の保存,復帰の処理を行な
う必要があるため、この処理が終了する前に電源がオフ
されると、機能不能の状態となる。
In the resume function, it is necessary to save and restore the contents of various registers immediately after the power is turned on and off. Therefore, if the power is turned off before this process is completed, the function is disabled. It becomes the state of.

【0005】[0005]

【発明が解決しようとする課題】レジューム機能を有す
るコンピュータの電源制御方式では、電源スイッチのオ
フ動作により電源がオフされる前に、各種レジスタの内
容の保存処理が終了するような制御方式が必要である。
また、電源のオンの直後に、保存した内容を各種レジス
タに復帰する処理が必要である。このようなレジューム
機能の動作時に、電源スイッチがオフされて、システム
に対する電源供給が停止された場合に、各種レジスタの
内容の保存,復帰の処理が不完全となり、システムエラ
ーが発生する要因となる。
The power control method for a computer having a resume function requires a control method in which the storage process of the contents of various registers is completed before the power is turned off by turning off the power switch. Is.
Further, immediately after the power is turned on, it is necessary to restore the saved contents to various registers. When the power switch is turned off to stop the power supply to the system during the operation of such a resume function, the process of saving and restoring the contents of various registers becomes incomplete, which causes a system error. ..

【0006】本発明の目的は、電源スイッチの動作を有
効,無効にする機能を備えることにより、レジューム機
能等の動作時に不用意な電源オン,オフ動作を防止し
て、システムの確実な動作を実現することができる電源
制御装置を提供することにある。
An object of the present invention is to provide a function for enabling and disabling the operation of a power switch, thereby preventing an inadvertent power on / off operation at the time of operation of a resume function or the like to ensure a reliable operation of the system. It is to provide a power supply control device that can be realized.

【0007】[0007]

【課題を解決するための手段】本発明は、コンピュータ
システムに対する駆動電源のオン,オフ制御を行なうた
めの電源スイッチ手段、電源スイッチ手段の動作を有効
にするイネーブル状態を指示するコマンドを出力するコ
マンド出力手段および電源スイッチ手段の動作の無効,
有効を制御する電源制御手段を備えた電源制御装置であ
る。
According to the present invention, there is provided a power switch means for controlling on / off of a drive power source for a computer system, and a command for outputting a command instructing an enable state for enabling the operation of the power switch means. Invalid operation of output means and power switch means,
It is a power supply control device provided with a power supply control means for controlling effectiveness.

【0008】[0008]

【作用】本発明では、コマンド出力手段は電源スイッチ
手段のオン動作に応じた電源のオン直後に必要なコンピ
ュータシステムの所定処理の終了後に、電源スイッチ手
段の動作を有効にするイネーブル状態を指示するコマン
ドを出力する。電源制御手段は、電源スイッチ手段のオ
ンまたはオフ動作に応じて電源スイッチ手段のその後の
動作を無効にするディゼーブル状態を維持し、コマンド
出力手段からのコマンドに応じてディゼーブル状態を解
除し、電源スイッチ手段の動作を有効にするイネーブル
状態を維持する。
According to the present invention, the command output means indicates the enable state for enabling the operation of the power switch means after the completion of the predetermined processing of the computer system required immediately after the power supply is turned on according to the on operation of the power switch means. Output the command. The power supply control means maintains a disable state in which the subsequent operation of the power switch means is disabled in response to an on or off operation of the power switch means, releases the disable state in accordance with a command from the command output means, and switches the power switch. Maintain an enabled state that enables the operation of the means.

【0009】[0009]

【実施例】以下図面を参照して本発明の実施例を説明す
る。
Embodiments of the present invention will be described below with reference to the drawings.

【0010】図1は同実施例に係わる電源制御装置の基
本的構成を説明するためのブロック図である。本装置
は、マイクロプロセッサを有する電源コントローラ1、
電源供給のオン,オフ制御を行なうための電源スイッチ
回路2および例えばパーソナルコンピュータ等のコンピ
ュータシステムのマイクロプロセッサ(CPU)3から
なる。
FIG. 1 is a block diagram for explaining the basic configuration of the power supply control device according to the embodiment. The present apparatus includes a power supply controller 1 having a microprocessor,
It comprises a power switch circuit 2 for controlling on / off of power supply and a microprocessor (CPU) 3 of a computer system such as a personal computer.

【0011】電源コントローラ1は、電源スイッチ回路
2のスイッチ信号SWに応じて、AC電源(商用交流電
源)または充電方式のバッテリ4からの電源供給の制御
を行なう。CPU3は、レジューム機能を有するコンピ
ュータシステムの制御を行なうと共に、電源コントロー
ラ1間で電源制御に関するステータス信号Sおよびコマ
ンドECの送受信を行なう。
The power supply controller 1 controls the supply of power from an AC power supply (commercial AC power supply) or a charging type battery 4 according to the switch signal SW of the power supply switch circuit 2. The CPU 3 controls a computer system having a resume function and transmits / receives a status signal S and a command EC regarding power control between the power controllers 1.

【0012】コンピュータシステムは、図2に示すよう
に、CPU3以外にCPU3の各種プログラムを格納し
たROM(リードオンリメモリ)5およびデータ処理の
ワークメモリや各種レジスタを構成するRAM(リード
ライトメモリ)6を有する。RAM6は、電源コントロ
ーラ1を通じて供給される電源によりバックアップされ
ている。
As shown in FIG. 2, the computer system includes, in addition to the CPU 3, a ROM (read only memory) 5 in which various programs of the CPU 3 are stored and a RAM (read / write memory) 6 which constitutes a work memory for data processing and various registers. Have. The RAM 6 is backed up by the power supplied through the power controller 1.

【0013】さらに、コンピュータシステムは、データ
やコマンドを入力するためのキーボード7、キーボード
コントローラ8、データを表示するディスプレイ(例え
ば液晶ディスプレイ)9、VRAM(ビデオRAM)を
有するディスプレイコントローラ10、外部記憶装置を
構成するハードディスク装置(HDD)、ハードディス
クコントローラ(HDC)12、フロッピーディスク装
置(FDD)13およびフロッピーディスクコントロー
ラ(FDC)14を有する。次に、同実施例の動作を説
明する。
The computer system further includes a keyboard 7 for inputting data and commands, a keyboard controller 8, a display (for example, a liquid crystal display) 9 for displaying data, a display controller 10 having a VRAM (video RAM), and an external storage device. The hard disk device (HDD), the hard disk controller (HDC) 12, the floppy disk device (FDD) 13, and the floppy disk controller (FDC) 14 that compose the above. Next, the operation of the embodiment will be described.

【0014】先ず、図3のステップS1に示すように、
電源スイッチ回路2がオンされると、電源コントローラ
1はAC電源またはバッテリ4からの電源をオンし、コ
ンピュータシステムに対して駆動電源を供給する。この
とき、電源コントローラ1は、電源スイッチ回路2のそ
の後の動作を無効にするディゼーブル状態を維持し、そ
のステータス信号SをCPU3に出力する(ステップS
2)。これにより、電源スイッチ回路2がオフされて
も、電源コントローラ1は電源スイッチ回路2のオフ動
作を無視し、電源供給の状態を維持する。
First, as shown in step S1 of FIG.
When the power switch circuit 2 is turned on, the power supply controller 1 turns on the AC power supply or the power supply from the battery 4 and supplies drive power to the computer system. At this time, the power supply controller 1 maintains a disable state in which the subsequent operation of the power supply switch circuit 2 is invalidated, and outputs the status signal S to the CPU 3 (step S
2). As a result, even if the power switch circuit 2 is turned off, the power controller 1 ignores the off operation of the power switch circuit 2 and maintains the power supply state.

【0015】レジュームモードがセットされている場合
には(ステップS3のYES)、CPU3はROM5に
格納されているプログラムに基づいて、レジューム機能
の復帰処理を実行する(ステップS4)。即ち、電源オ
フ時に、レジューム機能の保存処理により保存されたデ
ータを、RAM6の各種レジスタに復帰させる。
When the resume mode is set (YES in step S3), the CPU 3 executes the resume function recovery process based on the program stored in the ROM 5 (step S4). That is, when the power is turned off, the data saved by the saving process of the resume function is restored to the various registers of the RAM 6.

【0016】CPU3はレジュームモードの復帰処理が
終了すると(ステップS5のYES)、電源スイッチイ
ネーブルコマンドECを電源コントローラ1に出力する
(ステップS6)。電源コントローラ1は、コマンドE
Cの受信に応じてディゼーブル状態を解除し、電源スイ
ッチ回路2の動作を有効にするイネーブル状態を維持す
る。
When the resume process of the resume mode is completed (YES in step S5), the CPU 3 outputs the power switch enable command EC to the power controller 1 (step S6). The power supply controller 1 uses the command E
The disable state is released in response to the reception of C, and the enable state for enabling the operation of the power switch circuit 2 is maintained.

【0017】電源コントローラ1は、イネーブル状態を
指示するステータス信号SをCPU3に出力する(ステ
ップS7)。これにより、電源スイッチ回路2がオフさ
れた場合、電源コントローラ1は電源スイッチ回路2の
オフ動作を有効にし、システムに対する電源供給を停止
することになる。
The power supply controller 1 outputs a status signal S indicating the enable state to the CPU 3 (step S7). As a result, when the power switch circuit 2 is turned off, the power controller 1 enables the off operation of the power switch circuit 2 and stops the power supply to the system.

【0018】CPU3からのコマンドECが出力された
後に、システムの立上りが完了状態となり、OSおよび
アプリケーション・プログラムが起動されて、各種のデ
ータ処理が実行されることになる(ステップS8,S
9)。
After the command EC is output from the CPU 3, the system startup is completed, the OS and application programs are activated, and various data processing is executed (steps S8, S).
9).

【0019】次に、図4のステップS10に示すよう
に、電源スイッチ回路2がオフされると、電源コントロ
ーラ1はAC電源またはバッテリ4からの電源をオフ
し、コンピュータシステムに対する電源供給の停止に移
行する。このとき、電源コントローラ1は、電源スイッ
チ回路2のその後の動作を無効にするディゼーブル状態
を維持し、そのステータス信号SをCPU3に出力する
(ステップS11)。これにより、電源スイッチ回路2
がオンされても、電源コントローラ1は電源スイッチ回
路2のオン動作を無視し、電源供給の停止状態を維持す
ることになる。
Next, as shown in step S10 of FIG. 4, when the power switch circuit 2 is turned off, the power supply controller 1 turns off the power supply from the AC power supply or the battery 4 to stop the power supply to the computer system. Transition. At this time, the power supply controller 1 maintains the disable state in which the subsequent operation of the power supply switch circuit 2 is invalidated, and outputs the status signal S to the CPU 3 (step S11). As a result, the power switch circuit 2
Even when is turned on, the power supply controller 1 ignores the ON operation of the power supply switch circuit 2 and maintains the stopped state of power supply.

【0020】レジュームモードがセットされている場合
には(ステップS12のYES)、CPU3はROM5
に格納されているプログラムに基づいて、レジューム機
能の保存処理を実行する(ステップS13)。即ち、電
源オフ時に、各種レジスタに保持されているデータ等
を、バックアップされたRAM6の指定領域に保存す
る。
When the resume mode is set (YES in step S12), the CPU 3 causes the ROM 5
Based on the program stored in, the saving process of the resume function is executed (step S13). That is, when the power is turned off, the data and the like held in various registers are saved in the designated area of the backed up RAM 6.

【0021】CPU3はレジュームモードの保存処理が
終了すると(ステップS14のYES)、電源コントロ
ーラ1はシステムに対する電源供給を停止する(ステッ
プS15)。これにより、コンピュータシステムはパワ
ーダウンの状態となり、データ処理の実行を停止するこ
とになる。
When the CPU 3 finishes the saving process in the resume mode (YES in step S14), the power supply controller 1 stops the power supply to the system (step S15). This puts the computer system into a power-down state and suspends execution of data processing.

【0022】ここで、電源スイッチ回路2がオンされる
と(ステップS16のYES)、図3に示すような電源
スイッチ回路2のオンモードの動作を実行する。即ち、
電源スイッチ回路2がオフされたとき、ステップS11
に示すように、電源スイッチ回路2はディゼーブル状態
を維持される。この後、システムに対する電源供給が停
止されると、自動的にディゼーブル状態は解除となり、
電源スイッチ回路2はイネーブル状態となる。
When the power switch circuit 2 is turned on (YES in step S16), the on-mode operation of the power switch circuit 2 as shown in FIG. 3 is executed. That is,
When the power switch circuit 2 is turned off, step S11
As shown in, the power switch circuit 2 is maintained in the disable state. After that, when the power supply to the system is stopped, the disable state is automatically canceled,
The power switch circuit 2 is enabled.

【0023】このようにして、レジューム機能を有する
コンピュータシステムでは、電源スイッチ回路2のオ
ン,オフ動作の直後に、各種レジスタの内容の保存,復
帰の処理が実行される。このレジューム機能の動作時
に、電源スイッチ回路2がオンされた直後に誤ってオフ
しても、電源スイッチ回路2がディゼーブル状態を維持
されているため、電源スイッチ回路2のオフ動作は無効
になっている。このディゼーブル状態は、レジューム機
能の動作が終了後のコマンドECにより解除される。
In this way, in the computer system having the resume function, the processing of saving and restoring the contents of various registers is executed immediately after the power switch circuit 2 is turned on and off. Even if the power switch circuit 2 is accidentally turned off immediately after the power switch circuit 2 is turned on during the operation of the resume function, the power switch circuit 2 is maintained in the disable state, so the off operation of the power switch circuit 2 is invalid. There is. The disable state is released by the command EC after the operation of the resume function is completed.

【0024】したがって、レジューム機能の動作中に、
システムに対する電源供給が停止されることはなく、各
種レジスタの内容の保存,復帰の処理が中断されること
はない。言い換えれば、不用意にシステムに対する電源
供給が停止されることはなく、レジューム機能の動作は
確実に実行されて、システムエラーが発生するような事
態を防止することができる。
Therefore, during operation of the resume function,
The power supply to the system is not stopped, and the processing of saving and restoring the contents of various registers is not interrupted. In other words, the power supply to the system is not inadvertently stopped, the operation of the resume function is surely executed, and a situation in which a system error occurs can be prevented.

【0025】なお、本発明の電源制御方式をレジューム
機能に適用した場合について説明したが、これに限るこ
と無く、レジューム機能以外の例えばシステムの立上げ
時における各種割り込み処理の場合についても適用する
ことができる。即ち、電源オン時に各種割り込み処理を
実行している場合に、電源スイッチ回路2の動作を無効
にし、電源供給の停止を禁止する。各種割り込み処理が
終了後に、CPU3からのコマンドECにより、電源ス
イッチ回路2の無効状態を解除し、イネーブル状態にさ
せる。
The case where the power supply control method of the present invention is applied to the resume function has been described. However, the present invention is not limited to this, and it is applicable to various interrupt processes other than the resume function, for example, at system startup. You can That is, when various interrupt processes are executed when the power is turned on, the operation of the power switch circuit 2 is invalidated and the stop of the power supply is prohibited. After the completion of various interrupt processes, the invalid state of the power switch circuit 2 is released by the command EC from the CPU 3 and the power switch circuit 2 is brought into the enabled state.

【0026】[0026]

【発明の効果】以上詳述したように本発明によれば、レ
ジューム機能等を有するコンピュータシステムにおい
て、電源スイッチの動作を有効,無効にする機能によ
り、レジューム機能等の動作中に、電源スイッチの動作
により不用意に電源供給が停止されることはない。した
がって、レジューム機能等を確実に実行し、システムの
確実な動作を実現することができる。
As described in detail above, according to the present invention, in a computer system having a resume function or the like, the function of enabling or disabling the operation of the power switch allows the power switch to be turned on or off during the operation of the resume function or the like. The operation does not inadvertently stop the power supply. Therefore, the resume function and the like can be surely executed, and the reliable operation of the system can be realized.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施例に係わる電源制御装置の構成を
示すブロック図。
FIG. 1 is a block diagram showing the configuration of a power supply control device according to an embodiment of the present invention.

【図2】同実施例に係わるコンピュータシステムの要部
を示すブロック図。
FIG. 2 is a block diagram showing a main part of a computer system according to the embodiment.

【図3】同実施例の動作を説明するためのフローチャー
ト。
FIG. 3 is a flowchart for explaining the operation of the embodiment.

【図4】同実施例の動作を説明するためのフローチャー
ト。
FIG. 4 is a flowchart for explaining the operation of the embodiment.

【符号の説明】[Explanation of symbols]

1…電源コントローラ、2…電源スイッチ回路、3…C
PU、4…バッテリ。
1 ... Power controller, 2 ... Power switch circuit, 3 ... C
PU, 4 ... Battery.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 コンピュータシステムに供給される電源
を制御する電源制御装置において、 前記システムに供給される電源のオン/オフ動作を指示
する電源スイッチと、 前記電源スイッチのオン/オフ動作に応答し、前記シス
テムの所定処理実行期間中は前記電源スイッチのその後
の動作を無効処理する手段と、 前記システムの所定処理実行終了後、前記電源スイッチ
の動作を有効に設定する手段とを具備したことを特徴と
する電源制御装置。
1. A power control device for controlling power supplied to a computer system, comprising: a power switch for instructing an on / off operation of a power supplied to the system; and a power switch responsive to the on / off operation of the power switch. And a means for invalidating the subsequent operation of the power switch during a predetermined processing execution period of the system, and a means for enabling the operation of the power switch after the completion of the predetermined processing execution of the system. Characteristic power control device.
JP3226076A 1991-09-05 1991-09-05 Power source controller Pending JPH0566860A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP3226076A JPH0566860A (en) 1991-09-05 1991-09-05 Power source controller
DE19924229506 DE4229506A1 (en) 1991-09-05 1992-09-04 Mains supply control avoiding data loss during mains switch operation - has intelligent mains unit responding to switch operation and signalling personal computer to ensure memory save

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3226076A JPH0566860A (en) 1991-09-05 1991-09-05 Power source controller

Publications (1)

Publication Number Publication Date
JPH0566860A true JPH0566860A (en) 1993-03-19

Family

ID=16839444

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3226076A Pending JPH0566860A (en) 1991-09-05 1991-09-05 Power source controller

Country Status (2)

Country Link
JP (1) JPH0566860A (en)
DE (1) DE4229506A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009251829A (en) * 2008-04-03 2009-10-29 Hagiwara Denki Kk Power source control circuit, computer provided therewith, and power source control method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5511202A (en) * 1993-07-26 1996-04-23 International Business Machines Corporation Desktop computer system having zero-volt system suspend and control unit for ascertaining interrupt controller base address

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3636152C2 (en) * 1986-10-24 1996-09-05 Bosch Gmbh Robert Switching device for switching the operating voltage on and off for a microprocessor circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009251829A (en) * 2008-04-03 2009-10-29 Hagiwara Denki Kk Power source control circuit, computer provided therewith, and power source control method

Also Published As

Publication number Publication date
DE4229506A1 (en) 1993-03-11

Similar Documents

Publication Publication Date Title
US4907150A (en) Apparatus and method for suspending and resuming software applications on a computer
EP0230351B1 (en) Information processing system
US8775845B2 (en) Information processing device, power supply control method and storage medium
KR100471056B1 (en) Computer system and Control method of Waiting mode for Computer system
KR930008258B1 (en) Computer system w/control processor of power supply for memoery unit
JP2919872B2 (en) Automotive audio system with activity control in reduced power state
JPH10124199A (en) Peripheral equipment controlling method for computer system
JPH0566860A (en) Power source controller
JPH0651858A (en) Program interrupting/restarting system
JPH10333790A (en) Information processor equipped with power-saving function and power saving releasing method for the information processor
JPH0883133A (en) Computer system and clock control method for the same
JP3707844B2 (en) Computer system and its resume processing method
JPH0535889B2 (en)
JPH0566883A (en) Coordinate inputting device
JPH06223028A (en) Suspend resume controller
JPH04178855A (en) Personal computer
JPH0628267A (en) Information processor
JPH0566863A (en) Information processor
JPH10149236A (en) Method for recovering hibernation
JPH05324113A (en) Computer system with resuming function
JPH0566861A (en) Power source controller
JPH0423019A (en) Information processor
JP2517563B2 (en) Data processing device
JPH0588775A (en) System for switching clock
JPH06337739A (en) Computer system