JPH05334973A - Fluorescent character display panel controlled by thin film transistor - Google Patents

Fluorescent character display panel controlled by thin film transistor

Info

Publication number
JPH05334973A
JPH05334973A JP14120492A JP14120492A JPH05334973A JP H05334973 A JPH05334973 A JP H05334973A JP 14120492 A JP14120492 A JP 14120492A JP 14120492 A JP14120492 A JP 14120492A JP H05334973 A JPH05334973 A JP H05334973A
Authority
JP
Japan
Prior art keywords
anode
power supply
thin film
electrode
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14120492A
Other languages
Japanese (ja)
Inventor
Jiro Yamamoto
二郎 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Electric Kagoshima Ltd
NEC Kagoshima Ltd
Original Assignee
Nippon Electric Kagoshima Ltd
NEC Kagoshima Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Kagoshima Ltd, NEC Kagoshima Ltd filed Critical Nippon Electric Kagoshima Ltd
Priority to JP14120492A priority Critical patent/JPH05334973A/en
Publication of JPH05334973A publication Critical patent/JPH05334973A/en
Pending legal-status Critical Current

Links

Landscapes

  • Cathode-Ray Tubes And Fluorescent Screens For Display (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

PURPOSE:To provide sharp display patterns and enable static driving by electrically connecting a plurality of driving transistors and a plurality of selecting transistors in parallel with one display anode. CONSTITUTION:A thin film TR3 comprising a selecting transistor(TR) 1 and a driving TR2 is formed on a glass substrate. The TR2 and TR1 made in pairs are provided as the TR3 of a display anode 7 to form a group of display anodes, the TR2 having an output electrode 6 in the lower region of the display anode 7 formed by providing a conductor layer 14 and a phosphor layer 15 on the TR3. The output electrode 6 of the TR2 is electrically connected to the conductor layer 14. The electrode 6 of the TR1 is connected to the input electrode 4 of the TR2. Predetermined selecting wiring 20, the electrode 4 of the TR1, first anode power supply wiring 30 and the power supply electrode 5 of the TR1 are connected to one another by short-circuit wire 50. The power supply electrode 5 of the TR2 is bundled as second anode power supply wiring 40 and the wiring 20, 30, 40 is extended to the outside of a vacuum envelope via outgoing leads.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は蛍光表示パネルに関し、
特に、真空外囲器内部に発光を制御する薄膜トランジス
タを内蔵する蛍光表示パネルに関する。
The present invention relates to a fluorescent display panel,
In particular, the present invention relates to a fluorescent display panel having a thin film transistor that controls light emission inside a vacuum envelope.

【0002】[0002]

【従来の技術】近年、各種の電子機器の発展に伴い表示
デバイスもその機能の多様化が進み、その結果、表示す
べきパターンの数が増大すると共に様々な形状を有する
パターンが要求され始めている。この要求を満足する表
示デバイスの一つにグラフィックタイプの蛍光表示パネ
ルがあるが、この蛍光表示パネルを駆動するにはダイナ
ミック駆動が不可欠である。ところがダイナミック駆動
方式ではスタティック駆動の場合に比べて表示が暗く、
グリッドの数が増せば増すほど暗くなるという欠点があ
った。この解決策として、薄膜トランジスタの記憶作用
を利用することによって、スタティック状態において表
示する方法が開発された。
2. Description of the Related Art In recent years, with the development of various electronic devices, the functions of display devices have been diversified, and as a result, the number of patterns to be displayed has increased and patterns having various shapes have begun to be requested. .. There is a graphic type fluorescent display panel as one of the display devices satisfying this requirement, but dynamic driving is indispensable for driving this fluorescent display panel. However, the display is darker in the dynamic drive system than in the static drive,
The drawback was that the more grids there were, the darker it became. As a solution to this problem, a method of displaying in a static state has been developed by utilizing the memory effect of a thin film transistor.

【0003】即ち、図7(a),(b)に示すように、
真空外囲器内部のガラス基板(図示せず)上に選択用ト
ランジスタ1と駆動用トランジスタ2の2個1組から成
る薄膜トランジスタ3のマトリクスを形成し、選択用ト
ランジスタ1の入力用電極4に選択信号電位を、選択用
トランジスタ1の電源用電極5に輝度制御を目的とする
第1の陽極電源電位を供給し、更に、選択用トランジス
タ1の出力用電極6を駆動用トランジスタ2の入力用電
極4に接続し、駆動用トランジスタ2の電源用電極5に
第2の陽極電源電位を供給することにより薄膜トランジ
スタ3を制御し、薄膜トランジスタ3の記憶作用を利用
することによって所望の蛍光体からなる陽極をスタティ
ック状態において表示する方法がある。
That is, as shown in FIGS. 7 (a) and 7 (b),
A matrix of thin film transistors 3 consisting of a pair of a selection transistor 1 and a driving transistor 2 is formed on a glass substrate (not shown) inside the vacuum envelope, and is selected as an input electrode 4 of the selection transistor 1. The signal potential is supplied to the power supply electrode 5 of the selection transistor 1 as the first anode power supply potential for the purpose of brightness control, and the output electrode 6 of the selection transistor 1 is input to the input electrode of the driving transistor 2. 4 and controls the thin film transistor 3 by supplying a second anode power supply potential to the power supply electrode 5 of the driving transistor 2, and by utilizing the memory effect of the thin film transistor 3, an anode made of a desired phosphor is formed. There is a method of displaying in a static state.

【0004】[0004]

【発明が解決しようとする課題】しかし、グラフィック
表示は任意の文字やパターンを表示できるものの、その
シャープさに於いては固定形状のセグメントタイプにか
なわない。半導体技術を応用した微細なドットマトリク
スから成る薄膜トランジスタ制御型蛍光表示パネルとい
えどもシャープなデザインを表示するという面ではまだ
まだ不満な点があった。また、グラフィックパネルの製
造工程は難しく、特にガラス基板上に点欠陥、ライン欠
陥の無い薄膜トランジスタ群を形成することは極めて難
しく、安価な薄膜トランジスタ制御型蛍光表示パネルを
広く普及させる障害となっていた。
However, although the graphic display can display arbitrary characters or patterns, the sharpness thereof is inferior to that of the fixed-shape segment type. Even a thin film transistor control type fluorescent display panel consisting of a fine dot matrix to which semiconductor technology is applied still has some dissatisfaction with respect to displaying a sharp design. Further, the manufacturing process of the graphic panel is difficult, and particularly, it is extremely difficult to form a thin film transistor group without point defects and line defects on a glass substrate, which has been an obstacle to widespread use of an inexpensive thin film transistor control type fluorescent display panel.

【0005】従って、本発明は上述のごとく従来の薄膜
トランジスタ制御型蛍光表示パネルにおける欠点を回避
し、長所を生かすと共に、セグメントタイプの蛍光表示
パネルの長所を兼ね備えた薄膜トランジスタ制御型蛍光
表示パネルを提供することにある。
Therefore, the present invention provides a thin film transistor control type fluorescent display panel which avoids the drawbacks of the conventional thin film transistor control type fluorescent display panel as described above, takes advantage of the advantages, and has the advantages of the segment type fluorescent display panel. Especially.

【0006】[0006]

【課題を解決するための手段】本発明は、真空外囲器内
部のガラス基板上に選択用トランジスタと駆動用トラン
ジスタの2個1組から成る薄膜トランジスタを形成し、
所定のパターンを有する導電体層と蛍光体層の2層から
成る一個の表示用陽極に複数個の駆動用トランジスタの
出力用電極を電気的に並列接続し、前記複数個の駆動用
トランジスタと組を成す選択用トランジスタの入力用電
極を同一の選択用信号配線で電気的に接続し、更に、前
記複数個の駆動用トランジスタの電源用電極及びこれと
組を成す選択用トランジスタの電源用電極をそれぞれ第
1及び第2の陽極電源配線で電気的に並列接続すること
によって一組の表示用陽極グループを構成する。そし
て、この表示用陽極グループを複数組、真空外囲器内部
のガラス基板上に形成し、真空外囲器外部から所定の信
号を入力することによって所望のパターンを発光させ
る。
According to the present invention, a thin film transistor comprising a pair of a selection transistor and a driving transistor is formed on a glass substrate inside a vacuum envelope,
The output electrodes of a plurality of driving transistors are electrically connected in parallel to one display anode composed of two layers of a conductor layer and a phosphor layer having a predetermined pattern, and the output electrodes of the plurality of driving transistors are combined with the plurality of driving transistors. Electrically connecting the input electrodes of the selection transistors forming the same with the same selection signal wiring, and further connecting the power supply electrodes of the plurality of driving transistors and the power supply electrodes of the selection transistors forming a pair with the power supply electrodes. A set of display anode groups is formed by electrically connecting the first and second anode power supply wires in parallel. Then, a plurality of sets of this display anode group are formed on the glass substrate inside the vacuum envelope, and a desired signal is emitted by inputting a predetermined signal from the outside of the vacuum envelope.

【0007】これによって、シャープなデザインから成
るパターンを表示することが出来る。また、一つの表示
用陽極に対して、複数個の駆動用トランジスタ、選択用
トランジスタが電気的に並列接続されているため、薄膜
トランジスタ群に点欠陥やライン欠陥が生じたとしても
表示用陽極が完全にオープンになって点灯しなくなる確
率は小さく、製品歩留が向上する。
This makes it possible to display a pattern having a sharp design. Further, since a plurality of driving transistors and selection transistors are electrically connected in parallel to one display anode, the display anode can be completely protected even if a point defect or a line defect occurs in the thin film transistor group. The probability that the LED will open and not light up is small, and the product yield is improved.

【0008】[0008]

【実施例】次に本発明について図面を用いて説明する。
図1(a)は、本発明の第1実施例を示す結線図であ
り、図1(b)は、図1(a)のA部の詳細図である。
図1(a),(b)に示すように、ガラス基板上(図示
せず)の所定の位置に選択用トランジスタ1及び駆動用
トランジスタ2から構成される2個一組の薄膜トランジ
スタ3を複数組(本実施例では3組)を表示用陽極グル
ープ8とし、これら複数組の選択用トランジスタ1の入
力用(ゲート)電極4をまとめ、共通の電極とする。同
様に他の表示用陽極72aに属する所定の複数個の選択
用トランジスタ1の入力用(ゲート)電極4をまとめ、
共通の電極とする。これらの共通の電極をまとめて一つ
のグループとし選択用信号配線20aで結ぶ。同様に表
示用陽極71b,72bのグループ、71c,72cの
グループの様に71g,72gのグループまでまとめ、
それぞれ選択用信号配線20b、20c、…20gで結
ぶ。これらの選択用信号配線は外部引き出しリード(図
示せず)を介して真空外囲器外部に導出する。
The present invention will be described below with reference to the drawings.
FIG. 1A is a connection diagram showing a first embodiment of the present invention, and FIG. 1B is a detailed view of a portion A of FIG. 1A.
As shown in FIGS. 1A and 1B, a plurality of pairs of thin film transistors 3 each including a selection transistor 1 and a driving transistor 2 are provided at predetermined positions on a glass substrate (not shown). (Three sets in this embodiment) are used as the display anode group 8, and the input (gate) electrodes 4 of the plurality of sets of selection transistors 1 are combined and used as a common electrode. Similarly, the input (gate) electrodes 4 of a plurality of predetermined selection transistors 1 belonging to another display anode 72a are put together,
Use a common electrode. These common electrodes are put together into one group and connected by the selection signal wiring 20a. Similarly, the display anodes 71b, 72b, 71c, 72c, 71g, 72g, etc.
The selection signal wirings 20b, 20c, ..., 20g are connected to each other. These signal wirings for selection are led out to the outside of the vacuum envelope through external lead-outs (not shown).

【0009】また、表示用陽極71aに属する複数個の
選択用トランジスタ1の電源用(ソース)電極5をまと
めて共通の電極とする。同様に他の表示用陽極71b、
71c、…71gに属する所定の複数個の選択用トラン
ジスタ1の電源用(ソース)電極5をまとめて一つのグ
ループとし、第1陽極電源配線31で結ぶ。これらの第
1陽極電源配線は外部引き出しリード(図示せず)を介
して真空外囲器外部に第1陽極電源線として導出する。
Further, the power source (source) electrodes 5 of the plurality of selection transistors 1 belonging to the display anode 71a are collectively used as a common electrode. Similarly, another display anode 71b,
71c, ..., 71g, the power source (source) electrodes 5 of a plurality of predetermined selection transistors 1 are grouped together and connected by a first anode power source wiring 31. These first anode power supply lines are led out to the outside of the vacuum envelope as first anode power supply lines through external lead-outs (not shown).

【0010】尚、全ての選択用トランジスタ1の出力用
(ドレイン)電極6はこれと組を成す駆動用トランジス
タ2の入力用(ゲート)電極4に接続する。また、全て
の駆動用トランジスタ2の電源用(ソース)電極5はま
とめて第2陽極電源配線40で結ぶ。この第2陽極電源
配線もまた外部引き出しリード(図示せず)を介して真
空外囲器外部に第2陽極電源線として導出する。
The output (drain) electrodes 6 of all the selection transistors 1 are connected to the input (gate) electrodes 4 of the driving transistors 2 forming a pair with the output electrodes. Further, the power supply (source) electrodes 5 of all the driving transistors 2 are connected together by the second anode power supply wiring 40. This second anode power supply wire is also led out to the outside of the vacuum envelope as a second anode power supply line through an external lead (not shown).

【0011】表示用陽極71aに属する所定の複数個の
駆動用トランジスタ2の出力用(ドレイン)電極6は、
薄膜トランジスタ3の上の選択用信号配線、第1陽極電
源配線、第2陽極電源配線と短絡することの無いように
形成した絶縁層の貫通孔とその中に形成した導電体(い
ずれも図示せず)を介して表示用陽極71aに電気的に
並列接続する。ここで表示用陽極は絶縁層上の導電体及
びその上に形成した蛍光体層(いずれも図示せず)から
成る。他の全ての駆動用トランジスタ2の出力用(ドレ
イン)電極6も同様にそれぞれの属する表示用陽極に電
気的に接続する。
The output (drain) electrodes 6 of a predetermined plurality of driving transistors 2 belonging to the display anode 71a are
A through hole of an insulating layer formed so as not to short-circuit with the signal wiring for selection, the first anode power source wiring, and the second anode power source wiring on the thin film transistor 3 and a conductor formed therein (none of them are shown). ), And is electrically connected in parallel to the display anode 71a. Here, the display anode is composed of a conductor on an insulating layer and a phosphor layer formed thereon (none of which is shown). Similarly, the output (drain) electrodes 6 of all the other driving transistors 2 are electrically connected to the display anodes to which they belong.

【0012】一方、図2の蛍光表示パネルの斜視図に示
すように、ガラス基板9上の表示用陽極7の上方に所定
の間隔を保持してグリッド電極10を配置し、外部引き
出しリード11を介して真空外囲器外部に導出する。更
に、グリッド電極10の上方に所定の間隔を保持してフ
ィラメント12を配置し、外部引き出しリード11を介
して真空外囲器外部に導出する。このように配置される
ガラス基板9、グリッド電極10、フィラメント12及
び外部引き出しリード11はカバーガラス13とフリッ
トガラス(図示せず)を用いて封止することによってそ
れぞれの位置関係が固定され、真空排気することによっ
て蛍光表示パネルが完成する。
On the other hand, as shown in the perspective view of the fluorescent display panel of FIG. 2, the grid electrode 10 is arranged above the display anode 7 on the glass substrate 9 at a predetermined interval and the external lead 11 is formed. Through the vacuum envelope. Further, the filament 12 is arranged above the grid electrode 10 with a predetermined space, and is led out to the outside of the vacuum envelope via the external lead 11. The glass substrate 9, the grid electrode 10, the filament 12, and the external lead lead 11 arranged in this manner are sealed with a cover glass 13 and a frit glass (not shown) so that their respective positional relationships are fixed and a vacuum is formed. By exhausting, the fluorescent display panel is completed.

【0013】このようにして完成した蛍光表示パネルの
所定の外部引き出しリードに所定の電源電位及び信号を
供給する。即ち、第2陽極電源線(駆動用トランジスタ
のソース電極であり且つ、共通電極である)に陽極電源
電位、グリッド電極にグリッド用電源電位、フィラメン
トにフィラメント用電源電位を常時印加し、選択用トラ
ンジスタのゲート電極に選択信号電位、選択用トランジ
スタのソース電極(第1陽極電源線)に第2陽極電源線
に印加したのと同じ陽極電源電位を所定のタイミングで
印加することにより、少ない外部引き出しリード数で薄
膜トランジスタを制御し、薄膜トランジスタ自身の記憶
作用により選択用トランジスタのゲート電極に印加され
る表示制御用の選択信号が一巡するまで保持され、所望
の蛍光体からなる陽極をスタティック駆動状態で表示す
ることが可能であった。
A predetermined power supply potential and a signal are supplied to predetermined external lead-outs of the thus completed fluorescent display panel. That is, the anode power supply potential is constantly applied to the second anode power supply line (which is the source electrode and the common electrode of the driving transistor), the grid power supply potential is applied to the grid electrode, and the filament power supply potential is applied to the filament. By applying the selection signal potential to the gate electrode of, and the same anode power supply potential applied to the source electrode (first anode power supply line) of the selection transistor to the second anode power supply line at a predetermined timing, a small number of external lead leads The thin film transistor is controlled by the number, and the storage control of the thin film transistor holds the selection signal for display control applied to the gate electrode of the selection transistor until it makes a cycle, and the anode made of the desired phosphor is displayed in a static drive state. It was possible.

【0014】また、表示パターンはドットの集合体では
なく一つのセグメントとして形成されているため、形状
がシャープで優れたデザイン性を有している。更に、一
つのセグメントに対して選択用トランジスタ及び駆動用
トランジスタ共に並列接続されているために薄膜トラン
ジスタ群の工程歩留に余り左右されず、安定した生産が
可能である。
Further, since the display pattern is formed not as an aggregate of dots but as one segment, it has a sharp shape and excellent designability. Further, since the selection transistor and the driving transistor are connected in parallel to one segment, the production yield is not so much influenced by the process yield of the thin film transistor group, and stable production is possible.

【0015】図3(a)は、本発明の第2の実施例の結
線図であり、図3(b)は図3(a)のB群の詳細図で
ある。図3に示すように選択用トランジスタ1及び駆動
用トランジスタ2から構成される2個一組の薄膜トラン
ジスタ3をガラス基板上(図示せず)にマトリクス状に
形成する。表示用陽極7は薄膜トランジスタ3上の絶縁
層(図示せず)を介して導電体層14を形成し、更にそ
の上に蛍光体層15を設けることで形成する。ここで、
一個の表示用陽極7の下部の領域に出力用(ドレイン)
電極6を有する駆動用トランジスタ2及びこれと組を成
す選択用トランジスタ1を、この表示用陽極7の駆動用
の薄膜トランジスタ3とし、これを一つのグループ、表
示用陽極グループとする。駆動に用いることのできる薄
膜ランジスタ3の数はトランジスタの占める面積と表示
用陽極7の大きさの違いから当然のことながら複数個で
あり、且つ、表示用陽極7の面積にほぼ比例して増加す
る。本実施例では2〜4個組である。
FIG. 3 (a) is a connection diagram of the second embodiment of the present invention, and FIG. 3 (b) is a detailed view of group B in FIG. 3 (a). As shown in FIG. 3, a set of two thin film transistors 3 each including a selection transistor 1 and a driving transistor 2 are formed in a matrix on a glass substrate (not shown). The display anode 7 is formed by forming a conductor layer 14 via an insulating layer (not shown) on the thin film transistor 3 and further providing a phosphor layer 15 thereon. here,
Output (drain) in the area below one display anode 7.
The driving transistor 2 having the electrode 6 and the selecting transistor 1 forming a pair with the driving transistor 2 are used as a driving thin film transistor 3 for the display anode 7, and these are defined as one group and a display anode group. The number of thin-film transistors 3 that can be used for driving is naturally plural due to the difference in the area occupied by the transistors and the size of the display anode 7, and increases substantially in proportion to the area of the display anode 7. To do. In this embodiment, the number is 2 to 4.

【0016】駆動用トランジスタ2の出力用(ドレイ
ン)電極6と表示用陽極7を構成する導電体層14との
間の電気的接続の為に絶縁層に設けた貫通孔及びその中
に導電体層を充填し、スルーホール16を形成する。選
択用トランジスタ1の出力用(ドレイン)電極6は全
て、組を成す駆動用トランジスタ2の入力用(ゲート)
電極4に接続する。
A through hole provided in the insulating layer for electrical connection between the output (drain) electrode 6 of the driving transistor 2 and the conductor layer 14 constituting the display anode 7 and a conductor therein. The layers are filled and the through holes 16 are formed. The output (drain) electrodes 6 of the selection transistors 1 are all input (gate) of the driving transistors 2 forming a set.
Connect to electrode 4.

【0017】一方、所定の選択用信号配線20と、所定
のグループに属する選択用トランジスタ1の入力用(ゲ
ート)電極4との間を短絡線50で結線する。所定の第
1陽極電源配線30に対しても同様に所定の選択用トラ
ンジスタ1の電源用(ソース)電極5との間を短絡線5
0で結線する。全ての駆動用トランジスタ2の電源用
(ソース)電極5は第2陽極電源配線(共通電源)40
としてまとめる。選択用信号配線20、第1陽極電源配
線30及び第2陽極電源配線(共通電極)40は全て、
外部引き出しリード(図示せず)を介して真空外囲器外
部に導出する。
On the other hand, a short-circuit wire 50 connects the predetermined selection signal wiring 20 and the input (gate) electrode 4 of the selection transistor 1 belonging to a predetermined group. Similarly, with respect to the predetermined first anode power supply wiring 30, the short-circuit line 5 is provided between the power supply (source) electrode 5 of the predetermined selection transistor 1 and the like.
Connect with 0. The power supply (source) electrodes 5 of all the driving transistors 2 are the second anode power supply wiring (common power supply) 40.
Summarize as. The selection signal wiring 20, the first anode power supply wiring 30, and the second anode power supply wiring (common electrode) 40 are all
It is led out to the outside of the vacuum envelope via an external lead (not shown).

【0018】薄膜トランジスタ、短絡線、選択用信号配
線、第1陽極電源配線、第2陽極電源配線、導電体層、
蛍光体層等は必要なもの以外と電気的に短絡することの
無いように薄膜多層配線技術を用いて形成した。尚、こ
のようにして形成された薄膜トランジスタ、諸配線を有
するガラス基板、グリッド電極、フィラメント及び、外
部引き出しリードはカバーガラスとフリットガラスを用
い、第1の実施例と同様に封止することによってそれぞ
れの位置関係が固定され、真空排気することによって蛍
光表示パネルが完成する。
Thin film transistor, short-circuit line, selection signal wiring, first anode power wiring, second anode power wiring, conductor layer,
The phosphor layer and the like were formed by using a thin film multilayer wiring technique so as not to electrically short-circuit with other than necessary ones. The thin film transistor thus formed, the glass substrate having various wirings, the grid electrode, the filament, and the external lead lead are made of cover glass and frit glass, and are sealed in the same manner as in the first embodiment. The positional relationship is fixed, and the fluorescent display panel is completed by evacuation.

【0019】このようにして完成した蛍光表示パネルの
所定の外部引き出しリードに所定の電源電位及び信号を
供給する。即ち、第2陽極電源線(駆動用トランジスタ
のソース電極であり且つ、共通電極である)に第2の陽
極電源電位、グリッド電極にグリッド用電源電位、フィ
ラメントにフィラメント用電源電位を常時印加する。次
に所定のタイミングで選択用トランジスタのゲート電極
に選択信号電位を印加し、更にこの選択信号に対応させ
て選択用トランジスタのソース電極(第1陽極電源線)
にそれぞれ必要とする明るさに応じた第1の陽極電源電
位を印加することにより、少ない外部引き出しリード数
で薄膜トランジスタを制御し、薄膜トランジスタ自身の
記憶作用により選択用トランジスタのゲート電極に印加
される表示制御用の選択信号が一巡するまで保持され、
所望の蛍光体からなる陽極をスタティック駆動状態で且
つ階調表示することが可能であった。
A predetermined power supply potential and a signal are supplied to a predetermined external lead lead of the thus completed fluorescent display panel. That is, the second anode power source line (which is the source electrode and the common electrode of the driving transistor) is constantly applied to the second anode power source line, the grid power source potential is applied to the grid electrode, and the filament power source potential is applied to the filament. Next, a selection signal potential is applied to the gate electrode of the selection transistor at a predetermined timing, and the source electrode of the selection transistor (first anode power supply line) is further made to correspond to this selection signal.
A thin film transistor is controlled with a small number of external leads by applying a first positive electrode power supply potential corresponding to the required brightness to each display, and a display applied to the gate electrode of the selection transistor by the memory function of the thin film transistor itself. The control selection signal is held until it makes one cycle,
It was possible to perform gradation display with the anode made of a desired phosphor in a static drive state.

【0020】また、表示パターンはドットの集合体では
なく一つのセグメントとして形成されているため、形状
がシャープで優れたデザイン性を有している。更に、一
つのセグメントに対して選択用トランジスタ及び駆動用
トランジスタ共に並列制御されているために薄膜トラン
ジスタ群の工程歩留に余り左右されず、安定した生産が
可能である。
Further, since the display pattern is formed not as an aggregate of dots but as one segment, it has a sharp shape and excellent designability. Furthermore, since the selection transistor and the driving transistor are controlled in parallel for one segment, the process yield of the thin film transistor group is not so much influenced, and stable production is possible.

【0021】図4は本発明の第3の実施例で、一個の表
示用陽極7の駆動のために一個の選択用トランジスタ1
と一個の駆動用トランジスタ2を接続させる場合の例で
ある。
FIG. 4 shows a third embodiment of the present invention, in which one selection transistor 1 for driving one display anode 7 is used.
Is an example of connecting one driving transistor 2 to

【0022】図5は本発明の第4の実施例で、一個の表
示用陽極7の駆動のために複数の選択用トランジスタ1
と一個の駆動用トランジスタ2を接続させる場合の例で
ある。
FIG. 5 shows a fourth embodiment of the present invention, in which a plurality of selection transistors 1 for driving one display anode 7 are used.
Is an example of connecting one driving transistor 2 to

【0023】図6は本発明の第5の実施例で、一個の表
示用陽極の駆動のために複数の選択用トランジスタ1と
複数の駆動用トランジスタ2を接続させる場合に於ける
組み合わせ例を示す。薄膜トランジスタ群がマトリクス
状に形成されている場合に特に有効である。
FIG. 6 shows a fifth embodiment of the present invention and shows an example of combination in the case where a plurality of selecting transistors 1 and a plurality of driving transistors 2 are connected for driving one display anode. .. This is particularly effective when the thin film transistor group is formed in a matrix.

【0024】[0024]

【発明の効果】以上説明したように、本発明による蛍光
表示パネルによれば、所定の外部引き出しリードに所定
の電源電位及び信号電位を印加することにより、少ない
外部引き出しリード数で薄膜トランジスタを制御し、薄
膜トランジスタ自身の記憶作用により表示制御用の選択
信号及び第1の陽極電源電位が一巡するまで保持され、
所望の蛍光体からなる陽極をスタティック駆動状態で表
示することが可能である。
As described above, according to the fluorescent display panel of the present invention, a thin film transistor can be controlled with a small number of external lead leads by applying a predetermined power supply potential and signal potential to a predetermined external lead lead. , The storage function of the thin film transistor itself holds the selection signal for display control and the first anode power supply potential until it makes one cycle,
It is possible to display an anode made of a desired phosphor in a static drive state.

【0025】また、表示パターンはドットの集合体では
なく一つのセグメントとして形成されているため、形状
がシャープで優れたデザイン性を有している。更に、一
つのセグメントに対して選択用トランジスタ及び駆動用
トランジスタ共に並列接続されているために、また接続
に冗長性を持たせることができるため薄膜トランジスタ
群の工程歩留に余り左右されず、安定した生産が可能で
ある。
Further, since the display pattern is formed not as an aggregate of dots but as one segment, it has a sharp shape and excellent designability. Further, since the selection transistor and the driving transistor are connected in parallel to one segment, and since the connection can be provided with redundancy, the process yield of the thin film transistor group is not so much influenced and stable. It is possible to produce.

【0026】加えて、本発明によれば表示パターンの形
状に関係なく、薄膜トランジスタ部分を予めレイアウト
でき、ゲートアレイICと同様に必要な個所の配線のみ
設計することで簡単に薄膜トランジスタ制御型蛍光表示
パネルを製造することができる。
In addition, according to the present invention, the thin film transistor portion can be laid out in advance irrespective of the shape of the display pattern, and like the gate array IC, only the wiring of the necessary portion is designed so that the thin film transistor control type fluorescent display panel can be easily manufactured. Can be manufactured.

【図面の簡単な説明】[Brief description of drawings]

【図1】(a)は本発明の第1の実施例を示す薄膜トラ
ンジスタと表示用陽極の結線図、(b)は(a)のA部
を示す薄膜トランジスタのブロック図である。
FIG. 1A is a connection diagram of a thin film transistor and a display anode showing a first embodiment of the present invention, and FIG. 1B is a block diagram of the thin film transistor showing a portion A of FIG.

【図2】本発明の第1の実施例を示す薄膜トランジスタ
制御型蛍光表示パネルの部分欠き斜視図である。
FIG. 2 is a partially cutaway perspective view of a thin film transistor control type fluorescent display panel showing a first embodiment of the present invention.

【図3】(a)は本発明の第2の実施例を示す薄膜トラ
ンジスタと表示用陽極の結線図、(b)は(a)のB部
を示す薄膜トランジスタのブロック図である。
3A is a connection diagram of a thin film transistor and a display anode showing a second embodiment of the present invention, and FIG. 3B is a block diagram of a thin film transistor showing a portion B of FIG. 3A.

【図4】本発明の第3の実施例に於ける薄膜トランジス
タと表示用陽極の接続を示す図である。
FIG. 4 is a diagram showing a connection between a thin film transistor and a display anode according to a third embodiment of the present invention.

【図5】本発明の第4の実施例における薄膜トランジス
タと表示用陽極の接続を示す図である。
FIG. 5 is a diagram showing a connection between a thin film transistor and a display anode according to a fourth embodiment of the present invention.

【図6】本発明の第5の実施例における薄膜トランジス
タと表示用陽極の接続を示す図である。
FIG. 6 is a diagram showing a connection between a thin film transistor and a display anode according to a fifth embodiment of the present invention.

【図7】(a)は従来の薄膜トランジスタ制御型蛍光表
示パネルの薄膜トランジスタと表示用陽極の結線図、
(b)は薄膜トランジスタ部の詳細図である。
FIG. 7A is a connection diagram of a thin film transistor and a display anode of a conventional thin film transistor control type fluorescent display panel,
(B) is a detailed view of the thin film transistor portion.

【符号の説明】[Explanation of symbols]

1 選択用トランジスタ 2 駆動用トランジスタ 3 薄膜トランジスタ 4 入力用(ゲート)電極 5 電源用(ソース)電極 6 出力用(ドレイン)電極 7,71a,72a,71b,72b,71c,72
c,71g,72g表示用陽極 8 表示用陽極グループ 9 ガラス基板 10 グリッド電極 11 外部引き出しリード 12 フィラメント 13 カバーガラス 14 導電体層 15 蛍光体層 16 スルーホール 20,20a,20b,20c,…20g 選択用信
号配線 30,31,32 第1陽極電源配線 40 第2陽極電源配線 50 短絡線
1 Selection Transistor 2 Driving Transistor 3 Thin Film Transistor 4 Input (Gate) Electrode 5 Power Supply (Source) Electrode 6 Output (Drain) Electrode 7,71a, 72a, 71b, 72b, 71c, 72
c, 71g, 72g Display anode 8 Display anode group 9 Glass substrate 10 Grid electrode 11 External extraction lead 12 Filament 13 Cover glass 14 Conductor layer 15 Phosphor layer 16 Through hole 20, 20a, 20b, 20c, ... 20g selection Signal wiring 30, 31, 32 First anode power wiring 40 Second anode power wiring 50 Short-circuit wire

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 真空外囲器内部のガラス基板上に選択用
トランジスタと駆動用トランジスタの2個1組から成る
薄膜トランジスタ群を形成し、蛍光体層から成る表示用
陽極と前記駆動用トランジスタの出力用電極とを電気的
に接続し、前記選択用トランジスタの入力用電極に選択
信号電位を、前記選択用トランジスタの電源用電極に第
1の陽極電源電位を供給し、更に、前記選択用トランジ
スタの出力用電極を前記駆動用トランジスタの入力用電
極に接続し、前記駆動用トランジスタの電源用電極に第
2の陽極電源電位を供給することにより、前記薄膜トラ
ンジスタ群を制御し、発光表示させる薄膜トランジスタ
制御型蛍光表示パネルにおいて、所定のパターンを有し
導電体層と蛍光体層の2層から成る一個の表示用陽極に
対し、複数個の駆動用トランジスタの出力用電極を電気
的に並列接続し、前記複数個の駆動用トランジスタと組
を成す選択用トランジスタの入力用電極を同一の選択用
信号配線で電気的に並列接続し、更に、前記複数個の駆
動用トランジスタの電源用電極及びこれと組を成す選択
用トランジスタの電源用電極をそれぞれ陽極電源配線で
電気的に並列接続することによって一組の表示用陽極グ
ループを構成することと、該表示用陽極グループを複数
組、真空外囲器内部のガラス基板上に形成し、真空外囲
器外部から所定の電源電圧と信号を入力することによっ
て所望のパターンを発光させることを特徴とする薄膜ト
ランジスタ制御型蛍光表示パネル。
1. A thin film transistor group consisting of a selection transistor and a driving transistor is formed on a glass substrate inside a vacuum envelope, and a display anode composed of a phosphor layer and an output of the driving transistor. Is electrically connected to the selection electrode, the selection signal potential is supplied to the input electrode of the selection transistor, and the first anode power supply potential is supplied to the power supply electrode of the selection transistor. A thin film transistor control type in which an output electrode is connected to an input electrode of the driving transistor, and a second anode power supply potential is supplied to a power supply electrode of the driving transistor to control the thin film transistor group to perform light emission display. In a fluorescent display panel, a plurality of driving is performed for one display anode having a predetermined pattern and composed of two layers of a conductor layer and a phosphor layer. The output electrodes of the output transistors are electrically connected in parallel, and the input electrodes of the selection transistors forming a set with the plurality of driving transistors are electrically connected in parallel by the same selection signal wiring, and further, Forming a set of display anode groups by electrically connecting the power supply electrodes of the plurality of driving transistors and the power supply electrodes of the selection transistors forming a pair with the drive electrodes electrically in parallel with each other by anode power supply wiring; A plurality of display anode groups are formed on the glass substrate inside the vacuum envelope, and a desired pattern is emitted by inputting a predetermined power supply voltage and a signal from outside the vacuum envelope. Thin film transistor control type fluorescent display panel.
【請求項2】 予め選択用トランジスタと駆動用トラン
ジスタのマトリクスを形成し、所望の表示パターンに一
致する選択用トランジスタと駆動用トランジスタの電源
配線のみを選択用信号配線、陽極電源配線に接続し、駆
動用トランジスタの出力電極を表示用陽極に接続するこ
とを特徴とする請求項1記載の薄膜トランジスタ制御型
蛍光表示パネル。
2. A matrix of selection transistors and driving transistors is formed in advance, and only the power wirings of the selection transistor and the driving transistor that match a desired display pattern are connected to the selection signal wiring and the anode power wiring, The thin film transistor control type fluorescent display panel according to claim 1, wherein the output electrode of the driving transistor is connected to the display anode.
【請求項3】 複数の選択用トランジスタと複数の駆動
用トランジスタの接続、及び複数の駆動用トランジスタ
と表示用陽極の接続に於いて任意の組み合わせの選択が
できることを特徴とする請求項1または請求項2記載の
薄膜トランジスタ制御型蛍光表示パネル。
3. A combination of a plurality of selecting transistors and a plurality of driving transistors, and a plurality of driving transistors and a display anode can be selected in any combination. Item 3. A thin film transistor control type fluorescent display panel according to item 2.
JP14120492A 1992-06-02 1992-06-02 Fluorescent character display panel controlled by thin film transistor Pending JPH05334973A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14120492A JPH05334973A (en) 1992-06-02 1992-06-02 Fluorescent character display panel controlled by thin film transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14120492A JPH05334973A (en) 1992-06-02 1992-06-02 Fluorescent character display panel controlled by thin film transistor

Publications (1)

Publication Number Publication Date
JPH05334973A true JPH05334973A (en) 1993-12-17

Family

ID=15286568

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14120492A Pending JPH05334973A (en) 1992-06-02 1992-06-02 Fluorescent character display panel controlled by thin film transistor

Country Status (1)

Country Link
JP (1) JPH05334973A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015014793A (en) * 2014-07-14 2015-01-22 Nltテクノロジー株式会社 Display device
JP2016006524A (en) * 2015-08-03 2016-01-14 Nltテクノロジー株式会社 Display device
US10008165B2 (en) 2006-10-13 2018-06-26 Nlt Technologies, Ltd. TFT display device including unit circuits, pixel circuits and a display element
JP2020027270A (en) * 2018-08-13 2020-02-20 セイコーエプソン株式会社 Electro-optical device and electronic apparatus

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10008165B2 (en) 2006-10-13 2018-06-26 Nlt Technologies, Ltd. TFT display device including unit circuits, pixel circuits and a display element
US10235954B2 (en) 2006-10-13 2019-03-19 Tianma Japan, Ltd. Surface display device with a non-rectangular display surface shape and electronic device including same
US10453408B2 (en) 2006-10-13 2019-10-22 Tianma Japan, Ltd. Surface display device with a non-rectangular display surface shape and electronic device including same
JP2015014793A (en) * 2014-07-14 2015-01-22 Nltテクノロジー株式会社 Display device
JP2016006524A (en) * 2015-08-03 2016-01-14 Nltテクノロジー株式会社 Display device
JP2020027270A (en) * 2018-08-13 2020-02-20 セイコーエプソン株式会社 Electro-optical device and electronic apparatus

Similar Documents

Publication Publication Date Title
EP0035382B1 (en) Modular display device and display module therefor
US4540983A (en) Fluorescent display device
US20040239586A1 (en) Flexible display
JPH0644927A (en) Field emission type cathode
EP0668008B1 (en) High efficiency panel display
JPH0261946A (en) Microdot three primary color fluorescent screen, its manufacture and its addressing method
JP2003197380A (en) Panel for organic el device and its manufacturing method
WO2024032403A1 (en) Display panel and display device
CN106325603A (en) Touch display panel and device
US10690951B2 (en) Display panel, display device and driving method of display panel
JPH05334973A (en) Fluorescent character display panel controlled by thin film transistor
JPS6048090A (en) Fluorescent display unit
US3996490A (en) Buttable flat panel display module
JP2540866Y2 (en) Fluorescent display
JPS6364793B2 (en)
JPH09131919A (en) Two-dimentional face light emitting array and method and device for driving the same
JP2003059438A (en) Fluorescent character display tube with built-in chip
JPH09106264A (en) Driving circuit for fluorescent display device
JP3689075B2 (en) Fluorescent display device
CN113241365B (en) Display panel and display device
JP2001296830A (en) Planar display device
CN112331137B (en) Partition driving LED display screen
JPH10233182A (en) Field emission type display device and method for driving the same
TWI397877B (en) Display bistable electric cold panel for image
JPS642367Y2 (en)

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19981222