JPH05328346A - Video signal processing circuit - Google Patents

Video signal processing circuit

Info

Publication number
JPH05328346A
JPH05328346A JP4160312A JP16031292A JPH05328346A JP H05328346 A JPH05328346 A JP H05328346A JP 4160312 A JP4160312 A JP 4160312A JP 16031292 A JP16031292 A JP 16031292A JP H05328346 A JPH05328346 A JP H05328346A
Authority
JP
Japan
Prior art keywords
signal
video signal
circuit
sync
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4160312A
Other languages
Japanese (ja)
Inventor
Shunichi Wakabayashi
俊一 若林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP4160312A priority Critical patent/JPH05328346A/en
Publication of JPH05328346A publication Critical patent/JPH05328346A/en
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

PURPOSE:To improve the SN ratio of a synchronizing signal part at the time of descrambling a video signal scarambled by the compression of the synchronizing signal. CONSTITUTION:A synchronizing signal is separated from a descrambled signal by a synchronizing separator circuit 3. On the other hand, the descrambled signal is applied to a low pass filter 2 to remove a high frequency component. A switching circuit 4 is switched so as to select the output of the LPF 2 only in the synchronizing signal part based upon the output of the circuit 3. Consequently the SN ratio of the synchronzing signal part can be improved.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はCATVシステムの端末
機に用いられるデスクランブル装置内の映像信号処理回
路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal processing circuit in a descrambler used in a terminal of a CATV system.

【0002】[0002]

【従来の技術】近年一般の地上波テレビジョン放送はチ
ャンネル数が放送帯域の幅によって限定されるため、昨
今の視聴者ニーズの多様化に答えられない面が出てお
り、ケーブルネットワークを用いたCATVシステムに
加入する視聴者が増加しつつある。
2. Description of the Related Art In recent years, in general terrestrial television broadcasting, since the number of channels is limited by the width of the broadcasting band, it is difficult to meet the recent diversification of viewer needs. The number of viewers who subscribe to the CATV system is increasing.

【0003】現在のCATVシステムは都市型のCAT
Vシステムを中心に利用者が増加している。この都市型
CATVシステムでは特定契約者のみに対する有料サー
ビスが実施されている。有料サービスでは秘話性を有し
ており、そのため映像信号にスクランブルを施してい
る。即ち有料サービスの画像情報は特定の手段で加工
し、通常のテレビジョン受像機のみでは映像を再生でき
ないようにしている。このスクランブル信号を再生する
にはスクランブル信号と共に送られてくるキー信号に基
づいてデスクランブル処理が行われる。
The current CATV system is an urban CAT
The number of users is increasing mainly in the V system. In this urban CATV system, pay services are provided only to specific contractors. The paid service has confidentiality, so the video signal is scrambled. That is, the image information of the pay service is processed by a specific means so that the image cannot be reproduced only by the ordinary television receiver. In order to reproduce this scrambled signal, descramble processing is performed based on the key signal sent together with the scrambled signal.

【0004】映像の同期圧縮手法でスクランブルされた
信号を端末のデコーダでデスクランブルする場合には、
圧縮した同期部のタイミングに合致したパルス信号に基
づいて、中間映像搬送波上で又は復調した後に、同期部
を伸長して元に戻している。図4(a)はスクランブル
された映像信号の水平同期部を示す波形図であり、
(b)はそのデスクランブル後の水平同期部を示してい
る。同期圧縮方式のスクランブルでは、映像搬送波上に
おいてリファレンスレベルを中心に同期信号を圧縮して
おり、デスクランブル処理を施すことによって同期信号
レベルを元のレベルに戻してテレビジョン受像機に出力
している。
In the case of descramble the signal scrambled by the video synchronous compression method by the decoder of the terminal,
Based on the pulse signal that coincides with the timing of the compressed synchronizing section, the synchronizing section is expanded and restored after being demodulated on the intermediate video carrier or after being demodulated. FIG. 4A is a waveform diagram showing the horizontal synchronizing section of the scrambled video signal,
(B) shows the horizontal synchronizing section after the descrambling. In the scramble of the synchronous compression method, the sync signal is compressed around the reference level on the video carrier, and the descramble process restores the sync signal level to the original level and outputs it to the television receiver. ..

【0005】[0005]

【発明が解決しようとする課題】しかしながらこのよう
な従来のデスクランブル処理では、圧縮された同期部の
S/N比が圧縮比に応じて劣化する。例えば同期部を1
0dB圧縮した信号の場合には、同期部が他の映像信号
部分に比べて10dBS/N比が劣化する。この場合に
は図3(a)に示すように、シンクチップにノイズが重
畳された状態となる。この信号がテレビジョン受像機に
入力されると、同期信号部分がAGC回路の入力信号と
して利用されるため、受信器内部のAGC回路にノイズ
の影響が反映され、AGC回路に異常が発生することが
あるという欠点があった。例えばAGC回路の異常によ
って画面に横縞のノイズが生じて、画質を劣化させるこ
とがあるという欠点があった。
However, in such a conventional descrambling process, the S / N ratio of the compressed synchronizing part deteriorates according to the compression ratio. For example, the synchronization part is 1
In the case of a 0 dB-compressed signal, the 10 dBS / N ratio of the synchronizing portion is deteriorated as compared with other video signal portions. In this case, as shown in FIG. 3A, noise is superimposed on the sync chip. When this signal is input to the television receiver, the synchronization signal portion is used as the input signal of the AGC circuit, so that the influence of noise is reflected in the AGC circuit inside the receiver and an abnormality occurs in the AGC circuit. There was a drawback that there was. For example, there is a defect that horizontal stripe noise is generated on the screen due to an abnormality of the AGC circuit, and the image quality is deteriorated.

【0006】本発明はこのような従来の問題点に鑑みて
なされたものであって、デスクランブル時に同期部のS
/N比の劣化をなくしAGC回路を正常に動作させるよ
うにすることを技術的課題とする。
The present invention has been made in view of the above-mentioned problems of the prior art, and the S of the synchronizing section is used during descrambling.
A technical problem is to eliminate the deterioration of the / N ratio and to operate the AGC circuit normally.

【0007】[0007]

【課題を解決するための手段】本発明は同期信号圧縮に
よるスクランブル信号をデスクランブルするデスクラン
ブル装置に用いられる映像信号処理回路であって、デス
クランブルされた映像信号が入力され、同期信号を分離
する同期分離回路と、デスクランブルされた映像信号が
入力されるローパスフィルタと、同期分離回路の出力に
応じて非同期信号部分でデスクランブルされた映像信号
の出力、同期信号部分でローパスフィルタの出力に切換
える切換回路と、を具備することを特徴とするものであ
る。
SUMMARY OF THE INVENTION The present invention is a video signal processing circuit used in a descrambler for descramble a scrambled signal by synchronizing signal compression, wherein the descrambled video signal is input and the sync signal is separated. The sync separation circuit, the low-pass filter to which the descrambled video signal is input, the output of the descrambled video signal in the asynchronous signal part according to the output of the sync separation circuit, and the output of the low-pass filter in the synchronization signal part And a switching circuit for switching.

【0008】[0008]

【作用】このような特徴を有する本発明によれば、デス
クランブルされた信号から同期信号を分離し、その同期
信号に基づいてデスクランブルされた入力信号とローパ
スフィルタを介して得られるノイズ成分を除去した同期
信号とに切換えている。従って同期信号の部分のS/N
比が向上できることとなる。
According to the present invention having such a feature, the sync signal is separated from the descrambled signal, and the descrambled input signal and the noise component obtained through the low pass filter based on the sync signal are separated. Switching to the removed sync signal. Therefore, the S / N of the sync signal portion
The ratio can be improved.

【0009】[0009]

【実施例】図1は本発明の一実施例による映像信号処理
回路の構成を示すブロック図である。本図において入力
端子1はデスクランブルされた映像信号が入力される入
力端子であり、この入力端子1にはローパスフィルタ
(LPF)2,同期分離回路3及び切換回路4が接続さ
れる。ローパスフィルタ2は入力された映像信号を含む
同期信号の高周波成分を除去するものであり、その出力
は切換回路4に与えられる。同期分離回路3は入力信号
のうち同期信号を分離するものであって、その出力は切
換制御信号として切換回路4に与えられる。切換回路4
は同期分離回路3からの同期信号に基づいて非同期信号
の間は入力端子1の入力(映像信号)をそのまま出力端
子5に出力し、同期信号の部分のみローパスフィルタ2
の出力を選択して出力端子5より出力するものである。
1 is a block diagram showing the configuration of a video signal processing circuit according to an embodiment of the present invention. In the figure, an input terminal 1 is an input terminal to which a descrambled video signal is input, and a low pass filter (LPF) 2, a sync separation circuit 3 and a switching circuit 4 are connected to the input terminal 1. The low-pass filter 2 removes a high frequency component of the sync signal including the input video signal, and its output is given to the switching circuit 4. The sync separation circuit 3 separates the sync signal from the input signal, and its output is given to the switching circuit 4 as a switching control signal. Switching circuit 4
Outputs the input (video signal) of the input terminal 1 to the output terminal 5 as it is during the asynchronous signal based on the synchronous signal from the synchronous separation circuit 3, and only the portion of the synchronous signal is low-pass filter 2
Is selected and output from the output terminal 5.

【0010】図2は本実施例の映像信号処理回路の具体
的な構成例を示す回路図である。本図において前述した
第1実施例と同一部分は同一符号を付して詳細な説明を
省略する。本実施例では、入力端子1は同期分離回路3
に加えてトランジスタQ1,Q2のベースに接続され
る。トランジスタQ1のエミッタは抵抗R1を介して接
地され、トランジスタQ2のエミッタは抵抗R2,コイ
ルLの直列接続体を介して接地されている。トランジス
タQ1のコレクタはトランジスタQ3,Q4のエミッタ
共通接続端に接続される。又トランジスタQ2のコレク
タはトランジスタQ5,Q6のエミッタ共通接続端に接
続される。トランジスタQ3,Q5のコレクタは電源V
ccに接続されており、トランジスタQ4,Q6のコレク
タは共通接続され、抵抗R3を介して電源Vccに接続さ
れ、更に出力端子5に接続される。又トランジスタQ
3,Q6のベースは同期分離回路3に接続されている。
トランジスタQ3〜Q6は同期分離回路3の出力によっ
て選択的に動作するダブルバランス回路である。又トラ
ンジスタQ1とQ4、抵抗R1,R3によって第1のカ
スコード増幅器が形成され、トランジスタQ2,Q6と
抵抗R2,R3、コイルLによって第2のカスコード増
幅器が構成されている。この第2のカスコード増幅器で
はコイルLによって高周波成分の増幅率を低下させるよ
うにしている。
FIG. 2 is a circuit diagram showing a concrete configuration example of the video signal processing circuit of this embodiment. In this figure, the same parts as those in the first embodiment described above are designated by the same reference numerals, and detailed description thereof will be omitted. In this embodiment, the input terminal 1 is the sync separation circuit 3
In addition, it is connected to the bases of the transistors Q1 and Q2. The emitter of the transistor Q1 is grounded via the resistor R1, and the emitter of the transistor Q2 is grounded via the series connection body of the resistor R2 and the coil L. The collector of the transistor Q1 is connected to the emitter common connection terminals of the transistors Q3 and Q4. The collector of the transistor Q2 is connected to the common emitter connection terminals of the transistors Q5 and Q6. The collectors of the transistors Q3 and Q5 are the power supply V
The collectors of the transistors Q4 and Q6 are commonly connected, connected to the power supply Vcc via the resistor R3, and further connected to the output terminal 5. Also transistor Q
The bases of Q3 and Q6 are connected to the sync separation circuit 3.
The transistors Q3 to Q6 are double balance circuits that selectively operate according to the output of the sync separation circuit 3. The transistors Q1 and Q4 and the resistors R1 and R3 form a first cascode amplifier, and the transistors Q2 and Q6, the resistors R2 and R3, and the coil L form a second cascode amplifier. In the second cascode amplifier, the amplification factor of the high frequency component is reduced by the coil L.

【0011】次に本実施例の動作について説明する。図
3(a)はデスクランブルされた映像信号のうち同期信
号部分を拡大しており、デスクランブル時に細かい高周
波ノイズが重畳された状態を示している。この信号は入
力端子1に加えられ、同期分離回路3によって図3
(b),(c)に示すように同期信号が分離され、同期
部分ではトランジスタQ1がオフ、Q2がオンとなる。
この同期信号部分以外では入力映像信号が、同期信号部
分ではローパスフィルタ2を介した信号が夫々選択され
る。従って図3(d)に示すように同期部分以外では入
力された映像信号はそのまま出力され、同期信号部分で
はローパスフィルタ2によってノイズ成分(高周波成
分)が除かれる。従って図3(d)に示すように同期信
号部分ではノイズのない映像信号となる。そのため同期
信号部分を用いてAGCをかけるときに同期信号のノイ
ズによる悪影響がなく、画質の劣化を防止することがで
きる。
Next, the operation of this embodiment will be described. FIG. 3A is an enlarged view of the sync signal portion of the descrambled video signal, showing a state in which fine high frequency noise is superimposed during descrambling. This signal is applied to the input terminal 1, and the sync separation circuit 3 generates the signal shown in FIG.
As shown in (b) and (c), the synchronizing signal is separated, and the transistor Q1 is turned off and Q2 is turned on in the synchronizing portion.
The input video signal is selected except for the sync signal portion, and the signal passed through the low pass filter 2 is selected in the sync signal portion. Therefore, as shown in FIG. 3D, the input video signal is output as it is in the portion other than the synchronizing portion, and the low pass filter 2 removes the noise component (high frequency component) in the synchronizing signal portion. Therefore, as shown in FIG. 3D, the sync signal portion is a video signal having no noise. Therefore, when AGC is applied using the sync signal portion, there is no adverse effect due to the noise of the sync signal, and deterioration of image quality can be prevented.

【0012】[0012]

【発明の効果】以上詳細に説明したように本発明によれ
ば、デスクランブルによる同期信号部分のS/N比の劣
化が防止できる。従ってAGC回路の異常動作がなくな
り、品質のよい画像を得ることができるという効果が得
られる。
As described in detail above, according to the present invention, it is possible to prevent the deterioration of the S / N ratio of the sync signal portion due to the descramble. Therefore, the abnormal operation of the AGC circuit is eliminated, and an effect that a high quality image can be obtained is obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例による映像信号処理回路の構
成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a video signal processing circuit according to an embodiment of the present invention.

【図2】本発明の一実施例による映像信号処理回路の具
体的な構成を示す回路図である。
FIG. 2 is a circuit diagram showing a specific configuration of a video signal processing circuit according to an embodiment of the present invention.

【図3】本実施例の動作を示すタイムチャートである。FIG. 3 is a time chart showing the operation of this embodiment.

【図4】同期圧縮によるスクランブル信号とデスクラン
ブル後の信号を示す波形図である。
FIG. 4 is a waveform diagram showing a scrambled signal by synchronous compression and a signal after descrambling.

【符号の説明】[Explanation of symbols]

2 ローパスフィルタ 3 同期分離回路 4 切換回路 Q1〜Q6 トランジスタ R1〜R3 固定抵抗 L インダクタンス 2 Low-pass filter 3 Sync separation circuit 4 Switching circuit Q1 to Q6 Transistors R1 to R3 Fixed resistance L Inductance

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 同期信号圧縮によるスクランブル信号を
デスクランブルするデスクランブル装置に用いられる映
像信号処理回路であって、 デスクランブルされた映像信号が入力され、同期信号を
分離する同期分離回路と、 前記デスクランブルされた映像信号が入力されるローパ
スフィルタと、 前記同期分離回路の出力に応じて非同期信号部分で前記
デスクランブルされた映像信号の出力、同期信号部分で
前記ローパスフィルタの出力に切換える切換回路と、を
具備することを特徴とする映像信号処理回路。
1. A video signal processing circuit used in a descrambler for descramble a scrambled signal by sync signal compression, comprising: a sync separation circuit for receiving a descrambled video signal and separating the sync signal; A low-pass filter to which a descrambled video signal is input, and a switching circuit that switches the output of the descrambled video signal at the asynchronous signal portion and the output of the low-pass filter at the synchronization signal portion according to the output of the sync separation circuit. And a video signal processing circuit.
JP4160312A 1992-05-26 1992-05-26 Video signal processing circuit Pending JPH05328346A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4160312A JPH05328346A (en) 1992-05-26 1992-05-26 Video signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4160312A JPH05328346A (en) 1992-05-26 1992-05-26 Video signal processing circuit

Publications (1)

Publication Number Publication Date
JPH05328346A true JPH05328346A (en) 1993-12-10

Family

ID=15712239

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4160312A Pending JPH05328346A (en) 1992-05-26 1992-05-26 Video signal processing circuit

Country Status (1)

Country Link
JP (1) JPH05328346A (en)

Similar Documents

Publication Publication Date Title
KR950006240B1 (en) Agc in sound channel of system for processing a scrambled video signal
JP3134165B2 (en) Signal processing device
JPH0462631B2 (en)
EP0421564B1 (en) CATV terminal and video apparatus having a noise eliminating circuit
CA1250947A (en) Television receiver with auxiliary video input
JPH05328346A (en) Video signal processing circuit
JPH04373290A (en) Catv terminal equipment
JPH05328354A (en) Video signal processing circuit
JPH0380688A (en) Terminal equipment for catv
JPH06141333A (en) Delay circuit
JPH066692A (en) Receiving device
KR0159413B1 (en) Descrambler for cancelling the reference signal
JPS58141088A (en) Video amplifying circuit
JPH08307789A (en) Television receiver
JP3327399B2 (en) Broadcast receiver
JPH05328350A (en) Video descrambling device
JPH02312465A (en) Television receiver
JPH04360487A (en) Synchronization compression expansion type discrambling circuit
JPH07203413A (en) Catv terminal equipment
JPH0260292A (en) Line tilt correcting device
JPH04150488A (en) Charged broadcast receiver
JPS5890890A (en) Color television receiver
JPS63260383A (en) Descrambling method
JPH03114367A (en) Video equipment
JPH0965315A (en) Catv converter