JPH05298498A - Writing completion recognizing device in system for storing non-contact data - Google Patents

Writing completion recognizing device in system for storing non-contact data

Info

Publication number
JPH05298498A
JPH05298498A JP2836493A JP2836493A JPH05298498A JP H05298498 A JPH05298498 A JP H05298498A JP 2836493 A JP2836493 A JP 2836493A JP 2836493 A JP2836493 A JP 2836493A JP H05298498 A JPH05298498 A JP H05298498A
Authority
JP
Japan
Prior art keywords
write
writing
time
data carrier
confirmation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2836493A
Other languages
Japanese (ja)
Inventor
Yoshito Ishibashi
義人 石橋
Masakatsu Matsumoto
政勝 松本
Nariyasu Kobayashi
成康 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokimec Inc
Original Assignee
Tokimec Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokimec Inc filed Critical Tokimec Inc
Publication of JPH05298498A publication Critical patent/JPH05298498A/en
Pending legal-status Critical Current

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

PURPOSE:To recognize writing completion without permitting electric power to occur in a data carrier. CONSTITUTION:A reader/writer 12 gives an instruction for recognizing writing completion to the data carrier 10 after min. writing time passes from the completion point of time of write access. The data carrier 10 receives power source supply with a coil 16 as a reception side during min. writing time after the writing instruction is received, changes-over the coil to a transmission side at every reception of the writing recognition instruction for fixed time after min. writing time passes so as to execute response and suppresses power source interruption time to a min. in necessity.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、リーダライタから非接
触データキャリアに設けたメモリの書込完了を確認する
際に、消費電力を最小に抑える非接触データ記憶システ
ムの書込完了確認装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a writing completion confirmation device for a contactless data storage system which minimizes power consumption when confirming completion of writing of a memory provided in a contactless data carrier from a reader / writer. ..

【0002】[0002]

【従来の技術】従来、リーダライタと電磁誘導結合によ
り非接触結合でデータの書込み又は読出しができるデー
タキャリアを用いたデータ記憶システムとしては、例え
ば図6のメモリパッケージシステムが知られている(特
開平1−184781号等)。図6のシステムでは、リ
ーダライタ12のコイル14に対しデータキャリア10
に設けたコイル16を近接させることで、電磁誘導結合
により周波数変調されたアクセス情報をデータキャリア
10のデータ伝送回路18に送り、同時にコイル16の
信号を整流回路22で整流して電源電圧Vccを作り出
し、不揮発性メモリして設けたE2 PROM20のリー
ドアクセス又はライトアクセスを行う。
2. Description of the Related Art Conventionally, for example, a memory package system shown in FIG. 6 is known as a data storage system using a data carrier capable of writing or reading data by non-contact coupling with a reader / writer by electromagnetic inductive coupling (special feature: Kaihei 1-184781). In the system of FIG. 6, the data carrier 10 is connected to the coil 14 of the reader / writer 12.
By bringing the coil 16 provided in the terminal closer, the access information frequency-modulated by electromagnetic induction coupling is sent to the data transmission circuit 18 of the data carrier 10, and at the same time, the signal of the coil 16 is rectified by the rectifier circuit 22 to obtain the power supply voltage Vcc. A read access or a write access is performed to the E 2 PROM 20 which is created and provided as a nonvolatile memory.

【0003】例えばリードアクセス時には、データ伝送
回路18はE2 PROM20に対しチップセレクト信号
CSを送って作動状態とし、続いてシフトクロック信号
SKに同期してリードコマンド及びリードアドレスで成
る読出制御データDIを送り、E2 PROM20の指定
アドレスから読出された読出データDOを1ビットずつ
受けてリーダライタ12の要求があった際にリーダライ
タ12側に送信する。尚、読出データの送信には望まし
くはスペクトラム拡散通信を使用する。
For example, at the time of read access, the data transmission circuit 18 sends a chip select signal CS to the E 2 PROM 20 to activate it, and subsequently, in synchronization with the shift clock signal SK, read control data DI consisting of a read command and a read address. The read data DO read from the designated address of the E 2 PROM 20 is received bit by bit and transmitted to the reader / writer 12 side when the reader / writer 12 makes a request. Note that spread spectrum communication is preferably used to transmit the read data.

【0004】この点は、ライトアクセスについても同様
であり、データ伝送回路18からライトコマンド及びア
ドレスに加えてライトデータを書込制御データDIとし
てE 2 PROM20に送出する。ところで、E2 PRO
M20に対するデータ書込みは、1アドレスの指定で例
えば16ビットデータを書込むことができる。また16
ビットデータを連続して書込む場合、書込みが完了した
後に次の書込コマンドを発行しないとE2 PROMがコ
マンドを受け付けないため書込エラー等を起すことか
ら、ライトアクセスを行った後にリーダライタ12から
データキャリア10に対し書込完了を確認する書込確認
指示(書込確認コマンドの発行)を行い、確認応答が得
られてから次のコマンドを発行するようにしている。
This point also applies to write access.
The write command and the write command are sent from the data transmission circuit 18.
In addition to the dress, the write data is the write control data DI.
E 2 It is sent to the PROM 20. By the way, E2 PRO
Example of writing data to M20 is by specifying 1 address
For example, 16-bit data can be written. Again 16
When bit data is written continuously, writing is completed
If the next write command is not issued later, E2PROM is
Does not accept the command, causing a writing error, etc.
From the reader / writer 12 after performing write access
Write confirmation to confirm completion of writing to the data carrier 10.
An instruction (issue a write confirmation command) is issued and a confirmation response is obtained.
After that, I issue the next command.

【0005】図7は従来の書込確認処理を示したタイミ
ングチャートである図7において、時刻t1でシフトク
ロックCLKに同期したライトコマンド、アドレスおよ
びデータでなるライトアクセスが終了すると、チップセ
レクト信号CSを規定時間T、例えば1μs程度、Lレ
ベルとした後に書込完了を確認するために時刻t2で元
のHレベルに戻し、書込確認コマンドとしてDO端子状
態返送要求コマンドを送る。
FIG. 7 is a timing chart showing the conventional write confirmation process. In FIG. 7, when the write access consisting of the write command, the address and the data synchronized with the shift clock CLK is completed at time t1, the chip select signal CS Is set to the L level for a prescribed time T, for example, about 1 μs, and then returned to the original H level at time t2 to confirm the completion of writing, and a DO terminal state return request command is sent as a write confirmation command.

【0006】リーダライタ12から書込確認コマンドを
受けたデータキャリア10のE2 PROM20は、その
とき書込中であれば、それまでハイインピーダンス状態
にあった信号出力端子DOがLレベルなので、ビジィ信
号をリーダライタ12に送信する。データキャリア10
からの確認応答として書込中を示すビジィ信号が得られ
ている間、リーダライタ12は繰り返し書込確認コマン
ドを発行する。
When the E 2 PROM 20 of the data carrier 10 which has received the write confirmation command from the reader / writer 12 is in the process of writing at that time, the signal output terminal DO which has been in the high impedance state until then is at the L level, so that it is busy. The signal is transmitted to the reader / writer 12. Data carrier 10
The reader / writer 12 repeatedly issues the write confirmation command while the busy signal indicating that writing is in progress is obtained as the confirmation response from the reader / writer.

【0007】時刻t3で書込が完了するとE2 PROM
20の信号出力端子DOがHレベルに変化し、その後の
書込確認コマンドに対し書込完了を示すレディ信号を応
答し、これを受けてリーダライタ12はチップセレクト
信号CSを時刻t4でオフし、一連の書込動作を終了す
る。一方、書込確認中におけるコイル16の送受信切換
えは、書込確認コマンド(DO端子状態返送要求コマン
ド)を受信した一定時間後に自動的に受信側aから送信
側bに切換えられ、一定の応答期間が経過すると再び受
信側aに戻されて次のコマンドを受領する処理を繰り返
している。
When the writing is completed at the time t3, the E 2 PROM
The signal output terminal DO of 20 changes to the H level, and the ready signal indicating the completion of writing is responded to the subsequent write confirmation command. In response to this, the reader / writer 12 turns off the chip select signal CS at time t4. , A series of writing operations is completed. On the other hand, the switching of transmission and reception of the coil 16 during the writing confirmation is automatically switched from the receiving side a to the transmitting side b after a fixed time after receiving the writing confirmation command (DO terminal state return request command), and a fixed response period. After elapses, the process of returning to the receiving side a and receiving the next command is repeated.

【0008】このため図7の時刻t2〜t3の書込確認
中にあっては、コイル16を送信側bに切替える毎に、
整流回路22に対するリーダライタ12からの電源供給
は中断される。
Therefore, during the writing confirmation at times t2 to t3 in FIG. 7, every time the coil 16 is switched to the transmitting side b.
The power supply from the reader / writer 12 to the rectifier circuit 22 is interrupted.

【0009】[0009]

【発明が解決しようとする課題】しかしながら、このよ
うな従来のデータキャリアを用いた非接触データ記憶シ
ステムにあっては、一定時間は決して書込完了にならな
いにもかかわらずライトアクセスを終了した直後からデ
ータキャリア10に対し書込確認コマンドを送ってE2
PROM20のデータ出力端子DOがビジィ状態(書込
中)からレディ状態(書込完了)に切替わるのを繰り返
しチェックするようにしていたため、書込確認コマンド
の応答期間毎にリーダライタ12からの電源供給が受け
られなくなり、データキャリア10の電力不足で書込時
間が長くなったり、書込みに失敗してリトライを何回も
繰り返す場合があり、書込時間が長引くという問題があ
った。
However, in such a non-contact data storage system using the conventional data carrier, immediately after the write access is finished, the writing is never completed for a certain period of time. Sends a write confirmation command to the data carrier 10 from E 2
Since the data output terminal DO of the PROM 20 is repeatedly checked for switching from the busy state (writing) to the ready state (writing completed), the power supply from the reader / writer 12 is supplied every response period of the writing confirmation command. There is a problem that the supply of power becomes unreachable, the writing time becomes long due to insufficient power of the data carrier 10, or the writing fails and the retry is repeated many times, resulting in a long writing time.

【0010】本発明は、このような従来の問題点に鑑み
てなされたもので、データキャリアに電力不足を起すこ
となく書込完了を確認でき、書込時間を短縮する非接触
データ記憶システムの書込完了確認装置を提供すること
を目的とする。
The present invention has been made in view of the above conventional problems, and a contactless data storage system which can confirm the completion of writing without causing power shortage in the data carrier and shorten the writing time. An object is to provide a writing completion confirmation device.

【0011】[0011]

【課題を解決するための手段】図1は本発明の原理説明
図である。まず本発明は、非接触結合されるリーダライ
タ12とデータキャリア10を有し、リーダライタ12
は、コイル14を備えたデータ伝送手段32と、データ
伝送手段32を介してデータキャリア10に対し書込み
及び読出しを行う制御手段30とを備え、データキャリ
ア10は、送信と受信で切替えられる単一のコイル16
を備えたデータ伝送手段18と、データ伝送手段18を
介してリーダライタ12から得られた命令に基づいてデ
ータの書込み又は読出しを受けるメモリ20と、コイル
16の受信状態で得られた受信信号を整流して電源を供
給する整流回路22とを備え、リーダライタ12はデー
タキャリア10に書込命令を送出した後に書込完了の確
認を指示し、書込確認の指示毎にデータキャリア10が
書込中であればビジィ信号を返送させ、書込みが完了す
るとレディ信号を返送させるようにした非接触データ記
憶システムの書込完了確認装置を対象とする。
FIG. 1 illustrates the principle of the present invention. First, the present invention has a reader / writer 12 and a data carrier 10 which are contactlessly coupled to each other.
Comprises a data transmission means 32 having a coil 14 and a control means 30 for writing and reading data carrier 10 via the data transmission means 32, the data carrier 10 being a single switchable for transmission and reception. The coil of 16
And a memory 20 for receiving or writing data based on a command obtained from the reader / writer 12 via the data transmission means 18, and a reception signal obtained in the reception state of the coil 16. The reader / writer 12 sends a write command to the data carrier 10 and then issues an instruction to confirm completion of writing, and the data carrier 10 writes each instruction to confirm writing. A writing completion confirmation device of a non-contact data storage system that sends back a busy signal when writing is completed and sends a ready signal when writing is completed is targeted.

【0012】このような非接触データ記憶システムの書
込完了確認装置につき本発明にあっては、リーダライタ
12に、書込命令の送出完了時点から最小書込時間Tw
の経過後に書込確認をデータキャリア10に指示する書
込確認手段40を設け、データキャリア10は書込命令
受信完了から書込確認指示を受けるまでの最小書込時間
Twの間はコイル16を受信側として電源供給を受け、
書込確認指示を受けた後のビジィ信号又はレディ信号の
応答期間にのみコイル16を送信側に切替えて電源供給
の遮断状態とし、電源遮断状態を最小時間に抑えたこと
を特徴とする。
According to the present invention, the writing completion confirmation device for such a contactless data storage system has a minimum writing time Tw from the time when the writing command is sent to the reader / writer 12 completely.
After the elapse of time, a write confirming means 40 for instructing the data carrier 10 to confirm the writing is provided, and the data carrier 10 keeps the coil 16 in the minimum write time Tw from the completion of receiving the write command to receiving the write confirming instruction. Receives power as the receiving side,
It is characterized in that the coil 16 is switched to the transmitting side to bring the power supply into the cutoff state only during the response period of the busy signal or the ready signal after receiving the write confirmation instruction, and the power cutoff state is suppressed to the minimum time.

【0013】ここでリーダライタ12の書込確認手段4
0は、最小書込時間Tw経過後に一定時間間隔でデータ
キャリア10に書込確認指示(書込確認コマンドの発
行)を行うことを特徴とする。またデータキャリア10
はメモリ20としてE2 PROMを備え、リーダライタ
12は、書込命令の送出後に書込最小時間Twに亘りE
2 PROMに対するチップセレクト信号CSをオフと
し、書込最小時間Tw経過後にチップセレクト信号CS
をオンして書込確認を指示し、更にデータキャリア10
から書込完了の確認応答が得られた時にチップセレクト
信号CSをオフすればよい。
Here, the writing confirmation means 4 of the reader / writer 12
0 is characterized in that a write confirmation instruction (issue of a write confirmation command) is issued to the data carrier 10 at regular time intervals after the minimum write time Tw has elapsed. Also the data carrier 10
Is equipped with an E 2 PROM as a memory 20, and the reader / writer 12 outputs E for a minimum write time Tw after sending a write command.
2 The chip select signal CS for the PROM is turned off, and after the write minimum time Tw has elapsed, the chip select signal CS
Is turned on to instruct writing confirmation, and the data carrier 10
The chip select signal CS may be turned off when the write completion confirmation response is obtained from.

【0014】しかし、一般にE2 PROMはチップセレ
クト信号をオンにした状態の方が消費電流が大きいた
め、書込確認の指示をする時だけチップセレクト信号を
オンにし、電力供給時にはオフにして置く方がよい。更
に、最小書込時間Twの間は、リーダライタ12がデー
タキャリア10にアクセスすることはないので、より一
層の低消費電力化のため、不要なIC等の通信回路の全
部又は一部やクロック用の発振子に対する電源供給を停
止し、書込みを確実にする。
In general, however, the E 2 PROM consumes a larger amount of current when the chip select signal is turned on. Therefore, the chip select signal is turned on only when a write confirmation instruction is issued and is turned off when power is supplied. Better. Further, since the reader / writer 12 does not access the data carrier 10 during the minimum writing time Tw, in order to further reduce power consumption, all or part of a communication circuit such as an unnecessary IC or a clock is unnecessary. Stop the power supply to the oscillator for writing and ensure writing.

【0015】[0015]

【作用】このような構成を備えた本発明のデータ記憶シ
ステムによれば、ライトアクセスを完了しても直ちに書
込完了の確認指示を行わず、書込最小時間Twが経過し
た後に書込完了の確認を指示するため、書込最小時間T
wの間はリーダライタに対する応答が不要なためコイル
を受信側に保持してリーダライタからの電源供給を継続
して受けることができ、書込動作の途中で電力不足を起
こして書込みに失敗する事態を確実に防止できるだけで
なく、動作電圧が維持できるための書込時間の短縮がは
かれる。
According to the data storage system of the present invention having such a configuration, the write completion confirmation instruction is not issued immediately after the write access is completed, and the write completion is performed after the minimum write time Tw elapses. Of the minimum write time T
Since the response to the reader / writer is not required during w, the coil can be held on the receiving side and the power supply from the reader / writer can be continuously received, causing a power shortage in the middle of the writing operation and writing fails. Not only can the situation be reliably prevented, but the write time can be shortened because the operating voltage can be maintained.

【0016】また最小書込時間Twの経過後に書込完了
の確認状態に入るため、書込確認コマンドを何回も発行
しなくとも、速やかに書込完了を示すレディ信号が確認
応答して得られ、書込完了の確認に要する時間、即ち電
源供給の遮断時間を必要最小限に抑えることができる。
更にリーダライタから間欠的に書込確認コマンドを発行
することで、データキャリア側でのコマンド処理回数を
低減できるだけでなく、チップセレクト信号がオンの状
態にある時間を短くすることで、より消費電流を少なく
できる。そして不要な電力消費を抑えられるため、書込
みが確実にできる。
Since the write completion confirmation state is entered after the minimum write time Tw has elapsed, a ready signal indicating the write completion can be promptly acknowledged without issuing a write confirmation command many times. Therefore, it is possible to minimize the time required to confirm the completion of writing, that is, the cutoff time of the power supply.
Furthermore, by intermittently issuing a write confirmation command from the reader / writer, it is possible to not only reduce the number of command processes on the data carrier side, but also shorten the time during which the chip select signal is in the ON state, resulting in more current consumption. Can be reduced. Further, since unnecessary power consumption can be suppressed, writing can be surely performed.

【0017】[0017]

【実施例】図2は本発明の一実施例を示した実施例構成
図である。図2において、10はコインあるいはカード
状に作られた可搬自在な非接触型のデータキャリア、1
2はデータキャリア10に対しデータの書込みまたは読
出しを行うリーダライタである。
FIG. 2 is a block diagram of an embodiment showing one embodiment of the present invention. In FIG. 2, 10 is a portable non-contact type data carrier made in the shape of a coin or a card, 1
Reference numeral 2 is a reader / writer for writing data into or reading data from the data carrier 10.

【0018】リーダライタ12には制御手段としてのM
PU30、変調回路34及び復調回路36を備えたデー
タ伝送回路32、共通コアに巻いた送信コイル14aと
受信コイル14b、更にホストコンピュータに対する上
位インタフェース38を備える。MPU30によるデー
タキャリア10に対するライトアクセス(書込制御)は
コマンド、アドレス、書込データの順番で行い、このラ
イトアクセスの終了後に書込完了の書込確認コマンドを
発行して応答を受ける。このライトアクセスは図3の遷
移状態図に示すように、 チップセレクト信号をオン ライトコマンドの発行 アドレス発行(6ビットまたは8ビット) データ送信(1アドレス分:16ビット) チップセレクト信号オフ の順番に行われる。
The reader / writer 12 has an M as a control means.
The data transmission circuit 32 includes a PU 30, a modulation circuit 34, and a demodulation circuit 36, a transmission coil 14a and a reception coil 14b wound around a common core, and a host interface 38 for a host computer. Write access (write control) to the data carrier 10 by the MPU 30 is performed in the order of command, address, and write data, and after completion of this write access, a write completion write confirmation command is issued and a response is received. In this write access, as shown in the transition state diagram of FIG. 3, the chip select signal is turned on Write command issuance Address issue (6 bits or 8 bits) Data transmission (1 address: 16 bits) Chip select signal is turned off Done.

【0019】またライトアクセス終了後の書込確認につ
いては、 チップセレクト信号をオン DO端子状態確認要求コマンドの発行 確認応答待ち チップセレクト信号をオフ 電力送信状態(休止状態) を、確認応答としてのレディ信号(READY)が得ら
れるまでからを繰り返す。
For confirmation of writing after the end of write access, the chip select signal is turned on, the DO terminal state confirmation request command is issued, the confirmation response waits, the chip select signal is turned off, and the power transmission state (sleep state) is set as a confirmation response ready. Repeat until the signal (READY) is obtained.

【0020】リーダライタ12のデータ伝送回路32に
設けた変調回路34はデータキャリア10に対するコマ
ンド、アドレス、データ等の送信データをデータビット
0,1に対応して予め定めた異なる周波数f1,f2で
周波数変調するFSK変調を行って送信コイル14aに
供給する。また、復調回路36としてはデータキャリア
10からの返送データがスペクトラム拡散変調されてい
ることから、これに対応した復調を受信コイル14bか
らの受信信号に対し施し、返送データをビット単位に復
調してMPU30に出力する。
A modulation circuit 34 provided in the data transmission circuit 32 of the reader / writer 12 transmits transmission data such as a command, an address and data to the data carrier 10 at different frequencies f1 and f2 which are predetermined corresponding to the data bits 0 and 1. FSK modulation for frequency modulation is performed and supplied to the transmission coil 14a. Further, since the return data from the data carrier 10 is spread spectrum modulated as the demodulation circuit 36, demodulation corresponding to this is applied to the reception signal from the receiving coil 14b to demodulate the return data in bit units. Output to MPU30.

【0021】次にデータキャリア10を説明すると、デ
ータキャリア10には単一のコイル16、コイル16の
送信と受信を切り替える切替スイッチ24、復調回路2
6、切替回路24a及び変調回路28を備えたデータ伝
送回路18、メモリとしてのE2 PROM20、整流回
路22が設けられる。E2 PROM20はメモリ制御回
路20aとメモリ素子を備えたメモリ回路20bで構成
され、メモリ制御回路20aにはチップセレクト端子C
S、クロック端子CLK、データ入力端子DI、データ
出力端子DOが設けられる。データ出力端子DOはメモ
リ制御回路20aに設けた3ステートバッファ25の出
力が接続され、3ステートバッファ25の制御端子に対
するデセーブル(DIS-ENABLE)状態でデータ出力端子D
Oはハイインピーダンス状態に置かれ、制御端子がイネ
ーブル状態になると3ステートバッファ25の入力ビッ
ト1,0に応じてデータ出力端子DOはHレベルまたは
Lレベルとなる。
Next, the data carrier 10 will be described. The data carrier 10 includes a single coil 16, a changeover switch 24 for switching between transmission and reception of the coil 16, and a demodulation circuit 2.
6, a data transmission circuit 18 including a switching circuit 24a and a modulation circuit 28, an E 2 PROM 20 as a memory, and a rectifying circuit 22 are provided. The E 2 PROM 20 is composed of a memory control circuit 20a and a memory circuit 20b having a memory element. The memory control circuit 20a has a chip select terminal C.
S, a clock terminal CLK, a data input terminal DI, and a data output terminal DO are provided. The output of the 3-state buffer 25 provided in the memory control circuit 20a is connected to the data output terminal DO, and the data output terminal D is in a DIS-ENABLE state with respect to the control terminal of the 3-state buffer 25.
O is placed in a high impedance state, and when the control terminal is enabled, the data output terminal DO becomes H level or L level according to the input bits 1 and 0 of the 3-state buffer 25.

【0022】コイル16の送信と受信を切り替える切替
スイッチ24bは切替回路24aにより制御され、通常
は受信側aになっており、リーダライタ12からのDO
端子状態返送要求コマンドを受信した後、データを返送
する一定時間のみ送信側bに切替わり、その後、再び受
信側aに戻る。データ伝送回路18に設けた復調回路2
6はコイル16で受信したリーダライタ12からのFS
K変調された受信信号を復調してチップセレクト信号、
クロック信号及びアクセス信号を復調し、並列的にE2
PROM20に出力する。また、変調回路28はE2
ROM20のデータ出力端子DOからの信号のHレベル
またはLレベルに応じてスペクトラム拡散変調してコイ
ル16よりリーダライタ12に返送する。
The changeover switch 24b for switching between transmission and reception of the coil 16 is controlled by the changeover circuit 24a and is normally on the reception side a, and the DO from the reader / writer 12 is changed.
After receiving the terminal state return request command, the transmission side b is switched only for a certain period of time in which the data is returned, and then the process returns to the reception side a again. Demodulation circuit 2 provided in the data transmission circuit 18
6 is the FS from the reader / writer 12 received by the coil 16
The K-modulated received signal is demodulated to a chip select signal,
Demodulates the clock signal and access signal and E 2 in parallel
Output to PROM20. In addition, the modulation circuit 28 is E 2 P
The spread spectrum modulation is performed according to the H level or the L level of the signal from the data output terminal DO of the ROM 20 and the signal is returned from the coil 16 to the reader / writer 12.

【0023】このスペクトラム拡散変調としては、例え
ばデータビット1(Hレベル)で所定のワード長のM系
列信号を送信し、データビット0(Lレベル)でM系列
信号の送信を停止すればよい。このようなM系列信号を
使用したスペクトラム拡散変調信号の送信に対しリーダ
ライタ12側に設けた復調回路36には、送信側のM系
列信号と同じ基準M系列信号が設定されており、受信コ
イル14bの受信信号をM系列信号と同じワード長のシ
フトレジスタに順次投入しながら、基準M系列信号との
間でワード単位に積和計算を行って自己相関を求め、自
己相関のピーク値が得られたときにM系列信号の受信と
判別し、データビット1(Hレベル)をMPU30に出
力し、自己相関のピーク値が得られない場合にはデータ
ビット0(Lレベル)をMPU30に各々ビット単位に
出力する。
As the spread spectrum modulation, for example, an M-sequence signal having a predetermined word length may be transmitted with data bit 1 (H level), and transmission of the M-sequence signal may be stopped with data bit 0 (L level). The same reference M-sequence signal as the M-sequence signal on the transmitting side is set in the demodulation circuit 36 provided on the reader / writer 12 side for the transmission of the spread spectrum modulation signal using such an M-sequence signal. While sequentially receiving the received signal of 14b into a shift register having the same word length as the M-sequence signal, the sum of products is calculated word by word with the reference M-sequence signal to obtain the autocorrelation, and the peak value of the autocorrelation is obtained. When it is determined that the M-sequence signal has been received, the data bit 1 (H level) is output to the MPU 30, and if the peak value of the autocorrelation cannot be obtained, the data bit 0 (L level) is transmitted to the MPU 30. Output in units.

【0024】更にデータキャリア10には整流回路22
が設けられ、切替スイッチ24bを受信側aに切り替え
た状態でコイル16に得られる受信信号を整流して直流
電源電圧Vccを出力し、E2 PROM20を含むデータ
キャリア10の各回路部に対する電源供給を行ってい
る。更に、図2の実施例にあっては、リーダライタ12
のMPU30にはそのプログラム制御により実現される
書込完了確認部40が設けられている。書込完了確認部
40は図3に示すように、データキャリア10に対しラ
イトアクセスを発行した後、データキャリア10のE2
PROM20において例えば16ビットデータの書込み
に必要な最小書込時間Twの経過を監視し、最小書込時
間Twがタイムアップしたときにデータキャリア10に
対し書込完了を確認するための書込確認動作を開始す
る。
Further, the data carrier 10 has a rectifying circuit 22.
Is provided and rectifies the received signal obtained in the coil 16 with the changeover switch 24b switched to the receiving side a to output the DC power supply voltage Vcc, and supplies power to each circuit portion of the data carrier 10 including the E 2 PROM 20. It is carried out. Further, in the embodiment of FIG. 2, the reader / writer 12
The MPU 30 is provided with a write completion confirmation unit 40 realized by the program control. As shown in FIG. 3, the write completion confirmation unit 40 issues E 2 of the data carrier 10 after issuing a write access to the data carrier 10.
In the PROM 20, for example, a write confirmation operation for monitoring the elapse of the minimum write time Tw necessary for writing 16-bit data and confirming the completion of writing to the data carrier 10 when the minimum write time Tw has expired. To start.

【0025】すなわち、まずライトアクセス終了でオフ
となっいたチップセレクト信号をオン(Hレベル)し、
続いて書込確認コマンドとしてDO端子状態返送要求コ
マンドを発行する。このコマンドを受けたデータキャリ
ア10は確認応答状態となり、そのときE2 PROM2
0のデータ出力端子DOがLレベルにあれば書込中を示
すビジィ信号を返す。リーダライタ12はこの応答を受
信した後、チップセレクト信号をオフ(Lレベル)とす
るようにデータキャリア10に命令する。
That is, first, the chip select signal which has been turned off at the end of the write access is turned on (H level),
Then, a DO terminal state return request command is issued as a write confirmation command. Upon receiving this command, the data carrier 10 enters the acknowledged state, at which time the E 2 PROM 2
If the 0 data output terminal DO is at the L level, a busy signal indicating that writing is in progress is returned. After receiving this response, the reader / writer 12 commands the data carrier 10 to turn off the chip select signal (L level).

【0026】この書込確認動作は、データキャリア10
からの確認応答が書込中を示すビジィ状態であった場合
には、書込完了を示すレディ状態が得られるまで繰り返
し実行される。その後に書込みが完了するとデータ出力
端子DOはHレベルに切り替わり、その後の書込確認コ
マンドの応答でリーダライタ12に書込完了を示すレデ
ィ信号を返す。このあとチップセレクト信号をオフ(L
レベル)とするようにデータキャリア10に命令する。
このレディ信号を受けることでMPU30の書込完了確
認部40は書込完了を確認し、一連の書込動作を完了す
る。
This write confirmation operation is performed by the data carrier 10.
If the confirmation response from is a busy state indicating that writing is in progress, the process is repeatedly executed until a ready state indicating that writing is completed is obtained. Then, when the writing is completed, the data output terminal DO is switched to the H level, and the ready signal indicating the completion of the writing is returned to the reader / writer 12 in response to the subsequent write confirmation command. After this, turn off the chip select signal (L
The data carrier 10 is instructed to set the level.
By receiving this ready signal, the write completion confirming unit 40 of the MPU 30 confirms the completion of writing and completes a series of write operations.

【0027】図4は本発明の書込み及び書込確認動作を
示したタイミングチャートであり、さらに図5に書込確
認中の詳細なタイミングチャートを示す。図4におい
て、リーダライタ12からはチップセレクト新号をHレ
ベルとするためのチップセレクトオンコマンドに続い
て、書込シーケンスである0101を送出し、アドレス
及びデータが0または1の組み合せで送出される。そし
て、時刻t1でライトアクセス終了のためのチップセレ
クトオフコマンドを送出する。このときデータ伝送回路
18は、CS端子をHレベルとし、0または1のデータ
はシフトクロックCLKに同期してDI端子に入力し、
最後にCS端子をLレベルとする。このチップセレクト
信号CSをLレベルとした時刻t1よりE2 PROM2
0に対するデータ書込みが開始される。
FIG. 4 is a timing chart showing the write and write confirmation operation of the present invention, and FIG. 5 shows a detailed timing chart during the write confirmation. In FIG. 4, the reader / writer 12 sends a write select sequence 0101 following the chip select on command for setting the new chip select signal to the H level, and the address and data are sent in combination of 0 or 1. It Then, at time t1, a chip select off command for ending the write access is transmitted. At this time, the data transmission circuit 18 sets the CS terminal to the H level, inputs 0 or 1 data to the DI terminal in synchronization with the shift clock CLK,
Finally, the CS terminal is set to L level. From time t1 when this chip select signal CS is set to L level, E 2 PROM2
Data writing to 0 is started.

【0028】ここで、E2 PROM20に書込む例えば
16ビットデータの最小書込時間Twが判っていること
から、本発明にあっては最小書込時間Twを経過した時
刻t2で書込完了の確認を行うためにチップセレクト信
号CSをLレベルからHレベルに切り替えさせる。時刻
t2でチップセレクト信号をHレベルに切替えた後の書
込確認動作は図5のタイミグチャートに示すように、F
SK変調された受信信号から書込確認コマンドとしての
DO端子状態返送要求コマンドを解読し、続いて切替ス
イッチ24bをそれまでの受信側aから送信側bに切替
える。このコマンド受信後の切替えは予め定めた一定時
間後に行われるが、図5ではこの時間遅れは省略してい
る。続いて応答期間が設定され、このときE2 PROM
20がまだ書込中にあればデータ出力端子DOの出力信
号はLレベルとなっているので、書込中を示すビジィ信
号をリーダライタ12に送り返す。
Here, since the minimum writing time Tw of, for example, 16-bit data to be written in the E 2 PROM 20 is known, in the present invention, the writing is completed at the time t2 when the minimum writing time Tw has elapsed. The chip select signal CS is switched from the L level to the H level for confirmation. The write confirmation operation after switching the chip select signal to the H level at time t2 is as shown in the timing chart of FIG.
The DO terminal state return request command as a write confirmation command is decoded from the SK-modulated received signal, and then the changeover switch 24b is switched from the previously received side a to the transmitting side b. The switching after receiving this command is performed after a predetermined time has elapsed, but this time delay is omitted in FIG. Then, the response period is set. At this time, the E 2 PROM
If 20 is still writing, the output signal of the data output terminal DO is at L level, and therefore a busy signal indicating that writing is in progress is sent back to the reader / writer 12.

【0029】ビジィ信号の応答を受けたリーダライタ1
2はチップセレクト信号をオフ(Lレベル)とするよう
に命令し、一定時間T1後に1回目の書込確認処理を終
了し、更に一定時間T2に亘るプリアンブル期間を経過
した後に2回目の書込確認を行うために再度、書込確認
動作を行う。図5の場合には、3回目の書込確認動作で
書込が完了してレディ信号を応答しており、この完了応
答を受けて一連の書込確認処理を終了する。
The reader / writer 1 which receives the response of the busy signal
2 instructs the chip select signal to be turned off (L level), finishes the first write confirmation process after a fixed time T1, and further writes the second write after a preamble period of a fixed time T2 has elapsed. The write confirmation operation is performed again for confirmation. In the case of FIG. 5, the writing is completed in the third writing confirmation operation and the ready signal is responded, and upon receipt of this completion response, the series of writing confirmation processing is ended.

【0030】このような書込完了の確認動作におけるデ
ータキャリア10の整流回路22に対するリーダライタ
12からの電源供給状態を見ると、図4のライトアクセ
スを完了した時刻t1から時刻t2までの最小書込時間
Twの間、コイル16は受信側aに切り替わっており、
整流回路22に対するリーダライタ12からの電源供給
が行われている。
Looking at the power supply state from the reader / writer 12 to the rectifier circuit 22 of the data carrier 10 in the write completion confirming operation, the minimum writing from the time t1 to the time t2 when the write access of FIG. 4 is completed. During the loading time Tw, the coil 16 is switched to the receiving side a,
Power is supplied from the reader / writer 12 to the rectifier circuit 22.

【0031】また図5に示した書込完了の確認中にあっ
ては、書込確認コマンドに対する応答期間の間のみコイ
ル16は送信側に切り替わって、整流回路22に対する
電源供給が遮断される。ここで、図7に示した従来の書
込完了の確認動作と対比してみると、図7の従来装置に
あっては時刻t1でライトアクセスが終了した直後、例
えば1μs程度の極く僅かな時間後のt2でチップセレ
クト信号CSをHレベルとして書込確認の動作を開始し
ており、本発明の書込最小時間Twの間も書込が完了し
ないにも関わらず書込確認コマンドを繰り返し発行して
応答期間で電源供給を遮断しており、その分だけ整流回
路22に対するリーダライタ12からの電源供給の遮断
がトータル的に長くなり、書込途中で電力不足により書
込みに失敗する恐れがある。
During the confirmation of the write completion shown in FIG. 5, the coil 16 is switched to the transmitting side only during the response period to the write confirmation command, and the power supply to the rectifier circuit 22 is cut off. Here, in comparison with the conventional write completion confirmation operation shown in FIG. 7, in the conventional apparatus of FIG. 7, immediately after the write access is completed at time t1, for example, a very small amount of about 1 μs. At time t2, the chip select signal CS is set to the H level to start the write confirmation operation, and the write confirmation command is repeated even though the writing is not completed even during the minimum write time Tw of the present invention. The power supply is cut off in the response period after issuing and the power supply cutoff from the reader / writer 12 to the rectifier circuit 22 becomes longer by that amount, and there is a possibility that writing may fail due to power shortage during writing. is there.

【0032】これに対し本発明の書込完了確認装置にあ
っては、書込命令の送信完了の時刻t1より最小書込時
間Twの間は書込完了の確認指示を出さないようにして
いるため、この間、継続して整流回路22に対するリー
ダライタ12からの電源供給が行われ、電源供給が遮断
される書込確認時間は必要最小限に抑えられるため、整
流回路22に対する電源供給の遮断時間を必要最小限に
抑え、データキャリア10が電力不足により誤動作を起
こしたり動作不能となってしまうことを確実に防止でき
る。
On the other hand, in the write completion confirmation device of the present invention, the write completion confirmation instruction is not issued for the minimum write time Tw from the time t1 when the transmission of the write command is completed. Therefore, during this period, the power supply from the reader / writer 12 to the rectifier circuit 22 is continuously performed, and the write confirmation time during which the power supply is cut off is suppressed to a necessary minimum. It is possible to reliably prevent the data carrier 10 from malfunctioning or becoming inoperable due to power shortage.

【0033】更に、リーダライタ12からデータキャリ
ア10に対し書込最小時間Tw経過後に行なう書込確認
動作は、図5に示したようにT2時間に亘るプリアンブ
ル時間、即ち休止時間を設定して間欠的に行うことで、
書込完了となるまでの書込確認コマンドの発行回数を低
減し、データキャリア10での応答処理を少なくするこ
とで、データキャリアの消費電力を節減できる。
Further, as shown in FIG. 5, the write confirmation operation performed after the minimum write time Tw from the reader / writer 12 to the data carrier 10 is set intermittently by setting a preamble time for T2 time, that is, a pause time. By doing
Power consumption of the data carrier can be reduced by reducing the number of times the write confirmation command is issued until the writing is completed and by reducing the response process in the data carrier 10.

【0034】またCS端子をHレベル(ENABLE)
にする時間を短くすることで、更なる消費電力の節減が
できる。具体的には、最小書込時間Twの間は、データ
キャリア10は無応答状態にあるので、通信に用いるI
C等の回路の全てあるいは一部に対する電源供給を停止
したり、比較的消費電力の大きい発振子に対する電源供
給を停止する。このようにE2 PROMを含む必要最小
限の回路部品にしか電力を供給しなければ、より書込消
費電流を低減できる。
The CS terminal is set to H level (ENABLE)
By shortening the power consumption time, it is possible to further reduce power consumption. Specifically, since the data carrier 10 is in a non-responsive state during the minimum writing time Tw, I used for communication is I.
The power supply to all or part of the circuit such as C is stopped, or the power supply to the oscillator having relatively large power consumption is stopped. As described above, if power is supplied only to the minimum necessary circuit components including the E 2 PROM, the write current consumption can be further reduced.

【0035】尚、本実施例では、データキャリア10に
対するコイルを単一としているが、送信と受信を別々と
し、切替回路で切替えることも可能である。また非接触
通信を前提としているが、接触式の場合にも本発明の書
込確認処理を適用することで、リーダライタの消費電力
の節減につながるだけでなく、電池内蔵のデータキャリ
アに対しても、電池寿命の拡大をはかることができる。
In the present embodiment, the data carrier 10 has a single coil, but it is also possible to separate the transmission and the reception and switch them by the switching circuit. Although it is premised on non-contact communication, by applying the writing confirmation processing of the present invention to the case of the contact type as well, not only the power consumption of the reader / writer is reduced, but also to the data carrier with a built-in battery. Also, the battery life can be extended.

【0036】[0036]

【発明の効果】以上説明してきたように本発明によれ
ば、ライトアクセスの終了後、所定の書込最小時間を経
過してから書込確認動作を開始するため、確認応答のた
めにデータキャリアに対する電源供給が遮断される時間
を必要最小限に抑えることができ、書込動作中に電力不
足が生ずることを確実に防止できる。
As described above, according to the present invention, after the write access is completed, the write confirmation operation is started after a lapse of a predetermined minimum write time. It is possible to minimize the time for which the power supply to the device is cut off, and it is possible to reliably prevent power shortage during the writing operation.

【0037】また、書込確認指示を間欠的に行うこと
で、次に書込確認指示を行うまでにデータキャリアの電
力を十分に回復でき、電力不足による書込の失敗を防止
でき、また書込が完了するまでの書込確認動作の回数を
低減できてデータキャリアの消費電力を節減できる。更
に、E2 PROMのイネーブル状態の時間を短くするこ
とで、消費電力の低減のみだけでなく、書込を可能とす
る通信距離の拡大ができる。
By intermittently issuing the write confirmation instruction, the power of the data carrier can be sufficiently restored before the next write confirmation instruction is given, and the writing failure due to the power shortage can be prevented. It is possible to reduce the number of times of the write confirmation operation until the loading is completed and save the power consumption of the data carrier. Furthermore, by shortening the time during which the E 2 PROM is enabled, not only the power consumption can be reduced, but also the communication distance that enables writing can be expanded.

【0038】更に、書込最小時間の間、不要回路部品に
対する電源供給を停止することで、消費電力の低減と、
書込を可能とする通信距離を拡大できる。
Further, by stopping the power supply to the unnecessary circuit components during the minimum writing time, the power consumption is reduced,
The communication distance that enables writing can be expanded.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の原理説明図FIG. 1 is an explanatory diagram of the principle of the present invention.

【図2】本発明の実施例構成図FIG. 2 is a block diagram of an embodiment of the present invention.

【図3】本発明の書込及び書込確認における遷移状態を
示した説明図
FIG. 3 is an explanatory diagram showing transition states in writing and writing confirmation according to the present invention.

【図4】本発明による書込完了から書込確認までの処理
を示したタイミングチャート
FIG. 4 is a timing chart showing processing from writing completion to writing confirmation according to the present invention.

【図5】図4の書込確認の内容を詳細を示したタイミン
グチャート
5 is a timing chart showing the details of the write confirmation in FIG. 4;

【図6】従来システムの説明図FIG. 6 is an explanatory diagram of a conventional system.

【図7】従来の書込完了確認を示したタイミングチャー
FIG. 7 is a timing chart showing a conventional write completion confirmation.

【符号の説明】[Explanation of symbols]

10:データキャリア(非接触型) 12:リーダライタ 14a:送信コイル 14b:受信コイル 16:コイル(送受信用) 18,32:データ伝送回路(データ伝送手段) 20:E2 PROM(メモリ) 20a:メモリ制御回路 20b:メモリ回路 22:整流回路 24a:切替回路 24b:切替スイッチ 25:3ステートバッファ 26,36:復調回路 28,34:変調回路 30:MPU(制御手段) 36:上位インタフェース 40:書込完了確認部(書込完了確認手段)10: data carrier (non-contact type) 12: reader / writer 14a: transmission coil 14b: reception coil 16: coil (for transmission / reception) 18, 32: data transmission circuit (data transmission means) 20: E 2 PROM (memory) 20a: Memory control circuit 20b: Memory circuit 22: Rectification circuit 24a: Changeover circuit 24b: Changeover switch 25: 3-state buffer 26, 36: Demodulation circuit 28, 34: Modulation circuit 30: MPU (control means) 36: Upper interface 40: Writing Completion confirmation section (writing completion confirmation means)

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 G11C 16/06 ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification code Office reference number FI technical display location G11C 16/06

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】非接触結合されるリーダライタ(12)と
データキャリア(10)を有し、前記リーダライタ(1
2)は、コイル(14)を備えたデータ伝送手段(3
2)と、該データ伝送手段(32)を介して前記データ
キャリア(10)に対し書込み及び読出しを行う制御手
段(30)とを備え、 前記データキャリア(10)は、送信と受信で切替えら
れる単一のコイル(16)を備えたデータ伝送手段(1
8)と、該データ伝送手段(18)を介して前記リーダ
ライタ(12)から得られた命令に基づいてデータの書
込み又は読出しを受けるメモリ(20)と、前記コイル
(16)の受信状態で得られた受信信号を整流して電源
を供給する整流回路(22)とを備え、 前記リーダライタ(12)はデータキャリア(10)に
書込命令を送出した後に書込完了の確認を指示し、該書
込確認の指示毎にデータキャリア(10)が書込中であ
ればビジィ信号を返送させ、書込みが完了するとレディ
信号を返送させるようにした非接触データ記憶システム
の書込完了確認装置に於いて、 前記リーダライタ(12)に、書込命令の送出完了時点
から最小書込時間Twの経過後に書込確認を前記データ
キャリア(10)に指示する書込確認手段40を設け、
前記データキャリア(10)は書込命令受信完了から書
込確認指示を受けるまでの前記最小書込時間Twの間は
前記コイル(16)を受信側として電源供給を受け、書
込確認指示を受けた後のビジィ信号又はレディ信号の応
答期間にのみ前記コイル(16)を送信側に切替えて電
源供給の遮断状態とし、該電源遮断状態を最小時間に抑
えたとを特徴とする非接触データ記憶システムの書込完
了確認装置。
1. A reader / writer (1) and a data carrier (10) which are contactlessly coupled to each other, and the reader / writer (1).
2) is a data transmission means (3) equipped with a coil (14)
2) and a control means (30) for writing and reading to and from the data carrier (10) via the data transmission means (32), the data carrier (10) being switched between transmission and reception. Data transmission means (1 with a single coil (16)
8), a memory (20) for receiving or writing data based on a command obtained from the reader / writer (12) via the data transmission means (18), and a receiving state of the coil (16). The reader / writer (12) sends a write command to the data carrier (10) and then issues an instruction to confirm completion of writing. A writing completion confirmation device for a non-contact data storage system, wherein a busy signal is returned when the data carrier (10) is writing for each writing confirmation instruction, and a ready signal is returned when the writing is completed. In the above, the reader / writer (12) is provided with a write confirmation means 40 for instructing the data carrier (10) to perform write confirmation after a lapse of the minimum write time Tw from the time when the transmission of the write command is completed.
The data carrier (10) receives power supply with the coil (16) as a receiving side and receives a write confirmation instruction during the minimum write time Tw from completion of reception of a write instruction to reception of a write confirmation instruction. A non-contact data storage system, characterized in that the coil (16) is switched to the transmitting side only during a response period of a busy signal or a ready signal after the start of the power supply to cut off the power supply and the power cut-off state is suppressed to a minimum time Write completion confirmation device.
【請求項2】請求項1記載の非接触データ記憶システム
の書込完了確認装置に於いて、 前記リーダライタ(12)の書込確認手段40は、最小
書込時間Tw経過後に一定時間間隔で前記データキャリ
アに書込確認指示を行うことを特徴とする非接触データ
記憶システムの書込完了確認装置。
2. The write completion confirming device for a contactless data storage system according to claim 1, wherein the write confirming means 40 of the reader / writer (12) is at a constant time interval after a minimum write time Tw has elapsed. A writing completion confirmation device for a non-contact data storage system, characterized in that a writing confirmation instruction is given to the data carrier.
【請求項3】請求項1記載の非接触データ記憶システム
の書込完了確認装置に於いて、 前記データキャリア(10)はメモリ(20)としてE
2 PROMを備え、前記リーダライタ(12)は、書込
命令の送出後に前記書込最小時間Twに亘り前記E2
ROMに対するチップセレクト信号CSをオフとし、該
書込最小時間Tw経過時にに該チップセレクト信号CS
をオンして書込確認を指示し、更に前記データキャリア
(10)から書込完了の確認応答が得られた時にチップ
セレクト信号をオフすることを特徴とする非接触データ
記憶システムの書込完了確認装置。
3. The write completion confirmation device for a contactless data storage system according to claim 1, wherein the data carrier (10) is a memory (20).
The reader / writer (12) is provided with 2 PROMs, and the reader / writer (12) holds the E 2 P for the write minimum time Tw after sending a write command.
The chip select signal CS for the ROM is turned off, and when the write minimum time Tw elapses, the chip select signal CS
Is turned on to instruct the write confirmation, and when the write completion confirmation response is obtained from the data carrier (10), the chip select signal is turned off, and the write completion of the contactless data storage system is completed. Confirmation device.
【請求項4】請求項1記載の非接触データ記憶システム
の書込完了確認装置に於いて、 前記データキャリア(10)はメモリ(20)としてE
2 PROMを備え、前記リーダライタ(12)は、書込
命令の送出後に前記E2 PROMに対するチップセレク
ト信号CSをとオンして書込確認を指示し、返送された
ビジィ信号またはレディ信号を受信した際にチップセレ
クト信号をオフとする動作を繰り返すことを特徴とする
非接触データ記憶システムの書込完了確認装置。
4. The write completion confirmation device for a contactless data storage system according to claim 1, wherein the data carrier (10) is a memory (20).
2 PROM, the reader / writer (12) turns on the chip select signal CS for the E 2 PROM after sending the write command to instruct the write confirmation, and receives the returned busy signal or ready signal. A write completion confirmation device for a non-contact data storage system, characterized in that the operation of turning off the chip select signal is repeated when the write operation is performed.
【請求項5】請求項1記載の非接触データ記憶システム
の書込完了確認装置に於いて、 前記データキャリア(10)は通信に必要なIC等の通
信回路を備え、最小書込時間(Tw)に亘りE2 PRO
M以外の前記通信回路の全部または一部への電源供給を
停止し、該最小書込時間(Tw)経過後に電源を供給す
ることを特徴とする非接触データ記憶システムの書込完
了確認装置。
5. The write completion confirmation device for a contactless data storage system according to claim 1, wherein the data carrier (10) is provided with a communication circuit such as an IC necessary for communication and has a minimum write time (Tw). ) Over E 2 PRO
A writing completion confirmation device for a non-contact data storage system, characterized in that power supply to all or part of the communication circuits other than M is stopped and power is supplied after the minimum write time (Tw) has elapsed.
【請求項6】請求項1記載の非接触データ記憶システム
の書込完了確認装置に於いて、 前記データキャリア(10)はクロックなどのパルスを
発生する発振子を備え、最小書込時間(Tw)に亘りE
2 PROM以外の前記発振子への電源供給を停止し、該
最小書込時間(Tw)経過後にに前記発振子に電源を供
給することを特徴とする非接触データ記憶システムの書
込完了確認装置。
6. The write completion confirmation device for a contactless data storage system according to claim 1, wherein the data carrier (10) includes an oscillator for generating a pulse such as a clock, and a minimum write time (Tw). ) Over E
2 A device for confirming write completion of a non-contact data storage system, characterized in that power supply to the oscillators other than PROM is stopped, and power is supplied to the oscillator after the minimum write time (Tw) elapses. ..
JP2836493A 1992-02-19 1993-02-18 Writing completion recognizing device in system for storing non-contact data Pending JPH05298498A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP3125392 1992-02-19
JP4-31253 1992-02-19

Publications (1)

Publication Number Publication Date
JPH05298498A true JPH05298498A (en) 1993-11-12

Family

ID=12326199

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2836493A Pending JPH05298498A (en) 1992-02-19 1993-02-18 Writing completion recognizing device in system for storing non-contact data

Country Status (1)

Country Link
JP (1) JPH05298498A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006040184A (en) * 2004-07-29 2006-02-09 Nec Electronics Corp Reader-writer and communication method and system using the same
EP2450835A2 (en) 2010-10-28 2012-05-09 Renesas Electronics Corporation Semiconductor device for wireless communication
CN111967281A (en) * 2020-07-09 2020-11-20 深圳市金溢科技股份有限公司 CPC card and power management method thereof

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006040184A (en) * 2004-07-29 2006-02-09 Nec Electronics Corp Reader-writer and communication method and system using the same
JP4738771B2 (en) * 2004-07-29 2011-08-03 ルネサスエレクトロニクス株式会社 Communication system and communication method
EP2450835A2 (en) 2010-10-28 2012-05-09 Renesas Electronics Corporation Semiconductor device for wireless communication
US9177182B2 (en) 2010-10-28 2015-11-03 Renesas Electronics Corporation Semiconductor device for wireless communication
CN111967281A (en) * 2020-07-09 2020-11-20 深圳市金溢科技股份有限公司 CPC card and power management method thereof

Similar Documents

Publication Publication Date Title
US7364083B2 (en) IC card with built-in coprocessor for auxiliary arithmetic, and control method thereof
US7053754B2 (en) Anti-collision method for contactless electronic module
US6820208B2 (en) IC card, IC chip, data assuring method and power supply monitor method
JP2001501391A (en) Method of transmitting data in a radio frequency identification system
CN101064000B (en) Identification system and identification method
JPH032991A (en) Transaction system
US9875380B2 (en) Non-contact data carriers including an anti-collision scheme
JP2005136972A (en) Non-contact proximity automated data collection system and method
JP2003346113A (en) Combination type ic card
CN105279543A (en) Radiofrequency transponder circuit
EP1527410B1 (en) Transponder with a controllable power-on-reset circuit
JPH05298498A (en) Writing completion recognizing device in system for storing non-contact data
US6597285B2 (en) Non-contact communication apparatus and control method for non-contact communication apparatus
JPH06311069A (en) Contactless storage medium and processing unit for contactless storage medium
JPH11120306A (en) Method and device for data access
JP2022074130A (en) Radio frequency identification communication method for reducing communication collisions with low power consumption and radio frequency identification communication system using the same
JPH0612532A (en) Device for confirming writing completion of noncontact data storage system
JP3696796B2 (en) Electromagnetic induction interrogation device and communication method
JP2542142B2 (en) Contact method of contactless identification device
JP2005275456A (en) Portable electronic medium, integrated circuit used in portable electronic medium, and method for issuing portable electronic medium
JPH05346978A (en) Data carrier and discrimination system
JP2000172805A (en) Ic card
JPH06111085A (en) Noncontact storage medium
JP2000172792A (en) Non-contact type ic card reader
JP2001250089A (en) Non-contact ic card reader/writer