JPH05297022A - Waveform storage device - Google Patents

Waveform storage device

Info

Publication number
JPH05297022A
JPH05297022A JP4122586A JP12258692A JPH05297022A JP H05297022 A JPH05297022 A JP H05297022A JP 4122586 A JP4122586 A JP 4122586A JP 12258692 A JP12258692 A JP 12258692A JP H05297022 A JPH05297022 A JP H05297022A
Authority
JP
Japan
Prior art keywords
data
waveform
minimum value
maximum value
memory circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4122586A
Other languages
Japanese (ja)
Other versions
JP3185814B2 (en
Inventor
Shuji Koizumi
修治 小泉
Kazuo Sakurai
一生 桜井
Yoshiro Sugimoto
義郎 杉本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Iwatsu Electric Co Ltd
Original Assignee
Iwatsu Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Iwatsu Electric Co Ltd filed Critical Iwatsu Electric Co Ltd
Priority to JP12258692A priority Critical patent/JP3185814B2/en
Publication of JPH05297022A publication Critical patent/JPH05297022A/en
Application granted granted Critical
Publication of JP3185814B2 publication Critical patent/JP3185814B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

PURPOSE:To provide a waveform storage device which can retrieve a partial feature of a long-term waveform data at a high speed. CONSTITUTION:An input waveform data is converted to a digital signal by an A/D converter 2. The digital waveform data from the A/D converter 2 is stored to a first memory circuit 3. The maximum and minimum values are detected by a maximum/minimum value detection circuit 4 for each N data which is read out of the entire M data of the first memory circuit 3 (M>=N>=2). The maximum and minimum values for each N data which are obtained by the maximum/minimum value detection circuit 4 are stored into a second memory device 5. The above N values can be set arbitrarily. The difference between the maximum and minimum values is also stored into the second memory circuit 5 as needed.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、例えば、長時間分の
被測定信号波形を記憶し、その記憶データから部分的な
特徴を見付け出すのに好適な波形記憶装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a waveform storage device suitable for storing, for example, a measured signal waveform for a long time and finding a partial characteristic from the stored data.

【0002】[0002]

【従来の技術】例えば、各種システムにおいて、ノイズ
により、装置が異常停止するような場合には、異常停止
の原因となったノイズの解析を行う必要があるが、この
場合に、波形記憶装置が使用される。すなわち、システ
ム各部の信号波形を波形記憶装置に取り込み、その波形
をディスプレイに表示して、解析を行うものである。
2. Description of the Related Art For example, in various systems, when the device abnormally stops due to noise, it is necessary to analyze the noise that causes the abnormal stop. used. That is, the signal waveform of each part of the system is loaded into the waveform storage device, and the waveform is displayed on the display for analysis.

【0003】この場合に、波形の表示を高速にできるこ
とが、解析作業を効率良く実施するためには好ましい。
そこで、従来、解析対象となる長時間の信号波形を波形
記憶装置に記憶した場合において、記憶データを読み出
してディスプレイに表示する際に、高速に表示動作を行
わせるようにするために、記憶データを圧縮して表示す
る技術が知られている。
In this case, it is preferable that the waveform can be displayed at high speed in order to efficiently carry out the analysis work.
Therefore, conventionally, when a long-time signal waveform to be analyzed is stored in a waveform storage device, in order to perform a display operation at high speed when the stored data is read out and displayed on a display, A technique for compressing and displaying is known.

【0004】この場合に、圧縮の方法としては、データ
を間引いて表示用のデータを形成する方法と、複数個の
データ毎に最大値と最小値を求め、それを順番に並べる
方法があった。
In this case, as a compression method, there are a method of thinning out data to form display data and a method of obtaining a maximum value and a minimum value for each of a plurality of data and arranging them in order. ..

【0005】[0005]

【発明が解決しようとする課題】ところが、前述したよ
うな高速表示のために記憶データを圧縮して表示する波
形装置の場合には、次のような欠点があり、上記のよう
な入力信号波形の一部の特徴を取り出して解析する場合
には適さない。
However, the waveform device for compressing and displaying the stored data for high-speed display as described above has the following drawbacks. It is not suitable for extracting and analyzing a part of the characteristics of.

【0006】すなわち、圧縮方法としてデータ間引きを
行う方法の場合には、例えば入力信号波形にスパイク状
のノイズが乗っていても、それが間引きのために表示波
形に現れないことがある。この圧縮方法による場合に
は、表示波形からは記憶した入力信号波形のトレンド的
傾向が把握できるだけである。
That is, in the case of a data thinning method as a compression method, even if spiked noise is present in the input signal waveform, it may not appear in the display waveform due to thinning. With this compression method, the trend of the stored input signal waveform can only be grasped from the displayed waveform.

【0007】また、圧縮方法としてデータの最大値、最
小値を順番に並べる方法の場合には、圧縮して表示モニ
タすることが目的のため、通常、1kワード、2kワー
ド程度の、表示してちらつきの出ないデータ表示に固定
されており、記憶データ中からスパイクノイズ等の位置
を検出して、その詳細な検討を行う場合のように、解析
対象の信号の一部のみを取り出す目的のためには不適で
ある。
Further, in the case of a method of arranging the maximum value and the minimum value of data in order as a compression method, since the purpose is to compress and monitor the display, usually, about 1 k words and 2 k words are displayed. It is fixed to a flicker-free data display, and for the purpose of extracting only a part of the signal to be analyzed, as in the case of detecting the position of spike noise in the stored data and conducting a detailed examination of it. Is not suitable for.

【0008】さらに、圧縮方法としてデータの最大値、
最小値を順番に並べる方法の場合には、データが徐々に
大きくなってゆく傾向の部位では、最小値データ→最大
値データの順に並べ、徐々に小さくなってゆく傾向の部
位では、最大値データ→最小値データの順に並べて、表
示を見易くすることも行われていたが、この方法も、目
的は見易い表示であって、入力信号波形の一部のみを取
り出して、その波形の特徴の詳細な検討を行うことには
適さない。
Further, as a compression method, the maximum value of data,
In the case of the method of arranging the minimum values in order, in the part where the data tends to increase gradually, the minimum value data → the maximum value data are arranged in this order, and in the part where the data gradually decreases, the maximum value data → It was also arranged to display the minimum value data in order to make the display easier to see, but the purpose of this method is also to make the display easy to see, and only a part of the input signal waveform is extracted and detailed characteristics of the waveform are displayed. Not suitable for consideration.

【0009】このため、従来においては、数Mワードの
メモリ容量の波形記憶装置から読み出した測定データの
全てを、GP−IB等のインターフェイスを介してコン
ピュータに転送している。そして、このコンピュータ
で、測定データの一部を取り出し、解析を行うようにし
ている。
For this reason, conventionally, all of the measurement data read from the waveform storage device having a memory capacity of several M words is transferred to a computer via an interface such as GP-IB. Then, with this computer, a part of the measurement data is taken out and analyzed.

【0010】ところが、この場合には、メモリからの測
定データの全てをコンピュータに転送しているため、イ
ンターフェイスのデータ転送速度と、コンピュータのメ
モリ容量の制限により、効果的に必要な一部情報の取り
出しを行うことができなかった。
However, in this case, since all of the measurement data from the memory is transferred to the computer, some of the necessary partial information can be effectively used due to the data transfer speed of the interface and the memory capacity of the computer. It was not possible to take it out.

【0011】この発明は、以上の点に鑑み、入力波形デ
ータの部分的な特徴を、高速に探索することができる波
形記憶装置を提供することを目的とする。
In view of the above points, an object of the present invention is to provide a waveform storage device capable of searching a partial characteristic of input waveform data at high speed.

【0012】[0012]

【課題を解決するための手段】上記課題を解決するた
め、この発明による波形記憶装置は、後述の実施例の参
照符号を対応させると、入力波形データをデジタル信号
に変換するためのA/Dコンバータ2と、このA/Dコ
ンバータ2からのデジタル波形データを記憶する第1の
メモリ回路3と、前記第1のメモリ回路3のM個の全デ
ータのうちから読み出されたN個(M≧N≧2)のデー
タ毎に最大値MAX及び最小値MINを検出する最大値
・最小値検出回路4と、この最大値・最小値検出回路4
からの前記N個のデータ毎の最大値及び最小値を記憶す
る第2のメモリ回路5と、前記Nの値を任意に設定し
て、前記第1のメモリ回路3からデータを読み出し、そ
の読み出しデータを前記最大値・最小値検出回路4に供
給する手段6とを備えることを特徴とする。
In order to solve the above-mentioned problems, the waveform storage device according to the present invention uses an A / D for converting the input waveform data into a digital signal when the reference symbols of the embodiments described later are made to correspond. The converter 2, the first memory circuit 3 that stores the digital waveform data from the A / D converter 2, and the N (M) read out of all the M data of the first memory circuit 3 (M Maximum value / minimum value detection circuit 4 for detecting the maximum value MAX and the minimum value MIN for each data of ≧ N ≧ 2), and this maximum value / minimum value detection circuit 4
Second memory circuit 5 for storing the maximum value and the minimum value for each of the N pieces of data from No. 1, and reading the data from the first memory circuit 3 by arbitrarily setting the value of N. Means 6 for supplying data to the maximum value / minimum value detection circuit 4.

【0013】[0013]

【作用】上記の構成の、この発明による波形記憶装置に
おいては、N個のデータ毎に最大値、最小値が求めら
れ、それが第2のメモリ回路5に記憶される。この第2
のメモリ回路5からのデータは、解析用とすることがで
きる。そして、前記データ数Nは、任意に設定すること
ができる。
In the waveform storage device of the present invention having the above construction, the maximum value and the minimum value are obtained for every N pieces of data and stored in the second memory circuit 5. This second
The data from the memory circuit 5 can be used for analysis. The number of data N can be set arbitrarily.

【0014】[0014]

【実施例】以下、この発明による波形記憶装置及びこの
波形記憶装置を用いた波形の特徴探索方法について、図
を参照しながら説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A waveform storage device according to the present invention and a waveform feature searching method using the waveform storage device will be described below with reference to the drawings.

【0015】図1は、この発明による波形記憶装置の一
実施例を含む、波形の特徴探索システムの構成の一例を
示すものである。
FIG. 1 shows an example of the configuration of a waveform feature searching system including an embodiment of a waveform storage device according to the present invention.

【0016】図1で、10は波形記憶装置を示し、これ
は入力端子1と、A/Dコンバータ2と、第1のメモリ
回路3と、最大値・最小値検出回路4と、第2のメモリ
回路5と、CPU(マイクロコンピュータ)6と、キー
入力装置7と、出力端子8とを備えている。この波形記
憶装置10のCPU6は、GP−IBインターフェイス
11を介して外部のコンピュータ、例えばパーソナルコ
ンピュータ12と接続され、波形記憶装置10とパーソ
ナルコンピュータ12との間でデータ及び制御信号の授
受が行われるようにされている。
In FIG. 1, reference numeral 10 denotes a waveform storage device, which has an input terminal 1, an A / D converter 2, a first memory circuit 3, a maximum value / minimum value detection circuit 4, and a second value. A memory circuit 5, a CPU (microcomputer) 6, a key input device 7, and an output terminal 8 are provided. The CPU 6 of the waveform storage device 10 is connected to an external computer, for example, a personal computer 12 via the GP-IB interface 11, and data and control signals are exchanged between the waveform storage device 10 and the personal computer 12. Is being done.

【0017】波形記憶装置10において、入力端子1を
通じた探索対象の入力波形信号は、A/Dコンバータ2
によりデジタル信号に変換される。そして、このデジタ
ル信号が、例えば4Mワード程度の大きな容量を有する
第1のメモリ回路3に、CPU6の書き込み制御に従っ
て書き込まれて記憶される。
In the waveform storage device 10, the input waveform signal to be searched through the input terminal 1 is the A / D converter 2
Is converted into a digital signal by. Then, this digital signal is written and stored in the first memory circuit 3 having a large capacity of, for example, about 4 M words under the write control of the CPU 6.

【0018】そして、キー入力装置7におけるキー入力
操作により、後述するようにN個、例えばN=2個の
データ毎に最大値及び最小値を求めることがCPU6に
対して設定されている。この場合、キー入力により設定
される情報としては、例えば第1のメモリ回路3のどの
位置からデータを読み出し始めるかの読み出し開始ポイ
ント、最大値、最小値を求める単位となるデータ数Nを
決定する上記nの値、等とされる。
The CPU 6 is set to obtain a maximum value and a minimum value for each of N pieces of data, for example N = 2 n pieces, by a key input operation in the key input device 7, as described later. In this case, as the information set by key input, for example, the read start point at which position in the first memory circuit 3 the data is to be read out, the number of data N as a unit for obtaining the maximum value, and the minimum value are determined. The value of n is the same as the above.

【0019】そして、N個のデータ毎に最大値及び最小
値を求めるように設定されている場合には、CPU6の
制御に従い、第1のメモリ回路3から入力波形データ
が、前記読み出し開始ポイントから順次読み出され、最
大値・最小値検出回路4に供給される。
When the maximum value and the minimum value are set for every N data, the input waveform data from the first memory circuit 3 is read from the read start point under the control of the CPU 6. The data is sequentially read and supplied to the maximum / minimum value detection circuit 4.

【0020】最大値・最小値検出回路4では、これに入
力されるN個のデータ毎に、その最大値MAX及び最小
値MIN、さらには最大値と最小値との差分DIFが求
められる。そして、求められたN個のデータ毎の最大値
MAX、最小値MIN及び差分DIFは、CPU6の制
御に従い第2のメモリ回路5に書き込まれて記憶され
る。
In the maximum value / minimum value detection circuit 4, the maximum value MAX and the minimum value MIN, and the difference DIF between the maximum value and the minimum value are obtained for every N pieces of data input thereto. Then, the maximum value MAX, the minimum value MIN, and the difference DIF for each of the N pieces of data thus obtained are written and stored in the second memory circuit 5 under the control of the CPU 6.

【0021】最大値・最小値検出回路4及び第2のメモ
リ回路5の書き込み回路の部分は、一例として、図2に
示すように構成することができる。
The maximum value / minimum value detection circuit 4 and the write circuit portion of the second memory circuit 5 can be constructed as shown in FIG. 2 as an example.

【0022】すなわち、第1のメモリ回路3から読み出
された波形データDAは、第1の比較回路21の一方の
入力端子Aに供給されると共に、第2の比較回路22の
他方の入力端子Bに供給される。波形データDAは、ま
た、最大値保持用の第1のレジスタ29に供給されると
共に、最小値保持用の第2のレジスタ30に供給され
る。これらレジスタ29及び30は、ラッチ端子LTに
パルスが供給されたときに、入力データをラッチする。
That is, the waveform data DA read from the first memory circuit 3 is supplied to one input terminal A of the first comparison circuit 21 and the other input terminal of the second comparison circuit 22. Supplied to B. The waveform data DA is also supplied to the first register 29 for holding the maximum value and the second register 30 for holding the minimum value. These registers 29 and 30 latch input data when a pulse is supplied to the latch terminal LT.

【0023】そして、レジスタ29の出力データが第1
の比較回路21の他方の入力端子Bに供給されると共
に、レジスタ30の出力データが第2の比較回路22の
一方の入力端子Aに供給される。比較回路21及び22
は、それぞれ入力端子Aに供給されるデータ値をSA、
入力端子Bに供給されるデータ値をSBとしたとき、S
A>SBとなったときに、1個のパルスP1及びP2を
出力する。これらの比較回路21及び22の出力パルス
P1及びP2は、それぞれアンドゲート24及び26に
供給される。
The output data of the register 29 is the first
Is supplied to the other input terminal B of the comparison circuit 21 and the output data of the register 30 is supplied to one input terminal A of the second comparison circuit 22. Comparing circuits 21 and 22
Is the data value SA supplied to the input terminal A,
When the data value supplied to the input terminal B is SB, S
When A> SB, one pulse P1 and P2 is output. The output pulses P1 and P2 of these comparison circuits 21 and 22 are supplied to AND gates 24 and 26, respectively.

【0024】また、波形データDAに同期するデータク
ロックCLKがアンドゲート23,24,25,26に
供給される。さらに、CPU6から、設定された読み出
し開始ポイントの時点及びこの開始ポイントから入力波
形データDAのN個毎に発生する区切りパルスINIT
がアンドゲート23及び25に供給される。
A data clock CLK synchronized with the waveform data DA is supplied to the AND gates 23, 24, 25 and 26. Further, from the CPU 6, the set read start point and the delimiter pulse INIT generated for every N pieces of the input waveform data DA from this start point.
Are supplied to AND gates 23 and 25.

【0025】このため、アンドゲート23及び24から
は、読み出し開始ポイントからN個のデータ毎に1パル
スが得られ、これがオアゲート27及び28を介してレ
ジスタ29及び30に、そのラッチパルスとして供給さ
れる。したがって、レジスタ29及び30には、N個毎
のデータの先頭において、必ず、入力波形データDAが
ラッチされる。
Therefore, the AND gates 23 and 24 obtain one pulse for every N data from the read start point, and this pulse is supplied to the registers 29 and 30 via the OR gates 27 and 28 as its latch pulse. It Therefore, the input waveform data DA is always latched in the registers 29 and 30 at the head of every N data.

【0026】そして、第1の比較回路21からは、それ
までのレジスタ29のラッチデータより入力波形データ
の方が大きいときに、出力パルスP1が発生し、このパ
ルスP1がオアゲート27を介してレジスタ29にラッ
チパルスとして供給される。したがって、レジスタ29
のラッチデータは、それまでのレジスタ29のラッチデ
ータより大きい値の入力波形データに書き換えられてゆ
くものである。そして、上述したように、N個のデータ
DAの先頭毎に、レジスタ29のラッチデータは、強制
的に入力データに書き換えられるから、その書き換え直
前のレジスタ29のラッチデータは、それまでに入力さ
れたN個のデータのうちの最大値となっている。
An output pulse P1 is generated from the first comparison circuit 21 when the input waveform data is larger than the latch data stored in the register 29 up to then, and this pulse P1 is registered via the OR gate 27. 29 is supplied as a latch pulse. Therefore, the register 29
Latch data is rewritten into input waveform data having a larger value than the latch data in the register 29 up to that point. Then, as described above, the latch data of the register 29 is forcibly rewritten into the input data for each head of the N data DA, so that the latch data of the register 29 immediately before the rewriting is input by then. It is the maximum value of the N data.

【0027】このレジスタ29のN個のデータ毎の最大
値MAXは、順次、第2のメモリ回路5に書き込まれ
る。すなわち、データクロックCLKが1/N分周回路
31に供給され、これより区切りパルスINITから入
力データの(N+1)個目の直前でパルスWCが得ら
れ、これが書き込みアドレスカウンタ32に供給され
る。そして、この書き込みアドレスカウンタ32で指定
されるアドレスに、パルスWCの時点でのレジスタ29
のラッチデータが、すなわちパルスWCの前のN個の入
力波形データDAのうちの最大値MAXが、書き込まれ
る。
The maximum value MAX for each of the N pieces of data in the register 29 is sequentially written in the second memory circuit 5. That is, the data clock CLK is supplied to the 1 / N frequency dividing circuit 31, from which a pulse WC is obtained immediately before the (N + 1) th input data from the delimiter pulse INIT, and this is supplied to the write address counter 32. Then, the register 29 at the time of the pulse WC is added to the address designated by the write address counter 32.
Latch data, that is, the maximum value MAX of the N input waveform data DA before the pulse WC is written.

【0028】そして、第2の比較回路22からは、それ
までのレジスタ30のラッチデータより入力波形データ
の方が小さいときに、出力パルスP2が発生し、このパ
ルスP2がオアゲート28を介してレジスタ30にラッ
チパルスとして供給される。したがって、レジスタ30
のラッチデータは、それまでのレジスタ30のラッチデ
ータより小さい値の入力波形データに書き換えられてゆ
くものである。そして、上述したように、N個のデータ
DAの先頭毎に、レジスタ30のラッチデータは、強制
的に入力データに書き換えられるから、その書き換え直
前のレジスタ30のラッチデータは、それまでに入力さ
れたN個のデータのうちの最小値MINとなっている。
An output pulse P2 is generated from the second comparison circuit 22 when the input waveform data is smaller than the latch data of the register 30 up to then, and this pulse P2 is registered via the OR gate 28. 30 is supplied as a latch pulse. Therefore, the register 30
The latch data of is rewritten to the input waveform data having a smaller value than the latch data of the register 30 up to that point. Then, as described above, the latch data of the register 30 is forcibly rewritten to the input data for each head of the N data DA, so that the latch data of the register 30 immediately before the rewriting is input by then. It is the minimum value MIN of the N pieces of data.

【0029】このレジスタ30のN個のデータ毎の最小
値MINは、レジスタ29からのN個のデータ毎の最大
値MAXと共に、第2のメモリ回路5に記憶される。
The minimum value MIN of each N data of the register 30 is stored in the second memory circuit 5 together with the maximum value MAX of each N data from the register 29.

【0030】また、この例においては、レジスタ29の
出力データMAX及びレジスタ30の出力データMIN
が減算回路33に供給され、これより差分DIF(=M
AX−MIN)が得られ、この差分DIFも、また、最
大値MAX及び最小値MINと共に第2のメモリ回路5
に記憶される。
Also, in this example, the output data MAX of the register 29 and the output data MIN of the register 30.
Is supplied to the subtraction circuit 33, from which the difference DIF (= M
AX-MIN) is obtained, and this difference DIF is also given to the second memory circuit 5 together with the maximum value MAX and the minimum value MIN.
Memorized in.

【0031】この第2のメモリ回路5に記憶された最大
値MAX、最小値MIN及び差分DIFは、CPU6及
びGP−IBインターフェイス11を介してパーソナル
コンピュータ12に供給される。そして、このパーソナ
ルコンピュータ12において、これらのデータをディス
プレイに表示するなどして、第1のメモリ回路3に記憶
されている入力信号の波形中のスパイクノイズの探索な
ど、部分的な特徴探査を行う。
The maximum value MAX, the minimum value MIN and the difference DIF stored in the second memory circuit 5 are supplied to the personal computer 12 via the CPU 6 and the GP-IB interface 11. Then, in the personal computer 12, by displaying these data on a display or the like, a partial characteristic search such as a search for spike noise in the waveform of the input signal stored in the first memory circuit 3 is performed. ..

【0032】この場合に、キー入力装置7による設定情
報の読み出し開始ポイントやデータ数Nの値を適宜、変
更して解析を行う。例えば精細に入力信号波形を探査す
る時には、Nの値は小さくし、ラフな探査をするときに
は、Nの値は大きくする。入力波形のうちの任意のN個
のデータ単位で最大値、最小値、その差分を求めて解析
に使用しているので、部分的な特徴の把握が容易にでき
る。
In this case, the reading start point of the setting information by the key input device 7 and the value of the number of data N are appropriately changed and analyzed. For example, when finely searching the input signal waveform, the value of N is made small, and when making a rough search, the value of N is made large. Since the maximum value, the minimum value, and the difference between them are calculated for arbitrary N data units of the input waveform and used for the analysis, it is possible to easily grasp the partial characteristics.

【0033】なお、この例の場合、必要に応じて第1の
メモリ回路3からの波形データを、CPU6及びGP−
IBインターフェイス11を介してパーソナルコンピュ
ータ12に転送して、第1のメモリ回路3のデータを直
接的に解析するようにすることもできる。
In the case of this example, the waveform data from the first memory circuit 3 is sent to the CPU 6 and the GP- as required.
The data in the first memory circuit 3 can be directly analyzed by transferring the data to the personal computer 12 via the IB interface 11.

【0034】以上説明したこの例の場合、CPU6から
GP−IBインターフェイス11を介してパーソナルコ
ンピュータ12に転送されるのは、第1のメモリ回路3
の入力波形データの全てではなく、第2のメモリ回路5
に記憶したN個のデータ毎の最大値、最小値、差分DI
Fであり、転送データ量は少なくて良い。このため、G
P−IBインターフェイスとして特に高速のものを用い
なくても、また、パーソナルコンピュータ12で大容量
の高速メモリを使用しなくても、高速にデータ処理を行
うことが可能であり、迅速に波形探索を行うことができ
る。
In the case of this example described above, what is transferred from the CPU 6 to the personal computer 12 via the GP-IB interface 11 is the first memory circuit 3.
Not all of the input waveform data of the second memory circuit 5
Maximum value, minimum value, difference DI for each of the N pieces of data stored in
Since it is F, the transfer data amount may be small. Therefore, G
It is possible to perform high-speed data processing without using a particularly high-speed P-IB interface and without using a large-capacity high-speed memory in the personal computer 12, and perform a waveform search quickly. It can be carried out.

【0035】なお、上記の例において、差分DIFは必
須ではなく、最大値MAX及び最小値MINだけでも、
波形の部分的な特徴探索を行うことができる。しかし、
差分DIFが、前記最大値MAX及び最小値MINに加
わっている場合には、スパイクノイズ等の異常ノイズの
発生などを、より容易に検知することができる利益があ
る。
In the above example, the difference DIF is not essential, and only the maximum value MAX and the minimum value MIN
A partial feature search of the waveform can be performed. But,
When the difference DIF is added to the maximum value MAX and the minimum value MIN, there is an advantage that the occurrence of abnormal noise such as spike noise can be detected more easily.

【0036】なお、読み出し開始ポイントや単位データ
数N等の設定情報は、キー入力装置7からではなく、パ
ーソナルコンピュータ12側からGP−IBインターフ
ェイス11を介してCPU6に入力することもできる。
The setting information such as the read start point and the unit data number N can be input to the CPU 6 from the personal computer 12 side via the GP-IB interface 11 instead of the key input device 7.

【0037】また、以上の例では、この発明による波形
記憶装置からのデータをパーソナルコンピュータで解析
するようにしたが、例えばこの発明による波形記憶装置
をデジタルオシロスコープに適用して内蔵させ、そのデ
ィスプレイに、前記最大値MAX、最小値MIN、DI
Fを表示させることにより、デジタルオシロスコープの
みで入力信号波形の解析を行うようにすることができ
る。
In the above example, the data from the waveform storage device according to the present invention is analyzed by a personal computer. For example, the waveform storage device according to the present invention is applied to a digital oscilloscope and built in, and is displayed on the display. , The maximum value MAX, the minimum value MIN, DI
By displaying F, the input signal waveform can be analyzed only by the digital oscilloscope.

【0038】[0038]

【発明の効果】以上説明したように、この発明による波
形記憶装置によれば、第1のメモリ回路に記憶した波形
データについて、任意に設定可能なN個のデータ毎に最
大値、最小値を求めて第2のメモリ回路に記憶するよう
にしている。そして、この第2のメモリ回路からの最大
値及び最小値を、波形の特徴探索に使用するようにして
いるので、検索対象となるデータ数は少なく、高速で着
目したい部分の波形の特徴を見付け出すことができる。
As described above, according to the waveform storage device of the present invention, the maximum value and the minimum value can be set for each of the N pieces of data that can be arbitrarily set for the waveform data stored in the first memory circuit. It is calculated and stored in the second memory circuit. Since the maximum value and the minimum value from the second memory circuit are used for the waveform feature search, the number of data to be searched is small, and the waveform feature of the portion to be focused can be found at high speed. Can be issued.

【0039】しかも、第1のメモリ回路には、入力信号
の波形データが全て残っているので、最大値、最小値を
求める単位データ数を変更して再探索するなど、必要に
応じて探索を何度も繰り返して行うことができる。
Moreover, since all the waveform data of the input signal remains in the first memory circuit, the number of unit data for obtaining the maximum value and the minimum value is changed and the search is performed again. It can be done over and over again.

【0040】また、前記最大値MAX及び最小値MIN
に加えて、差分DIFが記憶されている場合には、この
差分DIFをも解析に利用することにより、スパイクノ
イズ等の異常ノイズの発生などを、より容易に検知する
ことができる利益がある。
The maximum value MAX and the minimum value MIN
In addition, when the difference DIF is stored, there is an advantage that the occurrence of abnormal noise such as spike noise can be detected more easily by using the difference DIF for analysis.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明による波形記憶装置の一実施例を含む
波形特徴探索システムの構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a waveform feature search system including an embodiment of a waveform storage device according to the present invention.

【図2】図1の要部の一実施例のブロック図である。FIG. 2 is a block diagram of an embodiment of a main part of FIG.

【符号の説明】[Explanation of symbols]

1 入力端子 2 A/Dコンバータ 3 第1のメモリ回路 4 最大値・最小値検出回路 5 第2のメモリ回路 6 CPU 29 最大値保持用レジスタ 30 最小値保持用レジスタ 33 減算器 1 Input Terminal 2 A / D Converter 3 First Memory Circuit 4 Maximum / Minimum Value Detection Circuit 5 Second Memory Circuit 6 CPU 29 Maximum Value Holding Register 30 Minimum Value Holding Register 33 Subtractor

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 入力波形データをデジタル信号に変換す
るためのA/Dコンバータと、 このA/Dコンバータからのデジタル波形データを記憶
する第1のメモリ回路と、 前記第1のメモリ回路のM個の全データのうちから読み
出されたデータのN個(M≧N≧2)のデータ毎に最大
値及び最小値を検出する最大値・最小値検出回路と、 この最大値・最小値検出回路からの前記N個のデータ毎
の最大値及び最小値を記憶する第2のメモリ回路と、 前記Nの値を任意に設定して、前記第1のメモリ回路か
らデータを読み出し、その読み出しデータを前記最大値
・最小値検出回路に供給する手段とを備える波形記憶装
置。
1. An A / D converter for converting input waveform data into a digital signal, a first memory circuit for storing the digital waveform data from the A / D converter, and an M of the first memory circuit. A maximum value / minimum value detection circuit for detecting the maximum value and the minimum value for each N (M ≧ N ≧ 2) data read out from all the data, and the maximum value / minimum value detection circuit. A second memory circuit for storing the maximum value and the minimum value for each of the N pieces of data from the circuit; reading the data from the first memory circuit by arbitrarily setting the value of the N; And a means for supplying the maximum value / minimum value detection circuit.
【請求項2】 前記最大値と前記最小値との差のデータ
を求める手段を設け、前記第2のメモリ回路に、この差
のデータを記憶する、もしくはこの差のデータを前記最
大値及び前記最小値と合わせて記憶するようにした請求
項1記載の波形記憶装置。
2. A means for obtaining difference data between the maximum value and the minimum value is provided, and the difference data is stored in the second memory circuit, or the difference data is stored as the maximum value and the difference value. The waveform storage device according to claim 1, wherein the waveform storage device is stored together with the minimum value.
JP12258692A 1992-04-16 1992-04-16 Waveform storage device Expired - Fee Related JP3185814B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12258692A JP3185814B2 (en) 1992-04-16 1992-04-16 Waveform storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12258692A JP3185814B2 (en) 1992-04-16 1992-04-16 Waveform storage device

Publications (2)

Publication Number Publication Date
JPH05297022A true JPH05297022A (en) 1993-11-12
JP3185814B2 JP3185814B2 (en) 2001-07-11

Family

ID=14839587

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12258692A Expired - Fee Related JP3185814B2 (en) 1992-04-16 1992-04-16 Waveform storage device

Country Status (1)

Country Link
JP (1) JP3185814B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006308345A (en) * 2005-04-27 2006-11-09 Nf Corp Storage method, search method, display method, and storage system for time-series data
JP2009124816A (en) * 2007-11-13 2009-06-04 Nishiyama Corp System and method for recording trembling and detecting fault of vehicle
JP2016017869A (en) * 2014-07-09 2016-02-01 国立研究開発法人防災科学技術研究所 Device for compressing seismic waveform record, system for compressing seismic waveform record using the same, and method for compressing seismic waveform record

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006308345A (en) * 2005-04-27 2006-11-09 Nf Corp Storage method, search method, display method, and storage system for time-series data
JP2009124816A (en) * 2007-11-13 2009-06-04 Nishiyama Corp System and method for recording trembling and detecting fault of vehicle
JP2016017869A (en) * 2014-07-09 2016-02-01 国立研究開発法人防災科学技術研究所 Device for compressing seismic waveform record, system for compressing seismic waveform record using the same, and method for compressing seismic waveform record

Also Published As

Publication number Publication date
JP3185814B2 (en) 2001-07-11

Similar Documents

Publication Publication Date Title
JPH07281930A (en) Operation measurement/analysis system for information processor
CN107509107A (en) Method, device and equipment for detecting video playing fault and readable medium
JP2001133485A (en) Equivalent time capturing mechanism for bit pattern in signal of high data transmission speed
JP3185814B2 (en) Waveform storage device
US20060294441A1 (en) Logic analyzer data retrieving circuit and its retrieving method
EP0803820A2 (en) An integrated digital processing device and method for examining the operation thereof
JP2003218872A (en) Digital signal measuring apparatus and traffic observing method
JP2001272421A (en) Data storage system
JP2985748B2 (en) Waveform measuring instrument
JPS59188574A (en) Method of comparing data signal
JP3284149B2 (en) Method for searching waveform data in waveform recording device
US6687863B1 (en) Integrated circuit internal signal monitoring apparatus
JPS5995473A (en) Observation device for digital signal
JP2002073157A (en) Fault diagnosing device
JP2001127832A (en) Protocol analyzer and protocol analyzing method
JP2000292449A (en) Digital oscilloscope and waveform display method
JPS63277975A (en) Trigger event capturing device
JPS6391570A (en) Apparatus for observing logic signal
JPH03137737A (en) Fault data recording device
JPH11304543A (en) Measuring instrument and method storing measured data in storage means
JPH07120501A (en) Waveform recorder
JPH02242345A (en) Microprocessor/analyzer
JPH0954706A (en) Address/data monitoring circuit
JPS62280667A (en) Fault diagnosing device
JPH1123325A (en) Recording apparatus

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees