JPH05284524A - Flexible electronic circuit device - Google Patents

Flexible electronic circuit device

Info

Publication number
JPH05284524A
JPH05284524A JP3274212A JP27421291A JPH05284524A JP H05284524 A JPH05284524 A JP H05284524A JP 3274212 A JP3274212 A JP 3274212A JP 27421291 A JP27421291 A JP 27421291A JP H05284524 A JPH05284524 A JP H05284524A
Authority
JP
Japan
Prior art keywords
circuit
signal
flexible
basic
signal processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3274212A
Other languages
Japanese (ja)
Other versions
JP3105041B2 (en
Inventor
Kazuo Konishi
和夫 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP03274212A priority Critical patent/JP3105041B2/en
Publication of JPH05284524A publication Critical patent/JPH05284524A/en
Application granted granted Critical
Publication of JP3105041B2 publication Critical patent/JP3105041B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

PURPOSE:To bring a profit to both of a user and a maker at the time of improving the function or changing the signal form by supplying a new program to perform the signal processing in a system, which is different from the system used till then, on the user side having the same fundamental circuit device. CONSTITUTION:A signal to be processed is subjected to A/D conversion and is inputted to a fundamental circuit part 13, and a flex circuit 16 can be changed to a form different from the signal processing form dependent upon only the fundamental circuit part 13 together with the function block of the fundamental circuit part 13 by the control of a microcomputer 17. That is, the flex circuit 16 can support the part which the function of the fundamental circuit part 13 cannot cover. The signal outputted from the fundamental circuit part 13 is led out to an output terminal 15 through a D/A converter 14.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、各種の民生用電子装
置、例えばテレビジョン装置、ビデオテープレコーダ
(以下VTRと記す)等に用いられるフレキシブル電子
回路装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flexible electronic circuit device used in various consumer electronic devices such as a television device and a video tape recorder (hereinafter referred to as VTR).

【0002】[0002]

【従来の技術】現在、VTRやCDプレーヤ等は、1人
1台の時代に突入し、またデジタル技術が進歩してあら
ゆる応用が可能になっている。このような状況のなか
で、ユーザの要求も、上級機種を望んだり、追加機能の
あるものを望んだり多岐に及ぶようになっている。これ
に対して、メーカー側もユーザの要求に答えるべく、少
量多品種生産で望んでいる。
2. Description of the Related Art At present, VTRs, CD players, etc. have entered the era of one player per person, and the digital technology has advanced to enable various applications. Under such circumstances, the demands of users are becoming wide-ranging, such as wanting a high-end model or one having an additional function. On the other hand, manufacturers also want small-volume, high-mix production in order to meet user demands.

【0003】例えば、VTRなどは、記録方式の異なる
ものもある。また、テレビジョン方式にあっても各種の
方式や付加的な信号の伝送方式が開発されている。これ
に対して、メーカーは、各方式に対応したVTRの設計
開発、テレビジョン受信機の開発設計を余儀なくされて
いる。
For example, some VTRs have different recording systems. In addition, various types of television systems and additional signal transmission systems have been developed. On the other hand, manufacturers are obliged to design and develop VTRs and television receivers compatible with each system.

【0004】[0004]

【発明が解決しようとする課題】上記のように、電子装
置が多岐にわたるようになったために、ユーザは、自分
の欲しい仕様がいくつかある場合、それに合わせて対応
した機種を揃える必要があり、従来形から上級機種の数
台ものVTRやテレビジョン受信装置を所有することが
ある。また、メーカー側においても、多品種の製品を揃
えるために、生産ラインの組み替えや設計のやり直し、
製品の開発設計を行う必要があり、多大な負担がかかっ
ている。さらにまた、最近では、商品のサイクルが短
く、ユーザ及びメーカーの双方にとつて大きな負担があ
る。
As described above, since a wide variety of electronic devices have come to be used, the user has to prepare a corresponding model if there are some specifications he / she wants. He may own several VTRs and television receivers of conventional type to advanced type. Also, on the manufacturer side, in order to prepare a wide variety of products, rearrangement of the production line and redesign,
It is necessary to design and develop the product, which imposes a great burden. Furthermore, recently, the cycle of products is short, which places a heavy burden on both users and manufacturers.

【0005】そこでこの発明は、ユーザは、同一の基本
回路装置を所有するだけで、これに新たなプログラムを
供給するだけで、いままでとは全く異なる方式の信号処
理を可能とするフレキシブル電子回路装置を提供するこ
とを目的とする。
Therefore, according to the present invention, the user only needs to have the same basic circuit device and supplies a new program to the same basic circuit device to enable a signal processing of a completely different system from the conventional one. The purpose is to provide a device.

【0006】[0006]

【課題を解決するための手段】この発明は、入力信号に
対して、基本動作を得る基本回路と、前記基本回路に対
して双方向で信号のやり取りが可能に接続されたプログ
ラム動作が可能なフレキシブル回路と、前記フレキシブ
ル回路に接続され、前記フレキシブル回路をプログラム
により制御可能な集中制御回路と、前記集中制御回路に
対して、外部から前記プログラムを入力可能な接続手段
とを備える。
According to the present invention, a basic circuit that obtains a basic operation for an input signal and a program operation that is connected to the basic circuit so that signals can be exchanged bidirectionally are possible. A flexible circuit, a centralized control circuit connected to the flexible circuit and capable of controlling the flexible circuit by a program, and a connection means capable of inputting the program from the outside to the centralized control circuit.

【0007】[0007]

【作用】上記の手段により、前記フレキシブル回路は、
集中制御回路により支援されて、前記基本回路を取り込
み、プログラムに応じた信号処理回路に切り替わること
ができ、基本回路に無い信号処理機能を実現することが
可能となる。外部から各種のプログラムを切り換え入力
することにより、フレキシブル回路が変化可能な範囲で
各種の信号処理回路を実現できる。
By the above means, the flexible circuit is
With the aid of the centralized control circuit, the basic circuit can be taken in and switched to the signal processing circuit according to the program, and it becomes possible to realize a signal processing function which the basic circuit does not have. By switching and inputting various programs from the outside, various signal processing circuits can be realized within a range in which the flexible circuit can change.

【0008】[0008]

【実施例】以下、この発明の実施例を図面を参照して説
明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0009】図1はこの発明の一実施例であり、基本構
成を示している。通常は、処理すべき信号は、入力端子
11に供給される。入力端子11は、アナログデジタル
(A/D)変換器12に入力されてデジタルかされる。
A/D変換器12の出力端は、基本回路部13に入力さ
れる。基本回路部13は、いくつかの基本的な機能を得
る回路を含んでいる。この基本回路部13で処理された
信号は、デジタルアナログ(D/A)変換器14に入力
されてアナログ信号となり出力端子15に導出される。
FIG. 1 shows an embodiment of the present invention and shows a basic structure. Normally, the signal to be processed is supplied to the input terminal 11. The input terminal 11 is input to an analog / digital (A / D) converter 12 to be digitalized.
The output terminal of the A / D converter 12 is input to the basic circuit unit 13. The basic circuit unit 13 includes a circuit that obtains some basic functions. The signal processed by the basic circuit unit 13 is input to the digital-analog (D / A) converter 14, becomes an analog signal, and is guided to the output terminal 15.

【0010】ここで基本回路部13には、双方向に信号
やり取り可能にフレックス回路16が接続されている。
フレックス回路16は、その機能がマイクロコンピュー
タ17(集中制御回路)の制御のもとに設定されるもの
で、通常は、各種の回路もしくはゲートアレイが関連性
なく実装されている。しかしマイクロコンピュータ17
により制御されると、この制御のもとに所定に機能を発
揮するように構築される。
A flex circuit 16 is connected to the basic circuit section 13 so that signals can be exchanged bidirectionally.
The function of the flex circuit 16 is set under the control of the microcomputer 17 (centralized control circuit), and usually various circuits or gate arrays are mounted unrelated. However, the microcomputer 17
When it is controlled by, it is constructed so as to exhibit a predetermined function under this control.

【0011】図において点線で囲むブロックは、電子機
器内部に組み込まれており、外部端子18が設けられて
いる。外部端子18には、カード体100、101、1
02を選択的に接続することができる。カード体には、
マイクロコンピュータ17を動作させるための、プログ
ラムが格納されており、必要に応じて所定の信号処理機
能を持つハードウエアによる回路が組み込まれている。
In the figure, a block surrounded by a dotted line is incorporated in an electronic device and is provided with an external terminal 18. The external terminals 18 have card bodies 100, 101, 1
02 can be selectively connected. On the card body,
A program for operating the microcomputer 17 is stored, and a hardware circuit having a predetermined signal processing function is incorporated as necessary.

【0012】上記したシステムによると、マイクロコン
ピュータ17を制御するプログラムを外部から入力する
ことにより、フレックス回路16による信号処理回路パ
ターンが構築可能である。またこの場合、基本回路部1
3内部に組まれている一部の回路を取り込んだ形であっ
てもよい。
According to the above system, the signal processing circuit pattern by the flex circuit 16 can be constructed by inputting the program for controlling the microcomputer 17 from the outside. In this case, the basic circuit section 1
It may be in a form in which a part of the circuit built in 3 is incorporated.

【0013】従って、フレックス回路16と基本回路1
3とにより、各種の信号に応じて適応的に信号処理を行
うことができる。また、基本回路部13だけで行う信号
処理に加えて、フレックス回路16の機能を付加するこ
とにより機能アップを得ることができる。
Therefore, the flex circuit 16 and the basic circuit 1
With 3, the signal processing can be adaptively performed according to various signals. Further, in addition to the signal processing performed only by the basic circuit section 13, the function can be improved by adding the function of the flex circuit 16.

【0014】図2は、この発明が適用された一例であ
り、VTRの記録系回路において機能アップを図った例
である。基本回路部13は、輝度・色信号(Y/C)分
離回路21、ここで分離された輝度信号が供給されるY
信号処理部22、分離された色信号が供給されるC信号
処理部23を有する。またY信号処理部22、C信号処
理部23から導出されたデジタル信号をマルチプレック
スするマルチプレクサ24を有する。マルチプレクサ2
4の出力は、D/A変換器14に入力される。
FIG. 2 is an example to which the present invention is applied, which is an example in which the function is improved in the recording system circuit of the VTR. The basic circuit unit 13 includes a luminance / color signal (Y / C) separation circuit 21 and a Y to which the luminance signal separated here is supplied.
It has a signal processing unit 22 and a C signal processing unit 23 to which the separated color signals are supplied. It also has a multiplexer 24 that multiplexes the digital signals derived from the Y signal processing unit 22 and the C signal processing unit 23. Multiplexer 2
The output of 4 is input to the D / A converter 14.

【0015】ここで、フレックス回路16は、スイッチ
SW1、SW2、SW3を含む。スイッチSW1は、A
/D変換器12の出力を、Y/C分離回路21若しくは
減算器31及び係数乗算及び加算器32の第1入力端に
供給することができる。係数加算器32の出力は、減算
器31に入力される。また、スイッチSW2は、加算器
31からの信号若しくはY/C分離回路21からの分離
されY信号のいずれかを選択して、Y信号処理部22に
入力することができる。スイッチSW3は、係数乗算及
び加算器32からの色信号若しくはY/C分離回路21
で分離されたC信号のいずれかをC信号処理部23に導
入することができる。
Here, the flex circuit 16 includes switches SW1, SW2 and SW3. Switch SW1 is A
The output of the / D converter 12 can be supplied to the Y / C separation circuit 21 or the first input terminal of the subtracter 31 and the coefficient multiplier / adder 32. The output of the coefficient adder 32 is input to the subtractor 31. The switch SW2 can select either the signal from the adder 31 or the separated Y signal from the Y / C separation circuit 21 and input it to the Y signal processing unit 22. The switch SW3 is a color signal from the coefficient multiplication / adder 32 or the Y / C separation circuit 21.
Any of the C signals separated by can be introduced into the C signal processing unit 23.

【0016】前記スイッチSW1〜SW3等は、プログ
ラムにより制御される切り換え信号発生部33により制
御される。この実施例は、基本回路13は、以前は、ラ
イン相関を用いた櫛形フィルタによりY/C分離回路2
1を形成していたのであるが、この機能アップのために
フレーム相関を用いたY/C分離回路に切り換えられた
例である。この例は、たまたま、フィールドメモリをフ
レックス回路16の内部に準備していなかった例であ
る。フレーム相関を利用するためには、遅延手段として
フィールドメモリが2つ必要であるが、この例では、基
本回路に不足しているハードウエアが、外部カード体1
00に装備されている。つまり、スイッチSW1の出力
は、係数乗算及び加算器32に入力されるとともに、外
部カード体100に設けられたフィールド遅延回路44
にも入力される。外部カード体100には、フィールド
遅延回路44と直列にフィールド遅延回路45も設けら
れている。フィールド遅延回路44の出力及びフィール
ド遅延回路45の出力は、係数乗算及び加算器32に入
力されている。
The switches SW1 to SW3 are controlled by a switching signal generator 33 controlled by a program. In this embodiment, the basic circuit 13 used to be a Y / C separation circuit 2 using a comb filter using line correlation.
1 is formed, but this is an example of switching to a Y / C separation circuit using frame correlation to improve this function. In this example, the field memory happens to have not been prepared inside the flex circuit 16. To use the frame correlation, two field memories are required as delay means. In this example, the hardware lacking in the basic circuit is the external card body 1.
It is equipped with 00. That is, the output of the switch SW1 is input to the coefficient multiplier / adder 32 and the field delay circuit 44 provided in the external card body 100.
Is also entered. The external card body 100 is also provided with a field delay circuit 45 in series with the field delay circuit 44. The output of the field delay circuit 44 and the output of the field delay circuit 45 are input to the coefficient multiplier / adder 32.

【0017】上記のようにフレックス回路16が切り換
えられた場合、3次元Y/C分離機能を実現することが
できる。つまり、カード体に設けられたフィールド遅延
回路により、不足するハードウエアを支援し、フレック
ス回路16において機能アップを図ることができる。
When the flex circuit 16 is switched as described above, the three-dimensional Y / C separation function can be realized. That is, the field delay circuit provided in the card body can support the lack of hardware and improve the function of the flex circuit 16.

【0018】基本回路部13、フレックス回路16の形
態としては各種の実施例が可能である。例えばテレビジ
ョン関連の信号処理回路を基本回路部13の内部に設
け、フレックス回路16内部には、加算器、減算器、反
転器、乗算器等を多数形成しておき、これらを各種の接
続パターンにスイッチ群により切り換えられるように設
定するものである。このようにすると、あとはプログラ
ム次第で、内部のデジタル映像信号を各種加工処理した
り、また外部カード体からの画像信号を内部の画像信号
に合成するということも可能となる。基本回路部13の
内部に設ける信号処理回路としては、VTRにおける記
録、再生信号処理回路であってもよい。
Various forms of the basic circuit section 13 and the flex circuit 16 are possible. For example, a television-related signal processing circuit is provided inside the basic circuit unit 13, and a large number of adders, subtractors, inverters, multipliers, etc. are formed inside the flex circuit 16, and these are connected to various connection patterns. The switch group is set to be switched. By doing so, it is also possible to perform various kinds of processing on the internal digital video signal and to combine the image signal from the external card with the internal image signal depending on the program. The signal processing circuit provided inside the basic circuit unit 13 may be a recording / reproducing signal processing circuit in a VTR.

【0019】なお上記の実施例では、外部カード体10
0を装填する場合、外部端子18が1つで外部カード体
100も1であるように説明したが、外部端子18の数
やこれに接続する外部カード体の数もこれに限定される
ものではない。また、外部カード体としてはマイクロコ
ンピュータを内蔵するように説明したが、特に内蔵しな
くても、既に製品に搭載されているマイクロコンピュー
タ17の支配によりアクセスされるものであってもよ
い。またフレックス回路16の内部構成は、単にゲート
と単位遅延があるだけでもよい。
In the above embodiment, the external card body 10 is used.
In the case of loading 0, the external terminal 18 is one and the external card body 100 is also one, but the number of external terminals 18 and the number of external card bodies connected thereto are not limited to this. Absent. Further, although it has been described that the external card body has a built-in microcomputer, it does not have to be built-in and may be accessed under the control of the microcomputer 17 already installed in the product. Further, the internal configuration of the flex circuit 16 may simply have a gate and a unit delay.

【0020】[0020]

【発明の効果】以上説明したようにこの発明によれば、
ユーザは、同一の基本回路装置を所有するだけで、これ
に新たなプログラムを供給するだけで、いままでとは異
なる方式で信号処理を行うことが可能となり、機能アッ
プや信号形式が変更された場合、ユーザ、メーカの双方
に有利である。
As described above, according to the present invention,
Users only need to own the same basic circuit device and simply supply a new program to it to perform signal processing with a different method from before, improving the functions and changing the signal format. In this case, it is advantageous to both users and manufacturers.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明の一実施例における基本ブロックを示
す図。
FIG. 1 is a diagram showing a basic block according to an embodiment of the present invention.

【図2】この発明を適用してY/C分離機能を実現した
例を示す接続図。
FIG. 2 is a connection diagram showing an example in which a Y / C separation function is realized by applying the present invention.

【符号の説明】[Explanation of symbols]

12…A/D変換器、13…基本回路部、14…D/A
変換器、16…フレックス回路、17…マイクロコンピ
ュータ、18…外部端子、100…カード体。
12 ... A / D converter, 13 ... Basic circuit section, 14 ... D / A
Converter, 16 ... Flex circuit, 17 ... Microcomputer, 18 ... External terminal, 100 ... Card body.

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 // G11B 20/00 Z 9294−5D ─────────────────────────────────────────────────── ─── Continuation of front page (51) Int.Cl. 5 Identification number Office reference number FI technical display location // G11B 20/00 Z 9294-5D

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 入力信号に対して、基本動作を得る基本
回路と、 前記基本回路に対して双方向で信号のやり取りが可能に
接続されたプログラム動作が可能なフレキシブル回路
と、 前記フレキシブル回路に接続され、前記フレキシブル回
路をプログラムにより制御可能な集中制御回路と、 前記集中制御回路に対して、外部から前記プログラムを
入力可能な接続手段とを具備したことを特徴とするフレ
キシブル電子回路装置。
1. A flexible circuit capable of performing a program operation, which is connected to the basic circuit so that signals can be exchanged bidirectionally, and a basic circuit which obtains a basic operation with respect to an input signal. A flexible electronic circuit device comprising: a centralized control circuit that is connected and that can control the flexible circuit by a program; and a connection unit that can input the program from the outside to the centralized control circuit.
【請求項2】 前記接続手段は、中央制御装置及びメモ
リが内蔵された集積回路を搭載しているカード体である
ことを特徴とする請求項1記載のフレキシブル電子回路
装置。
2. The flexible electronic circuit device according to claim 1, wherein the connecting means is a card body on which an integrated circuit having a central controller and a memory is mounted.
【請求項3】 前記カード体には、前記中央制御装置及
びメモリの他に、前記フレキシブル回路の動作を補うた
めに、前記固定機能の信号処理装置も搭載されているこ
とを特徴とする請求項2記載のフレキシブル電子回路装
置。
3. The card body, in addition to the central control unit and the memory, the fixed function signal processing device is also mounted in order to supplement the operation of the flexible circuit. 2. The flexible electronic circuit device according to item 2.
【請求項4】 前記基本回路には、予め規定された形式
の信号を処理する機能ブロックが含まれており、前記フ
レキシブル回路には、少なくとも単位ロジック、セレク
タ、反転器、単位遅延器を含むとともに、これらの回路
接続パターンを前記集中制御回路からの制御データで可
変可能なスイッチ群が含まれることを特徴とする請求項
1記載のフレキシブル電子回路装置。
4. The basic circuit includes a functional block that processes a signal of a predetermined format, and the flexible circuit includes at least a unit logic, a selector, an inverter, and a unit delay device. The flexible electronic circuit device according to claim 1, further comprising a switch group capable of changing these circuit connection patterns by control data from the centralized control circuit.
JP03274212A 1991-10-22 1991-10-22 Flexible electronic circuit device Expired - Fee Related JP3105041B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03274212A JP3105041B2 (en) 1991-10-22 1991-10-22 Flexible electronic circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03274212A JP3105041B2 (en) 1991-10-22 1991-10-22 Flexible electronic circuit device

Publications (2)

Publication Number Publication Date
JPH05284524A true JPH05284524A (en) 1993-10-29
JP3105041B2 JP3105041B2 (en) 2000-10-30

Family

ID=17538599

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03274212A Expired - Fee Related JP3105041B2 (en) 1991-10-22 1991-10-22 Flexible electronic circuit device

Country Status (1)

Country Link
JP (1) JP3105041B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001037554A1 (en) * 1999-11-17 2001-05-25 Sony Corporation Method and apparatus for digital signal processing
WO2001037555A1 (en) * 1999-11-17 2001-05-25 Sony Corporation Method and apparatus for digital signal processing and method of providing extension function

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001037554A1 (en) * 1999-11-17 2001-05-25 Sony Corporation Method and apparatus for digital signal processing
WO2001037555A1 (en) * 1999-11-17 2001-05-25 Sony Corporation Method and apparatus for digital signal processing and method of providing extension function
US7096461B1 (en) 1999-11-17 2006-08-22 Sony Corporation Method and apparatus for digital signal processing and method of providing extension function
CN100387054C (en) * 1999-11-17 2008-05-07 索尼公司 Method and apparatus for digital signal processing and method of providing extension function
US7844991B1 (en) 1999-11-17 2010-11-30 Sony Corporation Method and apparatus for digital signal processing

Also Published As

Publication number Publication date
JP3105041B2 (en) 2000-10-30

Similar Documents

Publication Publication Date Title
JP2787166B2 (en) Baseband television signal switching device
CN1145004A (en) Double-wide televisions et having double-deck vide ocassette recorder and CD-OK system and method of controlling same using graphic-remote controller
US5231512A (en) Editing apparatus employing serial to parallel converters and parallel to serial converters to achieve a dimensional reduction of the apparatus
US5826044A (en) Display control system having a PCMCIA interface
JPH05284524A (en) Flexible electronic circuit device
JPH1065936A (en) Television studio or operation device for production unit of television relay car
JP3042062B2 (en) Image processing device
US5918027A (en) Data processor having bus controller
US5355173A (en) Image processing system with external storage of special effect data
US6829783B1 (en) Arrangement for producing television contributions
US5623572A (en) Double-deck videocassette recorder
US7224884B2 (en) Design method for a video signal processing integrated circuit and integrated circuit and video signal processing apparatus thereby
US20040015250A1 (en) Computer system with a plurality of audio and video output devices
JPH088504A (en) Integrated circuit, electronic equipment using the integrated circuit, and assembly of the electronic equipment
JP3569955B2 (en) On-screen display device
US6378024B1 (en) Reduced microprocessor apparatus and method for device control system using impedance isolating expansion circuit
JPH06230857A (en) Resetting device
JP2767794B2 (en) Microcomputer
KR100414789B1 (en) Unity time lapse vcr having security a function
JPS59146274A (en) Color receiver incorporate personal computer
JPH0633510Y2 (en) Display screen storage
JP2000132286A (en) Data processor
JPH03280608A (en) Digital audio mixer
EP0984623A2 (en) Reduced microprocessor apparatus and method for device control system using impedance isolating expansion circuit
JP3414049B2 (en) Image processing device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070901

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080901

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080901

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090901

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees