JPH05274791A - Disk recording and reproducing device - Google Patents

Disk recording and reproducing device

Info

Publication number
JPH05274791A
JPH05274791A JP4066299A JP6629992A JPH05274791A JP H05274791 A JPH05274791 A JP H05274791A JP 4066299 A JP4066299 A JP 4066299A JP 6629992 A JP6629992 A JP 6629992A JP H05274791 A JPH05274791 A JP H05274791A
Authority
JP
Japan
Prior art keywords
signal
data
circuits
supplied
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4066299A
Other languages
Japanese (ja)
Inventor
Teppei Yokota
哲平 横田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP4066299A priority Critical patent/JPH05274791A/en
Publication of JPH05274791A publication Critical patent/JPH05274791A/en
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To record and reproduce suitably even for the signal of either level of large and small. CONSTITUTION:An audio signal from an input terminal 1 is supplied to an A/D converter circuit 2 and supplied to the A/D converter circuit 22 through the attenuator 21 of e.g. -12dB, and digital data are formed respectively. The data from the circuits 2, 22 are supplied to sound compressing ATRAC encoder/ decoder circuits 3, 23 respectively. The encoded data from the circuits 3, 23 are picked up alternately at every prescribed block by a switch 24 and written in a DRAM 5 through a shockproof memory controller 4. Further, the data from the A/D converter circuit 2 is supplied to a CPU 6 and the distortion of the processed signal is detected and the detected signal is written in the DRAM 5 with the data from the switch 24. Then the data stored in the DRAM 5 is read and recorded.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、例えば小型の光磁気デ
ィスクを用いて楽曲等の記録再生を行うディスク記録再
生装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a disk recording / reproducing apparatus for recording / reproducing music or the like using a small magneto-optical disk.

【0002】[0002]

【従来の技術】例えば小型の光磁気ディスクを用いて楽
曲等の記録再生を行う、いわゆるミニ・ディスク(M
D)と呼ばれるディスクシステムが提案されている(特
願平3−275067号等参照)。
2. Description of the Related Art For example, a so-called mini disc (M
A disk system called D) has been proposed (see Japanese Patent Application No. 3-275067).

【0003】一般に信号の記録再生を行う場合に、大レ
ベルの信号の記録再生では信号に歪みやクリップが発生
する。しかしながら常にこのような大レベルの信号を想
定していると、小レベルの信号を記録再生する際に回路
系の雑音等によってS/Nが劣化してしまう恐れがあ
る。このため従来は中間的なレベルを設定して回路の特
性等を定めているが、大レベル、小レベルのいずれの信
号に対しても不十分なものであった。
Generally, when recording / reproducing a signal, distortion or clipping occurs in the signal in recording / reproducing a high level signal. However, if such a high level signal is always assumed, the S / N may be deteriorated due to noise in the circuit system when recording / reproducing a low level signal. For this reason, conventionally, an intermediate level is set to determine the characteristics of the circuit and the like, but this is insufficient for both large level and small level signals.

【0004】ところで上述のようなミニ・ディスク(M
D)の記録再生装置において、入力信号は一旦メモリに
書き込まれた後、時間軸圧縮されて間欠的にディスクに
記録されるようになっている。この発明はこのような点
に鑑みて成されたものである。
By the way, the mini disc (M
In the recording / reproducing apparatus D), the input signal is once written in the memory, then time-axis compressed and intermittently recorded on the disk. The present invention has been made in view of these points.

【0005】[0005]

【発明が解決しようとする課題】解決しようとする問題
点は、従来の装置では、大レベル、小レベルのいずれの
信号に対しても回路の特性等が不十分であったというも
のである。
The problem to be solved is that the conventional device has insufficient circuit characteristics and the like for both high level and low level signals.

【0006】[0006]

【課題を解決するための手段】本発明は、信号を時間軸
圧縮して間欠的にディスク12に記録再生するようにし
たディスク記録再生装置において、上記時間軸圧縮を行
う回路を複数系統(回路3、23)設け、上記信号をレ
ベルを変え(アッテネータ21)て上記複数系統の回路
で処理すると共に、これらの処理されたデータ(DRA
M5)を上記ディスク上に並列に記録再生するようにし
たディスク記録再生装置である。
According to the present invention, in a disk recording / reproducing apparatus in which a signal is time-axis compressed and recorded / reproduced intermittently on a disk 12, a plurality of systems (circuits) for performing the time-axis compression are provided. 3 and 23), the signals are changed in level (attenuator 21) and processed by the circuits of the plurality of systems, and the processed data (DRA
M5) is a disc recording / reproducing apparatus configured to record / reproduce M5) in parallel on the disc.

【0007】[0007]

【作用】これによれば、信号をレベルを変えて複数系統
の回路で処理し、これらの処理されたデータをディスク
上に並列に記録再生することにより、大レベル、小レベ
ルのいずれの信号に対しても適正な記録再生を行うこと
ができる。
According to this, signals are processed by circuits of a plurality of systems with different levels, and these processed data are recorded / reproduced in parallel on the disk, so that signals of either large level or small level can be obtained. Proper recording and reproduction can also be performed.

【0008】[0008]

【実施例】図1において、1は例えばオーディオ信号の
入力端子である。この入力端子1からのオーディオ信号
がA/Dコンバータ回路2に供給されると共に、例えば
−12dBのアッテネータ21を通じてA/Dコンバー
タ回路22に供給されて、それぞれディジタルデータが
形成される。これらの回路2、22からのデータがそれ
ぞれ音声圧縮用のATRACエンコーダ/デコーダ回路
3、23に供給される。この回路3、23からのエンコ
ードされたデータがスイッチ24で所定ブロックごとに
交互に取り出されて、ショック・プルーフ・メモリ・コ
ントローラ4を通じてDRAM5に書き込まれる。
DESCRIPTION OF THE PREFERRED EMBODIMENTS In FIG. 1, reference numeral 1 is an audio signal input terminal, for example. The audio signal from the input terminal 1 is supplied to the A / D converter circuit 2 and is also supplied to the A / D converter circuit 22 through an attenuator 21 of, for example, -12 dB to form digital data. The data from these circuits 2 and 22 are supplied to the ATRAC encoder / decoder circuits 3 and 23 for audio compression, respectively. The encoded data from the circuits 3 and 23 are alternately taken out by the switch 24 for each predetermined block and written into the DRAM 5 through the shock proof memory controller 4.

【0009】さらに6はシステムコントロール用のCP
Uであって、操作部7からの信号を受けて装置全体の制
御が行われると共に、制御の状態等が表示部8に表示さ
れる。またA/Dコンバータ回路2からのデータがCP
U6に供給されて、処理される信号の歪みを検出し、こ
の検出信号がショック・プルーフ・メモリ・コントロー
ラ4を通じてスイッチ24からのデータと共にDRAM
5に書き込まれる。そしてこのCPU6とコントローラ
4との間で通信が行われ、DRAM5に所定量のデータ
が蓄積されると、このデータが読み出されて記録が行わ
れる。
Further, 6 is a CP for system control.
U, the control of the entire apparatus is performed in response to a signal from the operation unit 7, and the control state and the like are displayed on the display unit 8. In addition, the data from the A / D converter circuit 2 is CP
U6 is supplied to detect the distortion of the signal to be processed and this detection signal is passed through the shock proof memory controller 4 together with the data from the switch 24 to the DRAM.
Written to 5. Then, when communication is performed between the CPU 6 and the controller 4 and a predetermined amount of data is accumulated in the DRAM 5, this data is read and recording is performed.

【0010】すなわちDRAM5からコントローラ4を
通じて読み出されたデータが記録用の8−14変換(E
FM)と誤り訂正符号化(CIRC)のエンコーダ/デ
コーダ回路9に供給され、この回路9からのエンコード
されたデータがヘッド駆動回路10に供給される。これ
によって記録ヘッド11の磁界が変化され、この磁界の
変化がミニ・ディスク(MD)12の上面側から供給さ
れる。
That is, the data read from the DRAM 5 through the controller 4 is converted into 8-14 data for recording (E).
FM) and error correction coding (CIRC) encoder / decoder circuit 9, and the encoded data from this circuit 9 is supplied to head drive circuit 10. As a result, the magnetic field of the recording head 11 is changed, and this change in magnetic field is supplied from the upper surface side of the mini disk (MD) 12.

【0011】さらにCPU6からの信号がサーボ回路1
3を通じて光学ピックアップ14に供給され、ミニ・デ
ィスク(MD)12の下面側から所定のタイミングでレ
ーザーが照射される。またこのとき光学ピックアップ1
4の送りモータ15及びミニ・ディスク(MD)12の
スピンドルモータ15がサーボ回路13からの信号によ
って制御駆動される。このようにして入力端子1に供給
されたオーディオ信号がミニ・ディスク(MD)12に
記録される。
Further, the signal from the CPU 6 is the servo circuit 1
It is supplied to the optical pickup 14 through the laser beam 3 and the laser is emitted from the lower surface side of the mini disc (MD) 12 at a predetermined timing. At this time, the optical pickup 1
The feed motor 15 of No. 4 and the spindle motor 15 of the mini disk (MD) 12 are controlled and driven by a signal from the servo circuit 13. In this way, the audio signal supplied to the input terminal 1 is recorded on the mini disc (MD) 12.

【0012】これに対して再生時には、光学ピックアッ
プ14からの信号がRFアンプ17を通じてエンコーダ
/デコーダ回路9に供給される。またRFアンプ17か
らの信号がアドレスデコーダ18に供給され、ミニ・デ
ィスク(MD)12上の絶対番地に相当するクラスタ番
号が判別される。このアドレスデコーダ18からのクラ
スタ番号がエンコーダ/デコーダ回路9を通じてCPU
6に供給される。これによって光学ピックアップ14が
所望のデータの記録された記録領域に移動される。
On the other hand, during reproduction, the signal from the optical pickup 14 is supplied to the encoder / decoder circuit 9 through the RF amplifier 17. Further, the signal from the RF amplifier 17 is supplied to the address decoder 18, and the cluster number corresponding to the absolute address on the mini disk (MD) 12 is determined. The cluster number from the address decoder 18 is sent to the CPU through the encoder / decoder circuit 9.
6 is supplied. As a result, the optical pickup 14 is moved to the recording area where desired data is recorded.

【0013】さらにエンコーダ/デコーダ回路9でデコ
ードされたデータが、コントローラ4を通じてDRAM
5に書き込まれる。そしてこのDRAM5に所定量のデ
ータが蓄積されると、CPU6からの信号によってこの
データが読み出され、スイッチ24で所定ブロックごと
に交互に振り分けられて、エンコーダ/デコーダ回路
3、23に供給される。この回路3、23でデコードさ
れたデータがスイッチ25で選択される。またDRAM
5に書き込まれた検出信号がショック・プルーフ・メモ
リ・コントローラ4を通じてCPU6に供給され、この
検出信号を用いてスイッチ25での選択が制御される。
Further, the data decoded by the encoder / decoder circuit 9 is transferred to the DRAM through the controller 4.
Written to 5. Then, when a predetermined amount of data is accumulated in the DRAM 5, the data is read by a signal from the CPU 6, and the data is alternately distributed into predetermined blocks by the switch 24 and supplied to the encoder / decoder circuits 3 and 23. .. The data decoded by the circuits 3 and 23 is selected by the switch 25. Also DRAM
The detection signal written in 5 is supplied to the CPU 6 through the shock proof memory controller 4, and the selection by the switch 25 is controlled using this detection signal.

【0014】このスイッチ25で選択されたデータがD
/Aコンバータ回路19に供給される。さらにCPU6
からの検出信号がD/Aコンバータ回路19に供給さ
れ、スイッチ25で回路23が選択されているときに信
号のレベルを4倍にする制御が行われる。そしてこのD
/Aコンバータ回路19でアナログ化された信号が例え
ばオーディオ信号の出力端子20に取り出される。この
ようにしてミニ・ディスク(MD)12に記録されたデ
ータが再生されて出力端子20に取り出される。
The data selected by the switch 25 is D
It is supplied to the / A converter circuit 19. Further CPU6
The detection signal from is supplied to the D / A converter circuit 19, and when the circuit 23 is selected by the switch 25, the level of the signal is quadrupled. And this D
The signal converted into an analog signal by the / A converter circuit 19 is taken out to the output terminal 20 of the audio signal, for example. In this way, the data recorded on the mini disc (MD) 12 is reproduced and taken out to the output terminal 20.

【0015】従ってこの装置において、ミニ・ディスク
(MD)12上には、例えば図2に示すように元の信号
から処理されたエンコーダ/デコーダ回路3からのデー
タ、、・・・と、これより−12dB小さいレベ
ルの信号から処理されたエンコーダ/デコーダ回路23
からのデータ′、′、′・・・とが交互に並列に
記録される。また元の信号の処理系での信号の歪みが検
出され、この検出信号が各データのインデックスエリア
(ID)に挿入される。
Therefore, in this apparatus, on the mini disk (MD) 12, for example, the data from the encoder / decoder circuit 3 processed from the original signal as shown in FIG. Encoder / decoder circuit 23 processed from a signal with a level of -12 dB smaller
, Data from, are recorded alternately in parallel. Further, signal distortion in the processing system of the original signal is detected, and this detected signal is inserted into the index area (ID) of each data.

【0016】そして再生時には、各データのインデック
スエリア(ID)から検出信号が判別され、この検出信
号によってエンコーダ/デコーダ回路23からの−12
dB小さいレベルの信号から処理された信号が取り出さ
れると共に、D/Aコンバータ回路19で信号のレベル
を4倍にする制御が行われる。
At the time of reproduction, a detection signal is discriminated from the index area (ID) of each data, and based on this detection signal, -12 from the encoder / decoder circuit 23 is detected.
The processed signal is extracted from the signal having a level lower than dB, and the D / A converter circuit 19 controls to quadruple the signal level.

【0017】すなわち歪みが発生する大レベルの信号に
対しては、予め−12dB小さいレベルの信号から処理
された信号が取り出され、この信号がD/Aコンバータ
回路19で4倍のレベルにされることによって歪みのな
い信号を取り出すことができる。なおこれによってダイ
ナミックレンジが見掛け上、2ビット拡大される。
That is, for a large level signal in which distortion occurs, a processed signal is extracted in advance from a signal of a small level of -12 dB, and this signal is quadrupled in level by the D / A converter circuit 19. As a result, a signal without distortion can be taken out. By this, the dynamic range is apparently expanded by 2 bits.

【0018】こうして上述の装置によれば、信号をレベ
ルを変え(アッテネータ21)て複数系統の回路3、2
3で処理し、これらの処理されたデータ(DRAM5)
をディスク12上に並列に記録再生することにより、大
レベル、小レベルのいずれの信号に対しても適正な記録
再生を行うことができるものである。
Thus, according to the above-mentioned device, the level of the signal is changed (attenuator 21) and the circuits 3 and 2 of a plurality of systems are connected.
3 processed, these processed data (DRAM5)
By recording and reproducing data in parallel on the disk 12, it is possible to perform appropriate recording and reproduction with respect to both a large level signal and a small level signal.

【0019】なお上述の装置において、エンコーダ/デ
コーダ回路3、23等の時間軸圧縮を行う回路は3以上
の系統を設けて、それぞれ異なるレベルの信号を処理し
て並列に記録再生するようにしてもよい。
In the above-mentioned apparatus, the encoder / decoder circuits 3, 23, etc. are provided with three or more circuits for time-axis compression so that signals of different levels are processed and recorded / reproduced in parallel. Good.

【0020】また上述の装置において、エンコーダ/デ
コーダ回路3、23からのデコードされた信号から歪み
を検出して切り換えを行うようにすることもできる。従
ってこの場合にはディスク12上に検出信号を記録する
必要がなくなる。
Further, in the above-mentioned apparatus, it is possible to detect distortion from the decoded signals from the encoder / decoder circuits 3 and 23 and perform switching. Therefore, in this case, it is not necessary to record the detection signal on the disk 12.

【0021】[0021]

【発明の効果】この発明によれば、信号をレベルを変え
て複数系統の回路で処理し、これらの処理されたデータ
をディスク上に並列に記録再生することにより、大レベ
ル、小レベルのいずれの信号に対しても適正な記録再生
を行うことができるようになった。
According to the present invention, signals are processed by circuits of a plurality of systems with different levels, and these processed data are recorded / reproduced in parallel on the disk, so that either large level or small level can be obtained. It is now possible to perform proper recording / reproducing for the signal of.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるディスク記録再生装置の一例の構
成図である。
FIG. 1 is a block diagram of an example of a disc recording / reproducing apparatus according to the present invention.

【図2】その説明のための線図である。FIG. 2 is a diagram for explaining that.

【符号の説明】[Explanation of symbols]

1 例えばオーディオ信号の入力端子 2、22 A/Dコンバータ回路 3、23 音声圧縮用のATRACエンコーダ/デコー
ダ回路 4 ショック・プルーフ・メモリ・コントローラ 5 DRAM 6 システムコントロール用のCPU 7 操作部 8 表示部 9 8−14変換(EFM)と誤り訂正符号化(CIR
C)のエンコーダ/デコーダ回路 10 ヘッド駆動回路 11 記録ヘッド 12 ミニ・ディスク(MD) 13 サーボ回路 14 光学ピックアップ 15 送りモータ 16 スピンドルモータ 17 RFアンプ 18 アドレスデコーダ 19 D/Aコンバータ回路 20 例えばオーディオ信号の出力端子 21 アッテネータ 24、25 スイッチ
1 Audio signal input terminal 2, 22 A / D converter circuit 3, 23 Audio compression ATRAC encoder / decoder circuit 4 Shock proof memory controller 5 DRAM 6 System control CPU 7 Operation section 8 Display section 9 8-14 conversion (EFM) and error correction coding (CIR)
C) Encoder / decoder circuit 10 Head drive circuit 11 Recording head 12 Mini disk (MD) 13 Servo circuit 14 Optical pickup 15 Feed motor 16 Spindle motor 17 RF amplifier 18 Address decoder 19 D / A converter circuit 20 For example of audio signal Output terminal 21 Attenuator 24, 25 switch

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 信号を時間軸圧縮して間欠的にディスク
に記録再生するようにしたディスク記録再生装置におい
て、 上記時間軸圧縮を行う回路を複数系統設け、上記信号を
レベルを変えて上記複数系統の回路で処理すると共に、
これらの処理されたデータを上記ディスク上に並列に記
録再生するようにしたディスク記録再生装置。
1. A disc recording / reproducing apparatus for temporally compressing a signal for intermittent recording / reproducing on a disc, wherein a plurality of circuits for performing the temporal compression are provided to change the level of the signal. While processing with the circuit of the system,
A disc recording / reproducing apparatus adapted to record / reproduce these processed data in parallel on the disc.
【請求項2】 上記複数系統の回路での上記信号の歪み
を検出し、この検出信号を上記データと共に上記ディス
ク上に並列に記録再生するようにした請求項1に記載の
ディスク記録再生装置。
2. The disc recording / reproducing apparatus according to claim 1, wherein distortion of the signal in the circuits of the plurality of systems is detected, and the detection signal is recorded / reproduced in parallel on the disc together with the data.
【請求項3】 上記ディスク上に並列に記録再生される
上記複数系統の回路での上記信号の歪みを検出した検出
信号を判別し、この判別された検出信号を用いて上記時
間軸圧縮を行う回路を選択するようにした請求項1に記
載のディスク記録再生装置。
3. A detection signal which detects distortion of the signals in the circuits of the plurality of systems which are recorded / reproduced in parallel on the disk is discriminated, and the time axis compression is performed using the discriminated detection signal. The disc recording / reproducing apparatus according to claim 1, wherein a circuit is selected.
【請求項4】 上記ディスク上に並列に記録再生される
上記データを上記複数系統の回路で処理すると共に、上
記複数系統の回路での上記信号の歪みを検出し、この検
出信号を用いて上記時間軸圧縮を行う回路を選択するよ
うにした請求項1に記載のディスク記録再生装置。
4. The data recorded and reproduced in parallel on the disk are processed by the circuits of the plurality of systems, distortion of the signal in the circuits of the plurality of systems is detected, and the detection signal is used to detect the distortion. The disc recording / reproducing apparatus according to claim 1, wherein a circuit for performing time axis compression is selected.
JP4066299A 1992-03-24 1992-03-24 Disk recording and reproducing device Pending JPH05274791A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4066299A JPH05274791A (en) 1992-03-24 1992-03-24 Disk recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4066299A JPH05274791A (en) 1992-03-24 1992-03-24 Disk recording and reproducing device

Publications (1)

Publication Number Publication Date
JPH05274791A true JPH05274791A (en) 1993-10-22

Family

ID=13311801

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4066299A Pending JPH05274791A (en) 1992-03-24 1992-03-24 Disk recording and reproducing device

Country Status (1)

Country Link
JP (1) JPH05274791A (en)

Similar Documents

Publication Publication Date Title
US8548306B2 (en) Audio and video recording and reproduction apparatus for reproducing audio signals having different volume levels
JP3085606B2 (en) Digital data error correction method
US20010008996A1 (en) MP3 CD output system for a vehicle
JPH05274791A (en) Disk recording and reproducing device
JP3185330B2 (en) Multi-channel recording device, multi-channel playback device
US20030128648A1 (en) Playback device and storage medium
US5815474A (en) Methods and apparatus for selectively inhibiting reproduction of recorded sets of data
JP3116528B2 (en) Recording device, playback device
JP3061323B2 (en) Recording / reproduction control circuit of disk recording / reproduction device
JPH06139705A (en) Information recording medium and reproducing device
JP3563551B2 (en) Disk recording and playback device
JP3133632B2 (en) Long time recording device
KR0136006B1 (en) Automatic audio state setting apparatus for optical disk player
JP3044845B2 (en) Information playback device
JPH01236469A (en) Information recording/reproducing device
JPH05274802A (en) Disk recording and reproducing device
JPH05250794A (en) Reproducing apparatus
JPH05183521A (en) Compression signal recording and reproducing device
JPH04238182A (en) Detection of edition point
JPH03119568A (en) Recording and reproducing signal processing device
JPH06338168A (en) Recording and reproducing device
JPH04168682A (en) Automatic production apparatus of sound control table
JPH1021643A (en) Signal recording method and signal recording apparatus
JPH03292679A (en) Acoustic reproducing device
JP2001297529A (en) Information recording medium and recording device and reproducing device for the same

Legal Events

Date Code Title Description
A621 Written request for application examination

Effective date: 20060207

Free format text: JAPANESE INTERMEDIATE CODE: A621

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081202

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090202

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090811

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091110

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Effective date: 20091130

Free format text: JAPANESE INTERMEDIATE CODE: A911

A912 Removal of reconsideration by examiner before appeal (zenchi)

Effective date: 20100219

Free format text: JAPANESE INTERMEDIATE CODE: A912