JPH0526381B2 - - Google Patents

Info

Publication number
JPH0526381B2
JPH0526381B2 JP57023515A JP2351582A JPH0526381B2 JP H0526381 B2 JPH0526381 B2 JP H0526381B2 JP 57023515 A JP57023515 A JP 57023515A JP 2351582 A JP2351582 A JP 2351582A JP H0526381 B2 JPH0526381 B2 JP H0526381B2
Authority
JP
Japan
Prior art keywords
signal
circuit
dial
line
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57023515A
Other languages
Japanese (ja)
Other versions
JPS58142659A (en
Inventor
Yutaka Nishino
Shinichi Shibata
Taiji Sato
Yoshiichi Sano
Yasunobu Nakayama
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Nippon Telegraph and Telephone Corp
Original Assignee
Toshiba Corp
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Nippon Telegraph and Telephone Corp filed Critical Toshiba Corp
Priority to JP2351582A priority Critical patent/JPS58142659A/en
Publication of JPS58142659A publication Critical patent/JPS58142659A/en
Publication of JPH0526381B2 publication Critical patent/JPH0526381B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/26Devices for calling a subscriber
    • H04M1/30Devices which can set up and transmit only one digit at a time

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)

Description

【発明の詳細な説明】 〔発明の目的〕 (産業の利用分野) この発明は、ダイヤルパルス信号と2周波混合
方式のダイヤル信号を共に送出できるダイヤル信
号発信回路に関する。
DETAILED DESCRIPTION OF THE INVENTION [Object of the Invention] (Field of Industrial Application) The present invention relates to a dial signal transmitting circuit capable of transmitting both a dial pulse signal and a dial signal of a two-frequency mixing system.

(従来の技術) 従来、ダイヤルパルス信号を送出する電話機
と、2周波混合方式のダイヤル信号を送出する電
話機の2種類が知られている。これらを、第1図
及び第2図を用いて説明する。
(Prior Art) Two types of telephones have been known: one that sends out a dial pulse signal, and one that sends out a two-frequency mixed dial signal. These will be explained using FIGS. 1 and 2.

第1図は、ダイヤルパルス信号(以下DP信号
と称す)を送出する電話機の一例のブロツク図で
ある。この電話機において発信動作を説明する。
先ずハンドセツト10を持ち上げると、フツクス
イツチ2はベル回路3から通話路側へ倒れ、局線
端子1−フツクスイツチ2−DP信号送出回路4
という回路が形成される。そこで、回転式ダイヤ
ル5を回すと、DP信号送出回路4からDP信号が
フツクスイツチ2及び局線端子1を介して送出さ
れる。6はハイブリツド回路、7は平衡回路、8
は受話器、9は送話器を示す。
FIG. 1 is a block diagram of an example of a telephone that sends out dial pulse signals (hereinafter referred to as DP signals). The calling operation of this telephone will be explained.
First, when the handset 10 is lifted, the hook switch 2 falls from the bell circuit 3 to the communication path side, and the switch 2 falls from the bell circuit 3 to the telephone line terminal 1 - the hook switch 2 - the DP signal sending circuit 4.
A circuit is formed. Therefore, when the rotary dial 5 is turned, a DP signal is sent out from the DP signal sending circuit 4 via the switch 2 and the office line terminal 1. 6 is a hybrid circuit, 7 is a balanced circuit, 8
9 indicates a receiver, and 9 indicates a transmitter.

第2図は2周波混合(以下MFと称す)方式の
電話機のブロツク図である。第1図と同一符号は
同一構成要素である。この例ではスイツチ13
が、ハイブリツド回路6と送話器9、又はハイブ
リツド回路6とMF信号送出回路11を接続する
ように切り替わる。このため、ハンドセツト10
を持ち上げると、フツクスイツチ2はベル回路3
から通話路側へ倒れ、局線端子1−フツクスイツ
チ2−ハイブリツド回路6という回路が形成され
る。そこで、キーパツド12を押すと、ほぼ同時
にスイツチ13がMF信号送出回路11側へ倒れ
る。かくして、MF信号は、MF信号送出回路1
1からハイブリツド回路6、フツクスイツチ2及
び局線端子1を介して局へ送られる。キーパツド
12を離すとスイツチ13は送話器9側へ倒れ
る。
FIG. 2 is a block diagram of a two-frequency mixing (hereinafter referred to as MF) type telephone. The same reference numerals as in FIG. 1 indicate the same components. In this example, switch 13
is switched to connect the hybrid circuit 6 and the transmitter 9, or the hybrid circuit 6 and the MF signal sending circuit 11. For this reason, handset 10
When you lift the switch, the switch 2 will switch to the bell circuit 3.
Then, a circuit consisting of a central office line terminal 1, a hook switch 2, and a hybrid circuit 6 is formed. Therefore, when the keypad 12 is pressed, the switch 13 almost simultaneously falls toward the MF signal sending circuit 11 side. Thus, the MF signal is sent to the MF signal sending circuit 1.
1, the signal is sent to the station via the hybrid circuit 6, the switch 2, and the station line terminal 1. When the keypad 12 is released, the switch 13 falls to the side of the transmitter 9.

このように従来の電話機のDP信号を用いる方
式、MF信号を用いる方式のものが独立に存在し
ている。
In this way, there are two types of conventional telephones: a system that uses DP signals and a system that uses MF signals.

しかしながら、電話機の設置、保守などの容易
さ、発信サービスの向上などの点を考慮すれば、
1台の電話機で2つの方式のダイヤル信号送出を
行うことのできる電話機の実現が要望されてい
た。
However, if we consider the ease of installing and maintaining telephones, and the improvement of calling services,
There has been a desire to realize a telephone that can send out dial signals using two methods using one telephone.

そこで、DP信号送出回路とMF信号送出回路
とを具備させ、これら両回路の付勢電圧を電話回
線を介して与えられる局電源から得るようにし、
DP信号とMF信号とのいずれも送出可能とした
ダイヤル信号発信回路が考えられた。しかしなが
ら、かかる構成のダイヤル信号発信回路による
と、DP信号パルスを送出したときにこのパルス
に応じて電話回線の電位が大きく変動する。この
ためDP信号送出回路の付勢電位がDP信号パルス
に応じて変動することから、DP信号送出回路の
付勢動作が不安定となり誤動作が生じ、またDP
信号パルス送出時に、MF信号送出回路に過大電
圧が加わるという問題点があつた。一方、MF信
号の送出は、48Vの直流電圧にわずかの交流信号
電圧を重畳させて送出するため、MF信号送出時
に、MF信号送出回路の出力電圧がDP信号送出
の場合ほど大きく変動せず、その付勢動作には問
題は生じない。しかし、MF信号送出回路はその
出力の正弦波形電圧に同期して、電力消費が変動
し、その変動によつて電話回線の電位が変動する
ことになり、MF信号送出回路を局電源で付勢す
る場合には、その電力消費による電話回線の電位
変動が、MF信号送出回路の出力電圧を打ち消し
てしまい、適正な電圧レベルのMF信号を送出で
きないという問題点があつた。
Therefore, a DP signal sending circuit and an MF signal sending circuit are provided, and the energizing voltage for both circuits is obtained from the local power supply supplied via the telephone line.
A dial signal transmitting circuit was devised that was capable of transmitting both DP signals and MF signals. However, with the dial signal transmitting circuit having such a configuration, when the DP signal pulse is sent out, the potential of the telephone line fluctuates greatly in response to this pulse. For this reason, the energizing potential of the DP signal sending circuit fluctuates according to the DP signal pulse, making the energizing operation of the DP signal sending circuit unstable, causing malfunctions, and
There was a problem in that an excessive voltage was applied to the MF signal sending circuit when sending out signal pulses. On the other hand, when transmitting an MF signal, a small amount of AC signal voltage is superimposed on a 48V DC voltage, so when transmitting an MF signal, the output voltage of the MF signal transmitting circuit does not fluctuate as much as when transmitting a DP signal. No problem arises in its biasing operation. However, the power consumption of the MF signal sending circuit fluctuates in synchronization with the sine waveform voltage of its output, and this fluctuation causes the potential of the telephone line to fluctuate. In this case, there was a problem in that potential fluctuations in the telephone line due to power consumption canceled out the output voltage of the MF signal sending circuit, making it impossible to send out an MF signal at an appropriate voltage level.

(発明が解決しようとする課題) 本発明はこのようなDP信号とMF信号との両
方を送出する従来のダイヤル信号発信回路の問題
点を解決せんとしてなされたもので、本発明の目
的は、ダイヤルパルス信号を送出しているときに
この信号に応じて電話回線の電位変動が生じて
も、上記ダイヤルパルス信号の発振回路が安定的
に付勢され、適正なダイヤルパルス信号が送出さ
れ、また局電源で付勢されるMF信号送出回路か
ら出力されるMF信号を適正に局線へ送出するこ
とができ、ダイヤルパルス信号とMF信号のいず
れでも任意に選択して送出することができるダイ
ヤル信号発信回路を提供することである。
(Problems to be Solved by the Invention) The present invention was made to solve the problems of the conventional dial signal transmitting circuit that sends out both the DP signal and the MF signal. Even if the telephone line potential fluctuates in response to this signal while transmitting a dial pulse signal, the oscillation circuit for the dial pulse signal is stably energized and an appropriate dial pulse signal is transmitted. A dial signal that can properly send the MF signal output from the MF signal sending circuit energized by the station power source to the station line, and can arbitrarily select and send either the dial pulse signal or the MF signal. The purpose is to provide a transmitting circuit.

〔発明の構成〕[Structure of the invention]

(課題を解決するための手段) 本発明によるダイヤル信号発信回路は、電話回
線に、ダイヤルパルス信号及び2周波混合方式の
ダイヤ信号のいずれかを選択的に送出するダイヤ
ル信号発信回路であつて、前記電話回線に接続さ
れ、回線電流を整流するダイオードブリツジと、
このダイオードブリツジの出力ライン間に接続さ
れる定電圧電源回路と、この定電圧電源回路によ
り付勢され、ダイヤルパルス信号を発生する第1
のダイヤル信号発振回路と、前記第1のダイヤル
信号発振回路から出力されたダイヤルパルス信号
に応じてダイヤルパルス信号を送出するDP信号
送出スイツチと、前記ダイオードブリツジの出力
ラインに抵抗を介して接続され、該抵抗を介して
付勢され前記2周波混合方式のダイヤル信号を出
力する第2のダイヤル信号発振回路と、トランス
と、トランジスタからなる増幅回路とを有し、こ
のトランスと増幅回路とによつて、前記第2のダ
イヤル信号発振回路から出力された前記2周波混
合方式のダイヤル信号の位相反転及び増幅を行つ
て前記ダイオードブリツジの出力ライン側に送出
するMF信号増幅送出回路と、前記第1のダイヤ
ル信号発振回路と前記第2のダイヤル信号発振回
路のいずれか一方のみを付勢するDP/MF切替
スイツチと、ダイヤル信号送出時にのみ電話回線
をダイヤル信号送出回路側に切替え接続し、ダイ
ヤルパルス信号送出時のブレーク信号により給電
が遮断されるラツチングリレー回路とを具備した
ダイヤル信号発信回路により構成される。
(Means for Solving the Problems) A dial signal transmitting circuit according to the present invention is a dial signal transmitting circuit that selectively transmits either a dial pulse signal or a two-frequency mixed diagram signal to a telephone line, and comprises: a diode bridge connected to the telephone line and rectifying line current;
A constant voltage power supply circuit connected between the output lines of this diode bridge, and a first circuit that is energized by this constant voltage power supply circuit and generates a dial pulse signal.
a dial signal oscillation circuit, a DP signal sending switch that sends out a dial pulse signal in response to a dial pulse signal output from the first dial signal oscillation circuit, and a DP signal sending switch connected to the output line of the diode bridge via a resistor. a second dial signal oscillation circuit that is energized through the resistor and outputs the dial signal of the two-frequency mixing method, and an amplifier circuit that includes a transformer and a transistor; Therefore, an MF signal amplification and transmission circuit that performs phase inversion and amplification of the two-frequency mixing type dial signal outputted from the second dial signal oscillation circuit and sends it to the output line side of the diode bridge; a DP/MF changeover switch that energizes only one of the first dial signal oscillation circuit and the second dial signal oscillation circuit; and a telephone line switched and connected to the dial signal transmission circuit side only when the dial signal is transmitted; It is composed of a dial signal transmitting circuit equipped with a latching relay circuit whose power supply is cut off by a break signal when the dial pulse signal is transmitted.

(作用) 上記構成によると、ダイヤルパルス信号を発生
する第1のダイヤル信号発振回路は、定電圧電源
回路による付勢を受けることになり、安定的動作
が確保される。
(Function) According to the above configuration, the first dial signal oscillation circuit that generates the dial pulse signal is energized by the constant voltage power supply circuit, thereby ensuring stable operation.

また、2周波混合方式のダイヤル信号を出力す
る第2のダイヤル信号発振回路は、抵抗を介して
付勢されるが、この第2のダイヤル信号発振回路
の出力は、MF信号増幅送出回路によつて位相の
反転と増幅を受けダイオードブリツジの出力ライ
ン側に送出されるので、第2のダイヤル信号発振
回路の電力消費による電話回線の電位変動が、
MF信号増幅送出回路の交流出力電力と同相でそ
のレベルを増大させるように重畳し、適正な電圧
レベルのMF信号を送出することができる。
Further, the second dial signal oscillation circuit that outputs the dial signal of the two-frequency mixing method is energized via a resistor, and the output of this second dial signal oscillation circuit is transmitted by the MF signal amplification and transmission circuit. The dial signal is then phase inverted and amplified before being sent to the output line side of the diode bridge, so potential fluctuations in the telephone line due to power consumption of the second dial signal oscillation circuit are
It is possible to send out an MF signal at an appropriate voltage level by superimposing it in phase with the AC output power of the MF signal amplification and sending circuit so as to increase its level.

更に、DP/MF切替スイツチにより、第1の
ダイヤル信号発振回路と第2のダイヤル信号発振
回路のいずれか一方のみが付勢されるので、有効
な電力供給が計られるとともに、DP信号送出モ
ードでは、第2のダイヤル信号発振回路が電話回
線から切り離されるため、第2のダイヤル信号発
振回路に過大電圧が加わることがなく、この回路
を保護できる。
Furthermore, since only one of the first dial signal oscillation circuit and the second dial signal oscillation circuit is energized by the DP/MF selector switch, effective power supply is ensured, and in the DP signal transmission mode, Since the second dial signal oscillation circuit is disconnected from the telephone line, excessive voltage is not applied to the second dial signal oscillation circuit, and this circuit can be protected.

更に、DP信号送出モード及びMF信号送出モ
ードのいずれの場合でも、ダイヤル信号送出時に
のみ電話回線をダイヤル信号送出回路側に切替え
接続するラツチングリレー回路が共用化されると
ともに、該ラツチングリレー回路への給電をDP
信号のブレーク時に遮断することにより、DP信
号送出時におけるブレーク動作をより完全なもの
とすることができる。
Furthermore, in both the DP signal sending mode and the MF signal sending mode, the latching relay circuit that switches and connects the telephone line to the dial signal sending circuit side only when sending a dial signal is shared, and the latching relay circuit DP power supply to
By interrupting the signal when it breaks, the break operation when sending out the DP signal can be made more complete.

(実施例) 以下、図面を参照して本発明の実施例を説明す
る。第3図は本発明の実施例の概念図である。図
のように、DP/MF信号送出回路14を設け、
キーパツド12でいずれかの信号を送出するので
ある。次に、DP/MF信号送出回路14の詳細
なブロツク図を第4図に示す。
(Example) Hereinafter, an example of the present invention will be described with reference to the drawings. FIG. 3 is a conceptual diagram of an embodiment of the present invention. As shown in the figure, a DP/MF signal sending circuit 14 is provided,
The keypad 12 sends out one of the signals. Next, a detailed block diagram of the DP/MF signal sending circuit 14 is shown in FIG.

第4図において、20,21は局線側の入力端
子、22,23は電話機回路網側の入力端子であ
る。これら入力端子20〜23と整流回路である
ダイオードブリツジ24とは接続されており、図
示せぬ交換機から供給される直流電源はダイオー
ドブリツジ24により整流されて、各回路の電源
となるよう構成されている。つまり、サージ吸収
用ツエナーダイオード49、抵抗43、定電圧電
源回路25、ラツチングリレー回路34へ、更に
通常人力端子23側へ倒されているラツチングリ
レーDsスイツチ36がダイヤル信号送出回路側
接点37へ倒されたときにはDP信号送出スイツ
チ38、MF信号増幅送出回路47、DP信号送
出時メーク負荷40へ電源が供給される。
In FIG. 4, 20 and 21 are input terminals on the central office line side, and 22 and 23 are input terminals on the telephone network side. These input terminals 20 to 23 are connected to a diode bridge 24, which is a rectifier circuit, and the DC power supplied from an exchanger (not shown) is rectified by the diode bridge 24, and is configured to become a power source for each circuit. has been done. That is, the zener diode 49 for surge absorption, the resistor 43, the constant voltage power supply circuit 25, the latching relay circuit 34, and the latching relay Ds switch 36, which is normally pushed toward the human power terminal 23 side, are connected to the contact 37 on the dial signal sending circuit side. When it is tilted down, power is supplied to the DP signal sending switch 38, the MF signal amplifying and sending circuit 47, and the make load 40 when sending the DP signal.

これらの各回路のうち、DP信号送出スイツチ
38はDP信号を送出する第1のダイヤル信号送
出スイツチであり、MF信号増幅送出回路47
は、MF信号を送出する第2のダイヤル信号送出
スイツチであり、これらは直列に接続され2つ合
わさつてダイヤル信号送出回路を構成している。
Among these circuits, the DP signal sending switch 38 is the first dial signal sending switch that sends out the DP signal, and the MF signal amplifying sending circuit 47
is a second dial signal sending switch that sends out an MF signal, and these two switches are connected in series and together constitute a dial signal sending circuit.

また、ラツチングリレー回路34とラツチング
リレーDsスイツチ36とは、通話を行う場合に
は電話回線を電話機回路網側に、ダイヤル信号を
送出する場合には電話回線をダイヤル信号送出回
路側に切替接続する切替接続手段である。
The latching relay circuit 34 and the latching relay Ds switch 36 switch the telephone line to the telephone circuit network side when making a call, and switch the telephone line to the dial signal sending circuit side when sending a dial signal. It is a switching connection means for connecting.

一方、定電圧電源回路25からは定電圧供給線
26、抵抗43から局電源供給線41が選択手段
であるDP/MF切替スイツチ27内の2つの別
の接点へ延びている。そしてDP/MF切替スイ
ツチ27の他方の2つの別の接点からは、第1の
ダイヤル信号の発振回路であるDP信号発振回路
29へ定電圧供給線28、第2のダイヤル信号の
発振回路であるMF信号発振回路44へは局電源
供給線42が夫々延びている。これにより、扱者
がDP/MF切替スイツチ27を切り替えると、
いずれかの発振回路にのみ給電される。また、
DP/MF切替スイツチ27からは、キーパツド
12へ線が延び、さらに、キーパツド12からは
キー入力線30がDP信号発振回路29、MF信
号発振回路44へ延びる。このため、DP/MF
切替スイツチ27が定電圧電源回路25側を接続
していれば、キーパツド12へは、定電圧電源回
路25から電力が供給され、キーパツドを押せば
キーの信号がDP信号発振回路29へ送出される。
また、DP/MF信号切替スイツチ27が抵抗4
3側を接続していると、キーパツド12へは抵抗
43から電源が与えられ、キーパツド12を押す
とキーの信号がMF信号発振回路44へ送出され
る。このように、DP/MF切替スイツチ27は
2つの発振回路の一方の付勢を選択する選択手段
ということになる。
On the other hand, a constant voltage supply line 26 extends from the constant voltage power supply circuit 25, and a local power supply line 41 extends from the resistor 43 to two other contacts in the DP/MF changeover switch 27, which is the selection means. From the other two contacts of the DP/MF changeover switch 27, a constant voltage supply line 28 is connected to a DP signal oscillation circuit 29 which is an oscillation circuit for the first dial signal, and a constant voltage supply line 28 is connected to the DP signal oscillation circuit 29 which is an oscillation circuit for the second dial signal. Local power supply lines 42 extend to the MF signal oscillation circuits 44, respectively. As a result, when the operator switches the DP/MF changeover switch 27,
Power is supplied to only one of the oscillation circuits. Also,
A line extends from the DP/MF changeover switch 27 to the keypad 12, and further, a key input line 30 extends from the keypad 12 to the DP signal oscillation circuit 29 and the MF signal oscillation circuit 44. Therefore, DP/MF
If the changeover switch 27 connects the constant voltage power supply circuit 25 side, power is supplied to the keypad 12 from the constant voltage power supply circuit 25, and when the keypad is pressed, the key signal is sent to the DP signal oscillation circuit 29. .
In addition, the DP/MF signal changeover switch 27 is connected to the resistor 4.
When the third side is connected, power is supplied to the keypad 12 from the resistor 43, and when the keypad 12 is pressed, a key signal is sent to the MF signal oscillation circuit 44. In this way, the DP/MF changeover switch 27 is a selection means for selecting the activation of one of the two oscillation circuits.

33は、この回路の各要素を制御する制御部で
ある。この制御部33へは定電圧供給線26を介
して定電圧電源回路25から電流が与えられる。
また、DP信号発振回路29からはDs信号線31
が、MF信号発振回路44からはMUTE信号45
が延び、これら信号線から得られる信号と、
DP/MF切替スイツチ27から定電圧供給線2
8を介して得られる電流とに基づき、制御部33
はラツチングリレーDs信号線35を介してのラ
ツチングリレー回路34の制御及びDP信号のブ
レーク時を示すブレーク信号線39を介してのラ
ツチングリレー回路34及びメーク負荷40の制
御を行う。
33 is a control unit that controls each element of this circuit. A current is supplied to this control section 33 from a constant voltage power supply circuit 25 via a constant voltage supply line 26.
Also, from the DP signal oscillation circuit 29, the Ds signal line 31
However, the MUTE signal 45 is output from the MF signal oscillation circuit 44.
extends, and the signals obtained from these signal lines,
Constant voltage supply line 2 from DP/MF selector switch 27
Based on the current obtained through the controller 33
controls the latching relay circuit 34 via the latching relay Ds signal line 35, and controls the latching relay circuit 34 and make load 40 via the break signal line 39 indicating when the DP signal is broken.

定電圧電源回路25、制御部33、DP及び
MF信号発振回路29,44の詳細は第5図のよ
うである。
Constant voltage power supply circuit 25, control section 33, DP and
Details of the MF signal oscillation circuits 29 and 44 are shown in FIG.

定電圧電源回路25は2つのダイオード66、
pnpトランジスタ69、コンデンサ71、ツエナ
ーダイオード70、抵抗67,68から成り、入
力端子22へつながる線Aから抵抗67がトラン
ジスタ69のエミツタへ接続され、抵抗67と並
列にダイオード66はトランジスタ69のベース
へ接続される。このベースからは抵抗68が入力
端子23へつながる線Bへ延びる。またトランジ
スタ69のコレクタからはコンデンサ71とツエ
ナーダイオード70とが並列に線Bへ接続され
る。また、コレクタからは定電圧供給線26が
DP/MF切替スイツチ27へ延びる。
The constant voltage power supply circuit 25 includes two diodes 66,
Consisting of a pnp transistor 69, a capacitor 71, a zener diode 70, and resistors 67 and 68, the resistor 67 is connected to the emitter of the transistor 69 from the line A leading to the input terminal 22, and the diode 66 is connected in parallel to the resistor 67 to the base of the transistor 69. Connected. A resistor 68 extends from this base to a line B leading to the input terminal 23. Further, a capacitor 71 and a Zener diode 70 are connected in parallel to a line B from the collector of the transistor 69. Further, a constant voltage supply line 26 is connected from the collector.
It extends to the DP/MF changeover switch 27.

レベルシフト回路60,61、DP発振器62、
MF発振器63及びツエナーダイオード65で2
つの発振回路29,44は構成される。レベルシ
フト回路60,61へはDP/MF切替スイツチ
27の中点から電源が与えられ、また、DP/
MF切替スイツチ27の切り替えにより、DP/
MF切替スイツチ27の出力側接点の夫々から電
源が切り替えられて与えられるように構成されて
いる。同様に、DP信号発振器62へはDP/MF
切替スイツチ27の出力側から、レベルシフト回
路60と同様の電源がMF信号発振器63へは
DP/MF切替スイツチ27の出力側から、レベ
ルシフト回路61と同様の電源が与えられる構成
となつている。
Level shift circuits 60, 61, DP oscillator 62,
2 with MF oscillator 63 and Zener diode 65
Two oscillation circuits 29 and 44 are configured. Power is supplied to the level shift circuits 60 and 61 from the midpoint of the DP/MF selector switch 27, and the DP/MF selector switch 27
By switching the MF selector switch 27, DP/
The configuration is such that power is switched and applied from each of the output side contacts of the MF changeover switch 27. Similarly, the DP/MF signal is sent to the DP signal oscillator 62.
A power source similar to that of the level shift circuit 60 is connected to the MF signal oscillator 63 from the output side of the changeover switch 27.
The configuration is such that power similar to that of the level shift circuit 61 is supplied from the output side of the DP/MF changeover switch 27.

一方、キーパツド12からの出力信号は、レベ
ルシフト回路60,61を介して夫々DP発振器
62、MF発振器63へ入力するようになつてい
る。
On the other hand, the output signal from the keypad 12 is input to a DP oscillator 62 and an MF oscillator 63 via level shift circuits 60 and 61, respectively.

しかし、レベルシフト回路60,61はDP/
MF切替スイツチの中点及び出力側から2つの電
源が同時に与えられなければ動作しない。このた
め、DP/MF切替スイツチ27が図の実線のよ
うであるとレベルシフト回路60が動作可能であ
り、破線のようであると、レベルシフト回路61
が動作可能である。またツエナーダイオード65
は、A線とB線の間に抵抗43及びDP/MF切
替スイツチ27を介して過大電圧が加わるのを防
止するものである。
However, the level shift circuits 60 and 61 are DP/
It will not work unless two power sources are applied simultaneously from the midpoint and output side of the MF selector switch. Therefore, when the DP/MF changeover switch 27 is like the solid line in the figure, the level shift circuit 60 is operable, and when it is like the broken line, the level shift circuit 61 is operable.
is operational. Also Zener diode 65
This prevents excessive voltage from being applied between the A line and the B line via the resistor 43 and the DP/MF changeover switch 27.

又レベルシフト回路60,61、DP信号発振
器62、MF信号発振器63及び制御部33はB
線と接続されている。
Further, the level shift circuits 60, 61, the DP signal oscillator 62, the MF signal oscillator 63, and the control section 33 are connected to B.
connected to the line.

このように構成されているので、DP信号送出
モードでは、DP/MF切替スイツチ27が第4
図の実線のように倒される。この結果DP信号発
振回路29に定電圧電源回路25から電源が与え
られる。一方キーパツド12にも同様に電源が与
えられ、キーパツド12を押すとDP信号発振回
路29からDs信号、DP信号が出力される。Ds信
号はDs信号線31を介して制御部33に与えら
れ、制御部33はこれにもとずき、ラツチングリ
レー回路34を動作させ、ラツチングリレーDs
接点36をダイヤル信号送出回路側接点線37側
へ倒す。一方、DP信号線32を介して、DP信号
はDP信号送出スイツチ38へ入力され、この結
果、DP信号送出スイツチ38はDP信号に同期し
て開閉される。したがつて、DP信号が送出され
たことになる。
With this configuration, in the DP signal transmission mode, the DP/MF changeover switch 27 is set to the fourth
It is knocked down as shown by the solid line in the figure. As a result, power is supplied to the DP signal oscillation circuit 29 from the constant voltage power supply circuit 25. On the other hand, power is similarly applied to the keypad 12, and when the keypad 12 is pressed, a Ds signal and a DP signal are output from the DP signal oscillation circuit 29. The Ds signal is given to the control unit 33 via the Ds signal line 31, and based on this, the control unit 33 operates the latching relay circuit 34, and the latching relay Ds
Push the contact 36 toward the contact line 37 on the dial signal sending circuit side. On the other hand, the DP signal is input to the DP signal sending switch 38 via the DP signal line 32, and as a result, the DP signal sending switch 38 is opened and closed in synchronization with the DP signal. Therefore, it means that a DP signal has been sent out.

同時に、DP信号と定電圧電源回路25からの
電源とは、制御部33に入力される。これによ
り、制御部33はDP信号送出モードであること
を知り、DP信号に同期して、メーク負荷40を
制御する。つまり、ラツチングリレー回路34に
よりラツチングリレーDs接点36をダイヤル信
号送出回路側接点線37側へ倒すようにしたと
き、メーク負荷40が働くようにする。
At the same time, the DP signal and the power from the constant voltage power supply circuit 25 are input to the control section 33. Thereby, the control unit 33 knows that it is in the DP signal sending mode, and controls the make load 40 in synchronization with the DP signal. That is, when the latching relay circuit 34 causes the latching relay Ds contact 36 to fall toward the dial signal sending circuit side contact line 37, the make load 40 is activated.

具体例を第8図を用いて説明する。ダイヤルキ
ーパツド12の『3』のキーが操作されたとす
る。すると、DP信号発振回路29は、Ds信号線
31へDs信号を、DP信号線32へDP信号をそ
れぞれ送出する。Ds信号の立ち下がりを受けて
制御部33はラツチングリレーDs信号線35を
介してラツチングリレー回路34を制御しリレー
電流(図8d)が流れ、ラツチングリレーDs接
点36がダイヤル信号送出回路側接点線37側に
倒される。Ds信号がLレベルである間に、『3』
に対応して3回立ち下がるDP信号が出力され、
これに同期してブレーク信号線39にブレーク信
号が送出される。ここで、上記DP信号がHレベ
ルの期間をメーク期間、Lレベルの期間をブレー
ク期間と称し、メーク期間にメーク負荷40に電
流が流れるように制御が行われる。そして、『3』
に対応したDP信号のパルスの期間が終了して所
定のマージンの後に、Ds信号が立ち上げられる。
Ds信号の立ち上がりを受けて制御部33はラツ
チングリレーDs信号線35を介してラツチング
リレー回路34を制御し、これによりリレー電流
(図8d)が流れ、ラツチングリレーDs接点36
がダイヤル信号送出回路側接点線37側から引き
離され、復旧する。ここで説明した動作は後の図
6、図7を用いた説明により、より明らかにされ
る。
A specific example will be explained using FIG. Assume that the "3" key on the dial keypad 12 is operated. Then, the DP signal oscillation circuit 29 sends the Ds signal to the Ds signal line 31 and the DP signal to the DP signal line 32, respectively. In response to the fall of the Ds signal, the control section 33 controls the latching relay circuit 34 via the latching relay Ds signal line 35, so that the relay current (Fig. 8d) flows, and the latching relay Ds contact 36 connects to the dial signal sending circuit. It is tilted to the side contact line 37 side. "3" while the Ds signal is at L level
A DP signal that falls three times is output in response to
A break signal is sent to the break signal line 39 in synchronization with this. Here, the period when the DP signal is at H level is called a make period, and the period when the DP signal is at L level is called a break period, and control is performed so that current flows through the make load 40 during the make period. And “3”
The Ds signal is raised after a predetermined margin after the period of the pulse of the DP signal corresponding to .
In response to the rising edge of the Ds signal, the control unit 33 controls the latching relay circuit 34 via the latching relay Ds signal line 35, so that a relay current (Fig. 8d) flows and the latching relay Ds contact 36
is pulled away from the contact wire 37 side on the dial signal sending circuit side, and is restored. The operation described here will be made more clear by the explanation using FIGS. 6 and 7 later.

これによつて、交換機より供給される電源は、
入力端子20→ダイオードブリツジ24→DP信
号送出スイツチ38→メーク負荷40→ラツチン
グリレーDs接点36→ダイオードブリツジ24
→入力端子21という回路で流れる場合と、DP
信号送出スイツチ38が開放され電流が流れない
場合ができる。つまり、交換機へ、電流がオンオ
フされて届くことになり、DP信号が送出された
ことになる。
As a result, the power supplied from the exchange is
Input terminal 20 → diode bridge 24 → DP signal sending switch 38 → make load 40 → latching relay Ds contact 36 → diode bridge 24
→When it flows through the circuit called input terminal 21, and when the DP
There may be cases where the signal sending switch 38 is open and no current flows. In other words, the current is turned on and off before reaching the exchange, and a DP signal is sent out.

上記の場合、定電圧電源回路25では、トラン
ジスタ69のベース・エミツタ間は2つのダイオ
ード66で安定化されてトランジスタ69が定電
流動作をしてコレクタ電流は一定となる。この電
流による電荷がコンデンサ71に蓄積され、DP
信号発信回路のバイアス電圧が作られる。なお、
コンデンサ71の両端間電圧がツエナーダイオー
ド70によりツエナー電圧に保たれる。このよう
に定電圧化された電圧が定電圧供給線26を介し
てDP信号発振器62へバイアスとして与えられ
る。従つて、DP信号によつてA線B線間の電圧
が変動しても、DP信号発振器62に供給される
付勢電圧は安定した電圧を保ち、DP信号発振器
62の動作に障害が生じることはない。
In the above case, in the constant voltage power supply circuit 25, the base and emitter of the transistor 69 are stabilized by two diodes 66, so that the transistor 69 performs constant current operation and the collector current becomes constant. Charge due to this current is accumulated in capacitor 71, and DP
A bias voltage for the signal transmission circuit is created. In addition,
The voltage across the capacitor 71 is maintained at the Zener voltage by the Zener diode 70. The thus regulated voltage is applied as a bias to the DP signal oscillator 62 via the constant voltage supply line 26. Therefore, even if the voltage between the A line and the B line fluctuates due to the DP signal, the energizing voltage supplied to the DP signal oscillator 62 remains stable, and the operation of the DP signal oscillator 62 will not be disturbed. There isn't.

一方、MF信号送出のモードがDP/MF切替ス
イツチ27により選択されると、このスイツチ2
7は図の破線のように倒れる。このため、キーパ
ツド12、MF信号発振回路44へはA線から抵
抗43を介した電圧が与えられる。そこで、キー
パツド12を押せばMF信号発振回路44から
MUTE信号、MF信号が出力される。MUTE信
号は制御部33に入力され、制御部33はラツチ
ングリレー回路34をしてラツチングリレーDs
接点36をダイヤル信号送出回路側接点線37側
へ倒す。さらに、MF信号は、MF信号増幅送出
回路47へ入力され、ここから交換機へ出力され
る。このときメーク負荷40は開放状態となるよ
う構成されている。
On the other hand, when the MF signal transmission mode is selected by the DP/MF changeover switch 27, this switch 2
7 falls down as shown by the broken line in the figure. Therefore, a voltage is applied to the keypad 12 and the MF signal oscillation circuit 44 from the A line via the resistor 43. Then, if you press the keypad 12, the MF signal oscillation circuit 44 will
MUTE signal and MF signal are output. The MUTE signal is input to the control section 33, and the control section 33 controls the latching relay circuit 34 to output the latching relay Ds.
Push the contact 36 toward the contact line 37 on the dial signal sending circuit side. Furthermore, the MF signal is input to the MF signal amplification and transmission circuit 47, and output from there to the exchange. At this time, the make load 40 is configured to be in an open state.

また、このとき、ラツチングリレーDs接点3
6がダイヤル信号送出回路側接点線37に倒され
ている間に、MF信号確認音回路48は入力端子
23とダイオードブリツジ24の間のバイパス回
路として働き、受話器において、確認音が聞き取
れるようにされている。
Also, at this time, latching relay Ds contact 3
6 is pushed down to the contact wire 37 on the dial signal sending circuit side, the MF signal confirmation sound circuit 48 works as a bypass circuit between the input terminal 23 and the diode bridge 24, so that the confirmation sound can be heard on the receiver. has been done.

以上のように作用するラツチングリレー回路3
4の実施例の回路図を第6図に示す。
Latching relay circuit 3 that operates as described above
A circuit diagram of the fourth embodiment is shown in FIG.

DP信号送出時にブレーク信号線39から、ブ
レーク信号が抵抗93を介してnpnトランジスタ
81のベースへ供給されるように構成されてい
る。
The break signal is supplied from the break signal line 39 to the base of the npn transistor 81 via the resistor 93 when the DP signal is sent.

ブレーク信号は第8図に示すように、DP信号
に同期して制御部33から出力され、そのLレベ
ルの期間において後述のように、トランジスタ8
1,80をオフとしてラツチングリレー回路34
が局電源に対する負荷とならぬようにする。つま
り、A線とB線との間を、できる限りオープンに
見せようとする信号である。
As shown in FIG. 8, the break signal is output from the control unit 33 in synchronization with the DP signal, and during its L level period, the transistor 8 is activated as described later.
1,80 is turned off and the latching relay circuit 34
prevent it from becoming a load on the local power supply. In other words, it is a signal that attempts to make the gap between the A line and B line appear as open as possible.

また、トランジスタ81のベースと入力端子2
3へつながるB線との間には、抵抗92が配され
る。トランジスタ81のコレクタと入力端子22
へつながるA線との間には抵抗90,91が直列
に接続される。また、トランジスタ81のエミツ
タはB線と接続されている。
In addition, the base of the transistor 81 and the input terminal 2
A resistor 92 is arranged between the line B and the line B connected to the line B. Collector of transistor 81 and input terminal 22
Resistors 90 and 91 are connected in series between the line A and the line A connected to the line A. Further, the emitter of the transistor 81 is connected to the B line.

そして、抵抗90と91の間には、pnpトラン
ジスタ80のベースが接続される。
The base of a pnp transistor 80 is connected between resistors 90 and 91.

この回路はブレーク信号が入力されると、ブレ
ーク信号線39からトランジスタ81のベースへ
電流が供給されなくなり、トランジスタ81はオ
フ状態となり、トランジスタ80のベースへの電
流の流入が少なくなり、トランジスタ80はオフ
状態となり、トランジスタ80のコレクタ側への
電源供給を停止し、ラツチングリレー回路34が
A線とB線間の負荷とならないように働く機能を
有する。
In this circuit, when a break signal is input, current is no longer supplied from the break signal line 39 to the base of the transistor 81, the transistor 81 is turned off, the current flowing into the base of the transistor 80 is reduced, and the transistor 80 is turned off. It has the function of turning off, stopping power supply to the collector side of the transistor 80, and preventing the latching relay circuit 34 from becoming a load between the A line and the B line.

トランジスタ80のコレクタから抵抗94とダ
イオード104,105とが並列に延びる。抵抗
94はpnpトランジスタ84のエミツタと接続さ
れ、ダイオード105はpnpトランジスタ82の
エミツタ及びトランジスタ84のベースと接続さ
れている。トランジスタ84のコレクタとトラン
ジスタ82のベースとは抵抗95を介して接続さ
れ、電源点83となつている。トランジスタ82
のコレクタとB線とは接続されている。
A resistor 94 and diodes 104 and 105 extend in parallel from the collector of transistor 80. A resistor 94 is connected to the emitter of the pnp transistor 84, and a diode 105 is connected to the emitter of the pnp transistor 82 and the base of the transistor 84. The collector of the transistor 84 and the base of the transistor 82 are connected via a resistor 95 and serve as a power supply point 83. transistor 82
The collector of and the B line are connected.

この回路は、ラツチングリレーDs信号線35
を介して、ラツチングリレー回路34を動作させ
る信号が入力されないかぎり次の動作をする。
This circuit consists of latching relay Ds signal line 35
Unless a signal for operating the latching relay circuit 34 is input via the latching relay circuit 34, the following operation is performed.

トランジスタ80のコレクタから供給された電
源は抵抗94を通りトランジスタ84を通つて、
コンデンサ107へ流入する。コンデンサ107
が充電され、充電電流が流れなくなると、トラン
ジスタ84のコレクタ電位とベース電位との電位
差が少なくなつてトランジスタ82がオフとな
り、この結果トランジスタ84はオフとなる。
The power supplied from the collector of the transistor 80 passes through the resistor 94 and the transistor 84.
Flows into capacitor 107. capacitor 107
is charged and the charging current stops flowing, the potential difference between the collector potential and the base potential of the transistor 84 decreases and the transistor 82 is turned off, and as a result, the transistor 84 is turned off.

このため、交流的にはラツチングリレー回路3
4を高いインピーダンスとして、この回路の側音
及び通話への影響をなくしている。
Therefore, in terms of AC, the latching relay circuit 3
4 has a high impedance to eliminate the influence of this circuit on sidetone and speech.

電源点83からは、pnpトランジスタ86,8
8がエミツタを接続して延び、さらに抵抗96が
トランジスタ86のベースへ、抵抗100がトラ
ンジスタ88のベースへ延びる。
From the power supply point 83, pnp transistors 86, 8
8 extends to connect the emitters, a resistor 96 extends to the base of transistor 86, and a resistor 100 extends to the base of transistor 88.

一方、B線からはnpnトランジスタ89,87
がエミツタを接続して延び、さらに抵抗102が
トランジスタ89のベースへ、抵抗98がトラン
ジスタ87のベースへ延びる。
On the other hand, from the B line, npn transistors 89, 87
extends to connect the emitters, resistor 102 extends to the base of transistor 89, and resistor 98 extends to the base of transistor 87.

トランジスタ86と89の夫々のコレクタは接
続されて、1巻線ラツチングリレー85を介し
て、トランジスタ88と87のコレクタの共通接
続点へ延びる。
The respective collectors of transistors 86 and 89 are connected and extend through a single winding latching relay 85 to the common connection point of the collectors of transistors 88 and 87.

トランジスタ86,87,88,89の夫々の
ベースへは抵抗97,99,101,103を介
して夫々、ラツチングリレーDs信号が与えられ
る。
A latching relay Ds signal is applied to the bases of transistors 86, 87, 88, and 89 through resistors 97, 99, 101, and 103, respectively.

この信号のモードは2種類あり、トランジスタ
86,87がオンとなるリセツトモードと、トラ
ンジスタ88,89がオンとなるリセツトモード
とがある。このセツトモードでラツチングリレー
Ds接点はダイヤル信号送出回路側接点線37側
へ倒され、リセツトモードでもどされる。
There are two modes of this signal: a reset mode in which transistors 86 and 87 are turned on, and a reset mode in which transistors 88 and 89 are turned on. In this set mode, the latching relay
The Ds contact is pushed to the contact wire 37 side of the dial signal sending circuit and returned to the reset mode.

また、コンデンサ107と並列に、定電圧を保
障するツエナーダイオード106が接続される。
Furthermore, a Zener diode 106 is connected in parallel with the capacitor 107 to ensure a constant voltage.

このようなラツチングリレー回路34によつ
て、ラツチングリレーDs接点36が動かされ、
DP信号又はMF信号が送出されるが、送出の動
作をなすDP信号送出スイツチ38、メーク負荷
40、MF信号増幅送出回路47の回路の実施例
を第7図に示す。
The latching relay Ds contact 36 is moved by the latching relay circuit 34,
A DP signal or an MF signal is sent out, and FIG. 7 shows an embodiment of a circuit including a DP signal sending switch 38, a make load 40, and an MF signal amplifying and sending circuit 47 that perform the sending operation.

トランジスタ110,111,抵抗120〜1
22はDP信号送出スイツチ38を構成する。ト
ランジスタ110はA線とエミツタで接続し、同
じくA線から延びる抵抗121とベースで接続さ
れる。このトランジスタ110のベースとトラン
ジスタ111のコレクタとは抵抗122を介して
接続される。トランジスタ111のエミツタはダ
イヤル信号送出回路側接点線37となり、トラン
ジスタ111のベースは抵抗120を介してA線
と接続され同時にDP信号線32となつている。
また、トランジスタ110のコレクタは抵抗11
4,124、及びトランジスタ115のエミツタ
と接続されている。
Transistors 110, 111, resistors 120 to 1
22 constitutes a DP signal sending switch 38. The transistor 110 is connected to the A line at its emitter, and is connected at its base to a resistor 121 which also extends from the A line. The base of this transistor 110 and the collector of the transistor 111 are connected through a resistor 122. The emitter of the transistor 111 becomes the contact line 37 on the dial signal sending circuit side, and the base of the transistor 111 is connected to the A line via the resistor 120 and becomes the DP signal line 32 at the same time.
Further, the collector of the transistor 110 is connected to the resistor 11.
4, 124, and the emitter of the transistor 115.

このため、DP信号送出モードでは、ラツチン
グリレーDs接点36が図の破線のように倒され、
DP信号がトランジスタ111をオンオフする毎
に、ラツチングリレーDs接点36へ、DP信号が
現われ、これが交換機へ送られる。
Therefore, in the DP signal sending mode, the latching relay Ds contact 36 is pushed down as shown by the broken line in the figure.
Each time the DP signal turns transistor 111 on and off, a DP signal appears at the latching relay Ds contact 36, which is sent to the exchange.

一方、抵抗114とトランジスタ112のエミ
ツタは接続され、トランジスタ112のベースと
トランジスタ113のコレクタは接続される。ト
ランジスタ112のコレクタとトランジスタ11
3のエミツタとは共通接続され、トランジスタ1
11のエミツタと接続される。さらに、抵抗12
4とトランジスタ111のエミツタとはダイオー
ド128,129を介して接続される。DP信号
送出時のブレーク信号はブレーク信号線39を介
してトランジスタ113のベースへ供給される。
On the other hand, the resistor 114 and the emitter of the transistor 112 are connected, and the base of the transistor 112 and the collector of the transistor 113 are connected. Collector of transistor 112 and transistor 11
It is commonly connected to the emitter of transistor 1.
Connected to 11 emitters. Furthermore, resistor 12
4 and the emitter of transistor 111 are connected through diodes 128 and 129. A break signal when the DP signal is sent is supplied to the base of the transistor 113 via the break signal line 39.

そして、ブレーク信号がアクテイブとされると
トラジスタ112,113はオフ、ブレーク信号
がアクテイブでないときトランジスタ112,1
13はオンとなる。そしてDP信号がトランジス
タ111,110をオンとする(メークする)
時、ブレーク信号がアクテイブでないから、トラ
ンジスタ112,113はオンとなり、抵抗11
4がトランジスタ110に直列に入り、抵抗11
4により、負荷は重くなる。逆にブレーク信号が
アクテイブのときは、抵抗114は負荷とならな
い。
When the break signal is active, the transistors 112 and 113 are turned off, and when the break signal is not active, the transistors 112 and 1 are turned off.
13 is turned on. Then, the DP signal turns on (makes) transistors 111 and 110.
Since the break signal is not active, transistors 112 and 113 are turned on, and resistor 11
4 is connected in series with the transistor 110, and the resistor 11
4, the load becomes heavier. Conversely, when the break signal is active, the resistor 114 does not serve as a load.

トランジスタ115,116はMF信号増幅用
トランジスタで、トランジスタ115のベースと
トランジスタ116のコレクタ、トランジスタ1
15のコレクタとトランジスタ116のエミツタ
が接続される。トランジスタ115のコレクタか
らは抵抗123がラツチングリレーDs接点36
へ延びる。またトランジスタ116のベースから
抵抗125が抵抗124へ接続される。トランジ
スタ116のベースはトランス117とコンデン
サ127を介して接続され、MF信号をMF信号
線から得るようになつている。トランス117の
2次側コイルと並列に抵抗126が配される。
Transistors 115 and 116 are transistors for MF signal amplification, and the base of transistor 115, the collector of transistor 116, and transistor 1
The collector of transistor 15 and the emitter of transistor 116 are connected. A resistor 123 is connected to the latching relay Ds contact 36 from the collector of the transistor 115.
extends to Further, a resistor 125 is connected to the resistor 124 from the base of the transistor 116 . The base of the transistor 116 is connected to a transformer 117 via a capacitor 127, so that the MF signal is obtained from the MF signal line. A resistor 126 is arranged in parallel with the secondary coil of the transformer 117.

このトランス117は、MF信号を逆相にして
トランスジスタ116,115へ与え、増幅を行
わせるものである。MF信号送出モードではMF
信号線46からトランス117を介してトランジ
スタ116に逆相にされたMF信号が与えられ
る。MF信号はこのトランジスタ116を介して
トランジスタ115へ与えられ、該トランジスタ
115で増幅がなされ、ラツチングリレーDs接
点36を介して交換機へ送られる。このように、
MF信号増幅送出回路47はMF信号線46を介
して送られてくるMF信号の電圧の位相を反転と
増幅とを行つてダイオードブリツジ24の出力ラ
イン側へ送出する。このとき、MF信号発振器6
3は、抵抗43を介して付勢されているが、出力
するMF信号の電位を上昇させて行く時には、多
くの電力を消費する。これによつて、ダイオード
ブリツジ24の出力ライン側から流れる電流が増
加し、逆にダイオードブリツジ24の出力ライン
側の電位が減少する。また、上記とは反対に、出
力するMF信号の電位を下降させて行く時には、
電力消費が減少する。これによつて、ダイオード
ブリツジ24の出力ライン側から流れる電流が減
少し、逆にダイオードブリツジ24の出力ライン
側の電位は上昇する。即ち、MF信号発振器63
の出力であるMF信号の電圧位相とダイオードブ
リツジ24の出力ライン側の電圧位相とは位相が
逆転していることになる。しかるに、トランス1
17による位相反転とトランジスタ116,11
5による増幅とにより、MF信号はダイオードブ
リツジ24の出力ライン側の電位の変動にかかわ
らず適正に交換機側へ送られることになる。
This transformer 117 reverses the phase of the MF signal and supplies it to the transistors 116 and 115 for amplification. MF in MF signal transmission mode
An MF signal with an opposite phase is applied from the signal line 46 to the transistor 116 via the transformer 117. The MF signal is applied to the transistor 115 via this transistor 116, amplified by the transistor 115, and sent to the exchange via the latching relay Ds contact 36. in this way,
The MF signal amplification and transmission circuit 47 inverts and amplifies the phase of the voltage of the MF signal sent via the MF signal line 46 and sends it to the output line side of the diode bridge 24. At this time, the MF signal oscillator 6
3 is energized via the resistor 43, but it consumes a lot of power when increasing the potential of the output MF signal. As a result, the current flowing from the output line side of the diode bridge 24 increases, and conversely, the potential on the output line side of the diode bridge 24 decreases. Also, contrary to the above, when lowering the potential of the output MF signal,
Power consumption is reduced. As a result, the current flowing from the output line side of the diode bridge 24 decreases, and conversely, the potential on the output line side of the diode bridge 24 increases. That is, the MF signal oscillator 63
The voltage phase of the MF signal output from the diode bridge 24 and the voltage phase on the output line side of the diode bridge 24 are reversed in phase. However, transformer 1
Phase inversion by 17 and transistors 116, 11
Due to the amplification by 5, the MF signal is properly sent to the exchange side regardless of the fluctuation in the potential on the output line side of the diode bridge 24.

このMF信号を確認するため、ラツチングリレ
ーDs接点36と入力端子間に抵抗118とコン
デンサ119とを直列に配したバイパス回路であ
る確認音回路48が設けられる。この確認音回路
48はDP信号送出時のブレーク時には、負荷と
なるため、ハンドセツト10の受話器8、送話器
9に含まれる負荷より十分大きい必要がある。
In order to confirm this MF signal, a confirmation sound circuit 48 which is a bypass circuit including a resistor 118 and a capacitor 119 arranged in series is provided between the latching relay Ds contact 36 and the input terminal. Since this confirmation tone circuit 48 becomes a load at the time of a break when transmitting a DP signal, it needs to be sufficiently larger than the load included in the receiver 8 and the transmitter 9 of the handset 10.

〔発明の効果〕〔Effect of the invention〕

以上説明したように、本発明によれば、第1の
ダイヤル信号発振回路が定電圧電源回路により付
勢されているため、ダイヤルパルス信号の送出時
にダイオードブリツジの出力ラインにおいて電圧
が変動しても、安定的に電力の供給がなされ、当
該第1のダイヤル信号発振回路の適正な動作を保
証する。また、第2のダイヤル信号発振回路はダ
イオードブリツジの出力ラインから抵抗を介して
付勢される。この第2のダイヤル信号発振回路か
ら出力されたMF信号号は、MF信号増幅送出回
路で位相反転と増幅とを受けてダイオードブリツ
ジの出力ラインへ送出され、第2のダイヤル信号
発振回路に対する付勢によつて生じるダイオード
ブリツジの出力ラインの電圧変動にかかわらず、
適正に交換機側へMF信号が送出されることにな
る。
As explained above, according to the present invention, since the first dial signal oscillation circuit is energized by the constant voltage power supply circuit, the voltage fluctuates in the output line of the diode bridge when sending out the dial pulse signal. Also, power is stably supplied to ensure proper operation of the first dial signal oscillation circuit. Further, the second dial signal oscillation circuit is energized from the output line of the diode bridge via a resistor. The MF signal signal output from the second dial signal oscillation circuit undergoes phase inversion and amplification in the MF signal amplification and transmission circuit, and is sent to the output line of the diode bridge. Regardless of voltage fluctuations on the output line of the diode bridge caused by
The MF signal will be properly sent to the exchange side.

更に、選択手段によつて、第1のダイヤル信号
発振回路、前記第2のダイヤル信号発振回路のい
ずれに電力を供給するか選択できる。つまり、電
力の供給を行う側のダイヤル信号発振回路の選択
によつて、所望のダイヤル信号の選択的送出を可
能にする。
Furthermore, the selection means can select which of the first dial signal oscillation circuit and the second dial signal oscillation circuit is to be supplied with power. That is, by selecting the dial signal oscillation circuit on the side that supplies power, it is possible to selectively send out a desired dial signal.

以上のような構成を取るため、DP/MF切替
スイツチ27により、抵抗43又は電電圧電源回
路25を介して、有効な電力の供給が行なわれ
る。
Because of the above configuration, effective power is supplied by the DP/MF changeover switch 27 via the resistor 43 or the voltage power supply circuit 25.

例えば、DP信号送出モードでは、DP/MF信
号切替スイツチ27により抵抗43を介しての電
圧が切り離される為、MF信号発振回路44に過
大電圧が加わることなく、この回路を保護でき
る。
For example, in the DP signal sending mode, the DP/MF signal changeover switch 27 disconnects the voltage via the resistor 43, so that the MF signal oscillation circuit 44 can be protected without being subjected to excessive voltage.

また、第6図で明らかなように、ブレーク信号
が送出されることにより、1巻線ラツチングリレ
ー85を含む回路側に電流を流すことなく、これ
により消費電流を制限することができ、ブレーク
動作を保証できる。
Furthermore, as is clear from FIG. 6, by sending the break signal, current consumption can be limited without flowing current to the circuit side including the single-winding latching relay 85, and the break signal can be broken. Operation can be guaranteed.

さらに、第7図で示すように、メーク負荷11
4がメーク時には付加され、適切なメーク電流が
保証される。
Furthermore, as shown in FIG.
4 is added during make to ensure proper make current.

また、通話時においては、定電圧電源回路25
は交流的に高インピーダンスであり、通話路への
影響はない。そして、通話時では、MF信号発振
回路44も動作を停止しており、ほとんど負荷と
はなり得ない。
Also, during a call, the constant voltage power supply circuit 25
has high impedance in terms of alternating current, and has no effect on the communication path. During a call, the MF signal oscillation circuit 44 also stops operating, so it hardly becomes a load.

そして、DP信号とMF信号とを回路上のほぼ
同一の位置から送出できる回路となり得るので、
ダイヤル信号送出回路全体のシステム構成が容易
である。
And since it can be a circuit that can send out the DP signal and the MF signal from almost the same position on the circuit,
The system configuration of the entire dial signal sending circuit is easy.

また、ダイヤル信号送出回路と通話回路とを切
り替えるために、ラツチングリレーを用いたこと
により、切り替え時以外このリレーでは電流を消
費せず、スイツチ接点での電圧降下も非常に小さ
い。このため、ダイヤル信号送出回路、通話回路
ともに局電源で有効に動作する。
Furthermore, since a latching relay is used to switch between the dial signal sending circuit and the telephone call circuit, this relay consumes no current except when switching, and the voltage drop at the switch contact is extremely small. Therefore, both the dial signal sending circuit and the telephone call circuit operate effectively using the local power source.

更にMF信号確認回路によつて、MF信号送出
を確認できると共に、DP信号送出時におけるブ
レーク動作では、このMF信号確認回路が十分高
いインピーダンスとなり得るため、ブレークを保
証できる。
Further, the MF signal confirmation circuit can confirm the MF signal transmission, and in the break operation when the DP signal is transmitted, the MF signal confirmation circuit can have a sufficiently high impedance, so that a break can be guaranteed.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はDP式電話機のブロツク図、第2図は
MF式電話機のブロツク図、第3図は本発明の回
路による電話機のブロツク図、第4図は本発明の
ダイヤル信号発信回路のブロツク図、第5図乃至
第7図は本発明の要部の実施例の回路図であり、
第8図は本発明の実施例の動作を説明するための
タイミングチヤートである。 38……DP信号送出スイツチ、47……MF
信号増幅送出回路、34,36……切替接続手
段、25……定電圧電源回路、43……電力を取
り出す抵抗、29……第1のダイヤル信号の発振
回路、44……第2のダイヤル信号の発振回路、
27……DP/MF切替スイツチ、33……制御
部。
Figure 1 is a block diagram of a DP telephone, Figure 2 is
3 is a block diagram of a telephone using the circuit of the present invention; FIG. 4 is a block diagram of a dial signal transmitting circuit of the present invention; and FIGS. 5 to 7 show main parts of the present invention. It is a circuit diagram of an example,
FIG. 8 is a timing chart for explaining the operation of the embodiment of the present invention. 38...DP signal sending switch, 47...MF
Signal amplification and transmission circuit, 34, 36... switching connection means, 25... constant voltage power supply circuit, 43... resistor for extracting power, 29... oscillation circuit for first dial signal, 44... second dial signal oscillation circuit,
27...DP/MF changeover switch, 33...control unit.

Claims (1)

【特許請求の範囲】 1 電話回線に、ダイヤルパルス信号及び2周波
混合方式のダイヤル信号のいずれかを選択的に送
出するダイヤル信号発信回路であつて、 前記電話回線に接続され、回線電流を整流する
ダイオードブリツジと、 このダイオードブリツジの出力ライン間に接続
される定電圧電源回路と、 この定電圧電源回路により付勢され、ダイヤル
パルス信号を発生する第1のダイヤル信号発振回
路と、 前記第1のダイヤル信号発振回路から出力され
たダイヤルパルス信号に応じてダイヤルパルス信
号を送出するDP信号送出スイツチと、 前記ダイオードブリツジの出力ラインに抵抗を
介して接続され、該抵抗を介して付勢され前記2
周波混合方式のダイヤル信号を出力する第2のダ
イヤル信号発振回路と、 トランスとトランジスタからなる増幅回路とを
有し、このトランスと増幅回路とによつて、前記
第2のダイヤル信号発振回路から出力された前記
2周波混合方式のダイヤル信号の位相反転及び増
幅を行つて前記ダイオードブリツジの出力ライン
側に送出するMF信号増幅送出回路と、 前記第1のダイヤル信号発振回路、前記第2の
ダイヤル信号発振回路のいずれか一方のみを付勢
するDP/MF切替スイツチと、 ダイヤル信号送出時にのみ電話回線をダイヤル
信号送出回路側に切替え接続し、ダイヤルパルス
信号送出時のブレーク信号により給電が遮断され
るラツチングリレー回路とを具備したことを特徴
とするダイヤル信号発信回路。
[Scope of Claims] 1. A dial signal transmitting circuit that selectively sends either a dial pulse signal or a two-frequency mixing type dial signal to a telephone line, the circuit being connected to the telephone line and rectifying line current. a constant voltage power supply circuit connected between the output lines of this diode bridge; a first dial signal oscillation circuit that is energized by this constant voltage power supply circuit and generates a dial pulse signal; a DP signal sending switch that sends out a dial pulse signal in response to the dial pulse signal output from the first dial signal oscillation circuit; and a DP signal sending switch that is connected to the output line of the diode bridge via a resistor, said 2
It has a second dial signal oscillation circuit that outputs a frequency mixing type dial signal, and an amplifier circuit made up of a transformer and a transistor. an MF signal amplification and transmission circuit that performs phase inversion and amplification of the dial signal of the two-frequency mixing system and sends it to the output line side of the diode bridge; the first dial signal oscillation circuit; and the second dial. A DP/MF selector switch energizes only one of the signal oscillation circuits, and a telephone line is switched and connected to the dial signal sending circuit only when a dial signal is sent, and the power supply is cut off by a break signal when a dial pulse signal is sent. A dial signal transmitting circuit characterized by comprising a latching relay circuit.
JP2351582A 1982-02-18 1982-02-18 Dial signal originating circuit Granted JPS58142659A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2351582A JPS58142659A (en) 1982-02-18 1982-02-18 Dial signal originating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2351582A JPS58142659A (en) 1982-02-18 1982-02-18 Dial signal originating circuit

Publications (2)

Publication Number Publication Date
JPS58142659A JPS58142659A (en) 1983-08-24
JPH0526381B2 true JPH0526381B2 (en) 1993-04-15

Family

ID=12112579

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2351582A Granted JPS58142659A (en) 1982-02-18 1982-02-18 Dial signal originating circuit

Country Status (1)

Country Link
JP (1) JPS58142659A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61214846A (en) * 1985-03-20 1986-09-24 Tokyo Electric Co Ltd Highly functional telephone set
JPH0618396B2 (en) * 1989-07-03 1994-03-09 ローム株式会社 Power supply circuit for telephone
JP2626557B2 (en) * 1994-06-10 1997-07-02 日本電気株式会社 Dial type setting method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5644257A (en) * 1979-09-20 1981-04-23 Nippon Telegr & Teleph Corp <Ntt> Telephone set

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5644257A (en) * 1979-09-20 1981-04-23 Nippon Telegr & Teleph Corp <Ntt> Telephone set

Also Published As

Publication number Publication date
JPS58142659A (en) 1983-08-24

Similar Documents

Publication Publication Date Title
US3510584A (en) Telephone system with added main line subscriber facilities
JPH0526381B2 (en)
US3979563A (en) Communication systems of key telephone systems
JPH0728436B2 (en) Private telephone exchange
US4254306A (en) Key telephone system
US4185173A (en) Key telephone call signalling circuit
JPH0326712Y2 (en)
JPS62200852A (en) Key telephone set used at power failure
JPH0137893B2 (en)
EP0396886A2 (en) Current switch for use in telephony systems or the like
JPH0287753A (en) Hybrid circuit
JPS5952862B2 (en) intercom device
JPH0238529Y2 (en)
JP2506658B2 (en) Button telephone device
KR0145481B1 (en) Electronic exchange system
JPH0321098Y2 (en)
JPS6312603Y2 (en)
JPH09200374A (en) Terminal network controller
JPS5937758A (en) Amplifying circuit
JPH083079Y2 (en) Telephone terminal DC circuit
JPH0250670B2 (en)
JPH04192848A (en) Incoming circuit of telephone equipment
JPS61283261A (en) Dial confirming tone circuit
JPH0254708B2 (en)
JPH0153951B2 (en)