JPH05236312A - Video camera - Google Patents

Video camera

Info

Publication number
JPH05236312A
JPH05236312A JP4036821A JP3682192A JPH05236312A JP H05236312 A JPH05236312 A JP H05236312A JP 4036821 A JP4036821 A JP 4036821A JP 3682192 A JP3682192 A JP 3682192A JP H05236312 A JPH05236312 A JP H05236312A
Authority
JP
Japan
Prior art keywords
signal
circuit
field
coefficient
noise reduction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4036821A
Other languages
Japanese (ja)
Other versions
JP3203031B2 (en
Inventor
Yukio Mori
幸夫 森
Haruhiko Murata
治彦 村田
Akihiro Maenaka
章弘 前中
Masao Takuma
正男 宅間
Toru Yamamoto
徹 山本
Kiyotada Kawakami
聖肇 川上
Toru Asaeda
徹 朝枝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP03682192A priority Critical patent/JP3203031B2/en
Publication of JPH05236312A publication Critical patent/JPH05236312A/en
Application granted granted Critical
Publication of JP3203031B2 publication Critical patent/JP3203031B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To provide a video camera capable of realizing a strobo afterimage generation mode in e simple circuit-constitution. CONSTITUTION:A cyclic digital noise reduction circuit 9 consisting of a field memory 10 and a weighted average circuit 4 adds the signal obtained by multiplying a CCD output signal by a 1st coefficient K to the signal obtained by multiplying the signal. reed out of the memory 10 by a 2nd coefficient (1-K). The result of this addition is stored in the memory 10. Then, the 1st and 2nd coefficients are variable set by a coefficient generating circuit 8 under the system control of a microcomputer 14. At the same time, the writing/reading operations are controlled to the memory 10. Thus, various modes including a strobo afterimage generation mode, etc., are secured with the output signal of the circuit 4.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は固体撮像素子(CCD)を
具えたビデオカメラに関し、特に、電気的な処理によっ
て所謂ストロボ残像画を生成出来るビデオカメラに関す
るものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video camera having a solid-state image pickup device (CCD), and more particularly to a video camera capable of producing a so-called strobe afterimage by electrical processing.

【0002】[0002]

【従来の技術】近年、据置き型のビデオテープレコーダ
(VTR)においては、種々の特殊再生モードが実現可能
となっており、その一つに、図8に示す様なストロボ残
像画生成モードがある。図8の例は、振り子の動きをス
トロボ残像画として生成したものであって、1画面内に
過去から現在に亘る複数の残像が時間間隔をおいて離散
的に映出されている。
2. Description of the Related Art In recent years, stationary video tape recorders
In the (VTR), various special reproduction modes can be realized, and one of them is a strobe afterimage generation mode as shown in FIG. In the example of FIG. 8, the movement of the pendulum is generated as a strobe afterimage, and a plurality of afterimages from the past to the present are projected discretely at a time interval in one screen.

【0003】一方、ビデオカメラ、特にVTRが一体と
なったカメラ一体型VTRにおいては、装置の小形化に
対する要求が強く、機能の多様化よりも回路構成の簡略
化が優先されている。又、ビデオカメラにおいては、撮
像信号に含まれるノイズを除去した上で、所定フォーマ
ットの映像信号を作成する要請があり、このために例え
ばフィールドメモリを用いた巡回型デジタルノイズリダ
クション回路が装備される(日刊工業新聞社「画像のデ
ィジタル信号処理」第115〜118頁参照)。
On the other hand, in a video camera, especially in a camera-integrated VTR in which a VTR is integrated, there is a strong demand for downsizing of the device, and simplification of the circuit structure is given priority over diversification of functions. Further, in a video camera, there is a request to remove a noise included in an image pickup signal and then create a video signal of a predetermined format. For this purpose, for example, a cyclic digital noise reduction circuit using a field memory is equipped. (See Nikkan Kogyo Shimbun, "Digital signal processing of images", pages 115-118).

【0004】従って、ビデオカメラにおいては、ストロ
ボ残像画生成モードを実現する為に、前記ノイズリダク
ション用のフィールドメモリ以外に、ストロボ残像画生
成のための大規模なメモリや制御回路が必要となり、ビ
デオカメラでは実用化に至っていなかった。
Therefore, in order to realize the strobe afterimage generation mode, the video camera requires a large-scale memory and a control circuit for strobe afterimage generation in addition to the field memory for noise reduction. It was not put into practical use in cameras.

【0005】本発明の目的は、簡易な回路構成によって
ストロボ残像画生成モード等の各種モードの実現が可能
なビデオカメラを提供することである。
An object of the present invention is to provide a video camera capable of realizing various modes such as a strobe afterimage generation mode with a simple circuit configuration.

【0006】[0006]

【発明が解決しようとする課題】そこで本発明では、巡
回型デジタルノイズリダクション回路をストロボ残像画
の生成に利用し、回路構成の簡略化を図るのである。
Therefore, in the present invention, the cyclic digital noise reduction circuit is used to generate a strobe afterimage to simplify the circuit configuration.

【0007】本発明に係るビデオカメラは、図1に示す
如く、CCD(1)に対して電荷読出し制御信号を発する
タイミング回路(15)と、CCD出力をデジタル撮像信号
に変換するA/D変換器(3)と、A/D変換器(3)から
出力されるデジタル撮像信号に1以下の第1係数Kを乗
じた信号と、フィールドメモリ(10)から読み出されたデ
ジタル撮像信号に第2係数(1−K)を乗じた信号とを加
算して、加算結果をフィールドメモリ(10)に格納する巡
回型デジタルノイズリダクション回路(9)と、前記第1
及び第2係数を発生してノイズリダクション回路(9)へ
供給する係数発生回路(8)と、前記ノイズリダクション
回路(9)のフィールドメモリ(10)に対する書込み及び読
出しを制御するフィールドメモリ制御回路(11)と、前記
ノイズリダクション回路(9)の出力信号に基づき、所定
フォーマットの映像信号を作成して出力するカメラ信号
処理回路と、外部から供給されるモード選択信号に応じ
て、前記タイミング回路(15)、係数発生回路(8)及びフ
ィールドメモリ制御回路(11)の動作を可変設定するシス
テム制御手段とを具えている。
As shown in FIG. 1, the video camera according to the present invention includes a timing circuit (15) for issuing a charge read control signal to the CCD (1) and an A / D conversion for converting the CCD output into a digital image pickup signal. The digital imaging signal output from the converter (3) and the A / D converter (3) is multiplied by a first coefficient K of 1 or less, and the digital imaging signal read from the field memory (10) A cyclic digital noise reduction circuit (9) for adding a signal multiplied by two coefficients (1-K) and storing the addition result in a field memory (10);
And a coefficient generating circuit (8) for generating and supplying the second coefficient to the noise reduction circuit (9), and a field memory control circuit for controlling writing and reading to and from the field memory (10) of the noise reduction circuit (9) ( 11), a camera signal processing circuit that creates and outputs a video signal of a predetermined format based on the output signal of the noise reduction circuit (9), and the timing circuit (according to a mode selection signal supplied from the outside). 15), system control means for variably setting the operations of the coefficient generation circuit 8 and the field memory control circuit 11.

【0008】[0008]

【作用】モード選択信号には、ノーマルモード、ノイズ
リダクションモード及びストロボ残像画生成モードを夫
々選択する信号が含まれる。ノーマルモード(図2)にお
いては、係数発生回路(8)によって第1係数が1、第2
係数が0に設定される。この結果、A/D変換器(3)か
ら得られるデジタル撮像信号がそのままカメラ信号処理
回路へ送られて、映像信号が作成される。
The mode selection signal includes signals for selecting the normal mode, the noise reduction mode and the strobe afterimage generation mode, respectively. In the normal mode (FIG. 2), the first coefficient is set to 1 or 2 by the coefficient generation circuit (8).
The coefficient is set to 0. As a result, the digital image pickup signal obtained from the A / D converter (3) is sent to the camera signal processing circuit as it is, and a video signal is created.

【0009】ノイズリダクションモード(図4)では、係
数発生回路(8)によって、奇数フィールド或いは偶数フ
ィードの何れか一方のフィールド期間だけ第1係数Kが
任意の小数値k(0<k<1)、他方のフィールド期間に
は第1係数Kが0に切換え設定される。又、前記一方の
フィールド期間には、フィールドメモリ(10)に対して信
号の読出しと書込みが同時に行なわれ、前記他方のフィ
ールド期間には、フィールドメモリ(10)に対して信号の
書込みは行なわれず、信号の読出しのみが行なわれる。
この結果、巡回型デジタルノイズリダクション回路(9)
によって、前記一方のフィールド期間のデジタル撮像信
号のみに基づくノイズリダクション処理が施されて、該
回路の出力信号がカメラ信号処理回路へ送出される。
In the noise reduction mode (FIG. 4), the coefficient generating circuit (8) allows the first coefficient K to have an arbitrary decimal value k (0 <k <1) for only one of the odd field period and the even field period. , The first coefficient K is switched to 0 and set in the other field period. Further, during the one field period, signal reading and writing are simultaneously performed to the field memory (10), and during the other field period, no signal writing is performed to the field memory (10). , Only the signal is read.
As a result, the cyclic digital noise reduction circuit (9)
Thus, the noise reduction processing based on only the digital image pickup signal in the one field period is performed, and the output signal of the circuit is sent to the camera signal processing circuit.

【0010】ストロボ残像画生成モード(図6)では、係
数発生回路(8)によって、複数フィールド期間の周期T
で、該周期T内の最初のフィールド期間だけ第1係数K
が任意の小数値k(0<k<1)、該周期内の残りのフィ
ールド期間には第1係数Kが0に切換え設定される。
又、前記最初のフィールド期間には、フィールドメモリ
(10)に対して信号の読出しと書込みが同時に行なわれ、
前記残りのフィールド期間には、フィールドメモリ(10)
に対して信号の書込みは行なわれず、信号の読出しのみ
が行なわれる。この結果、前記複数フィールド期間の周
期Tで巡回型デジタルノイズリダクション回路(9)の出
力信号が変化し、各周期Tの出力信号には、その直前の
周期の出力信号に第2係数(1−K)を乗算した成分が含
まれることになり、これによってストロボ残像画が生成
される。
In the strobe afterimage generation mode (FIG. 6), the coefficient generation circuit (8) causes the cycle T of a plurality of field periods to be generated.
Then, the first coefficient K only during the first field period within the period T
Is an arbitrary decimal value k (0 <k <1), and the first coefficient K is switched to 0 and set in the remaining field period in the cycle.
In the first field period, the field memory
Signal reading and writing are performed simultaneously for (10),
During the remaining field period, the field memory (10)
No signal is written to, and only signal is read. As a result, the output signal of the cyclic digital noise reduction circuit (9) changes at the cycle T of the plurality of field periods, and the output signal of each cycle T has the second coefficient (1- K) is multiplied, and a stroboscopic afterimage is generated.

【0011】[0011]

【発明の効果】本発明に係るビデオカメラによれば、巡
回型デジタルノイズリダクション回路が本来のノイズリ
ダクション機能以外に、ストロボ残像画の生成にも利用
されるから、回路構成を複雑化することなく、ストロボ
残像画生成モードが実現される。
According to the video camera of the present invention, the cyclic digital noise reduction circuit is used not only for the original noise reduction function but also for the generation of a strobe afterimage, so that the circuit configuration is not complicated. The strobe afterimage generation mode is realized.

【0012】[0012]

【実施例】以下、本発明の一実施例につき、図面に沿っ
て詳述する。図1に示す如くビデオカメラには、撮像装
置として、周知のカラーフィルター(図示省略)を具えた
CCD(1)が装備され、該CCD(1)の出力は、ノイズ
除去回路(2)にて相関2重サンプリングによるノイズ除
去処理が施された後、A/D変換器(3)を経てデジタル
信号に変換される。
An embodiment of the present invention will be described in detail below with reference to the drawings. As shown in FIG. 1, the video camera is equipped with a CCD (1) equipped with a well-known color filter (not shown) as an image pickup device, and the output of the CCD (1) is output by a noise removal circuit (2). After noise removal processing by correlated double sampling is performed, it is converted into a digital signal through an A / D converter (3).

【0013】A/D変換器(3)の出力信号(CCD出力
信号)は、時間軸方向の巡回型フィルタであるデジタル
ノイズリダクション回路(9)、カメラ信号処理回路を構
成する垂直補間処理回路(12)及びカメラプロセス回路(1
3)を経て、後段回路へ所定フォーマットの映像信号(R
GB信号或いは、輝度信号及び色差信号)として出力さ
れる。
The output signal (CCD output signal) of the A / D converter (3) is a digital noise reduction circuit (9) which is a recursive filter in the time axis direction, and a vertical interpolation processing circuit (which constitutes a camera signal processing circuit). 12) and camera process circuit (1
After 3), the video signal (R
It is output as a GB signal or a luminance signal and a color difference signal).

【0014】前記巡回型デジタルノイズリダクション回
路(9)に対しては、係数発生回路(8)から一対となる第
1係数K及び第2係数(1−K)が供給される。
The cyclic digital noise reduction circuit (9) is supplied with a pair of first coefficient K and second coefficient (1-K) from the coefficient generation circuit (8).

【0015】デジタルノイズリダクション回路(9)を構
成するフィールドメモリ(10)は、フィールドメモリ制御
回路(11)によって書込み及び読出しが制御されている。
又、CCD(1)は、タイミング回路(15)からの電荷読出
し制御信号によって駆動される。
Writing and reading are controlled by the field memory control circuit (11) in the field memory (10) which constitutes the digital noise reduction circuit (9).
The CCD (1) is driven by a charge read control signal from the timing circuit (15).

【0016】デビデオカメラ全体のシステム制御を司ど
るマイクロコンピュータ(14)には、外部からモード選択
信号が供給されると共に、タイミング回路(15)からフィ
ールド識別信号が供給され、これに応じて、マイクロコ
ンピュータ(14)は、係数発生回路(8)へは係数選択信号
を送出し、タイミング回路(15)へは露光時間制御信号を
送出する。又、フィールドメモリ制御回路(11)へは書込
みモード設定信号を送出し、垂直補間処理回路(12)へは
補間係数を送出する。更にCCD(1)に対しては、必要
に応じて電子シャッター信号を送出する。
A microcomputer (14) which controls the system of the entire de-video camera is supplied with a mode selection signal from the outside and a field identification signal from the timing circuit (15). The microcomputer (14) sends a coefficient selection signal to the coefficient generation circuit (8) and an exposure time control signal to the timing circuit (15). A write mode setting signal is sent to the field memory control circuit (11) and an interpolation coefficient is sent to the vertical interpolation processing circuit (12). Further, an electronic shutter signal is sent to the CCD (1) if necessary.

【0017】デジタルノイズリダクション回路(9)は、
A/D変換器(3)からのCCD出力信号を第1乗算器
(5)へ接続すると共に、フィールドメモリ(10)からの読
出し信号を第2乗算器(6)へ接続し、更に両乗算器(5)
(6)の出力を加算器(7)へ接続して、加重平均回路(4)
を構成している。第1乗算器(5)には、係数発生回路
(8)から第1係数Kが供給され、第2乗算器(6)には、
係数発生回路(8)から第2係数(1−K)が供給され、2
つの乗算結果を加算器(7)にて加算することにより、C
CD出力信号とフィールドメモリ出力信号についての前
記係数K及び(1−K)による加重平均が算出される。
The digital noise reduction circuit (9) is
The CCD output signal from the A / D converter (3) is used as the first multiplier.
In addition to connecting to (5), the read signal from the field memory (10) is connected to the second multiplier (6), and further both multipliers (5)
The output of (6) is connected to the adder (7), and the weighted average circuit (4)
Are configured. The first multiplier (5) includes a coefficient generation circuit
The first coefficient K is supplied from (8), and the second multiplier (6)
The second coefficient (1-K) is supplied from the coefficient generation circuit (8),
By adding the results of two multiplications with the adder (7), C
A weighted average by the coefficients K and (1−K) is calculated for the CD output signal and the field memory output signal.

【0018】加重平均された信号は、垂直補間処理回路
(12)へ出力されると同時に、フィールドメモリ(10)に書
き込まれ、フィールドメモリ(10)内の信号は次のフィー
ルドで読み出される。この結果、ある任意のフィールド
のCCD出力信号は、最初にK倍されたものが垂直補間
処理回路(12)へ出力され、次のフィールド以降は、フィ
ールドメモリ(10)を含むループを巡回する度に(1−K)
倍されて垂直補間処理回路(12)へ出力される。
The weighted and averaged signal is a vertical interpolation processing circuit.
At the same time as being output to (12), it is written in the field memory (10), and the signal in the field memory (10) is read in the next field. As a result, the CCD output signal of a certain arbitrary field is first multiplied by K and is output to the vertical interpolation processing circuit (12), and after the next field, the loop including the field memory (10) is cycled. To (1-K)
It is multiplied and output to the vertical interpolation processing circuit (12).

【0019】ところで、現行の標準テレビジョン方式で
はインタレース走査が行なわれており、CCDから出力
される信号もインタレース信号であるから、偶数(ev
en)フィールドと奇数(odd)フィールドでは同一ラ
インの信号が得られない。従って、上記加重平均処理を
1フィールドの周期で奇数フィールドと偶数フィールド
の間で行なうと、画像がぼける虞れがある。
By the way, interlaced scanning is performed in the current standard television system, and the signal output from the CCD is also an interlaced signal.
Signals on the same line cannot be obtained in the en field and the odd field. Therefore, if the weighted average processing is performed between the odd field and the even field at a cycle of one field, the image may be blurred.

【0020】そこで本実施例では、デジタルノイズリダ
クションモードやストロボ残像画生成モード等の特殊モ
ードにおいて、奇数(又は偶数)フィールド時には任意の
係数Kを与え、偶数(又は奇数)フィールド時は係数Kを
0として、常に奇数(又は偶数)フィールドに対して加重
平均処理を行なうものとする。この場合、偶数(又は奇
数)フィールドの信号は、奇数(又は偶数)フィールドの
信号から補間処理によって疑似的に生成する。
Therefore, in this embodiment, in a special mode such as a digital noise reduction mode or a strobe afterimage generation mode, an arbitrary coefficient K is given in an odd (or even) field, and a coefficient K is given in an even (or odd) field. Assuming 0, the weighted average processing is always performed on odd (or even) fields. In this case, the even (or odd) field signal is pseudo-generated from the odd (or even) field signal by interpolation processing.

【0021】図7は、CCDから出力される奇数フィー
ルドの信号に補間処理を施して、新たな奇数フィールド
信号と偶数フィールド信号を作成する原理を表わしてい
る。この際、元の奇数フィールドはそのまま奇数フィー
ルドとして採用し、偶数フィールドのみを元の奇数フィ
ールドから新たに生成する方法も採用可能であるが、こ
の場合、偶数フィールドの垂直方向の解像度が極端に低
下する。
FIG. 7 shows the principle of generating an odd field signal and an even field signal by interpolating an odd field signal output from the CCD. At this time, it is possible to adopt the original odd field as it is as the odd field and newly generate only the even field from the original odd field, but in this case, the vertical resolution of the even field is extremely lowered. To do.

【0022】そこで本実施例では、奇数フィールドと偶
数フィールドで解像度のレベルを合わせて、良好なフレ
ーム画像を得るべく、図1の加重平均回路(4)の出力に
対して、奇数フィールド時には0.25、偶数フィール
ド時には0.75の補間係数を垂直補間処理回路(12)に
与えることにより(図3乃至図6参照)、図7の如く疑似
的にインタレースされた奇数フィールド及び偶数フィー
ルドの2つの信号を作り出す。このために、図1のマイ
クロコンピュータ(14)は、タイミング回路(15)からフィ
ールド識別信号を取り込んで、フィールドの偶数/奇数
を識別し、フィールドに応じた前記補間係数を垂直補間
処理回路(12)へ送出するのである。
Therefore, in the present embodiment, the output of the weighted average circuit (4) in FIG. 1 is set to 0. 25, in the case of an even field, by giving an interpolation coefficient of 0.75 to the vertical interpolation processing circuit 12 (see FIGS. 3 to 6), two pseudo-interlaced odd field and even field as shown in FIG. Produces two signals. For this purpose, the microcomputer (14) of FIG. 1 takes in the field identification signal from the timing circuit (15) to identify the even / odd number of the field, and determines the interpolation coefficient corresponding to the field by the vertical interpolation processing circuit (12). ).

【0023】図1に示す装置によれば、通常の使用モー
ドであるノーマルモードと、CCDの電化蓄積時間を制
御する長時間露光モードと、時間方向の加重平均を行な
う2つのデジタルノイズリダクションモードと、ストロ
ボ残像画生成モードの合計5つのモードを設定出来、ユ
ーザの選択操作に基づいて作成されたモード選択信号が
マイクロコンピュータ(14)へ送られることにより、モー
ド選択が行なわれる。以下、各モードにおける回路動作
について説明する。
According to the apparatus shown in FIG. 1, there are a normal mode which is a normal use mode, a long-time exposure mode which controls the charge accumulation time of the CCD, and two digital noise reduction modes which perform weighted averaging in the time direction. , A total of five modes of strobe afterimage generation mode can be set, and a mode selection signal generated based on a selection operation by the user is sent to the microcomputer (14) to perform mode selection. The circuit operation in each mode will be described below.

【0024】ノーマルモード ノーマルモードにおいては図2に示す如く、毎フィール
ド、電荷読出しパルスをCCDへ送出して、CCD出力
を取り出す。又、加重平均回路の係数Kを1に固定する
ことによって、CCD出力信号をそのまま垂直補間処理
回路へ送る。このとき、フィールドメモリへのデータの
書込み及び読出しは行なわない。垂直補間回路へ送る補
間係数は0とし、垂直補間処理も行なわない。
Normal Mode In the normal mode, as shown in FIG. 2, a charge read pulse is sent to the CCD for each field and the CCD output is taken out. Further, by fixing the coefficient K of the weighted average circuit to 1, the CCD output signal is sent as it is to the vertical interpolation processing circuit. At this time, writing and reading of data in the field memory are not performed. The interpolation coefficient sent to the vertical interpolation circuit is set to 0, and no vertical interpolation processing is performed.

【0025】この結果、CCDから出力される各フィー
ルドO1、E1、O2、E2、O3、E3…がそのまま
加重平均回路から出力される。
As a result, the respective fields O1, E1, O2, E2, O3, E3 ... Which are output from the CCD are directly output from the weighted average circuit.

【0026】長時間露光モード 長時間露光モードでは、図3の如く電荷読出し周期Tを
6フィールドに設定することにより、CCDからは6フ
ィールド期間蓄積された信号を6フィールドの周期で取
り出す。CCDから出力信号を取り出すフィールド期間
には、加重平均回路の係数Kが1に設定され、この結
果、CCD出力信号がそのままフィールドメモリに書込
まれ、同時に垂直補間回路へ送られる。CCDから出力
信号を取り出さない5フィールドの期間は、フィールド
メモリからの信号の読出しだけを行ない、加重平均回路
の係数Kを0にすることで、フィールドメモリから読み
出した信号をそのまま垂直補間回路へ送る。
Long-time exposure mode In the long-time exposure mode, by setting the charge read cycle T to 6 fields as shown in FIG. 3, the signals accumulated for 6 field periods are taken out from the CCD at 6 field cycles. During the field period in which the output signal is taken out from the CCD, the coefficient K of the weighted average circuit is set to 1, and as a result, the CCD output signal is written as it is in the field memory and simultaneously sent to the vertical interpolation circuit. During the period of 5 fields in which the output signal is not taken out from the CCD, only the signal is read from the field memory, and the coefficient K of the weighted average circuit is set to 0 to send the signal read from the field memory to the vertical interpolation circuit as it is. ..

【0027】これによって、例えばフィールド番号O3
からE5の期間には、それ以前のフィールド番号E0か
らE2の期間に蓄積されたCCD出力信号がフィールド
番号O3のCCD出力信号に加算されて、加算結果が垂
直補間回路へ出力される。
As a result, for example, the field number O3
In the period from E to E5, the CCD output signal accumulated in the period from the previous field number E0 to E2 is added to the CCD output signal in the field number O3, and the addition result is output to the vertical interpolation circuit.

【0028】この結果、6フィールド分が重なった画像
が、6フィールド期間毎に更新されつつ生成されること
になる。
As a result, an image in which 6 fields are overlapped is generated while being updated every 6 field periods.

【0029】第1ノイズリダクションモード このモードでは図4の如く、毎フィールド、CCDから
出力信号を取り出し、奇数フィールド時に加重平均回路
の係数Kに任意の小数値kを与え、CCD出力信号とフ
ィールドメモリ出力信号の加重平均値垂直補間回路へ送
り、同時にフィールドメモリへ加重平均値を書込む。
又、偶数フィールド時には、フィールドメモリからの読
出しのみ行ない、加重平均回路の係数を0とすること
で、フィールドメモリからの読出し信号をそのまま垂直
補間回路へ送る。
First Noise Reduction Mode In this mode, as shown in FIG. 4, an output signal is taken out from the CCD for each field, an arbitrary decimal value k is given to the coefficient K of the weighted average circuit at the odd field, and the CCD output signal and the field memory are supplied. The weighted average value of the output signal is sent to the vertical interpolation circuit, and at the same time, the weighted average value is written to the field memory.
In the even field, only reading from the field memory is performed and the coefficient of the weighted average circuit is set to 0, so that the read signal from the field memory is sent to the vertical interpolation circuit as it is.

【0030】これによって、各奇数フィールドで垂直補
間回路へ送った信号がその後の偶数フィールドにも連続
して出力されることになり、加重平均処理によるノイズ
リダクション効果が得られる。特に静止画像についての
ノイズリダクション効果は大きい。
As a result, the signal sent to the vertical interpolation circuit in each odd field is continuously output to the subsequent even field, and the noise reduction effect by the weighted average processing is obtained. The noise reduction effect is particularly great for still images.

【0031】第2ノイズリダクションモード 上記第1ノイズリダクションモードでは毎フィールド、
CCD出力信号を取り出しているが、第2ノイズリダク
ションモードは、図5の如く電荷読出しを1フィールド
おきに行なうことにより、CCDからは2フィールド期
間蓄積された信号を2フィールドの周期で取り出すもの
である。
Second noise reduction mode In the first noise reduction mode, every field,
The CCD output signal is taken out, but in the second noise reduction mode, the charge is read out every other field as shown in FIG. 5, so that the signal accumulated for two field periods is taken out from the CCD at a cycle of two fields. is there.

【0032】このモードでは、CCDにて2フィールド
期間の電荷が蓄積されることによってS/N比が向上す
るから、加重平均回路によるノイズリダクション作用と
の相乗によって、より大きなノイズリダクション効果が
得られる。
In this mode, since the S / N ratio is improved by accumulating charges in the CCD for two field periods, a larger noise reduction effect can be obtained by synergizing with the noise reduction action of the weighted average circuit. ..

【0033】ストロボ残像画生成モード ストロボ残像画生成モードでは、図6の如く毎フィール
ド、CCD出力信号を取り出す一方、6フィールド期間
T毎に、最初のフィールドでは加重平均回路の係数Kが
1に設定され、残りの5フィールド期間は係数Kが0に
設定される。又、前記最初のフィールド期間にはフィー
ルドメモリに対する書込みと読出しを行ない、前記残り
の5フィールドでは、フィールドメモリからの信号の読
出しだけを行なう。
Strobe afterimage generation mode In the strobe afterimage generation mode, while the CCD output signal is taken out for each field as shown in FIG. 6, the coefficient K of the weighted average circuit is set to 1 every 6 field periods T in the first field. The coefficient K is set to 0 for the remaining 5 field periods. In the first field period, writing to and reading from the field memory are performed, and in the remaining five fields, only signals are read from the field memory.

【0034】これによって、例えばフィールド番号O4
からE6の期間には、それ以前の6フィールド期間の加
重平均回路出力Aを(1−K)倍した信号と、フィールド
番号O4のCCD出力信号をK倍した信号が加算され
て、加算結果Bが垂直補間回路へ出力される。更に次の
フィールド番号O7からE9の期間には、それ以前の6
フィールド期間の加重平均回路出力Bを(1−K)倍した
信号と、フィールド番号O7のCCD出力信号をK倍し
た信号が加算されて、加算結果Cが垂直補間回路へ出力
される。
As a result, for example, the field number O4
In the period from E to E6, the signal obtained by multiplying the weighted average circuit output A of the previous 6 field period by (1-K) and the signal obtained by multiplying the CCD output signal of the field number O4 by K are added, and the addition result B Is output to the vertical interpolation circuit. In the period of the next field numbers O7 to E9, the previous 6
The signal obtained by multiplying the weighted average circuit output B in the field period by (1-K) and the signal obtained by multiplying the CCD output signal of the field number O7 by K are added, and the addition result C is output to the vertical interpolation circuit.

【0035】この結果、6フィールド期間T毎に更新さ
れつつ生成される各画面には、図8に示す如く、過去に
生成された複数の画像が残像として離散的に映出され、
これら複数の残像は、過去に遡る程、薄いものとなる。
As a result, a plurality of images generated in the past are discretely displayed as afterimages on each screen generated while being updated every 6 field periods T, as shown in FIG.
These plural afterimages become thinner as they go back in the past.

【0036】尚、本実施例では、図1の如くマイクロコ
ンピュータ(14)からCCD(1)へ電子シャッタ信号をフ
ィールド周期で送出して(図8)、各残像についてのスト
ロボ効果の強調を図っている。
In this embodiment, an electronic shutter signal is sent from the microcomputer (14) to the CCD (1) in a field cycle as shown in FIG. 1 (FIG. 8) to emphasize the strobe effect for each afterimage. ing.

【0037】本発明に係るビデオカメラによれば、上述
の如くデジタルノイズリダクション回路を構成するフィ
ールドメモリの制御と加重平均回路の係数Kの可変設定
によって、ストロボ残像画生成モードを含む複数のモー
ド設定が可能である。
According to the video camera of the present invention, as described above, a plurality of mode settings including a strobe afterimage generation mode are set by controlling the field memory constituting the digital noise reduction circuit and variably setting the coefficient K of the weighted average circuit. Is possible.

【0038】上記実施例の説明は、本発明を説明するた
めのものであって、特許請求の範囲に記載の発明を限定
し、或は範囲を減縮する様に解すべきではない。又、本
発明の各部構成は上記実施例に限らず、特許請求の範囲
に記載の技術的範囲内で種々の変形が可能であることは
勿論である。
The above description of the embodiments is for explaining the present invention, and should not be construed as limiting the invention described in the claims or reducing the scope. The configuration of each part of the present invention is not limited to the above embodiment, and it is needless to say that various modifications can be made within the technical scope described in the claims.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係るビデオカメラの構成を示すブロッ
ク図である。
FIG. 1 is a block diagram showing a configuration of a video camera according to the present invention.

【図2】ノーマルモードでの動作を表わすタイミングチ
ャートである。
FIG. 2 is a timing chart showing an operation in a normal mode.

【図3】長時間露光モードでの動作を表わすタイミング
チャートである。
FIG. 3 is a timing chart showing an operation in a long-time exposure mode.

【図4】第1ノイズリダクションモードでの動作を表わ
すタイミングチャートである。
FIG. 4 is a timing chart showing an operation in a first noise reduction mode.

【図5】第2ノイズリダクションモードでの動作を表わ
すタイミングチャートである。
FIG. 5 is a timing chart showing an operation in a second noise reduction mode.

【図6】ストロボ残像画生成モードでの動作を表わすタ
イミングチャートである。
FIG. 6 is a timing chart showing an operation in a strobe afterimage generation mode.

【図7】垂直補間の原理を説明する図である。FIG. 7 is a diagram illustrating the principle of vertical interpolation.

【図8】ストロボ残像画の一例を示す図である。FIG. 8 is a diagram showing an example of a strobe afterimage.

【符号の説明】[Explanation of symbols]

(1) CCD (3) A/D変換器 (4) 加重平均回路 (8) 係数発生回路 (9) デジタルノイズリダクション回路 (10) フィールドメモリ (11) フィールドメモリ制御回路 (14) マイクロコンピュータ (1) CCD (3) A / D converter (4) Weighted average circuit (8) Coefficient generation circuit (9) Digital noise reduction circuit (10) Field memory (11) Field memory control circuit (14) Microcomputer

─────────────────────────────────────────────────────
─────────────────────────────────────────────────── ───

【手続補正書】[Procedure amendment]

【提出日】平成4年10月23日[Submission date] October 23, 1992

【手続補正1】[Procedure Amendment 1]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0016[Correction target item name] 0016

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0016】ビデオカメラ全体のシステム制御を司どる
マイクロコンピュータ(14)には、外部からモード選択信
号が供給されると共に、タイミング回路(15)からフィー
ルド識別信号が供給され、これに応じて、マイクロコン
ピュータ(14)は、係数発生回路(8)へは係数選択信号を
送出し、タイミング回路(15)へは露光時間制御信号を送
出する。又、フィールドメモリ制御回路(11)へは書込み
モード設定信号を送出し、垂直補間処理回路(12)へは補
間係数を送出する。更にCCD(1)に対しては、必要に
応じて電子シャッター信号を送出する。
A microcomputer (14) for controlling the system control of the entire video camera is supplied with a mode selection signal from the outside and a field identification signal from a timing circuit (15). The computer (14) sends a coefficient selection signal to the coefficient generation circuit (8) and an exposure time control signal to the timing circuit (15). A write mode setting signal is sent to the field memory control circuit (11) and an interpolation coefficient is sent to the vertical interpolation processing circuit (12). Further, an electronic shutter signal is sent to the CCD (1) if necessary.

【手続補正2】[Procedure Amendment 2]

【補正対象書類名】明細書[Document name to be amended] Statement

【補正対象項目名】0033[Correction target item name] 0033

【補正方法】変更[Correction method] Change

【補正内容】[Correction content]

【0033】ストロボ残像画生成モード ストロボ残像画生成モードでは、図6の如く毎フィール
ド、CCD出力信号を取り出す一方、6フィールド期間
T毎に、最初のフィールドでは加重平均回路の係数Kが
未満の任意の値に設定され、残りの5フィールド期間
は係数Kが0に設定される。又、前記最初のフィールド
期間にはフィールドメモリに対する書込みと読出しを行
ない、前記残りの5フィールドでは、フィールドメモリ
からの信号の読出しだけを行なう。
Strobe afterimage generation mode In the strobe afterimage generation mode, the CCD output signal is taken out for each field as shown in FIG. 6, while the coefficient K of the weighted average circuit is less than 1 in every 6 field period T in the first field . It is set to an arbitrary value, and the coefficient K is set to 0 for the remaining 5 field periods. In the first field period, writing to and reading from the field memory are performed, and in the remaining five fields, only signals are read from the field memory.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 宅間 正男 大阪府守口市京阪本通2丁目18番地 三洋 電機株式会社内 (72)発明者 山本 徹 大阪府守口市京阪本通2丁目18番地 三洋 電機株式会社内 (72)発明者 川上 聖肇 大阪府守口市京阪本通2丁目18番地 三洋 電機株式会社内 (72)発明者 朝枝 徹 大阪府守口市京阪本通2丁目18番地 三洋 電機株式会社内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Masao Takuma 2-18 Keihanhondori, Moriguchi-shi, Osaka Sanyo Electric Co., Ltd. (72) Toru Yamamoto 2-18th Keihanhondori, Moriguchi-shi, Osaka Sanyo Denki Incorporated (72) Inventor Seiji Hajime 2-18 Keihan Hondori, Moriguchi City, Osaka Sanyo Electric Co., Ltd. (72) Inventor Toru Asaeda 2-18 Keihan Hondori, Moriguchi City, Osaka Sanyo Denki Co., Ltd.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 固体撮像素子(CCD)の出力をデジタル
撮像信号に変換し、該撮像信号に基づいて所定フォーマ
ットの映像信号を作成するビデオカメラにおいて、 CCD(1)に対して電荷読出し制御信号を発するタイミ
ング回路(15)と、 CCD出力をデジタル撮像信号に変換するA/D変換器
(3)と、 A/D変換器(3)から出力されるデジタル撮像信号に1
以下の第1係数Kを乗じた信号と、フィールドメモリ(1
0)から読み出されたデジタル撮像信号に第2係数(1−
K)を乗じた信号とを加算して、加算結果をフィールド
メモリ(10)に格納する巡回型デジタルノイズリダクショ
ン回路(9)と、 前記第1及び第2係数を発生してノイズリダクション回
路(9)へ供給する係数発生回路(8)と、 前記ノイズリダクション回路(9)のフィールドメモリ(1
0)に対する書込み及び読出しを制御するフィールドメモ
リ制御回路(11)と、 前記ノイズリダクション回路(9)の出力信号に基づき、
所定フォーマットの映像信号を作成して出力するカメラ
信号処理回路と、 外部から供給されるモード選択信号に応じて、前記タイ
ミング回路(15)、係数発生回路(8)及びフィールドメモ
リ制御回路(11)の動作を可変設定するシステム制御手段
とを具えたことを特徴とするビデオカメラ。
1. A video camera for converting an output of a solid-state image pickup device (CCD) into a digital image pickup signal and creating a video signal of a predetermined format based on the image pickup signal. Timing circuit (15) that emits, and an A / D converter that converts the CCD output into a digital image pickup signal
(3) and 1 for the digital imaging signal output from the A / D converter (3)
The signal multiplied by the following first coefficient K and the field memory (1
The second coefficient (1-
And a signal multiplied by K) and store the addition result in the field memory (10), and a noise reduction circuit (9) that generates the first and second coefficients. ) And a field memory (1) of the noise reduction circuit (9).
Based on the output signal of the field memory control circuit (11) for controlling writing and reading with respect to (0), and the noise reduction circuit (9),
A camera signal processing circuit for creating and outputting a video signal of a predetermined format, and a timing circuit (15), a coefficient generating circuit (8) and a field memory control circuit (11) according to a mode selection signal supplied from the outside. And a system control means for variably setting the operation of the video camera.
JP03682192A 1992-02-25 1992-02-25 Video camera Expired - Fee Related JP3203031B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03682192A JP3203031B2 (en) 1992-02-25 1992-02-25 Video camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03682192A JP3203031B2 (en) 1992-02-25 1992-02-25 Video camera

Publications (2)

Publication Number Publication Date
JPH05236312A true JPH05236312A (en) 1993-09-10
JP3203031B2 JP3203031B2 (en) 2001-08-27

Family

ID=12480423

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03682192A Expired - Fee Related JP3203031B2 (en) 1992-02-25 1992-02-25 Video camera

Country Status (1)

Country Link
JP (1) JP3203031B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1079608A3 (en) * 1999-08-26 2002-04-17 Matsushita Electric Industrial Co., Ltd. Imaging apparatus with noise reduction function
JP2009169794A (en) * 2008-01-18 2009-07-30 Sony Corp Display device, control method thereof, input device, control method thereof, and program

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010009636A (en) 2008-06-24 2010-01-14 Sony Corp Drive device and method, program, and recording medium

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1079608A3 (en) * 1999-08-26 2002-04-17 Matsushita Electric Industrial Co., Ltd. Imaging apparatus with noise reduction function
US6760067B1 (en) 1999-08-26 2004-07-06 Matsushita Electric Industrial Co., Ltd. Imaging apparatus
JP2009169794A (en) * 2008-01-18 2009-07-30 Sony Corp Display device, control method thereof, input device, control method thereof, and program

Also Published As

Publication number Publication date
JP3203031B2 (en) 2001-08-27

Similar Documents

Publication Publication Date Title
US7509039B2 (en) Image sensing apparatus with camera shake correction function
US6952234B2 (en) Image pickup apparatus and method for broadening apparent dynamic range of video signal
US7454131B2 (en) Image sensing apparatus with camera shake correction function
CN110278375A (en) Image processing method, device, storage medium and electronic equipment
JPH0574266B2 (en)
US8194144B2 (en) Image data processing method
JPH05236312A (en) Video camera
JP2000069502A (en) Video signal processing circuit and image pickup device using it
JPS5967788A (en) Still picture generator of television receiver
JPH07143380A (en) Video signal recording and reproducing device
JPH06237413A (en) Video processor
JPH11313244A (en) Video camera system
JP2003070007A (en) Photographic device and white balance processing method
JPH11220638A (en) Image pickup device and image pickup method
JP3125903B2 (en) Imaging device
JP2621469B2 (en) Video camera equipment
JP3319188B2 (en) Video signal processing apparatus and video signal recording / reproducing apparatus including the same
JP2770801B2 (en) Video display system
JP4188114B2 (en) Shading correction circuit
JPH0646317A (en) Video signal processing circuit
JP3336085B2 (en) Imaging recording and playback device
JP3322074B2 (en) Projection type image display
JP3286349B2 (en) Image signal output control device
JP3151288B2 (en) Image element conversion processing device
JPH06121290A (en) Picture converter

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010605

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080622

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090622

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090622

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100622

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110622

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees