JPH05235703A - Inter-stage tuning circuit for tuner - Google Patents

Inter-stage tuning circuit for tuner

Info

Publication number
JPH05235703A
JPH05235703A JP3319492A JP3319492A JPH05235703A JP H05235703 A JPH05235703 A JP H05235703A JP 3319492 A JP3319492 A JP 3319492A JP 3319492 A JP3319492 A JP 3319492A JP H05235703 A JPH05235703 A JP H05235703A
Authority
JP
Japan
Prior art keywords
capacitor
tuning
band
trap
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3319492A
Other languages
Japanese (ja)
Inventor
Eiichi Hibino
栄一 日比野
Tadashi Kasagi
忠志 笠置
Sadao Kodera
貞男 小寺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP3319492A priority Critical patent/JPH05235703A/en
Publication of JPH05235703A publication Critical patent/JPH05235703A/en
Pending legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

PURPOSE:To obtain a steep image trap circuit and to use a capacitor with a large capacitance by connecting a trap capacitor in parallel with a coupling coil of a tuning coil. CONSTITUTION:A tuning coil TC has a series circuit of two band tuning coils L1, L2 on its primary side, has a series circuit of two band tuning coils L3, L4 on its secondary side, and a coupling coil L5 connected via a DC-cut capacitor C1 between ground and connecting points of both the series circuits, that is, connecting points of the band tuning coils L2, L4. A band switching signal B, is given to the connecting point between the coupling coil L5 and the capacitor C1. Then the trap capacitor C1 is connected between the connecting point of the primary and secondary band tuning coils L2, L4 and the connecting point between the coupling coil L5 and the DC cut capacitor C1.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、テレビジョン受像機な
どのチューナの段間同調回路に関し、さらに詳しくは、
CATV方式のテレビジョン放送の受信に好適なチュー
ナのVHF段間同調回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an interstage tuning circuit for a tuner such as a television receiver.
The present invention relates to a VHF interstage tuning circuit of a tuner suitable for receiving CATV television broadcasting.

【0002】[0002]

【従来の技術】図4は、例えば、特公平2−39889
号公報に示されている従来例のチューナのVHF段間同
調回路の回路図である。
2. Description of the Related Art FIG. 4 shows, for example, Japanese Patent Publication No. 2-39889.
FIG. 6 is a circuit diagram of a VHF interstage tuning circuit of a conventional tuner shown in Japanese Patent Publication No.

【0003】同調コイルTCは、一次側に2つのバンド
同調コイルL1,L2の直列回路を有するとともに、二
次側にも同様に2つのバンド同調コイルL3,L4の直
列回路を有し、さらに、両直列回路の各一端同士の接続
点、すなわち、バンド同調コイルL2,L4の接続点と
グランドとの間に、直流カット用のコンデンサC1を介
して接続された結合用コイルL5を有している。この結
合用コイルL5とコンデンサC1との接続点は、ローバ
ンド用のバンド切換信号BLが与えられるようになって
いる。
The tuning coil TC has a series circuit of two band tuning coils L1 and L2 on the primary side, and also has a series circuit of two band tuning coils L3 and L4 on the secondary side. A coupling coil L5 connected via a DC cut capacitor C1 is provided between a connection point between the ends of both series circuits, that is, a connection point between the band tuning coils L2 and L4 and the ground. .. A band switching signal B L for low band is applied to a connection point between the coupling coil L5 and the capacitor C1.

【0004】一次側のバンド同調コイルL1,L2の接
続中点とグランドとの間には、スイッチング素子として
のダイオードD1と直流カット用のコンデンサC4とが
接続されるとともに、このダイオードD1に必要に応じ
てハイバンド用のバンド切換信号BHが与えられるよう
になっている。また、二次側のバンド同調コイルL3,
L4の接続中点とグランドとの間には、スイッチング素
子としてのダイオードD2と直流カット用のコンデンサ
C5とが接続されるとともに、このダイオードD2に
も、前記バンド切換信号BHが与えられるようになって
いる。
A diode D1 as a switching element and a DC cut capacitor C4 are connected between the connection midpoint of the band tuning coils L1 and L2 on the primary side and the ground, and the diode D1 is required. Accordingly, the band switching signal B H for the high band is given. In addition, the band tuning coil L3 on the secondary side
A diode D2 as a switching element and a DC cut capacitor C5 are connected between the connection midpoint of L4 and the ground, and the band switching signal B H is also applied to this diode D2. Is becoming

【0005】また、一次および二次のバンド同調コイル
L1,L2;L3,L4それぞれの直列回路には並列
に、それぞれ同調コンデンサC2と同調用バラクターダ
イオードD3との直列回路と、同調コンデンサC3と同
調用バラクターダイオードD4との直列回路が接続され
ており、かつ、各直列回路それぞれの同調コンデンサC
2,C3と同調用バラクターダイオードD3,D4との
接続点には、それぞれチューニング電圧VTが印加され
るようになっている。
Further, a series circuit of a tuning capacitor C2 and a tuning varactor diode D3 and a tuning capacitor C3 are provided in parallel with the series circuits of the primary and secondary band tuning coils L1, L2; L3, L4, respectively. A series circuit with the tuning varactor diode D4 is connected, and the tuning capacitor C of each series circuit is connected.
A tuning voltage V T is applied to each of connection points between the C2 and C3 and the tuning varactor diodes D3 and D4.

【0006】この段間同調回路では、一次側のバンド同
調コイルL1,L2の接続中点と二次側のバンド同調コ
イルL3,L4の接続中点との間に、ローバンド受信時
に、妨害周波数成分をトラップするためのトラップ用コ
ンデンサCTを接続し、このトラップ用コンデンサCT
よびバンド同調コイルL2,L4によってイメージトラ
ップ回路を構成している。
In this interstage tuning circuit, an interference frequency component is received at the time of low band reception between the midpoint of connection between the primary side band tuning coils L1 and L2 and the midpoint of connection of the secondary side band tuning coils L3 and L4. A trap capacitor C T for trapping is connected, and the trap capacitor C T and the band tuning coils L2 and L4 form an image trap circuit.

【0007】[0007]

【発明が解決しようとする課題】ところで、このような
従来例においては、トラップ周波数を所望の周波数に設
定するためにトラップ用コンデンサCTの容量値をそれ
に合わせて設定する必要があるが、この種のチューナの
段間同調回路においては通常、この容量値としては1p
F以下の微妙な値にすることが必要な場合がある。
By the way, in such a conventional example, in order to set the trap frequency to a desired frequency, it is necessary to set the capacitance value of the trap capacitor C T in accordance therewith. In a tuner tuner interstage tuning circuit, this capacitance value is usually 1 p
It may be necessary to set a delicate value of F or less.

【0008】ところが、トラップ用コンデンサCTの容
量値を1pF近傍で設定することは、僅かな容量偏差が
あってもトラップ周波数が大きく変動してしまうことに
なり、その設定は極めて難しく、したがって、その調整
作業をたいへん困難なものにしていた。
However, setting the capacitance value of the trap capacitor C T in the vicinity of 1 pF results in a large variation in the trap frequency even if there is a slight capacitance deviation, which is extremely difficult to set. The adjustment work was very difficult.

【0009】また、この従来例においては、トラップ用
コンデンサCTがグランドを基準として段間同調回路の
高インピーダンス側に接続されていることになるため
に、トラップ用コンデンサCTの容量値が容量偏差程度
変化したとしても、該段間同調回路の重要な選択特性に
対し大きく影響してくるという課題がある。
Further, in this conventional example, since the trapping capacitor C T is connected to the high impedance side of the interstage tuning circuit with reference to the ground, the capacitance value of the trapping capacitor C T is the capacitance. There is a problem in that even if the deviation is changed, the important selection characteristics of the interstage tuning circuit are greatly affected.

【0010】したがって、本発明においては、トラップ
周波数の設定のためのトラップ用コンデンサを低インピ
ーダンス側に接続し、その容量値を従来例のそれよりも
大きく設定できるようにし、これによって、トラップ周
波数の調整作業を容易にできるようにするとともに、段
間同調回路の選択特性への影響を十分に軽減できるよう
にすることを目的としている。
Therefore, in the present invention, the trap capacitor for setting the trap frequency is connected to the low impedance side so that the capacitance value can be set larger than that of the conventional example, whereby the trap frequency The purpose is to facilitate adjustment work and to sufficiently reduce the influence on the selection characteristics of the interstage tuning circuit.

【0011】[0011]

【課題を解決するための手段】本発明では、上述の目的
を達成するために、次のように構成している。
In order to achieve the above object, the present invention is configured as follows.

【0012】すなわち、本発明は、一次側および二次側
のバンド同調コイルの各一端同士の接続点とグランドと
の間に結合用コイルを接続し、この結合用コイルに並列
に、トラップ用コンデンサを接続している。
That is, according to the present invention, a coupling coil is connected between the connection point between the ends of the primary side and secondary side band tuning coils and the ground, and the trapping capacitor is connected in parallel with the coupling coil. Are connected.

【0013】[0013]

【作用】上記構成によれば、上述の従来例に比べて、ト
ラップ用コンデンサを段間同調回路の低インピーダンス
側に接続するので、選択特性へ影響を与えることなく、
急峻なイメージトラップ回路を構成することができる。
According to the above structure, the trapping capacitor is connected to the low impedance side of the interstage tuning circuit as compared with the conventional example described above, so that the selection characteristics are not affected
A steep image trap circuit can be constructed.

【0014】[0014]

【実施例】以下、図面によって本発明の実施例につい
て、詳細に説明する。
Embodiments of the present invention will now be described in detail with reference to the drawings.

【0015】図1は、本発明の一実施例のVHF段間同
調回路の回路図であり、図4の従来例に対応する部分に
は、同一の参照符号を付す。
FIG. 1 is a circuit diagram of a VHF interstage tuning circuit according to an embodiment of the present invention, and portions corresponding to the conventional example of FIG. 4 are designated by the same reference numerals.

【0016】同調コイルTCは、一次側に2つのバンド
同調コイルL1,L2の直列回路を有するとともに、二
次側にも同様に2つのバンド同調コイルL3,L4の直
列回路を有し、さらに、両直列回路の各一端同士の接続
点、すなわち、バンド同調コイルL2,L4の接続点と
グランドとの間に、直流カット用のコンデンサC1を介
して接続された結合用コイルL5を有している。この結
合用コイルL5とコンデンサC1との接続点は、ローバ
ンド用のバンド切換信号BLが与えられるようになって
いる。
The tuning coil TC has a series circuit of two band tuning coils L1 and L2 on the primary side and also has a series circuit of two band tuning coils L3 and L4 on the secondary side. A coupling coil L5 connected via a DC cut capacitor C1 is provided between a connection point between the ends of both series circuits, that is, a connection point between the band tuning coils L2 and L4 and the ground. .. A band switching signal B L for low band is applied to a connection point between the coupling coil L5 and the capacitor C1.

【0017】一次側のバンド同調コイルL1,L2の接
続中点とグランドとの間には、スイッチング素子として
のダイオードD1と直流カット用のコンデンサC4とが
接続されるとともに、このダイオードD1に必要に応じ
てハイバンド用のバンド切換信号BHが与えられるよう
になっている。また、二次側のバンド同調コイルL3,
L4の接続中点とグランドとの間には、スイッチング素
子としてのダイオードD2と直流カット用のコンデンサ
C5とが接続されるとともに、このダイオードD2に
も、前記バンド切換信号BHが与えられるようになって
いる。
A diode D1 as a switching element and a DC cut capacitor C4 are connected between the grounding point of the band tuning coils L1 and L2 on the primary side and the ground, and the diode D1 is required. Accordingly, the band switching signal B H for the high band is given. In addition, the band tuning coil L3 on the secondary side
A diode D2 as a switching element and a DC cut capacitor C5 are connected between the connection midpoint of L4 and the ground, and the band switching signal B H is also applied to this diode D2. Is becoming

【0018】また、一次および二次のバンド同調コイル
L1,L2;L3,L4それぞれの直列回路には並列
に、それぞれ同調コンデンサC2と同調用バラクターダ
イオードD3との直列回路と、同調コンデンサC3と同
調用バラクターダイオードD4との直列回路が接続され
ており、かつ、各直列回路それぞれの同調コンデンサC
2,C3と同調用バラクターダイオードD3,D4との
接続点には、それぞれチューニング電圧VTが印加され
るようになっている。
Further, a series circuit of a tuning capacitor C2 and a tuning varactor diode D3 and a tuning capacitor C3 are provided in parallel with the series circuits of the primary and secondary band tuning coils L1, L2; L3, L4, respectively. A series circuit with the tuning varactor diode D4 is connected, and the tuning capacitor C of each series circuit is connected.
A tuning voltage V T is applied to each of connection points between the C2 and C3 and the tuning varactor diodes D3 and D4.

【0019】以上の構成は、従来例と基本的に同様であ
る。
The above construction is basically the same as the conventional example.

【0020】この実施例では、選択特性に影響を与える
ことなく、しかも、トラップ用コンデンサの容量値を大
きくしてもローバンドのイメージトラップを構成できる
ようにするために、トラップ用コンデンサCTを、結合
用コイルL5に並列に接続している。すなわち、トラッ
プ用コンデンサCTを、一次側および二次側のバンド同
調コイルL2,L4の接続点と、結合用コイルL5およ
び直流カット用のコンデンサC1の接続点との間に接続
している。
In this embodiment, the trap capacitor C T is set so that a low band image trap can be constructed without affecting the selection characteristics and even if the capacitance value of the trap capacitor is increased. It is connected in parallel to the coupling coil L5. That is, the trap capacitor C T is connected between the connection point of the band tuning coils L2 and L4 on the primary and secondary sides and the connection point of the coupling coil L5 and the DC cut capacitor C1.

【0021】このような図1の構成は、図2(a)のよ
うに簡略化することができ、さらに、等価的に図2
(b)のように考えると、インピーダンスZ1,Z2,Z
3は、次のように表される。なお、LAは一次側の合成コ
イル、LBは二次側の合成コイル、LCは結合コイルを示
している。
The configuration shown in FIG. 1 can be simplified as shown in FIG. 2 (a), and is equivalently shown in FIG.
Considering as in (b), the impedances Z 1 , Z 2 , Z
3 is expressed as follows. In addition, L A is a synthetic coil on the primary side, L B is a synthetic coil on the secondary side, and L C is a coupling coil.

【0022】 Z1=jω{LA+LB+(LA・LB/LC)−ω2A・LB・CT} Z2=j・[1/〔ωLC−{1/(ωCT)}〕]・ {ω2B・LC−(1/CT)・(LB+LC+LB・LC/LA)} Z3=j・[1/〔ωLC−{1/(ωCT)}〕]・ {ω2A・LC−(1/CT)・(LA+LC+LA・LC/LB)} これより、Z2,Z3におけるトラップ周波数f2,f
3は、 f2={1/(2π)}・ {(LB+LC+LB・LC/LA)/(LB・LC・CT)}1/23={1/(2π)}・ {(LA+LC+LA・LC/LB)/(LA・LC・CT)}1/2 ここで、LA≒LB=Lであるから、トラップ周波数はZ
2,Z3でほぼ同一の周波数となり、 fT={1/(2π)}・{(L+2LC)/(L・LC・CT)}1/2 で急峻なトラップ特性を得ることが可能となる。
[0022] Z 1 = jω {L A + L B + (L A · L B / L C) -ω 2 L A · L B · C T} Z 2 = j · [1 / [ωL C - {1 / (ΩC T )}]] {ω 2 L B L C − (1 / C T ) · (L B + L C + L B L C / L A )} Z 3 = j · [1 / [ωL C -{1 / (ωC T )}]] {ω 2 L A L C − (1 / C T ) · (L A + L C + L A L C / L B )} From this, Z 2 , Z trap in the third frequency f 2, f
3, f 2 = {1 / ( 2π)} · {(L B + L C + L B · L C / L A) / (L B · L C · C T)} 1/2 f 3 = {1 / (2π)} · {(L a + L C + L a · L C / L B) / (L a · L C · C T)} 1/2 here, since it is L a ≒ L B = L, trap Frequency is Z
2 and Z 3 have almost the same frequency, and a sharp trap characteristic can be obtained with f T = {1 / (2π)} ・ {(L + 2L C ) / (L ・ L C・ C T )} 1/2 It will be possible.

【0023】したがって、VHFのローバンド受信時に
は、イメージ周波数をトラップすることができる。
Therefore, the image frequency can be trapped when the VHF low band is received.

【0024】また、トラップ用コンデンサCTは、図4
の従来例に比べて、段間同調回路の低インピーダンス側
に接続しているので、選択特性への影響がない。
The trap capacitor C T is shown in FIG.
Compared with the conventional example, since the connection is made to the low impedance side of the interstage tuning circuit, there is no influence on the selection characteristics.

【0025】さらに、トラップ用コンデンサCTの容量
値を、十数pF(10〜20pF程度)に設定すること
ができ、1pF以下の特殊なコンデンサが不要となる。
Furthermore, the capacitance value of the trapping capacitor C T can be set to a dozen pF (about 10 to 20 pF), and a special capacitor of 1 pF or less is unnecessary.

【0026】上述の実施例では、トラップ用コンデンサ
Tを、バンド同調コイルL2,L4の接続点と、結合
用コイルL5および直流カット用のコンデンサC1の接
続点との間に接続したけれども、本発明の他の実施例と
して、図3に示されるように、バンド同調コイルL2,
L4の接続点とグランドとの間に接続してもよい。すな
わち、本発明において、トラップ用コンデンサCTを結
合用コイルL5に並列に接続するとは、図3に示される
ものも含むものである。
In the above-described embodiment, the trap capacitor C T is connected between the connection point of the band tuning coils L2 and L4 and the connection point of the coupling coil L5 and the DC cut capacitor C1. As another embodiment of the invention, as shown in FIG. 3, the band tuning coil L2
It may be connected between the connection point of L4 and the ground. That is, in the present invention, connecting the trapping capacitor C T in parallel with the coupling coil L5 includes the one shown in FIG.

【0027】[0027]

【発明の効果】以上のように本発明によれば、トラップ
用コンデンサを、同調コイルの結合用コイルに並列に接
続することにより、VHFローバンド受信時に、イメー
ジトラップ回路を構成するようにしているので、従来例
に比べて、選択特性へ影響を与えることなく、急峻なイ
メージトラップ回路を得ることができ、また、トラップ
用コンデンサの容量値も従来例よりも大きなものを使用
できることになる。
As described above, according to the present invention, the trap capacitor is connected in parallel to the coupling coil of the tuning coil to form the image trap circuit during VHF low band reception. As compared with the conventional example, a steep image trap circuit can be obtained without affecting the selection characteristics, and the capacitance value of the trapping capacitor can be larger than that of the conventional example.

【図面の簡単な説明】[Brief description of drawings]

【図1】図1は本発明の一実施例の回路図である。FIG. 1 is a circuit diagram of an embodiment of the present invention.

【図2】図1の実施例の簡略化した回路図およびその等
価回路図である。
FIG. 2 is a simplified circuit diagram of the embodiment of FIG. 1 and its equivalent circuit diagram.

【図3】図1の他の実施例の回路図である。FIG. 3 is a circuit diagram of another embodiment of FIG.

【図4】従来例の回路図である。FIG. 4 is a circuit diagram of a conventional example.

【符号の説明】[Explanation of symbols]

TC 同調コイル L1〜L4 バンド同調コイル L5 結合用コイル CT トラップ用コンデンサ D3,D4 同調用バラクターダイオードTC tuning coil L1~L4 band tuning coil L5 coupled coils C T trap capacitor D3, D4 tuning varactor diode

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】一次側および二次側のバンド同調コイルの
各一端同士の接続点とグランドとの間に結合用コイルを
接続し、この結合用コイルに並列に、トラップ用コンデ
ンサを接続したことを特徴とするチューナの段間同調回
路。
1. A coupling coil is connected between a connection point between the ends of each of the primary side and secondary side band tuning coils and the ground, and a trapping capacitor is connected in parallel to the coupling coil. Tuner interstage tuning circuit characterized by.
JP3319492A 1992-02-20 1992-02-20 Inter-stage tuning circuit for tuner Pending JPH05235703A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3319492A JPH05235703A (en) 1992-02-20 1992-02-20 Inter-stage tuning circuit for tuner

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3319492A JPH05235703A (en) 1992-02-20 1992-02-20 Inter-stage tuning circuit for tuner

Publications (1)

Publication Number Publication Date
JPH05235703A true JPH05235703A (en) 1993-09-10

Family

ID=12379679

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3319492A Pending JPH05235703A (en) 1992-02-20 1992-02-20 Inter-stage tuning circuit for tuner

Country Status (1)

Country Link
JP (1) JPH05235703A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6226503B1 (en) 1998-01-12 2001-05-01 Alps Electric Co., Ltd. Double-tuned circuit
KR100829196B1 (en) * 2005-09-02 2008-05-13 알프스 덴키 가부시키가이샤 Tuning circuit for preventing deterioration of q value
US7852177B2 (en) 2007-12-28 2010-12-14 Alps Electric Co., Ltd. Double-tuning circuit of television tuner

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6226503B1 (en) 1998-01-12 2001-05-01 Alps Electric Co., Ltd. Double-tuned circuit
KR100829196B1 (en) * 2005-09-02 2008-05-13 알프스 덴키 가부시키가이샤 Tuning circuit for preventing deterioration of q value
US7852177B2 (en) 2007-12-28 2010-12-14 Alps Electric Co., Ltd. Double-tuning circuit of television tuner

Similar Documents

Publication Publication Date Title
US4247953A (en) Tunable high-frequency input circuit
JPS6352510A (en) Electronic tuner
US4017676A (en) Circuit arrangement for separating video and audio signals
US3624514A (en) Tuning circuit having common tuning element for three frequency ranges and self-oscillating mixer using same
US4835608A (en) Image trap filter circuit
US5978663A (en) Antenna tuning circuit
JPH05235703A (en) Inter-stage tuning circuit for tuner
US6665022B1 (en) Input circuit of TV tuner
JPS6043696B2 (en) VHF tuner interstage tuning coupling circuit
JP3053150B2 (en) TV tuner input tuning circuit
JP3614614B2 (en) Television signal receiving tuner
JP3459728B2 (en) Tuner
JP3103017U (en) Television tuner
JPH0132434Y2 (en)
JPS62160810A (en) Dual tuning circuit
JPH0246096Y2 (en)
JPH0713304Y2 (en) Branching circuit
JPH0546349Y2 (en)
JPH0453062Y2 (en)
JP2525443Y2 (en) Tuner circuit
JPS6324673Y2 (en)
JP2003244567A (en) Television tuner
JPS6334357Y2 (en)
EP1237276A2 (en) Television tuner
JPS61264813A (en) Electronic tuner for uhf band reception