JPH05233501A - Physical address setting system - Google Patents

Physical address setting system

Info

Publication number
JPH05233501A
JPH05233501A JP4034715A JP3471592A JPH05233501A JP H05233501 A JPH05233501 A JP H05233501A JP 4034715 A JP4034715 A JP 4034715A JP 3471592 A JP3471592 A JP 3471592A JP H05233501 A JPH05233501 A JP H05233501A
Authority
JP
Japan
Prior art keywords
physical address
network
processing device
physical
address setting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4034715A
Other languages
Japanese (ja)
Inventor
Norio Kiriyama
範雄 桐山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP4034715A priority Critical patent/JPH05233501A/en
Publication of JPH05233501A publication Critical patent/JPH05233501A/en
Pending legal-status Critical Current

Links

Landscapes

  • Computer And Data Communications (AREA)

Abstract

PURPOSE:To assign type physical addresses with no duplication of them despite the change of constitution of the processors by providing a connecting device which connects the terminals to a network and a means which sets and holds the physical addresses in the connecting device. CONSTITUTION:A network 2 includes a connecting device 1 which secures the connection among processors 3a-3d and a physical address setting/holding circuit 8 which sets and holds the physical addresses in the device 1. The constitution of the device 1 is changed only when the device 1 is newly set up or extended. Then the physical addresses are assigned to the processors 3a-3d with no duplication of these addresses every time when the device is newly set up or extended. The assigned addresses are held in the circuit 8 of the device 1. Then these physical addresses are read out of the circuit 8 and set to the processors 3a-3d. In such a way, the duplication of physical addresses is never caused regardless of the types of processors 3a-3d which are connected to each other.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はネットワーク上の処理装
置に対して物理アドレスの設定を行うシステムに係り、
特に予め割り当てられた複数の物理アドレスを、接続さ
れた各処理装置に対して自動的に設定する物理アドレス
設定システムに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a system for setting a physical address for a processing device on a network,
In particular, the present invention relates to a physical address setting system that automatically sets a plurality of pre-allocated physical addresses for each connected processing device.

【0002】[0002]

【従来の技術】通称LANにおいて使用される通信方式
としては、IEEE802.3 が広く用いられており、JIS X 52
52(原文ISO 8802−3)に開示されているようにネットワ
ークに接続された処理装置を指定する情報(物理アドレ
ス)がある。物理アドレスは処理装置ごとに固有の値が
割り当てられており、各処理装置は物理アドレスによっ
て自分自身に送られてきた通信データを識別している。
2. Description of the Related Art IEEE 802.3 is widely used as a communication method commonly used in LAN, and JIS X 52
52 (Original ISO 8802-3), there is information (physical address) that specifies a processing device connected to the network. The physical address is assigned a unique value for each processing device, and each processing device identifies the communication data sent to itself by the physical address.

【0003】[0003]

【発明が解決しようとする課題】ネットワーク上に接続
されている処理装置の物理アドレスは、他の処理装置と
物理アドレスが重複しないように設定することが要求さ
れる。
The physical address of a processing device connected on the network is required to be set so that the physical address does not overlap with other processing devices.

【0004】最も簡単な方法は、設定できる物理アドレ
スの数を多くし、ネットワークに接続される可能性のあ
る全ての処理装置に重複しない物理アドレスを設定する
ことであるが、接続されない処理装置にも物理アドレス
を割り当てることは、実際にネットワークに接続できる
処理装置の数を制限することになるため、実際にはネッ
トワークに割り当てる物理アドレスの数を制限し、処理
装置に対して設定できる複数の物理アドレスから重複し
ないものを選択し、ネットワークに接続された処理装置
に順次割り当てるようにしている。
The simplest method is to increase the number of physical addresses that can be set, and to set unique physical addresses for all the processing devices that may be connected to the network. Assigning physical addresses also limits the number of processing devices that can actually be connected to the network. Therefore, actually limiting the number of physical addresses that can be assigned to the network, and setting multiple physical addresses for the processing devices. Addresses that do not overlap are selected and sequentially assigned to the processing devices connected to the network.

【0005】しかし最近は処理装置が小型/低価格化
し、個人レベルで処理装置を所有することが可能となっ
ている。このため最近のネットワークでは処理装置の着
脱を容易とし、必要なときに処理装置を接続して利用す
る形態が普及しつつある。
However, recently, the processing apparatus has become smaller and less expensive, and it is possible to own the processing apparatus on an individual level. For this reason, in recent networks, a mode in which the processing device is easily attached and detached and the processing device is connected and used when necessary is becoming popular.

【0006】しかし上記の利用形態では、ネットワーク
上の処理装置の構成が頻繁に変更されることとなり、物
理アドレスの割り当ては大変な作業となる。
However, in the above-mentioned usage form, the configuration of the processing device on the network is frequently changed, and the assignment of the physical address becomes a difficult task.

【0007】通常この作業を簡略化するため、“Intern
et Protocol Handbook”(NetworkInfomation Systems
Center,SRI International,1989)に開示されてい
るDNS(Domain Name System)のように、ネットワー
ク上の処理装置が自動的に行うシステムによって物理ア
ドレスを割り当てる方法があるが、物理アドレスを管理
する専用の処理装置を必要とするため、システム構成が
大規模になる。
Usually, in order to simplify this work, "Intern
et Protocol Handbook ”(NetworkInfomation Systems
Center, SRI International, 1989), there is a method of assigning a physical address by a system automatically performed by a processing device on a network, such as a DNS (Domain Name System), but it is dedicated to managing the physical address. Since the processing device is required, the system configuration becomes large-scale.

【0008】本発明の目的は、ネットワークの物理アド
レスを管理する専用の処理装置を設けることなく、ネッ
トワーク上に接続される処理装置の構成が変化しても、
物理アドレスの重複が発生しないように物理アドレスを
割り当てることが可能な物理アドレス設定システムを実
現することにある。
An object of the present invention is to provide a dedicated processing device for managing physical addresses of a network without changing the configuration of the processing device connected to the network.
It is to realize a physical address setting system capable of allocating physical addresses so that duplication of physical addresses does not occur.

【0009】[0009]

【課題を解決するための手段】上記問題点は、ネットワ
ークに端末を接続するための装置(接続装置)と、前記
接続装置の内部に物理アドレスを設定/保持する手段
(物理アドレス設定/保持手段)を有し、接続装置の新
設または増設時に重複しない物理アドレスを割り当て、
その物理アドレスを前記物理アドレス設定/保持手段に
設定し、接続装置に接続された処理装置は物理アドレス
設定/保持手段が保持している物理アドレスを読み取っ
て処理装置の物理アドレスとする物理アドレス設定シス
テムにより解決できる。
The above problems are caused by a device (connecting device) for connecting a terminal to a network, and a device for setting / holding a physical address inside the connecting device (physical address setting / holding device). ), And assigning a physical address that does not overlap when installing or adding a connection device,
The physical address is set in the physical address setting / holding means, and the processing device connected to the connection device reads the physical address held by the physical address setting / holding means and sets it as the physical address of the processing device. It can be solved by the system.

【0010】[0010]

【作用】接続装置の構成は、接続装置が新設される場合
や接続装置が増設される場合にのみ変更されることにな
るため、接続装置を新設または増設する毎に処理装置に
対して重複しない物理アドレスを割り当てて接続装置内
にある物理アドレス設定/保持手段に保持させると、重
複しない物理アドレスが保持される。
Since the configuration of the connecting device is changed only when the connecting device is newly installed or when the connecting device is added, there is no duplication with respect to the processing device every time the connecting device is newly installed or added. When a physical address is assigned and held by the physical address setting / holding means in the connection device, a physical address that does not overlap is held.

【0011】そして処理装置に接続している接続装置内
にある物理アドレス設定/保持手段から、物理アドレス
を読みだして設定すれば、どのような処理装置を接続し
ても物理アドレスの重複は発生しない。更に処理装置は
物理アドレス設定/保持手段の物理アドレスのみを参照
すればよく、ネットワーク上の各処理装置に設定されて
いる物理アドレスは意識しなくて良い。このためネット
ワーク上の各処理装置に設定されている物理アドレスは
管理は不要となる。
Then, if the physical address is read and set from the physical address setting / holding means in the connecting device connected to the processing device, the physical address duplication occurs regardless of which processing device is connected. do not do. Further, the processing device only needs to refer to the physical address of the physical address setting / holding means, and does not need to be aware of the physical address set in each processing device on the network. Therefore, it is not necessary to manage the physical address set in each processing device on the network.

【0012】このように本発明における物理アドレス設
定システムでは、特別に物理アドレスの管理を行う手段
を設けることなく、処理装置が着脱によってネットワー
クに接続された処理装置の構成が変更されても、物理ア
ドレスの重複が発生しない物理アドレス設定システムを
実現することができる。
As described above, in the physical address setting system according to the present invention, even if the configuration of the processing device connected to the network is changed by attaching and detaching the processing device, the physical address setting system does not have to be specially provided. It is possible to realize a physical address setting system in which address duplication does not occur.

【0013】[0013]

【実施例】次に本発明の実施例を図面を用いて詳しく説
明する。
Embodiments of the present invention will now be described in detail with reference to the drawings.

【0014】図1は本発明の一実施例を示すブロック図
である。図中1は接続装置、2はネットワーク、3a〜
3dは処理装置、4は接続ケーブル、5はプリンタ、6
はファイルである。
FIG. 1 is a block diagram showing an embodiment of the present invention. In the figure, 1 is a connection device, 2 is a network, 3a-
3d is a processing device, 4 is a connection cable, 5 is a printer, 6
Is a file.

【0015】処理装置3a〜3dは接続ケーブル4を介
して接続装置1に接続され、接続装置1はネットワーク
2に接続される。
The processing devices 3a to 3d are connected to the connection device 1 via the connection cable 4, and the connection device 1 is connected to the network 2.

【0016】処理装置3aはサーバとして、処理装置3
b〜3dは端末として動作する。処理装置3a(サー
バ)は、処理装置3b〜3d(端末)の要求に基づき、
接続されているプリンタ5やファイル6を制御して印刷
やファイルアクセスを行うことにより、処理装置3aに
接続されたプリンタ5やファイル6をネットワーク2に
接続されたすべての処理装置の間で共用できる。
The processing device 3a serves as a server and serves as the processing device 3a.
b to 3d operate as terminals. The processing device 3a (server), based on the request from the processing devices 3b to 3d (terminal),
By controlling the connected printer 5 or file 6 to perform printing or file access, the printer 5 or file 6 connected to the processing device 3a can be shared among all the processing devices connected to the network 2. ..

【0017】図2は接続装置1の構成を示すブロック図
である。図中7はネットワーク駆動回路、8は物理アド
レス設定/保持回路、9はデータ伝送線、10はアドレ
ス伝送線、11は電源線、12,13は接続コネクタで
ある。
FIG. 2 is a block diagram showing the configuration of the connection device 1. In the figure, 7 is a network drive circuit, 8 is a physical address setting / holding circuit, 9 is a data transmission line, 10 is an address transmission line, 11 is a power supply line, and 12 and 13 are connection connectors.

【0018】データ伝送線9はネットワーク駆動回路7
に接続される。アドレス伝送線10は物理アドレス設定
/保持回路8に接続される。電源線11はネットワーク
駆動回路7と物理アドレス設定/保持回路8の両方に接
続され、これらを動作させるための電源を供給する。デ
ータ伝送線9とアドレス伝送線10および電源線11
は、接続コネクタ12に集められ接続ケーブル4に接続
される。即ち処理装置3a〜3dと接続装置1とのイン
ターフェイス信号はデータ伝送線9とアドレス伝送線1
0および電源線11で構成されている。
The data transmission line 9 is a network drive circuit 7.
Connected to. The address transmission line 10 is connected to the physical address setting / holding circuit 8. The power supply line 11 is connected to both the network drive circuit 7 and the physical address setting / holding circuit 8 and supplies power for operating these. Data transmission line 9, address transmission line 10 and power supply line 11
Are collected in the connection connector 12 and connected to the connection cable 4. That is, the interface signal between the processing devices 3a to 3d and the connection device 1 is the data transmission line 9 and the address transmission line 1.
0 and power supply line 11.

【0019】ネットワーク駆動回路7は、ネットワーク
2に対してデータの送受を行う回路である。ネットワー
ク駆動回路7は、処理装置3a〜3dとデータ伝送線9
を介してデータ転送を行い、このデータ転送に基づい
て、接続コネクタ13を介して接続されたネットワーク
2に対してデータの送受信を行う。
The network drive circuit 7 is a circuit for transmitting and receiving data to and from the network 2. The network drive circuit 7 includes processing devices 3a to 3d and a data transmission line 9
Data is transferred via the network, and based on this data transfer, data is transmitted / received to / from the network 2 connected via the connector 13.

【0020】物理アドレス設定/保持回路8は、接続さ
れている処理装置の制御によって任意の物理アドレスを
設定することができ、設定された物理アドレスは接続さ
れた処理装置から読み取ることができる。物理アドレス
設定/保持回路8は、アドレス伝送線10,接続コネク
タ12を介して処理装置3a〜3dに接続され、処理装
置3a〜3dの制御によって物理アドレスの設定と保持
が行われる。
The physical address setting / holding circuit 8 can set an arbitrary physical address under the control of the connected processing device, and the set physical address can be read from the connected processing device. The physical address setting / holding circuit 8 is connected to the processing devices 3a to 3d via the address transmission line 10 and the connector 12, and the physical addresses are set and held by the control of the processing devices 3a to 3d.

【0021】図3は物理アドレス設定/保持回路8の構
成を示すブロック図である。図中14はEEPROM,15は
抵抗アレーである。
FIG. 3 is a block diagram showing the configuration of the physical address setting / holding circuit 8. In the figure, 14 is an EEPROM and 15 is a resistor array.

【0022】アドレス伝送線10はEEPROM14の信号端子
(CLK,CS,DI,DO)に接続されており、処理装
置3はアドレス伝送線10を制御することによってEEPR
OM14に対する読み書きを制御する。EEPROM14に書き込ま
れたデータは処理装置によって書き換えられないかぎ
り、電源が落ちても保持されている。
The address transmission line 10 is a signal terminal of the EEPROM 14.
(CLK, CS, DI, DO), the processing unit 3 controls the address transmission line 10 so that the EEPR
Controls reading and writing to OM14. The data written in the EEPROM 14 is retained even when the power is turned off, unless it is rewritten by the processing device.

【0023】図4はEEPROM14を制御してデータの読み書
きを行う際のタイミング図を示す。図中CLK,CS,
DI,DOはEEPROM14の各信号端子の状態を表してい
る。
FIG. 4 shows a timing chart when the EEPROM 14 is controlled to read / write data. CLK, CS,
DI and DO represent the state of each signal terminal of the EEPROM 14.

【0024】CLK,CS,DI,DOは、処理装置3
によって通常“0”に固定されており、この状態ではEE
PROM14は動作しない。また処理装置3の電源が落とされ
アドレス伝送線10が駆動されなくなった場合には抵抗
アレー15によって“0”に固定され、EEPROM14が誤動
作することを防止している。
CLK, CS, DI and DO are processing devices 3
It is usually fixed to “0” by EE in this state.
PROM14 does not work. Further, when the power of the processing device 3 is turned off and the address transmission line 10 is no longer driven, it is fixed to "0" by the resistor array 15 to prevent the EEPROM 14 from malfunctioning.

【0025】CLKに動作クロックを供給して、その立
上りでCSとDIを“1”とするとEEPROM14は動作を開
始する。次に処理装置3a〜3dはCLKの立上りに同
期させてコマンドデータC0〜C3をDIに供給する。
するとEEPROM14は入力されたコマンドデータに従い動作
モードを決定する。次に処理装置3a〜3dはコマンド
データ送出後、CLKの立上りで再びCSとDIを
“1”とする。この期間にEEPROM14はデータ読みだしま
たは書き込み動作を行うための準備を行う。そしてデー
タ読みだし動作時にはCLKの立上りに同期して出力さ
れるリードデータ(RD0〜RD7)を読みだし、デー
タ書き込み動作時にはCLKの立上りに同期させて書き
込みデータWD0〜WD7を出力することにより、EEPR
OM14に対するデータの読みだしや書き込みを制御する。
When the operation clock is supplied to CLK and CS and DI are set to "1" at the rising edge, the EEPROM 14 starts the operation. Next, the processing devices 3a to 3d supply the command data C0 to C3 to DI in synchronization with the rising edge of CLK.
Then, the EEPROM 14 determines the operation mode according to the input command data. Next, the processing devices 3a to 3d set CS and DI to "1" again at the rising edge of CLK after sending the command data. During this period, the EEPROM 14 prepares for data read or write operation. Then, the read data (RD0 to RD7) that is output in synchronization with the rising edge of CLK is read during the data reading operation, and the write data WD0 to WD7 is output in synchronization with the rising edge of CLK during the data writing operation.
Controls reading and writing of data to OM14.

【0026】コマンドデータC0〜C3が供給されると
EEPROM14は図5に示した真理値表に従って動作モードを
決定する。図5の真理値表で示した以外のコマンドデー
タC0〜C3が供給さるとEEPROM14は動作せず、ノイズ
による誤動作を防止している。
When command data C0 to C3 are supplied
The EEPROM 14 determines the operation mode according to the truth table shown in FIG. When the command data C0 to C3 other than those shown in the truth table of FIG. 5 are supplied, the EEPROM 14 does not operate and malfunctions due to noise are prevented.

【0027】以上のように物理アドレス設定/保持回路
8は、処理装置3の制御によって任意のデータの書き込
み/読みだしができ、書き込まれたデータは処理装置3
がデータを書き換えるまで保持する働きがある。
As described above, the physical address setting / holding circuit 8 can write / read arbitrary data under the control of the processing device 3, and the written data is the processing device 3
Has the function of holding until data is rewritten.

【0028】図6は接続装置3dを増設する場合の作業
フローを表す。本発明ではネットワーク2に処理装置を
接続する場合には接続装置を必要とするため、まずネッ
トワーク2に接続装置1を接続する。次に処理装置3d
を接続ケーブル4を介して接続する。そして物理アドレ
スの割り当てを行う場合には、処理装置3a(サーバ)と
増設した処理装置3dを起動し、処理装置3dから物理
アドレス設定プログラムを実行して物理アドレスの割り
当てを自動的行う。
FIG. 6 shows a work flow for adding the connection device 3d. In the present invention, when connecting the processing device to the network 2, the connecting device is required. Therefore, the connecting device 1 is first connected to the network 2. Next, the processing device 3d
Are connected via the connection cable 4. When allocating the physical address, the processing device 3a (server) and the added processing device 3d are activated, and the physical address setting program is executed from the processing device 3d to automatically allocate the physical address.

【0029】物理アドレスの割り当てを行う場合に処理
装置3a(サーバ)を起動するのは、処理装置3aに接
続されているファイル6に物理アドレスの割り当てを管
理する情報が記憶されており、この情報を読みだし/更
新するためである。
When allocating a physical address, the processor 3a (server) is started because the information managing the allocation of the physical address is stored in the file 6 connected to the processor 3a. To read / update.

【0030】図7はファイル6に記憶されている管理情
報を示すものである。図中装置数記憶領域16はネット
ワーク2に接続されている接続装置1の数を管理する情
報を記憶する領域、物理アドレス記憶領域17はネット
ワークに割り当てられている物理アドレスのテーブルを
記憶する領域である。
FIG. 7 shows the management information stored in the file 6. In the figure, a device number storage area 16 is an area for storing information for managing the number of connected devices 1 connected to the network 2, and a physical address storage area 17 is an area for storing a table of physical addresses assigned to the network. is there.

【0031】そして装置数記憶領域16に記憶されてい
るnはネットワーク2に接続されている接続装置1の数
を表し、物理アドレス記憶領域17に記憶されているP
A(1)〜PA(Nmax)は割り当てられた物理アドレス
の値であり、重複しない物理アドレスが予め記憶されて
いる。またNmaxはネットワーク2に接続できる接続装置
1の最大数を表す。
Then, n stored in the device number storage area 16 represents the number of connected devices 1 connected to the network 2, and P stored in the physical address storage area 17 is represented.
A (1) to PA (Nmax) are assigned physical address values, and non-overlapping physical addresses are stored in advance. Nmax represents the maximum number of connection devices 1 that can be connected to the network 2.

【0032】図8は処理装置3d上で実行される物理ア
ドレス設定プログラムの処理フローを示している。
FIG. 8 shows a processing flow of the physical address setting program executed on the processing device 3d.

【0033】物理アドレス設定プログラムでは、まず処
理装置3aを介して装置数記憶領域16からnを読みだ
し、ネットワーク2に接続されている接続装置の数を知
る。次にnが接続できる接続装置1の最大数Nmaxより小
さいことを確認した上でnを1つ増加させて装置数記憶
領域16に書き込む。この処理により装置数記憶領域1
6に記憶されているnを更新する。更に更新されたnに
基づいて物理アドレス記憶領域17からPA(n)を読
みだし、これを接続装置1の物理アドレス設定/保持手
段8に記憶させてプログラムを終了する。
In the physical address setting program, first, n is read from the device number storage area 16 via the processing device 3a, and the number of connected devices connected to the network 2 is known. Next, after confirming that n is smaller than the maximum number Nmax of connectable devices 1, n is incremented by 1 and written in the device number storage area 16. By this processing, the device number storage area 1
Update n stored in 6. Further, PA (n) is read from the physical address storage area 17 based on the updated n, stored in the physical address setting / holding means 8 of the connection adapter 1, and the program ends.

【0034】また装置数記憶領域16からnを読みだし
たときに、nが接続できる接続装置1の最大数Nmaxより
も小さくない場合は、エラーメッセージを表示して処理
を強制終了させる。
When n is read from the device number storage area 16 and n is not smaller than the maximum number Nmax of connectable devices 1, an error message is displayed and the process is forcibly terminated.

【0035】物理アドレス設定プログラムは接続装置1
を一つ増設する度に実行され、またこのプログラムを実
行するとnは必ず1つずつ加算される。この結果nが重
複することは無くなり、接続装置1にはそれぞれ固有の
物理アドレスが記憶される。図9は処理装置3a〜3d
の電源投入時に行う物理アドレスの設定処理の処理フロ
ーを表す。電源投入時は、まず接続装置1の物理アドレ
ス設定/保持手段8より記憶されている物理アドレスを
読みだす。そして読みだした物理アドレスを処理装置3
a〜3dの物理アドレスとする。このように本発明にお
いては接続装置1に物理アドレスが記憶されており、処
理装置3a〜3dに物理アドレスを設定する際には、フ
ァイル6の装置数記憶領域16や物理アドレス記憶領域
17に記憶されているnやPA(1)〜PA(Nmax)を
参照する必要がなく、処理装置3b〜3dの使用時に
は、処理装置3aに対して物理アドレスを割り当てるた
めの特別な処理を要求する必要がなくなる。
The physical address setting program is the connection device 1.
Is executed each time one is added, and when this program is executed, n is always added one by one. As a result, n is no longer duplicated, and the connection device 1 stores unique physical addresses. FIG. 9 shows the processing devices 3a to 3d.
7 shows a processing flow of a physical address setting process performed when the power of the device is turned on. When the power is turned on, first, the stored physical address is read from the physical address setting / holding means 8 of the connection device 1. Then, the read physical address is used as the processing device 3
The physical addresses are a to 3d. As described above, in the present invention, the physical address is stored in the connection device 1, and when the physical address is set in the processing devices 3a to 3d, it is stored in the device number storage area 16 or the physical address storage area 17 of the file 6. It is not necessary to refer to n and PA (1) to PA (Nmax) that are stored, and it is necessary to request a special process for assigning a physical address to the processing device 3a when using the processing devices 3b to 3d. Disappear.

【0036】このように処理装置3に設定される物理ア
ドレスは接続装置1に記憶された値となり、その物理ア
ドレスは接続装置1の増設時に重複しないように設定さ
れているため、処理装置3a〜3dをどの位置に接続し
ても物理アドレスの重複は発生しなくなる。
As described above, the physical address set in the processing device 3 is the value stored in the connection device 1, and the physical address is set so as not to overlap when the connection device 1 is added. No duplication of physical addresses will occur no matter where the 3d is connected.

【0037】さらに物理アドレスの割り当ては接続装置
1を増設する時だけ行えば良く、通常は物理アドレスを
割り当てるための特別な処理を実行することはない。
Further, the physical address may be assigned only when the connection device 1 is added, and normally, no special process for assigning the physical address is executed.

【0038】[0038]

【発明の効果】以上本発明によれば、接続装置1に物理
アドレスを記憶するため、物理アドレスの割り当ては接
続装置1を増設する時だけ行えば、処理装置3が変更さ
れても物理アドレスの重複しないように物理アドレスを
設定させることができる。
As described above, according to the present invention, since the physical address is stored in the connection device 1, the physical address can be assigned only when the connection device 1 is added, and the physical address can be changed even if the processing device 3 is changed. Physical addresses can be set so that they do not overlap.

【0039】このため通常の使用時には、物理アドレス
の割り当てを行う専用の装置(サーバ)を使用すること
なく、接続装置3を自由に着脱して利用しても物理アド
レスの重複は発生しないな物理アドレス設定装置が実現
でき、利用形態の自由度を確保しつつシステム構成を簡
略化できる。
Therefore, during normal use, physical addresses do not overlap even if the connection device 3 is freely attached and detached and used without using a dedicated device (server) for allocating physical addresses. An address setting device can be realized, and the system configuration can be simplified while ensuring the degree of freedom of usage.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing an embodiment of the present invention.

【図2】接続装置1a〜1dの構成を示すブロック図で
ある。
FIG. 2 is a block diagram showing a configuration of connection devices 1a to 1d.

【図3】物理アドレス設定/保持回路8の構成を示すブ
ロック図である。
FIG. 3 is a block diagram showing a configuration of a physical address setting / holding circuit 8.

【図4】物理アドレス設定/保持回路8の動作を示すタ
イミング図である。
FIG. 4 is a timing chart showing an operation of a physical address setting / holding circuit 8.

【図5】EEPROM14の動作を示す真理値表を示す図であ
る。
FIG. 5 is a diagram showing a truth table showing the operation of the EEPROM 14;

【図6】ネットワーク2に処理装置3dを増設する場合
の作業フロー図である。
FIG. 6 is a work flow diagram when a processing device 3d is added to the network 2.

【図7】物理アドレスを設定するための管理情報を示す
図である。
FIG. 7 is a diagram showing management information for setting a physical address.

【図8】物理アドレス設定プログラムの処理フロー図で
ある。
FIG. 8 is a processing flowchart of a physical address setting program.

【図9】物理アドレス設定プログラムの処理フロー図で
ある。
FIG. 9 is a processing flowchart of a physical address setting program.

【符号の説明】[Explanation of symbols]

1a〜1d…接続装置、2…ネットワーク、3a〜3d
…処理装置、4…接続ケーブル、5…プリンタ、6…フ
ァイル、7…ネットワーク駆動回路、8…物理アドレス
設定/保持回路、9…データ伝送線、10…アドレス伝
送線、11…電源線、12,13…接続コネクタ、14
…EEPROM,15…抵抗アレー、16…装置数記憶領域、
17…物理アドレス記憶領域、n…接続装置1の数、Nm
ax…ネットワーク2に接続できる接続装置1の最大値、
PA(1)〜PA(Nmax)…ネットワーク2に割り当て
られた物理アドレス。
1a to 1d ... Connection device, 2 ... Network, 3a to 3d
... processing device, 4 ... connection cable, 5 ... printer, 6 ... file, 7 ... network drive circuit, 8 ... physical address setting / holding circuit, 9 ... data transmission line, 10 ... address transmission line, 11 ... power supply line, 12 , 13 ... Connector, 14
... EEPROM, 15 ... Resistance array, 16 ... Device number storage area,
17 ... Physical address storage area, n ... Number of connection devices 1, Nm
ax ... The maximum value of the connection device 1 that can be connected to the network 2,
PA (1) to PA (Nmax) ... Physical addresses assigned to the network 2.

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】ネットワークに接続された処理装置を選択
するための固有な情報(以下これを物理アドレスと称
す)を割り当てる物理アドレス設定システムにおいて、
ネットワークに端末を接続するための装置(以下これを
接続装置と称す)と、前記接続装置の内部に物理アドレ
スを設定/保持する手段(以下これを物理アドレス設定
/保持手段と称す)を有することを特徴とした物理アド
レス設定システム。
1. A physical address setting system for allocating unique information (hereinafter referred to as a physical address) for selecting a processing device connected to a network,
A device for connecting a terminal to a network (hereinafter referred to as a connection device), and means for setting / holding a physical address inside the connection device (hereinafter referred to as a physical address setting / holding device) A physical address setting system featuring.
【請求項2】請求項1のシステムにおいて、接続装置の
新設または増設時にネットワーク全体で設定できる複数
の物理アドレスの中から重複しない物理アドレスを割り
当てる手段を有し、割り当てられた物理アドレスを前記
物理アドレスを設定/保持手段に設定することを特徴と
した物理アドレス設定システム。
2. The system according to claim 1, further comprising means for allocating a non-overlapping physical address from a plurality of physical addresses that can be set in the entire network when a connection device is newly installed or added, and the allocated physical address is the physical address. A physical address setting system characterized by setting an address in a setting / holding means.
【請求項3】請求項1のシステムにおいて、接続装置に
接続された処理装置がネットワークを介して通信を行う
場合には、接続装置が保持している物理アドレスを処理
装置の物理アドレスとして設定することを特徴とした物
理アドレス設定システム。
3. The system according to claim 1, wherein when the processing device connected to the connection device communicates via a network, the physical address held by the connection device is set as the physical address of the processing device. A physical address setting system characterized by the above.
JP4034715A 1992-02-21 1992-02-21 Physical address setting system Pending JPH05233501A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4034715A JPH05233501A (en) 1992-02-21 1992-02-21 Physical address setting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4034715A JPH05233501A (en) 1992-02-21 1992-02-21 Physical address setting system

Publications (1)

Publication Number Publication Date
JPH05233501A true JPH05233501A (en) 1993-09-10

Family

ID=12422038

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4034715A Pending JPH05233501A (en) 1992-02-21 1992-02-21 Physical address setting system

Country Status (1)

Country Link
JP (1) JPH05233501A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1153294A (en) * 1997-05-27 1999-02-26 Robert Bosch Gmbh Address specifying device and address specifying method
JP2005039810A (en) * 2003-07-03 2005-02-10 Alcatel Dynamic change of mac address

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1153294A (en) * 1997-05-27 1999-02-26 Robert Bosch Gmbh Address specifying device and address specifying method
JP2005039810A (en) * 2003-07-03 2005-02-10 Alcatel Dynamic change of mac address
JP4716682B2 (en) * 2003-07-03 2011-07-06 アルカテル−ルーセント Dynamic change of MAC address

Similar Documents

Publication Publication Date Title
US5535336A (en) Apparatus and method for enabling a network interface to dynamically assign an address to a connected computer and to establish a virtual circuit with another network interface
US7069373B2 (en) USB endpoint controller flexible memory management
US7554931B2 (en) System and method for remote dynamic network configuration
US20100250717A1 (en) Server system, collective server apparatus, and mac address management method
US6253269B1 (en) Bus arbiter system and method for managing communication buses
JPH11120118A (en) Multiple access method to serial bus by plural circuits
US20060136704A1 (en) System and method for selectively installing an operating system to be remotely booted within a storage area network
US7302699B2 (en) Logged-in device and log-in device
US20010007565A1 (en) Packet receiving method on a network with parallel and multiplexing capability
US20140136781A1 (en) Storage system
CN108280041A (en) A kind of communication means and device of internal integrated circuit host
JP4237166B2 (en) Multi-channel network device and MAC address assignment method
JPH05233501A (en) Physical address setting system
JPS63116258A (en) Data processing system
US8812764B2 (en) Apparatus installing devices controlled by MDIO or SPI protocol and method to control the same
US7583690B2 (en) Allocation of station addresses to communication users in a bus system
JPH10229533A (en) Image forming device, image forming system and image forming method
JP2000253024A (en) Communication system and communication device
US7783812B2 (en) Extended serial bus architecture and method
JPH09259068A (en) Extended input and output interface
CN112069108A (en) Flexible server configuration system and method based on PCIE Switch
KR101810196B1 (en) Communication module in inverter
CN109451093A (en) A kind of loopback port address distribution method and device
CN102035744A (en) Method for performing communication among virtual router redundancy protocol (VRRP) routers and routers
US6598138B1 (en) Method for controlling the assignment of memory access