JPH05211488A - Data signal error detection system - Google Patents

Data signal error detection system

Info

Publication number
JPH05211488A
JPH05211488A JP4015535A JP1553592A JPH05211488A JP H05211488 A JPH05211488 A JP H05211488A JP 4015535 A JP4015535 A JP 4015535A JP 1553592 A JP1553592 A JP 1553592A JP H05211488 A JPH05211488 A JP H05211488A
Authority
JP
Japan
Prior art keywords
data signal
change point
signal
frequency
coincidence
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4015535A
Other languages
Japanese (ja)
Inventor
Haruki Watanabe
治喜 渡辺
Yoshio Nabeyama
義雄 鍋山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP4015535A priority Critical patent/JPH05211488A/en
Publication of JPH05211488A publication Critical patent/JPH05211488A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)
  • Selective Calling Equipment (AREA)
  • Dc Digital Transmission (AREA)

Abstract

PURPOSE:To surely and accurately detect an error of an interrupted data signal by detecting the state of the data signal in a signal transmission line and detecting coincidence/dissidence of plural signals. CONSTITUTION:The presence of an error in a data signal is discriminated by utilizing that a normal data signal has a change point at one over an integer of its transmission speed. That is, when the data signal sent to a transmission line 2 is normal at present, a change point from 0 to 1 or from 1 to 0 takes place at every one over an integer of a transmission speed. The change point in this way is detected by a change point detection and coincidence detection section 1. On the other hand, since an oscillator 3 generates a frequency being one over an integer of its transmission speed, the change point of the both is made coincident while the data signal is normal by synchronizing each initial phase. The presence of an error in the data signal is always monitored digitally by discriminating the rate of occurrence of the coincidence/dissidence of the change point at a discrimination section 4.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、データ信号を監視する
方式に関するものであり、より詳しくはデータ信号が中
断した等の異常を監視するデータ信号異常検出方式に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for monitoring a data signal, and more particularly to a data signal abnormality detecting method for monitoring abnormality such as interruption of the data signal.

【0002】データ信号の送受信を行っている分野にお
いては、信号が中断すると各所に大きな影響を与えるこ
とが多い。そのため、データ信号を監視しておき、例え
ばデータ信号断などの異常に応じて警報を発し、または
必要なバックアップ機能を選択する等の対応策がとられ
る。
In the field of transmitting and receiving data signals, interruption of signals often has a great influence on various places. Therefore, countermeasures are taken such as monitoring the data signal, issuing an alarm according to an abnormality such as data signal disconnection, or selecting a necessary backup function.

【0003】[0003]

【従来の技術】従来、データ信号の異常状態を検出する
ためには、データ信号を積分した出力における直流成分
のレベル検出を行うものが知られている。この方法で
は、アナログ的レベル判定を行う。したがって、不規則
な連続した雑音や断続的な雑音等が包含されている場合
には、元来直流成分が含まれていることから、信号断検
出が不可能であるかまたは不安定となる問題がある。
2. Description of the Related Art Conventionally, in order to detect an abnormal state of a data signal, it is known to detect the level of a DC component in an output obtained by integrating the data signal. In this method, analog level determination is performed. Therefore, when irregular continuous noise, intermittent noise, etc. are included, since the DC component is originally included, the signal disconnection cannot be detected or becomes unstable. There is.

【0004】また、データ信号中のクロック周波数成分
のレベル検出を行うことにより、データ信号の中断を検
出する方法も知られている。この場合、一般にクロック
成分取り出し回路の利得が大きいため、雑音の中からク
ロック周波数成分を取り出してしまい、その動作が不安
定となる欠点があった。
There is also known a method of detecting interruption of a data signal by detecting the level of a clock frequency component in the data signal. In this case, since the gain of the clock component extracting circuit is generally large, there is a drawback that the clock frequency component is extracted from the noise and its operation becomes unstable.

【0005】[0005]

【発明が解決しようとする課題】本発明は、データ信号
が中断する等の異常を確実かつ正確に検出することがで
きるデータ信号異常検出方式を提供することを目的とす
る。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a data signal abnormality detection system capable of reliably and accurately detecting an abnormality such as interruption of a data signal.

【0006】[0006]

【課題を解決するための手段】図1は、本発明にかかる
データ信号異常検出方式を実行する基本構成を示すブロ
ック図である。図において、参照符号1は、変化点検出
および一致検出部であり、信号伝送路2におけるデータ
信号の状態を検出し、さらに複数の信号の一致・不一致
を検出するものである。
FIG. 1 is a block diagram showing a basic configuration for executing the data signal abnormality detection method according to the present invention. In the figure, reference numeral 1 is a change point detection / coincidence detection unit, which detects the state of a data signal on the signal transmission path 2 and further detects coincidence / noncoincidence of a plurality of signals.

【0007】参照符号3は発振器であり、データ信号と
所定関係を有する周波数の信号を発生する。この場合の
発振器3は、監視すべきデータ信号の伝送速度の整数分
の1の周波数の出力を発生する。
Reference numeral 3 is an oscillator, which generates a signal having a frequency having a predetermined relationship with the data signal. The oscillator 3 in this case produces an output at a frequency which is an integer fraction of the transmission rate of the data signal to be monitored.

【0008】参照符号4は判定部であり、変化点検出お
よび一致検出部1の検出したデータ信号と発振器4の発
生出力との変化点の対比によってデータ信号の異常の有
無を判定するものである。ここでの判定は、データ信号
の変化点と発振出力の変化点との一致・不一致の割合に
よって行われる。
Reference numeral 4 is a judging unit, which judges the presence or absence of an abnormality in the data signal by comparing the changing points of the data signal detected by the changing point detecting / coincidence detecting unit 1 and the generated output of the oscillator 4. .. The determination here is performed based on the rate of match / mismatch between the change point of the data signal and the change point of the oscillation output.

【0009】[0009]

【作用】これら各要素によって構成されるデータ信号異
常検出システムによれば、正常なデータ信号には、その
伝送速度の整数分の1に変化点が生ずることを利用し
て、データ信号の異常の有無を判定しようとするもので
ある。すなわち、現に伝送されているデータ信号が正常
であれば、信号が0から1へ、または1から0への変化
点が伝送速度の整数分の1ごとに発生する。このような
変化点は、変化点検出および一致検出部1において検出
される。
According to the data signal abnormality detection system composed of these elements, the fact that a change point occurs in a normal data signal at an integer fraction of the transmission rate is utilized to detect a data signal abnormality. It is intended to determine the presence or absence. That is, if the currently transmitted data signal is normal, a change point of the signal from 0 to 1 or from 1 to 0 occurs at every integer fraction of the transmission rate. Such a change point is detected by the change point detection / coincidence detection unit 1.

【0010】一方、発振器3はデータ信号の伝送速度の
整数分の1の周波数を発生しているから、それぞれの初
期位相を同期せしめておけば、データ信号が正常の間は
両者の変化点が一致する。
On the other hand, since the oscillator 3 generates a frequency that is an integral fraction of the data signal transmission rate, if the initial phases of the oscillators 3 are synchronized, the change points of both will be maintained while the data signal is normal. Match.

【0011】したがって、これら変化点の一致・不一致
の発生割合を判定部4において判定することにより、デ
ータ信号の異常の有無をディジタル的に常時監視するこ
とができる。
Therefore, by determining the occurrence rate of coincidence / non-coincidence of these change points in the determination unit 4, it is possible to constantly monitor the presence or absence of an abnormality in the data signal digitally.

【0012】かかる信号の一致または不一致を判定する
基準は、データ信号の種別や用途によって適宜設定する
ことができ、例えば、不一致が1回でも発生すれば直ち
に異常と判定することもできる。また、不一致が数回連
続したら異常と判定するように構成することもできる。
The criteria for determining whether the signals match or do not match can be set as appropriate according to the type and application of the data signal. For example, if the mismatch occurs even once, it can be immediately determined to be abnormal. Further, it can be configured so that it is determined to be abnormal if the mismatches occur several times in a row.

【0013】不規則な変化を示す雑音や断続的な雑音で
あっても、0から1または1から0の変化点は発生する
が、その周期は不規則である。したがって、発振器3の
出力との一致点はほとんど発生せず、データ信号異常で
あることを容易に判定することができる。
Even with noise showing irregular changes or intermittent noise, a change point from 0 to 1 or from 1 to 0 occurs, but its cycle is irregular. Therefore, the coincidence point with the output of the oscillator 3 hardly occurs, and it can be easily determined that the data signal is abnormal.

【0014】なお、このような判定は、必ずしも変化点
ごとに行う必然性はなく、例えば安定している系におい
ては、変化点の整数分の1ごとに判定すれば足りること
もある。このような場合には、データ信号を1/nに分
周した後、やはり整数分の1で発振する発振器の出力と
比較することによってデータ信号異常の検出を行うこと
もできる。
It is not always necessary to make such a determination for each change point. For example, in a stable system, it may be sufficient to make a determination for each integral part of the change point. In such a case, it is also possible to detect the data signal abnormality by dividing the data signal into 1 / n and then comparing it with the output of the oscillator which also oscillates at an integer fraction.

【0015】[0015]

【実施例】以下、本発明にかかるデータ信号異常検出方
式の実施例を説明する。図2は、変化点検出および一致
検出部1、データ信号の整数分の1の周波数を発振する
発振器3、判定部4とから構成される。なお、データ信
号は、伝送路2上を伝送される。
Embodiments of the data signal abnormality detection method according to the present invention will be described below. FIG. 2 includes a change point detection / coincidence detection unit 1, an oscillator 3 that oscillates a frequency of an integer fraction of a data signal, and a determination unit 4. The data signal is transmitted on the transmission line 2.

【0016】変化点検出および一致検出部1は、データ
信号の変化点検出部11、発振器3の出力周波数の変化
点検出部12、および両変化点検出部の出力の一致を検
出する一致検出部13とから構成される。
The change point detection / coincidence detection unit 1 includes a data signal change point detection unit 11, an output frequency change point detection unit 12 of the oscillator 3, and a coincidence detection unit for detecting outputs of both the change point detection units. 13 and 13.

【0017】両変化点検出部11および12は、所定時
定数の遅延回路111(121)を通過させた信号と反
転回路112(122)から得られる反転信号との論理
積をとるAND回路113(123)から構成され、信
号の0─1(または1─0)の変化を検出する。
Each of the change point detecting units 11 and 12 AND's circuit 113 (which ANDs the signal passed through the delay circuit 111 (121) having a predetermined time constant and the inverted signal obtained from the inversion circuit 112 (122). 123) and detects a 0-1 (or 1-0) change in the signal.

【0018】一致検出部13は、両変化点検出部11お
よび12の出力の論理積をとるAND回路131と、こ
の論理積出力と発振器3の出力とで作動せしめられるフ
リップフロップ132とから構成される。
The coincidence detecting section 13 is composed of an AND circuit 131 for taking the logical product of the outputs of the both change point detecting sections 11 and 12, and a flip-flop 132 which is operated by the logical product output and the output of the oscillator 3. It

【0019】判定部4は、データ信号検出部1の出力を
計数するカウンタ41、カウンタ41の出力の論理積を
とるAND回路42、AND回路42の計数設定部4
3、フリップフロップ回路44および発振器3の出力を
分周する分周回路45とによって構成される。
The determination unit 4 includes a counter 41 that counts the output of the data signal detection unit 1, an AND circuit 42 that obtains the logical product of the outputs of the counter 41, and a count setting unit 4 of the AND circuit 42.
3, a flip-flop circuit 44, and a frequency divider circuit 45 that divides the output of the oscillator 3.

【0020】かかる回路構成において、データ信号の変
化点検出部11で検出した出力と、発振器3の出力の変
化点検出部12で検出した出力との論理積出力を計数す
る。ここで、計数設定部43において設定された両変化
点検出部における出力の一致・不一致の発生割合に応じ
て、データ信号の異常判定出力を発生する。
In this circuit configuration, the logical product output of the output detected by the change point detection unit 11 of the data signal and the output detected by the change point detection unit 12 of the output of the oscillator 3 is counted. Here, the abnormality determination output of the data signal is generated in accordance with the occurrence ratio of the output coincidence / non-coincidence in both change point detection units set in the count setting unit 43.

【0021】図3は、第1の実施例における発振器3を
データ信号周波数の1/4に設定した場合の信号状態を
示す説明図である。上図は、正常なデータ信号の場合の
各部の信号状態を示す。0と1とで構成されるデータ信
号の信号列において0─1の変化点は、各信号パルスの
0─1立ち上がり部分でそれぞれ出力を発生する。
FIG. 3 is an explanatory diagram showing a signal state when the oscillator 3 in the first embodiment is set to 1/4 of the data signal frequency. The above figure shows the signal state of each part in the case of a normal data signal. In the signal train of the data signal composed of 0s and 1s, the change point of 0-1 produces an output at the rising edge of 0-1 of each signal pulse.

【0022】一方、データ信号のクロック周波数の1/
4の周波数で発振する発振器3の出力周波数の0─1変
化点出力は、クロックの1/4ごとに正確なパルス出力
を発生する。そこで、データ信号の変化点出力と発振器
出力の変化点の一致・不一致を検出すると、一致検出点
が圧倒的に多く、正常なデータ信号が伝送されていると
判定される。
On the other hand, 1 / the clock frequency of the data signal
The 0-1 change point output of the output frequency of the oscillator 3 which oscillates at a frequency of 4 generates an accurate pulse output every 1/4 of the clock. Therefore, when a match / mismatch between the change point output of the data signal and the change point of the oscillator output is detected, it is determined that the number of match detection points is overwhelmingly large and that a normal data signal is transmitted.

【0023】これに対し、図3の中央の図は連続した雑
音信号が入力している状態を示すものである。このよう
な雑音信号列では、0─1変化点は全く不規則に発生す
る。しかし、この場合も発振器3は当該系における正常
な信号のクロックの1/4の周波数で規則正しく発生す
る。この場合の両変化点出力の一致は、偶発的にしか発
生しない。したがって、不一致が大多数を占めることに
なり、データ信号異常と判定される。
On the other hand, the central diagram of FIG. 3 shows a state where a continuous noise signal is input. In such a noise signal sequence, 0-1 change points occur quite irregularly. However, also in this case, the oscillator 3 is regularly generated at a frequency of 1/4 of the clock of the normal signal in the system. In this case, the outputs of both change points coincide with each other only by accident. Therefore, the majority of the discrepancies result, and it is determined that the data signal is abnormal.

【0024】図3の下図は、断続的な雑音信号が伝送さ
れている際の信号状態を示すものである。この場合、伝
送路から得られる信号の0─1変化点の検出信号は不規
則に発生する。ここで、発振周波数の0─1変化点は規
則的に発生するので、両者の一致は稀にしか発生せず、
したがってデータ信号異常と判定される。
The lower part of FIG. 3 shows a signal state when an intermittent noise signal is being transmitted. In this case, the detection signal of the 0-1 change point of the signal obtained from the transmission line is irregularly generated. Here, since the 0-1 change points of the oscillation frequency occur regularly, the coincidence between the two rarely occurs,
Therefore, it is determined that the data signal is abnormal.

【0025】図4は本発明にかかるデータ信号異常検出
回路の第2の実施例を示すもので、第1の実施例の回路
に対して、データ信号を取り出す部分に、1/n分周回
路5を挿入したものである。なお、発振器3も第1の実
施例と同様、クロック周波数の1/4の周波数を発振す
るものとする。これらの係数には他の整数をとることも
できる。その他の構成および機能は図2と同様であるた
め図示および説明を省略する。
FIG. 4 shows a second embodiment of the data signal abnormality detection circuit according to the present invention. In the circuit of the first embodiment, a 1 / n frequency dividing circuit is provided in a portion for extracting a data signal. 5 is inserted. The oscillator 3 also oscillates at a frequency ¼ of the clock frequency as in the first embodiment. Other integers can be used for these coefficients. Other configurations and functions are the same as those in FIG. 2, so illustration and description thereof will be omitted.

【0026】このような1/n分周により検出頻度を約
1/2に低減し、したがって判定回路等をも簡易化し、
回路の消費電力を減ずることができるため、安定してい
る信号系においては有利に採用することができる。
By such 1 / n frequency division, the detection frequency is reduced to about 1/2, and therefore the decision circuit etc. are simplified.
Since the power consumption of the circuit can be reduced, it can be advantageously used in a stable signal system.

【0027】図5は、第2の実施例の信号状態を示すも
のである。図5の上図は正常なデータ信号が入力された
状態であり、信号の0、1に応じたパルス信号列であ
る。この信号を、ここでは1/n分周のnを2とするの
で、2分周信号列が得られ、この信号列の0─1変化点
を検出する。
FIG. 5 shows the signal states of the second embodiment. The upper diagram of FIG. 5 shows a state in which a normal data signal is input, and is a pulse signal train corresponding to signals 0 and 1. In this signal, n, which is 1 / n frequency division, is set to 2, so that a frequency-divided 2 signal sequence is obtained, and the 0-1 change point of this signal sequence is detected.

【0028】このようにして得られた0─1変化点検出
信号は、データ信号のクロックとは一定の関係を保持し
ているが、その発生頻度は第1の実施例に対して1/2
になっている。
The 0-1 change point detection signal thus obtained holds a constant relationship with the clock of the data signal, but its frequency of occurrence is 1/2 that of the first embodiment.
It has become.

【0029】この場合にも、第1の実施例と同様に発振
器出力の0─1変化点検出信号と、伝装信号の0─1変
化点検出信号との一致・不一致の割合によって正常・異
常の判定を行うものである。図5の上図の場合は一致3
に対して不一致2であり、全体からみればデータ信号は
正常であると判定される。
Also in this case, as in the first embodiment, normal / abnormal according to the ratio of coincidence / disagreement between the 0-1 change point detection signal of the oscillator output and the 0-1 change point detection signal of the transmission signal. Is to be determined. Matching 3 in the case of the upper diagram of FIG.
However, the data signal is determined to be normal as a whole.

【0030】図5の中段図は連続した雑音信号が入力し
ている場合の信号状態を示すものである。この場合も2
分周信号列の0─1変化点検出信号とクロック周波数の
1/4周波数の発振周波数の0─1変化点検出信号との
一致・不一致を判定するが、通常は殆ど一致が発生しな
いためデータ信号異常と判定される。
The middle diagram of FIG. 5 shows the signal state when a continuous noise signal is input. Also in this case 2
It is judged whether or not the 0-1 change point detection signal of the frequency-divided signal sequence and the 0-1 change point detection signal of the oscillation frequency of 1/4 of the clock frequency match, but normally there is almost no match, so the data It is determined that the signal is abnormal.

【0031】図5の下図は断続的な雑音信号入力時の信
号状態を示すもので、両変化点検出部出力の一致は生じ
ないので、データ信号異常と判定される。
The lower part of FIG. 5 shows the signal state at the time of intermittent noise signal input, and since there is no coincidence between the outputs of both change point detection units, it is determined that the data signal is abnormal.

【0032】[0032]

【発明の効果】本発明によれば、データ信号伝送速度の
整数分の1で発振する発振器および簡単な周辺回路要素
との組み合わせにより、正常なデータ信号と、不規則な
連続した雑音、断続的な雑音等とを正確かつ確実に判定
することが可能となる。この場合の発振周波数をどの程
度に設定するかは系の構成や用途によって適宜選定する
ことができる。
According to the present invention, a normal data signal, irregular continuous noise, and intermittent noise can be obtained by combining an oscillator that oscillates at an integer fraction of the data signal transmission rate and simple peripheral circuit elements. It is possible to accurately and surely determine such noise. How much the oscillation frequency in this case is set can be appropriately selected depending on the system configuration and application.

【0033】また信号伝送系や用途の如何によっては、
データ信号を適宜整数nにより分周した後に同様の一致
・不一致の判定を行うことにより、より低速処理速度に
よってデータ信号の正常・異常の判定を行うことが可能
となる。
Depending on the signal transmission system and use,
It is possible to determine normality / abnormality of the data signal at a lower processing speed by performing the same match / mismatch determination after appropriately dividing the data signal by an integer n.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明にかかるデータ信号異常検出方式を実行
するための基本構成ブロック図である。
FIG. 1 is a basic configuration block diagram for executing a data signal abnormality detection method according to the present invention.

【図2】本発明にかかるデータ信号異常検出方式を実行
する第1の実施例のブロック図である。
FIG. 2 is a block diagram of a first embodiment for executing the data signal abnormality detection method according to the present invention.

【図3】本発明にかかる第1の実施例の回路各部の信号
状態説明図である。
FIG. 3 is a signal state explanatory diagram of each part of the circuit according to the first embodiment of the present invention.

【図4】本発明にかかるデータ信号異常検出方式を実行
する第2の実施例のブロック図である。
FIG. 4 is a block diagram of a second embodiment for executing the data signal abnormality detection method according to the present invention.

【図5】本発明にかかる第2の実施例の回路各部の信号
状態説明図である。
FIG. 5 is a signal state explanatory diagram of each part of the circuit according to the second embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 変化点検出および一致検出部 2 伝送路 3 発振器 4 データ信号異常判定部 1 Change point detection and coincidence detection unit 2 Transmission path 3 Oscillator 4 Data signal abnormality determination unit

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 データ信号の異常を検出するためのデー
タ信号異常検出方式において、データ信号の変化点を検
出し、さらにデータ信号の伝送速度の整数分の1の周波
数の出力を発生せしめ、該発生周波数信号の変化点を検
出し、これらデータ信号の変化点と発生周波数信号の変
化点との一致・不一致の割合によりデータ信号の異常を
検出することを特徴とするデータ信号異常検出方式。
1. A data signal abnormality detecting method for detecting an abnormality of a data signal, wherein a change point of the data signal is detected, and further, an output having a frequency which is an integer fraction of the transmission rate of the data signal is generated, A data signal abnormality detection method characterized by detecting a change point of a generated frequency signal and detecting an abnormality of the data signal based on a rate of coincidence / disagreement between the change point of the data signal and the change point of the generated frequency signal.
【請求項2】 データ信号をn分周した信号の変化点を
検出し、前記発生周波数信号の変化点との一致・不一致
検出処理速度を1/nに低速化することを特徴とする、
請求項1記載のデータ信号異常検出方式。
2. A change point of a signal obtained by frequency-dividing a data signal by n is detected, and a match / mismatch detection processing speed with the change point of the generated frequency signal is reduced to 1 / n.
The data signal abnormality detection method according to claim 1.
【請求項3】 前記整数分の1の周波数の出力を発生す
る発振器が、データ信号のクロックと同期して作動する
ことを特徴とする、請求項1または請求項2のいずれか
に記載のデータ信号異常検出方式。
3. Data according to claim 1 or 2, characterized in that the oscillator generating an output with a frequency of a whole number operates in synchronization with the clock of the data signal. Signal abnormality detection method.
JP4015535A 1992-01-30 1992-01-30 Data signal error detection system Withdrawn JPH05211488A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4015535A JPH05211488A (en) 1992-01-30 1992-01-30 Data signal error detection system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4015535A JPH05211488A (en) 1992-01-30 1992-01-30 Data signal error detection system

Publications (1)

Publication Number Publication Date
JPH05211488A true JPH05211488A (en) 1993-08-20

Family

ID=11891505

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4015535A Withdrawn JPH05211488A (en) 1992-01-30 1992-01-30 Data signal error detection system

Country Status (1)

Country Link
JP (1) JPH05211488A (en)

Similar Documents

Publication Publication Date Title
US4696019A (en) Multi-channel clock synchronizer
US5157699A (en) Watchdog timer employing plural counters and discriminator for determining normal operating frequency range of input
US5180933A (en) Programmable digital out-of-lock detector
US20020008548A1 (en) Device for detecting abnormality of clock signal
JPH05211488A (en) Data signal error detection system
US4891824A (en) Muting control circuit
US5652532A (en) Frequency difference detection apparatus
JPH08316946A (en) Clock break detection circuit
JPH03267833A (en) Clock interruption detecting circuit
CA2011029C (en) Frequency detector circuit
JPH04306930A (en) Clock fault detector
JPH04260238A (en) Frequency deviation detector for clock
JP2988300B2 (en) Bipolar clock disturbance detection circuit
JP2947003B2 (en) Bipolar clock disturbance detection circuit
JPH10240374A (en) Clock abnormality detection circuit
JPH07131446A (en) Clock interruption detecting circuit
JPH03250226A (en) Watchdog timer
JP2616395B2 (en) Bipolar clock disturbance detection circuit
JP2591850B2 (en) Frame synchronization circuit
KR100212051B1 (en) Apparatus and method for receiving data
JP2000035903A (en) Runaway monitoring device for microcomputer
JP3042906B2 (en) Clock selection device
JPH04252616A (en) Clock reception circuit
JPH04104615A (en) Clock interruption detection circuit
JPH08204553A (en) Abnormal clock detection circuit

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19990408