JPH05198789A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法Info
- Publication number
- JPH05198789A JPH05198789A JP31159692A JP31159692A JPH05198789A JP H05198789 A JPH05198789 A JP H05198789A JP 31159692 A JP31159692 A JP 31159692A JP 31159692 A JP31159692 A JP 31159692A JP H05198789 A JPH05198789 A JP H05198789A
- Authority
- JP
- Japan
- Prior art keywords
- film
- silicon
- silicon substrate
- semiconductor device
- oxide film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
(57)【要約】
【目的】 アルミシリコン配線とBPSG膜との組合せ
において、コンタクトホールの析出シリコンを防止する
ため。 【構成】 BPSG膜上にボロンの拡散を抑制する金属
膜を設ける。 【効果】 コンタクト抵抗が減少し、対ビッド不良が少
なくなった。
において、コンタクトホールの析出シリコンを防止する
ため。 【構成】 BPSG膜上にボロンの拡散を抑制する金属
膜を設ける。 【効果】 コンタクト抵抗が減少し、対ビッド不良が少
なくなった。
Description
【0001】
【産業上の利用分野】この発明は半導体装置の製造方法
に関係し、特に大規模集積回路(VLSI)装置におい
て、絶縁膜にBPSG膜を用いた際の金属電極の製造方
法に関するものである。
に関係し、特に大規模集積回路(VLSI)装置におい
て、絶縁膜にBPSG膜を用いた際の金属電極の製造方
法に関するものである。
【0002】
【従来の技術】第2図は絶縁膜にシリコンの熱酸化膜と
リン(P)を含むシリコン酸化膜(PSG)を、配線用
金属膜としてシリコンを含むアルミを用いた従来の金属
電極配線構造の断面図を示し、以下これを用いて従来の
方法を説明する。
リン(P)を含むシリコン酸化膜(PSG)を、配線用
金属膜としてシリコンを含むアルミを用いた従来の金属
電極配線構造の断面図を示し、以下これを用いて従来の
方法を説明する。
【0003】まず図に示す様に、シリコン基板(1)の
主面上にシリコン酸化膜(3)及びPSG膜(8)を形
成した後、写真製版・エッチング法によって選択的にコ
ンタクト穴(7)を形成する。続いてイオン注入法・熱
拡散法を用いてシリコン基板の表面付近に不純物層
(2)を形成する。最後にスパッタ法・CVD法等を用
いてシリコンを含むアルミニウム合金膜(6)を形成
し、熱処理を行ってこの合金膜(6)のシンタを行う。
主面上にシリコン酸化膜(3)及びPSG膜(8)を形
成した後、写真製版・エッチング法によって選択的にコ
ンタクト穴(7)を形成する。続いてイオン注入法・熱
拡散法を用いてシリコン基板の表面付近に不純物層
(2)を形成する。最後にスパッタ法・CVD法等を用
いてシリコンを含むアルミニウム合金膜(6)を形成
し、熱処理を行ってこの合金膜(6)のシンタを行う。
【0004】
【発明が解決しようとする課題】絶縁膜にPSG膜が用
いられる従来の半導体装置では、第4図に示す様に素子
の微細化に伴う回路パターンのアスペクト比(パターン
ニングピッチに対する膜厚の比)が増加するに従い、良
好な平坦化を行う為には熱処理温度を上げるかリンの含
有量をふやす必要が生じるが、前者は素子内の不純物分
布に影響を与え、後者は耐湿性を劣化させるという問題
がある。この為従来の処理温度においてより粘性の低い
BPSGが次材料として注目されて来たが、BPSGを
絶縁膜に用いて第2図に示す様な従来の構造をとると、
図3に示す様にBPSG中のボロンがコンタクト穴底部
のシリコン基板表面付近またはシリコンを含むアルミ合
金膜(6)中に拡散しアルミ中のシリコンの動きを助長
する為に、熱処理後シリコン基板と電極の界面に多量の
シリコン(9)が、固相エピタキシャル成長により析出
し、接触抵抗が1〜2桁程度大きくなるという問題があ
った。この発明は上記のような問題点を解決するために
なされたもので、大規模集積回路における回路パターン
の良好な平坦化を行うとともに、低抵抗のすぐれたオー
ミック接合を有する半導体装置の製造方法を提供するこ
とを目的とする。
いられる従来の半導体装置では、第4図に示す様に素子
の微細化に伴う回路パターンのアスペクト比(パターン
ニングピッチに対する膜厚の比)が増加するに従い、良
好な平坦化を行う為には熱処理温度を上げるかリンの含
有量をふやす必要が生じるが、前者は素子内の不純物分
布に影響を与え、後者は耐湿性を劣化させるという問題
がある。この為従来の処理温度においてより粘性の低い
BPSGが次材料として注目されて来たが、BPSGを
絶縁膜に用いて第2図に示す様な従来の構造をとると、
図3に示す様にBPSG中のボロンがコンタクト穴底部
のシリコン基板表面付近またはシリコンを含むアルミ合
金膜(6)中に拡散しアルミ中のシリコンの動きを助長
する為に、熱処理後シリコン基板と電極の界面に多量の
シリコン(9)が、固相エピタキシャル成長により析出
し、接触抵抗が1〜2桁程度大きくなるという問題があ
った。この発明は上記のような問題点を解決するために
なされたもので、大規模集積回路における回路パターン
の良好な平坦化を行うとともに、低抵抗のすぐれたオー
ミック接合を有する半導体装置の製造方法を提供するこ
とを目的とする。
【0005】
【課題を解決するための手段】この発明に係わる半導体
装置の製造方法は、第2の絶縁膜として特にBPSG膜
を用いた素子において、バリアメタルとして第1の金属
膜を形成した後、シリコンを含むアルミを第2の配線用
金属膜として用いる事により、シリコン基板と電極間界
面へのシリコン析出を防ぐようにしたものである。
装置の製造方法は、第2の絶縁膜として特にBPSG膜
を用いた素子において、バリアメタルとして第1の金属
膜を形成した後、シリコンを含むアルミを第2の配線用
金属膜として用いる事により、シリコン基板と電極間界
面へのシリコン析出を防ぐようにしたものである。
【0006】
【作用】この発明の半導体装置の製造方法によって得ら
れるBPSG膜は、アスペクト比の大きな回路パターン
上の凹凸を平坦化するのに有効であり、またこの時第1
の金属膜はBPSG膜中のボロンの第2の金属膜中への
拡散を抑制し、また第2の金属膜とシリコン基板との間
に第1の金属膜をはさむ事により、第2の金属膜中のシ
リコンがコンタクト穴底部のシリコン基板表面に選択的
に固相エピタキシャル成長する現象を防止する。
れるBPSG膜は、アスペクト比の大きな回路パターン
上の凹凸を平坦化するのに有効であり、またこの時第1
の金属膜はBPSG膜中のボロンの第2の金属膜中への
拡散を抑制し、また第2の金属膜とシリコン基板との間
に第1の金属膜をはさむ事により、第2の金属膜中のシ
リコンがコンタクト穴底部のシリコン基板表面に選択的
に固相エピタキシャル成長する現象を防止する。
【0007】
【実施例】実施例1.以下、この発明の一実施例を図に
ついて説明する。第1図は本発明の一実施例による半導
体装置の断面図を示す。まず図に示す様に、シリコン基
板(1)の主面上にシリコン酸化膜約1000A(3)
を熱酸化によって形成し、その上部にリン5〜10%と
ボロン2〜5%を含むシリコン酸化膜BPSG(4)を
形成した後、写真製版・エッチング法によって選択的に
コンタクト穴(7)を形成する。次にイオン注入法また
は熱拡散法を用いてシリコン基板の表面付近に不純物拡
散層(2)を形成する。続いて第1の金属膜(5)とし
て、チタンタングステン合金、タングステン、チタン窒
化物、タンタル窒化物、モリブデンシリサイド、タング
ステンシリサイド、チタンシリサイド、タンタルシリサ
イド、Poly−Si膜のいずれかをスパッタ法、CV
D法などを用いて形成する。これらの金属はシリコン基
板との接合面においてアロイ・スパイク現象を起こさ
ず、低抵抗のオーミック接合が得られる事、またアルミ
とシリコン間の良好な拡散バリアとなる物として選ばれ
た。最後に、第2の金属膜(6)としてシリコンを含む
アルミ、アルミ・シリコン・銅の合金、及びアルミ単体
の膜をスパッタ法・CVD法などを用いて形成し、熱処
理を行って金属膜のシンタを行う。大規模集積回路にお
いて、パターン面上の平坦化を兼ねた絶縁膜としてBP
SG膜を用いる場合、第1図に示す製造方法による構造
を採用することにより、BPSG中のボロンがシリコン
を含むアルミによって形成された第2の金属膜中へ拡散
を防止し、かつシリコン基板と金属電極界面へのシリコ
ンの固層エピタキシャル成長に起因した析出を防ぐ事が
出来、具体的には1×1μm2 形状のコンタクト穴の場
合でも10Ω以下のオーミック接合を得る事が出来る。
またこの構造により、第2の金属膜にアルミの単体を用
いる事も可能となり、この場合第1の金属膜はシリコン
とアルミのアロイ・スパイク現象を防止する働きをす
る。
ついて説明する。第1図は本発明の一実施例による半導
体装置の断面図を示す。まず図に示す様に、シリコン基
板(1)の主面上にシリコン酸化膜約1000A(3)
を熱酸化によって形成し、その上部にリン5〜10%と
ボロン2〜5%を含むシリコン酸化膜BPSG(4)を
形成した後、写真製版・エッチング法によって選択的に
コンタクト穴(7)を形成する。次にイオン注入法また
は熱拡散法を用いてシリコン基板の表面付近に不純物拡
散層(2)を形成する。続いて第1の金属膜(5)とし
て、チタンタングステン合金、タングステン、チタン窒
化物、タンタル窒化物、モリブデンシリサイド、タング
ステンシリサイド、チタンシリサイド、タンタルシリサ
イド、Poly−Si膜のいずれかをスパッタ法、CV
D法などを用いて形成する。これらの金属はシリコン基
板との接合面においてアロイ・スパイク現象を起こさ
ず、低抵抗のオーミック接合が得られる事、またアルミ
とシリコン間の良好な拡散バリアとなる物として選ばれ
た。最後に、第2の金属膜(6)としてシリコンを含む
アルミ、アルミ・シリコン・銅の合金、及びアルミ単体
の膜をスパッタ法・CVD法などを用いて形成し、熱処
理を行って金属膜のシンタを行う。大規模集積回路にお
いて、パターン面上の平坦化を兼ねた絶縁膜としてBP
SG膜を用いる場合、第1図に示す製造方法による構造
を採用することにより、BPSG中のボロンがシリコン
を含むアルミによって形成された第2の金属膜中へ拡散
を防止し、かつシリコン基板と金属電極界面へのシリコ
ンの固層エピタキシャル成長に起因した析出を防ぐ事が
出来、具体的には1×1μm2 形状のコンタクト穴の場
合でも10Ω以下のオーミック接合を得る事が出来る。
またこの構造により、第2の金属膜にアルミの単体を用
いる事も可能となり、この場合第1の金属膜はシリコン
とアルミのアロイ・スパイク現象を防止する働きをす
る。
【0008】
【発明の効果】以上の様に、この発明の半導体装置の製
造方法によればBPSG絶縁膜とバリアメタルを組み合
わせる事によって大規模集積回路における回路パターン
の微細化にもかかわらず、回路面の平坦化を行いながら
すぐれたオーミックコンタクトが得られる効果がある。
造方法によればBPSG絶縁膜とバリアメタルを組み合
わせる事によって大規模集積回路における回路パターン
の微細化にもかかわらず、回路面の平坦化を行いながら
すぐれたオーミックコンタクトが得られる効果がある。
【図面の簡単な説明】
【図1】この発明の一実施例による半導体装置の構造を
示す断面図
示す断面図
【図2】従来の半導体装置の断面図
【図3】金属膜とシリコン基板界面へのシリコン析出の
状態を示す図
状態を示す図
【図4】素子の微細化に伴う回路パターンのアスペクト
比の増加を示す図
比の増加を示す図
1 シリコン基板 2 不純物拡散層 3 酸化膜 4 BPSG膜 5 バリアメタル膜 6 金属膜 7 コンタクト穴 8 PSG膜 9 析出シリコン
Claims (1)
- 【請求項1】 半導体装置のシリコン基板の不純物拡散
層に電極配線を接続する製造方法であって、 (1)シリコン基板上にボロンとリンを含むシリコン酸
化膜を形成する工程と、 (2)前記シリコン酸化膜に選択的にコンタクト穴を形
成する工程と、 (3)前記シリコン酸化膜上および前記コンタクト穴を
介して、前記不純物拡散層上に第1の金属膜を形成する
工程と、 (4)前記第1の金属膜上にシリコンを含むアルミ合金
を形成する工程とを備えて、 前記第1の金属膜は、チタンとタングステンの合金、タ
ングステン、チタン窒化膜、タンタル窒化膜、モリブデ
ンシリサイド、タングステンシリサイド、チタンシリサ
イド、タンタルシリサイド、または、ポリシリコンのい
ずれかを含むことを特徴とした半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4311596A JPH0682829B2 (ja) | 1992-11-20 | 1992-11-20 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4311596A JPH0682829B2 (ja) | 1992-11-20 | 1992-11-20 | 半導体装置の製造方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60201009A Division JPH0715990B2 (ja) | 1985-09-11 | 1985-09-11 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH05198789A true JPH05198789A (ja) | 1993-08-06 |
JPH0682829B2 JPH0682829B2 (ja) | 1994-10-19 |
Family
ID=18019150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4311596A Expired - Lifetime JPH0682829B2 (ja) | 1992-11-20 | 1992-11-20 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0682829B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7821065B2 (en) | 1999-03-02 | 2010-10-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising a thin film transistor comprising a semiconductor thin film and method of manufacturing the same |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5748249A (en) * | 1980-09-08 | 1982-03-19 | Nec Corp | Semiconductor device |
JPS605560A (ja) * | 1983-06-23 | 1985-01-12 | Fujitsu Ltd | 半導体装置 |
-
1992
- 1992-11-20 JP JP4311596A patent/JPH0682829B2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5748249A (en) * | 1980-09-08 | 1982-03-19 | Nec Corp | Semiconductor device |
JPS605560A (ja) * | 1983-06-23 | 1985-01-12 | Fujitsu Ltd | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0682829B2 (ja) | 1994-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6028359A (en) | Integrated circuit having amorphous silicide layer in contacts and vias and method of manufacture therefor | |
US5466638A (en) | Method of manufacturing a metal interconnect with high resistance to electromigration | |
US6451664B1 (en) | Method of making a MIM capacitor with self-passivating plates | |
TWI283891B (en) | Passive device and method for forming the same | |
JP3049487B2 (ja) | 金属配線構造及びその形成方法 | |
JPH06105706B2 (ja) | 半導体装置 | |
JPH03220751A (ja) | インターレベル・コンタクトを製造する方法、および半導体構造 | |
JP2741854B2 (ja) | 半導体集積回路装置 | |
JP2828438B2 (ja) | 半導体素子のポリサイド層形成方法 | |
JPH05198789A (ja) | 半導体装置の製造方法 | |
JPH0283978A (ja) | 半導体装置 | |
KR900001247B1 (ko) | 반도체 장치 | |
JPH05198790A (ja) | 半導体装置 | |
JPH05121727A (ja) | 半導体装置及びその製造方法 | |
JPS61140133A (ja) | 半導体装置の製造方法 | |
JP3017810B2 (ja) | 半導体装置の製造方法 | |
JPS5848459A (ja) | 半導体装置 | |
JPS6346990B2 (ja) | ||
JPH0558564B2 (ja) | ||
JPS62262443A (ja) | 半導体装置およびその製造方法 | |
JPH07111969B2 (ja) | 半導体装置の製造方法 | |
JPS5987860A (ja) | 高周波トランジスタ | |
JPS6233448A (ja) | 半導体装置 | |
JPS62296558A (ja) | 半導体装置 | |
JPS62244161A (ja) | 高抵抗素子の形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |