JPH05165772A - Bus connecting method in duplex system - Google Patents

Bus connecting method in duplex system

Info

Publication number
JPH05165772A
JPH05165772A JP3327940A JP32794091A JPH05165772A JP H05165772 A JPH05165772 A JP H05165772A JP 3327940 A JP3327940 A JP 3327940A JP 32794091 A JP32794091 A JP 32794091A JP H05165772 A JPH05165772 A JP H05165772A
Authority
JP
Japan
Prior art keywords
input
bus
disk
output control
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP3327940A
Other languages
Japanese (ja)
Inventor
Masato Sakai
真人 坂井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP3327940A priority Critical patent/JPH05165772A/en
Publication of JPH05165772A publication Critical patent/JPH05165772A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

PURPOSE:To prevent system-down due to the fault of a bus or the fault of a device by duplexing a connection bus between an input/output controller and an input/output device in respect of a duplex system between a processor and the input/output controller. CONSTITUTION:The processor 1 and the input/output controller 3 are connected to each other, and the processor 2 and the input/output controller 4 are connected to each other, and the input/output controllers 3, 4 are provided with 0-system and 1-system SCSI bus controllers (SPC) respectively, and the O-system SPC is connected to a disk 5, a floppy disk 7, and the 0-system terminals of terminal packages 8, 9 by a 0-system SCSI bus 10, and the 1-system SPC is connected to the disk 6 and the l-system terminals of the terminal packages 8, 9 by the SCSI bus 11, and the disk 5 and the floppy disk 7 are connected to the processors 1, 2 through the 0-system SPCs of the input/output controllers 3, 4 by the SCSI bus 10, and the disk 6 is connected to the processors 1, 2 through the 1-system SPCs of the input/output controllers 3,4 by the SCSI bus 11.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はプロセッサと入出力制御
装置間の二重化システムにおけるバス接続方法に関す
る。従来、回線交換機やパケット交換機等の重要システ
ムにおいては、中央制御装置と主記憶装置とチャネル制
御装置間は二重化システムを構成して、稼動系(ACT
系)と予備系(SBY系)により二重化運転して障害時
直ちに系切替えが可能なようにしている。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a bus connection method in a duplex system between a processor and an input / output control device. Conventionally, in an important system such as a circuit switch or a packet switch, a redundant system is configured between a central control unit, a main storage unit and a channel control unit, and an active system (ACT
System) and the backup system (SBY system) to enable dual operation so that the system can be switched immediately when a failure occurs.

【0002】一方、小容量の回線・パケット交換機等に
おいても、プロセッサと入出力制御装置間で二重化シス
テムを構成し、入出力制御装置にDK(ハードディス
ク)やFD(フロッピーディスク)等のデバイスを内部
バスで接続し、接続バス障害やデバイス障害によりシス
テムに影響を与えないようにしている。なお入出力制御
装置とデバイス間を接続する内部バスには、SCSI
(スモール・コンピュータ・システム・インタフェー
ス)バスの50芯コードが使用されており、終端抵抗によ
り各芯毎に終端設定してノイズ防止をする必要がある。
On the other hand, even in a small-capacity line / packet switch, etc., a duplex system is constructed between the processor and the input / output control unit, and devices such as DK (hard disk) and FD (floppy disk) are built in the input / output control unit. They are connected by a bus to prevent the system from being affected by a connection bus failure or device failure. The internal bus connecting the I / O controller and the device must be SCSI
(Small computer system interface) A 50-core cord of the bus is used, and it is necessary to set a termination for each core with a terminating resistor to prevent noise.

【0003】[0003]

【従来の技術】従来の二重化システムの接続構成図を図
4に示す。図において、21はACT系プロセッサ(MM
#0)、22はSBY系プロセッサ(MM#1)、23は入
出力制御装置(IOC#0)、24は入出力制御装置(I
OC#1 )、25はディスク(DK#0)、26はディスク
(DK#1)、27はフロッピーディスク(FD)を示
す。プロセッサ21, 22と入出力制御装置23, 24間は二重
化接続され、入出力制御装置23, 24とディスク間はSC
SIバスでそれぞれ接続されている。
2. Description of the Related Art FIG. 4 shows a connection configuration diagram of a conventional duplex system. In the figure, 21 is an ACT processor (MM
# 0), 22 is an SBY system processor (MM # 1), 23 is an input / output control device (IOC # 0), and 24 is an input / output control device (I
OC # 1), 25 is a disk (DK # 0), 26 is a disk (DK # 1), and 27 is a floppy disk (FD). The processors 21, 22 and the I / O controllers 23, 24 are redundantly connected, and the SC between the I / O controllers 23, 24 and the disks.
They are connected by SI bus.

【0004】プロセッサ21, 22はそれぞれプロセッサM
PUと方路制御部SELとからなり、入出力制御装置2
3, 24はそれぞれアイソレーションISL2個とSCS
IバスコントローラSPCからなっている。2個のアイ
ソレーションISLはプロセッサ21, 22との接続切替用
であり、SCSIバスコントローラSPCはディスクと
の間のSCSIバス制御用の信号変換装置である。
The processors 21 and 22 are each a processor M.
An input / output control device 2 including a PU and a route control unit SEL
3 and 24 are 2 isolation ISLs and SCS respectively
It consists of an I-bus controller SPC. The two isolation ISLs are for switching the connection with the processors 21 and 22, and the SCSI bus controller SPC is a signal converter for controlling the SCSI bus with the disk.

【0005】上記二重化システムにおいて、プロセッサ
と入出力デバイス間を接続する場合は、プロセッサ内部
バスにIOCインタフェースの方路制御部SELを設け
て、プロセッサMMから両系の入出力制御装置IOCに
アクセスし、IOC側でプロセッサ内部バスをアイソレ
ーションISLにより接続切替えする。そして0系IO
Cは0系のディスクDKとフロッピーディスクFDに、
1系IOCは1系のディスクDKに接続する。
In the above duplex system, when the processor and the input / output device are connected to each other, the route control section SEL of the IOC interface is provided on the internal bus of the processor so that the processor MM can access the input / output control devices IOC of both systems. , The IOC side switches the connection of the processor internal bus by the isolation ISL. And 0 series IO
C is a 0 series disk DK and a floppy disk FD,
The 1-system IOC is connected to the 1-system disk DK.

【0006】DKやFDなどのデバイスには終端抵抗が
内蔵されていて、ディップスイッチ等により終端のター
ゲットには終端設定していた。また終端抵抗が内蔵され
ていないデバイスには終端抵抗付きのコネクタを実装し
て終端設定していた。なお、終端設定は内部バスのノイ
ズ防止のため、各接続バス毎に終端抵抗回路を接続して
バランスを取るのに必要である。
Devices such as DK and FD have a built-in terminating resistor, and a terminating target is set by a dip switch or the like. For devices that do not have a built-in terminating resistor, a connector with a terminating resistor was mounted for termination. It should be noted that the termination setting is necessary to connect a termination resistance circuit to each connection bus for balancing in order to prevent noise from the internal bus.

【0007】[0007]

【発明が解決しようとする課題】従来の回路では、コマ
ンドをIOCが実行中に他のプロセッサが割り込む構成
のため、方路制御部SELの方路制御が複雑になる。ま
た、ディスク#0と#1間でDK間コピーの場合、DK
からSPCとISLを経由してプロセッサが介在するた
めにオンライン動作に影響を与えるという問題がある。
In the conventional circuit, the route control of the route control unit SEL becomes complicated because the other processors interrupt the command while the IOC is executing the command. In the case of DK copy between disks # 0 and # 1, DK
Therefore, there is a problem that the online operation is affected because the processor intervenes via SPC and ISL.

【0008】本発明は、0系プロセッサは0系IOC、
1系プロセッサは1系IOCと一対で接続し、両系IO
Cと両系DKをSCSIバスで二重化接続することによ
り、バス障害や入出力デバイス障害によりシステムに影
響を与えないようにすることを目的とする。
According to the present invention, the 0 system processor is a 0 system IOC,
1-system processor is connected to 1-system IOC in a pair, and both-system IO
The purpose of the present invention is to prevent the system from being affected by a bus failure or an input / output device failure by dually connecting the C and both DKs with a SCSI bus.

【0009】[0009]

【課題を解決するための手段】本発明の原理構成図を図
1に示す。図において、1はプロセッサ(MM#0)、
2はプロセッサ(MM#1)、3は入出力制御装置(I
OC#0)、4は入出力制御装置(IOC#1)、5は
ディスク(DK#0)、6はディスク(DK#1)、7
はフロッピーディスク(FD)、8,9は終端パッケー
ジ(PKG)、10は0系SCSIバス、11は1系SCS
Iバスを示す。
FIG. 1 is a block diagram showing the principle of the present invention. In the figure, 1 is a processor (MM # 0),
2 is a processor (MM # 1), 3 is an input / output control device (I
OC # 0), 4 is an input / output control device (IOC # 1), 5 is a disk (DK # 0), 6 is a disk (DK # 1), 7
Is a floppy disk (FD), 8 and 9 are end packages (PKG), 10 is a 0 system SCSI bus, 11 is a 1 system SCS
I bus is shown.

【0010】プロセッサ1と入出力制御装置3とを接続
し、プロセッサ2と入出力制御装置4とを接続する。入
出力制御装置3と4にそれぞれ0系と1系のSCSIバ
スコントローラ(SPC)を設け、0系のSPCは0系
のSCSIバス10によりディスク5とフロッピーディス
ク7と終端パッケージ8,9の0系端子に接続し、1系
のSPCはSCSIバス11によりディスク6と終端パッ
ケージ8,9の1系端子に接続する。
The processor 1 is connected to the input / output control device 3, and the processor 2 is connected to the input / output control device 4. The I / O controllers 3 and 4 are provided with 0-system and 1-system SCSI bus controllers (SPCs), respectively, and the 0-system SPC uses the 0-system SCSI bus 10 to connect the disk 5, the floppy disk 7, and the end packages 8 and 9 to 0. The SPC of the first system is connected to the first system terminals of the disk 6 and the end packages 8 and 9 by the SCSI bus 11.

【0011】[0011]

【作用】ディスク5とフロッピーディスク7とはSCS
Iバス10により、入出力制御装置3と4の0系のSPC
を経由してプロセッサ1と2に接続される。ディスク6
はSCSIバス11により、入出力制御装置3と4の1系
のSPCを経由してプロセッサ1と2に接続される。従
って、プロセッサ1と2はディスク装置類を二重化制御
することができる。
[Function] Disk 5 and floppy disk 7 are SCS
I-bus 10 enables 0-system SPC of input / output control devices 3 and 4
Is connected to processors 1 and 2. Disk 6
Is connected to the processors 1 and 2 via the 1-system SPC of the input / output control devices 3 and 4 by the SCSI bus 11. Therefore, the processors 1 and 2 can control the duplication of the disk devices.

【0012】また、ディスク装置5と6との間の転送
は、入出力制御装置3と4の0系のSPCと1系のSP
Cとを経由して、プロセッサ1と2を介することなく入
出力制御装置内のメモリ制御により行うことができる。
なお、終端パッケージ8と9がSCSIバス10と11の両
端に接続されているので、適宜SCSIバスの終端設定
を行うことが可能である。
The transfer between the disk devices 5 and 6 is performed by the 0-system SPC and the 1-system SP of the input / output control devices 3 and 4.
This can be performed by memory control in the input / output control device via C and without passing through processors 1 and 2.
Since the termination packages 8 and 9 are connected to both ends of the SCSI buses 10 and 11, the termination setting of the SCSI bus can be appropriately performed.

【0013】[0013]

【実施例】終端パッケージとSCSIバスとの接続構成
図の実施例を図2に、終端パッケージの回路構成図の実
施例を図3に示す。図2において、10は0系のSCSI
バス、11は1系のSCSIバス、13は0系のバスコント
ローラSPC0、14は1系のバスコントローラSPC
1、15は0系のディスクDK#0、16は1系のディスク
#1、18は終端パッケージPKGA、19は終端パッケー
ジPKGBを示す。図3において、30, 31はSCSIバ
ス、32, 33はコネクタ、34, 35はバランス抵抗R、36,
37はディップスイッチSW、38は終端パッケージPKG
を示す。
FIG. 2 shows an example of a connection configuration diagram of a termination package and a SCSI bus, and FIG. 3 shows an example of a circuit configuration diagram of the termination package. In FIG. 2, 10 is SCSI of 0 system
Bus 11, 11 SCSI bus for 1 system, 13 bus controller SPC for 0 system, 14 bus controller SPC for 1 system
Reference numerals 1 and 15 represent a 0-system disk DK # 0, 16 represents a 1-system disk # 1, 18 represents a termination package PKGA, and 19 represents a termination package PKGB. In FIG. 3, 30, 31 are SCSI buses, 32, 33 are connectors, 34, 35 are balance resistors R, 36,
37 is DIP switch SW, 38 is termination package PKG
Indicates.

【0014】図2の接続構成図において、0系のSCS
Iバス10にはIOC#0と#1の0系のバスコントロー
ラSPC0と0系のディスクDK#0が接続され、1系
のSCSIバス11にはIOC#0と#1の1系のバスコ
ントローラSPC1と1系のディスク#1が接続され、
各SCSIバス10と11の両端には終端パッケージ18と19
とが終端接続されている。各SCSIバス10と11は50芯
のコードバスで構成され、各芯毎にラインバランスをと
ってノイズ防止を行っている。
In the connection configuration diagram of FIG. 2, the 0-system SCS
The I-bus 10 is connected to the 0-system bus controller SPC0 of the IOCs # 0 and # 1 and the 0-system disk DK # 0, and the 1-system SCSI bus 11 is the 1-system bus controller of the IOC # 0 and # 1. SPC1 and system 1 disk # 1 are connected,
Termination packages 18 and 19 on each end of each SCSI bus 10 and 11.
And are terminated. Each SCSI bus 10 and 11 is composed of a 50-core code bus, and line balance is set for each core to prevent noise.

【0015】図3の終端パッケージの回路構成図におい
て、終端PKG38はコネクタ32と33により50芯のSCS
Iバス30, 31と接続され、それぞれ0系と1系の接続バ
スの芯毎の終端を行っている。終端PKG38のパッケー
ジ内は0系と1系に分かれ、それぞれ芯毎にバランス抵
抗Rを経由してディップスイッチSWにより+5Vと地気
Eに接続されている。したがって、ディップスイッチS
Wをオンすることにより各系統のSCSIバスのバラン
スをとることができる。
In the circuit configuration diagram of the termination package of FIG. 3, the termination PKG 38 is an SCS of 50 cores by the connectors 32 and 33.
It is connected to the I-buses 30 and 31 and terminates each core of the 0-system and 1-system connection buses. The package of the terminating PKG 38 is divided into 0 system and 1 system, and each core is connected to + 5V and the ground E by a dip switch SW via a balance resistor R. Therefore, the DIP switch S
By turning on W, the SCSI buses of each system can be balanced.

【0016】[0016]

【発明の効果】本発明により、DKやFD等のデバイス
の障害によるシステムの影響を少なくすることが出来、
デバイス間のデータ転送もプロセッサを経由せずに入出
力制御装置間で可能となり、システムの複雑化を避ける
ことが出来る。
According to the present invention, it is possible to reduce the influence of the system due to the failure of devices such as DK and FD,
Data transfer between devices is also possible between input / output control devices without going through a processor, and system complexity can be avoided.

【0017】また、SCSIバスの両端に終端パッケー
ジを接続することにより、常時デバイスを接続している
SCSIバスに終端抵抗回路を設定することが出来ると
いう効果が得られる。
By connecting the termination packages to both ends of the SCSI bus, it is possible to set the termination resistance circuit on the SCSI bus to which devices are always connected.

【図面の簡単な説明】[Brief description of drawings]

【図1】 本発明の原理構成図FIG. 1 is a block diagram of the principle of the present invention.

【図2】 終端パッケージの接続構成図の実施例FIG. 2 Example of connection configuration diagram of termination package

【図3】 終端パッケージの回路構成図の実施例FIG. 3 Example of circuit configuration diagram of termination package

【図4】 従来例の接続構成図FIG. 4 is a connection configuration diagram of a conventional example.

【符号の説明】[Explanation of symbols]

1,2, 21, 22 プロセッサ 3,4, 23, 24 入出力制御装置 5,6, 15, 16, 25, 26 ディスク 7, 27 フロッピーディスク 8,9, 18, 19, 38 終端パッケージ 10,11, 30, 31 SCSIバス 13, 14 バスコントローラ 32, 33 コネクタ 34, 35 バランス抵抗 36, 37 ディップスイッチ 1, 2, 21, 22 Processor 3, 4, 23, 24 I / O controller 5, 6, 15, 16, 25, 26 Disk 7, 27 Floppy disk 8, 9, 18, 19, 38 Termination package 10, 11 , 30, 31 SCSI bus 13, 14 Bus controller 32, 33 Connector 34, 35 Balance resistor 36, 37 DIP switch

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 プロセッサと入出力制御装置間の二重化
システムにおいて、 一方のプロセッサ(1)と入出力制御装置(3)とを接
続し、他方のプロセッサ(2)と入出力制御装置(4)
とを接続し、該入出力制御装置(3)と(4)にそれぞ
れ0系と1系のSCSIバスコントローラ(SPC)を
設け、 0系のSPCは0系のSCSIバス(10)によりディス
ク(5)とフロッピーディスク(7)と終端パッケージ
(8,9)の0系端子に接続し、1系のSPCはSCS
Iバス(11)によりディスク(6)と終端パッケージ
(8,9)の1系端子に接続し、 ディスク(5)とフロッピーディスク(7)とはSCS
Iバス(10)により、入出力制御装置(3)と(4)の
0系のSPCを経由してプロセッサ(1)と(2)に接
続し、ディスク(6)はSCSIバス(11)により、入
出力制御装置(3)と(4)の1系のSPCを経由して
プロセッサ(1)と(2)に接続することを特徴とする
二重化システムにおけるバス接続方法。
1. In a duplex system between a processor and an input / output control device, one processor (1) and the input / output control device (3) are connected, and the other processor (2) and the input / output control device (4) are connected.
And the input / output control units (3) and (4) are provided with 0-system and 1-system SCSI bus controllers (SPC), respectively, and the 0-system SPC is connected to the disk (10) by the 0-system SCSI bus (10). 5), the floppy disk (7) and the terminal package (8, 9) connected to the 0 system terminal, and the 1 system SPC is SCS
Connected to the 1-system terminals of the disk (6) and the terminal package (8, 9) by the I-bus (11), and the disk (5) and the floppy disk (7) are SCS.
The I bus (10) connects to the processors (1) and (2) via the 0-system SPC of the input / output control units (3) and (4), and the disk (6) uses the SCSI bus (11). A bus connection method in a duplex system, characterized in that the input / output control devices (3) and (4) are connected to the processors (1) and (2) via a 1-system SPC.
【請求項2】 上記接続において、入出力制御装置
(3,4)とディスク類(5,6,7)とを二重化接続
するSCSIバス(10, 11)の両端に終端抵抗回路を実
装した終端専用の終端パッケージ(8,9)を接続する
ことを特徴とする請求項1記載の二重化システムにおけ
るバス接続方法。
2. In the above connection, a termination resistor circuit is mounted at both ends of a SCSI bus (10, 11) for connecting the input / output control device (3, 4) and disks (5, 6, 7) in a duplicated manner. The bus connection method in a duplex system according to claim 1, characterized in that a dedicated termination package (8, 9) is connected.
JP3327940A 1991-12-12 1991-12-12 Bus connecting method in duplex system Withdrawn JPH05165772A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3327940A JPH05165772A (en) 1991-12-12 1991-12-12 Bus connecting method in duplex system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3327940A JPH05165772A (en) 1991-12-12 1991-12-12 Bus connecting method in duplex system

Publications (1)

Publication Number Publication Date
JPH05165772A true JPH05165772A (en) 1993-07-02

Family

ID=18204715

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3327940A Withdrawn JPH05165772A (en) 1991-12-12 1991-12-12 Bus connecting method in duplex system

Country Status (1)

Country Link
JP (1) JPH05165772A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6038681A (en) * 1996-09-04 2000-03-14 Nec Corporation Multi-array disk apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6038681A (en) * 1996-09-04 2000-03-14 Nec Corporation Multi-array disk apparatus

Similar Documents

Publication Publication Date Title
US6038618A (en) Bypass circuit for bypassing host computer which are connected to plurality of devices via two individual ports upon detecting lack of communication at both ports
US6898730B1 (en) System and method for fail-over switching in a disk storage medium
US7146448B2 (en) Apparatus and method for adopting an orphan I/O port in a redundant storage controller
US6983343B2 (en) Partitioning of storage channels using programmable switches
EP0938705A1 (en) Fail-over switching system
US6192433B1 (en) Automatic SCSI termination readjustment
KR100340686B1 (en) The Apparatus for Redundant Interconnection between Multiple Hosts and RAID
US7487293B2 (en) Data storage system and log data output method upon abnormality of storage control apparatus
US5544330A (en) Fault tolerant interconnect topology using multiple rings
US7089345B1 (en) Method and apparatus for dual porting a single port serial ATA disk drive
JPH05165772A (en) Bus connecting method in duplex system
US6675250B1 (en) Fault tolerant communications using a universal serial bus
US20050144511A1 (en) Disk array system with fail-over and load-balance functions
US7681082B2 (en) Method and apparatus for improved error avoidance in a redundant data path system
JPS62271150A (en) Error processing system for common bus structure
JPH05235912A (en) Dual processor
JP3015537B2 (en) Redundant computer system
WO2004006108A1 (en) High density severlets utilizing high speed data bus
JPS6113627B2 (en)
JPH0122933B2 (en)
JPH0728276B2 (en) Redundant switching system for line termination module
JPS6020778B2 (en) Composite computer equipment
JPH0511822B2 (en)
JPH0934652A (en) Storage device system
JPS59188244A (en) System switching system

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19990311