JPH049094A - Driving method of matrix display panel - Google Patents

Driving method of matrix display panel

Info

Publication number
JPH049094A
JPH049094A JP4046090A JP4046090A JPH049094A JP H049094 A JPH049094 A JP H049094A JP 4046090 A JP4046090 A JP 4046090A JP 4046090 A JP4046090 A JP 4046090A JP H049094 A JPH049094 A JP H049094A
Authority
JP
Japan
Prior art keywords
voltage
power consumption
panel
constant
matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4046090A
Other languages
Japanese (ja)
Inventor
Yuji Fujita
裕司 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Semiconductor Manufacturing Co Ltd
Kansai Nippon Electric Co Ltd
Original Assignee
Renesas Semiconductor Manufacturing Co Ltd
Kansai Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Semiconductor Manufacturing Co Ltd, Kansai Nippon Electric Co Ltd filed Critical Renesas Semiconductor Manufacturing Co Ltd
Priority to JP4046090A priority Critical patent/JPH049094A/en
Publication of JPH049094A publication Critical patent/JPH049094A/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

PURPOSE:To reduce the maximum power consumption and to reduce the circuit component cost by controlling a DC-DC converter power source so that a modulating voltage becomes a constant voltage in a state below a power limiter value and constant electric power in a heavy load state. CONSTITUTION:The modulating voltage Vm supplied to a data driver 11 is supplied by a DC-DC driver 17 equipped with an electric power limiter circuit, and made into the constant voltage at the electric power limiter value and the constant electric power in the heavy load state. Therefore, even if a light emission pattern wherein the power consumption becomes large is employed, the power consumption is lower than the maximum power consumption and becomes constant. Consequently, the maximum power consumption is reduced and the circuit components are also reduced in cost.

Description

【発明の詳細な説明】 [産業上の利用分野コ この発明はマトリクス表示パネルの駆動方法、特にマl
−IJクス駆動における変調駆動の低消費電力化と、そ
れに伴う駆動回路の低コスト化を可能にするマトリクス
ELの駆動方法に関する。
[Detailed Description of the Invention] [Industrial Field of Application] This invention relates to a method for driving a matrix display panel, especially a matrix display panel.
- A method for driving a matrix EL that enables lower power consumption of modulation drive in IJ drive and associated cost reduction of the drive circuit.

[従来の技術] 多数のスキャン電極とデータ電極とを行列状に配列し、
各交差点に表示セルを配置して成るマ)・リクスELパ
ネルの駆動方式として、例えば、スキャン電極の−■二
部から下部へ時分割によって書き込み電圧を順次印加し
、データ電極からはELセルの発光、非発光に応じて変
調電圧を供給する線順次駆動が一般的である。その中で
もELパネルの駆動による表示品位の低下を抑えるため
特開昭63−235991等で提案されているように、
書き込め電圧の極性を1フイールド毎に変えて駆動する
フィールド反転駆動がある。このフィールド反転駆動に
ついて第5図、第6図を参照して説明する。
[Prior art] A large number of scan electrodes and data electrodes are arranged in a matrix,
As a driving method for a matrix EL panel in which display cells are arranged at each intersection, for example, a write voltage is sequentially applied by time division from the -■2 part to the lower part of the scan electrode, and from the data electrode to the EL cell. Line-sequential driving is common, in which a modulation voltage is supplied depending on whether light is emitted or not. Among these, in order to suppress the deterioration of display quality due to the driving of the EL panel, as proposed in Japanese Patent Application Laid-Open No. 63-235991, etc.
There is a field inversion drive in which the polarity of the write voltage is changed for each field. This field inversion drive will be explained with reference to FIGS. 5 and 6.

第5図はスキャン電極(81,S2,83.  拳・、
Sn)とデータ電極(DI、D2.D3.*e。
Figure 5 shows scan electrodes (81, S2, 83.
Sn) and data electrodes (DI, D2.D3.*e.

Dm)とが行列状に配列されたマトリクスELパネル(
10)を表し、このスキャン電極とデータ電極の交差点
にELセル(P)がある。
A matrix EL panel (Dm) arranged in rows and columns (
10), and there is an EL cell (P) at the intersection of this scan electrode and data electrode.

このマトリクスELパネルにおいて、第6図に示すタイ
ミングチャートにあるように、フィールド(1)で第1
番目のスキャン電極(81)  に正極性書き込みパル
ス(Vw+Vm ) 、 第2番目のスキャン電極(S
2)に負極性書き込みパルス(−Vw ) 、第3番目
のスキャン電極(S3)に正極性書き込みパルス(Vw
+Vm )といった要領で奇数番目のスキャン電極(S
l、83.  ・・。
In this matrix EL panel, as shown in the timing chart shown in FIG.
A positive write pulse (Vw+Vm) is applied to the second scan electrode (81), and a positive write pulse (Vw+Vm) is applied to the second scan electrode (S
2), a negative polarity write pulse (-Vw) is applied to the third scan electrode (S3), and a positive polarity write pulse (Vw) is applied to the third scan electrode (S3).
+Vm), the odd numbered scan electrodes (S
l, 83. ....

5n−1)に正極性書き込みパルス(Vw十Vm ) 
5n-1) positive polarity write pulse (Vw + Vm)
.

偶数番目のスキャン電極(82,S4.  ・・、Sn
)に負極性書き込みパルス(−VW)  を印加し、こ
れらの書き込みパルスのタイミングに合わせてデータ電
極をOv或いはVmにして選択スキャン電極に接続され
たELセルの発光、非発光を選択する。
Even-numbered scan electrodes (82, S4. . . , Sn
), and in accordance with the timing of these write pulses, the data electrode is set to Ov or Vm to select whether or not to emit light from the EL cell connected to the selected scan electrode.

そして次のフィールド(2)では逆に奇数番目のスキャ
ン電極(Sl +  S3 +  e *、  5n−
1)に負極性書き込みパルス(−Vw)、偶数番目のス
キャン電極(82,84,・・、Sn)に正極性書き込
みパルス(Vw+Vm )を印加し、これらの書き込み
パルスのタイミングに合わせてデータ電極をOv或いは
Vmにして選択スキャン電極に接続されたELセルの発
光、非発光を選択する。
In the next field (2), conversely, odd-numbered scan electrodes (Sl + S3 + e*, 5n-
1) Apply a negative polarity write pulse (-Vw) and a positive polarity write pulse (Vw+Vm) to the even numbered scan electrodes (82, 84,..., Sn), and apply the data electrode to the timing of these write pulses. is set to Ov or Vm to select whether or not to emit light from the EL cell connected to the selected scan electrode.

以上のように、各ELセルに正極性書き込みパルスと負
極性書き込みパルスとを1フイールド毎に交互に印加し
、2フイールドで駆動の1周期が終了するように駆動し
、これらを繰り返すことによって所定の表示をおこなう
As described above, a positive polarity write pulse and a negative polarity write pulse are alternately applied to each EL cell every field, and driving is performed so that one cycle of driving ends in two fields, and by repeating these, a predetermined write pulse is applied. will be displayed.

また、フィールド反転方式以外では、負極性の書き込み
パルスをELパネルの上から下へ順次印加していき、つ
ぎのフィールドの書き込み駆動がおこなわれる前に、正
極性のリフレッシュパルスを全ELセルに一括で印加す
るフィールド・リフレッシュ方式があるが、この方式に
おいても書き込み駆動のタイミングに合わせてデータ電
極にOV或いはVmの変調電圧を印加し、これによって
ELセルを充放電させ、この充放電をデータ電極に接続
されたデータドライバのみでおこなっているという点は
同じである。
In addition, in methods other than the field inversion method, negative polarity write pulses are sequentially applied from the top to the bottom of the EL panel, and before the next field write drive is performed, a positive polarity refresh pulse is applied to all EL cells at once. There is a field refresh method in which a modulated voltage of OV or Vm is applied to the data electrode in synchronization with the write drive timing, thereby charging and discharging the EL cell, and this charging and discharging is applied to the data electrode. The same thing is that it is performed only by the data driver connected to the .

[発明が解決しようとする問題点コ 前述のように変調駆動においてELセルを充放電させ、
この充放電をデータ電極に接続されたデータドライバの
みでおこなうような駆動方法では、変調駆動での消費電
力が大きくなる傾向があった。
[Problems to be Solved by the Invention] As mentioned above, charging and discharging the EL cell in modulation drive,
In a driving method in which this charging and discharging is performed only by a data driver connected to a data electrode, power consumption in modulation driving tends to increase.

特に、マトリクスELパネルのスキャン電極、及びデー
タ電極が多くなるにしたがって、全体の消費電力に対す
る変調駆動での消費電力の割合が大きくなり、例えば、
640(データ電極) X 400 (スキャン電極)
のマトリクスELパネルでは80%以上にもなる為、変
調駆動での消費電力の増大は、そのままマトリクスEL
パネル全体の消費電力の増大になっていた。
In particular, as the number of scan electrodes and data electrodes in a matrix EL panel increases, the ratio of power consumption in modulation drive to the overall power consumption increases.
640 (data electrode) x 400 (scan electrode)
For matrix EL panels, the increase in power consumption is more than 80%, so the increase in power consumption due to modulation drive is directly affected by matrix EL panels.
This resulted in an increase in the power consumption of the entire panel.

ただし、第7図に示すように、この変調電圧での消費電
力は、ELパネルの発光パターンによって異なり、前述
のように全体の80%以上になるのは、例えば、ELパ
ネルを縦縞に発光させた時のように、1走査線あたりの
EL発光セルの数が1/2になる時で、全面発光や全面
非発光などの時は、全体の30%以下と少なく、通常パ
ーソナルコンピュータなどのデイスプレィとして使う場
合には、最大消費電力になる発光パターンは、頻度とし
ては少なかった。
However, as shown in Figure 7, the power consumption at this modulation voltage varies depending on the light emitting pattern of the EL panel, and as mentioned above, it accounts for more than 80% of the total, for example, when the EL panel emits light in vertical stripes. When the number of EL light-emitting cells per scanning line is reduced to 1/2, as in the case with When used as a device, the light emitting pattern that consumes the most power was infrequent.

言い換えると、頻度の少ない最大消費型カバターンのた
めに、回路を設計する上で部品特性などを最大消費電力
まで耐えるよう設計しなければならず、コスト上不利で
あった。
In other words, for the infrequent maximum consumption type cover turn, when designing the circuit, component characteristics must be designed to withstand the maximum power consumption, which is disadvantageous in terms of cost.

[問題点を解決するための手段] マトリクスELパネルにおいて、変調駆動をおこなうた
めにデータドライバへ供給する変調電圧を電力リミッタ
回路を具備したDC−DCコンバータで供給し、電力リ
ミッタ値では、変調電圧を定電圧にし、重負荷時は、変
調電圧を一定電力とする。
[Means for solving the problem] In the matrix EL panel, a DC-DC converter equipped with a power limiter circuit supplies the modulation voltage to the data driver for modulation drive, and the power limiter value is the modulation voltage. is set to a constant voltage, and when the load is heavy, the modulation voltage is set to a constant power.

[作用] 前記のように変調駆動をおこなう変調電圧を電力リミッ
タ回路を具備したDC−DCコンバータで供給し、電力
リミッタ値以下では、変調電圧を定電圧にし、重負荷時
は、変調電圧を一定電力とすることによって、消費電力
が大きくなる発光パターンになっても、従来の最大消費
電力より低い電力で一定となるため、最大消費電力が、
従来の最大電力値より低くなり、また回路部品のコスト
も下がる。
[Function] The modulation voltage for performing modulation drive as described above is supplied by a DC-DC converter equipped with a power limiter circuit, and below the power limiter value, the modulation voltage is kept constant, and when the load is heavy, the modulation voltage is kept constant. By using electric power, even if the light emission pattern increases the power consumption, the power will remain constant at a lower value than the conventional maximum power consumption, so the maximum power consumption will be
This is lower than the conventional maximum power value, and the cost of circuit components is also reduced.

[実施例コ 第1図に本発明によるマl−IJクスELの駆動回路の
一実施例を示す。
[Embodiment] FIG. 1 shows an embodiment of a driving circuit for a multiplex IJ EL according to the present invention.

第1図はスキャン電極(St、S2,83.  ・壷、
Sn)とデータ電極(DI、D2.D3.−−。
Figure 1 shows scan electrodes (St, S2, 83.
Sn) and data electrodes (DI, D2.D3.--.

Dm)とが行列状に配列されたマトリクスELパネル(
10)と、データ電極を駆動するデータドライバ(11
)と、スキセン電極を駆動するスキャンドライバ(14
)と、スキャンドライバ(14)に正極性書き込みパル
スを供給する正極性書き込みパルス発生回路(I5)と
、スキャンドライバ(14)に負極性書き込みパルスを
供給する負極性書き込みパルス発生回路(16)と、デ
ータドライバ(11)、及び正極性書き込みパルス回路
(14)に供給する変調電圧を発生させるDC−DCコ
ンバータ(17)とから構成されている。
A matrix EL panel (Dm) arranged in rows and columns (
10) and a data driver (11) that drives the data electrodes.
) and a scan driver (14) that drives the scan electrode.
), a positive write pulse generation circuit (I5) that supplies a positive write pulse to the scan driver (14), and a negative write pulse generation circuit (16) that supplies a negative write pulse to the scan driver (14). , a data driver (11), and a DC-DC converter (17) that generates a modulated voltage to be supplied to a positive write pulse circuit (14).

このうち、スキャンドライバ(14)は、スキャン電極
を正極性書き込み電圧、負極性書き込み電圧、及びハイ
インピーダンスの3つの状態に切り換えることができ、
また、データドライバ(11)ハテータ電極を変調電圧
(Vm )とGND(OV)の2つの状態に切り換える
ことが可能なドライバである。
Among these, the scan driver (14) can switch the scan electrode to three states: positive polarity write voltage, negative polarity write voltage, and high impedance,
Further, the data driver (11) is a driver that can switch the hatator electrode between two states: modulation voltage (Vm) and GND (OV).

このような回路構成によって、前述と同じように1フイ
ールド毎に正極性の書き込みパルスと負極性の書き込み
パルスとを交互に印加して、マトリクスELパネルを駆
動する。
With this circuit configuration, the matrix EL panel is driven by alternately applying a positive polarity write pulse and a negative polarity write pulse to each field in the same way as described above.

すなわち、第6図に示すタイミングチャートにあるよう
に、フィールド(1)で第1番目のスキャン電極(Sl
)に正極性書き込みパルス(VW→−VmL第2番目の
スキャン電極(S2)に負極性書き込みパルス(−Vに
・)、第3番目のスキャン電極(S3)に正極性書き込
みパルス(Vw+Vm )といった要領で奇数番目のス
キャン電極(Sl。
That is, as shown in the timing chart shown in FIG. 6, the first scan electrode (Sl
) to the positive polarity write pulse (VW→-VmL), the second scan electrode (S2) to the negative polarity write pulse (-V), the third scan electrode (S3) to the positive polarity write pulse (Vw+Vm), etc. Odd-numbered scan electrodes (Sl.

83、  ・・、  5n−1)に正極性書き込みパル
ス(Vw+Vm ) 、偶数番目のスキャン電極(82
,S41 ・−、Sn)に負極性書き込みパルス(−V
W)を印加し、これらの書き込みパルスのタイミングに
合わせてデータ電極をOV或いはVmにして選択スキャ
ン電極に接続されたELナセル発光。
Positive write pulse (Vw+Vm) is applied to the even-numbered scan electrode (82, ..., 5n-1).
, S41 ・-, Sn) with negative polarity write pulse (-V
W) is applied, the data electrode is set to OV or Vm in accordance with the timing of these write pulses, and the EL nacelle is connected to the selected scan electrode.

非発光を選択する。Select non-luminous.

ここで、正極性書き込みパルス(Vw+Vm )は、正
極性書き込みパルス発生回路(15)において、あらか
じめ、スイッチSWIをGND側にし、コンデンサ(C
2)をVmの電圧で充電しておき、スキャン電極に正極
性書き込みパルスを印加するタイミングでスイッチSW
1をVw側にする。この時、コンデンサ(C2)の正極
性端子、すなち、スキャンドライバ(14)の入力端子
はVv+Vmになり、さらに、スキャンドライバを正極
性書き込み電圧側にすることによって、スキャン電極に
Vw+Vmの正極性書き込みパルスが印加される。
Here, the positive polarity write pulse (Vw+Vm) is generated by setting the switch SWI to the GND side in advance in the positive polarity write pulse generation circuit (15), and
2) is charged with a voltage of Vm, and the switch SW is turned on at the timing of applying a positive polarity write pulse to the scan electrode.
1 to the Vw side. At this time, the positive terminal of the capacitor (C2), that is, the input terminal of the scan driver (14) becomes Vv+Vm, and by setting the scan driver to the positive write voltage side, the positive terminal of Vw+Vm is applied to the scan electrode. A unique write pulse is applied.

また、負極性書き込みパルス(−Vw)は、負極性書き
込みパルス発生回路(16)によって、あらかじめ、ス
イッチSW2をVw側にし、コンデンサ(CI)をVw
の電圧で充電しておき、スキャン電極に負極性書き込み
パルスを印加するタイミングでスイッチSW2をG N
 D側にする。この時、コンデンサ(C1)の負極性端
子、すなち、スキャンドライバ(14)の入力端子は−
Vwになり、さらに、スキャンドライバを負極性書き込
み電圧側にすることによって、スキャン電極に−VWの
負極性書き込みパルスが印加される。
Further, the negative polarity write pulse (-Vw) is generated by the negative polarity write pulse generation circuit (16) by setting the switch SW2 to the Vw side in advance and connecting the capacitor (CI) to the Vw side.
Charge the voltage at a voltage of
Set it to the D side. At this time, the negative polarity terminal of the capacitor (C1), that is, the input terminal of the scan driver (14) is -
By setting the scan driver to the negative write voltage side, a negative write pulse of -VW is applied to the scan electrode.

そして次のフィールド では逆に奇数番目のスキャン電
極(81、83、* 翳5n−1)に負極性書き込みパ
ルス(−Vw)、偶数番口のスキャン電極(82+ 8
4 +  @”+ Sn )に正極性書き込みパルス(
Vw+Vm )を印加し、これらの書き込みパルスのタ
イミングに合わせてデータ電極をOV或いはVmにして
選択スキャン電極に接続されたELナセル発光、非発光
を選択する。
Then, in the next field, conversely, a negative write pulse (-Vw) is applied to the odd-numbered scan electrodes (81, 83, * 5n-1), and a negative write pulse (-Vw) is applied to the even-numbered scan electrodes (82+8).
Positive polarity write pulse (
Vw+Vm) is applied, and the data electrode is set to OV or Vm in accordance with the timing of these write pulses to select whether or not to emit light from the EL nacelle connected to the selected scan electrode.

以上のように、各ELナセル正極性書き込みパルスと負
極性書き込みパルスとを1フイールド毎に交互に印加し
、2フイールドで駆動の1周期が終了するように駆動し
、これらを繰り返すことによって所定の表示をおこなう
As described above, a positive polarity write pulse and a negative polarity write pulse are alternately applied to each EL nacelle every field, and driving is performed so that one cycle of driving ends in two fields. By repeating these, a predetermined write pulse is applied. Perform display.

以上が、駆動回路の動作であるが、本発明の主要部分で
ある変調電圧を発生するDC−DCコンバータについて
、第2図を参照して説明する。
The operation of the drive circuit has been described above, and the DC-DC converter that generates the modulated voltage, which is the main part of the present invention, will be explained with reference to FIG.

第2図は、変調電圧を発生するDC−DCコンバータの
回路図で、トランス(TI )と、FET(QI)と、
FET (Ql )を制御するIC(ICI)、及びダ
イオード、コンデンサ、抵抗とで構成されている。
Figure 2 is a circuit diagram of a DC-DC converter that generates a modulated voltage, including a transformer (TI), a FET (QI),
It consists of an IC (ICI) that controls the FET (Ql), a diode, a capacitor, and a resistor.

この回路は、リンギングチョーク方式のスイッチングレ
ギュレータで、トランス(TI )の1次側(Nl )
に電流を流すことによってトランス(TI)にエネルギ
を蓄え、FET (Ql )のOFFと共に2次側(N
2)に出力する方式である。
This circuit is a ringing choke type switching regulator, and the primary side (Nl) of the transformer (TI)
Energy is stored in the transformer (TI) by flowing current through the transformer (TI), and when the FET (Ql) is turned off, the secondary side (N
2).

そして、ダイオード(DO)とコンデンサ(Co )に
よって整流し、直流の変調電圧を発生している。
Then, it is rectified by a diode (DO) and a capacitor (Co) to generate a DC modulated voltage.

ここで、制御用IC(ICI)は、出力電圧(変調電圧
)を可変抵抗(VRI )と抵抗(R1)とで分圧した
電圧をFB端子に入力することによって、出力電圧を一
定にすると共に、抵抗(Rp)によって、トランスの1
次側(Nl )からFET(Ql)へ流れる電流(Ip
)のピーク値を制限している。また、抵抗(RT ) 
、  コンデンサ(CT)は、FET (Ql )の発
振周波数(fD)を決める定数である。
Here, the control IC (ICI) maintains the output voltage constant by inputting the voltage obtained by dividing the output voltage (modulation voltage) by the variable resistor (VRI) and the resistor (R1) to the FB terminal. , one of the transformers by the resistor (Rp)
Current (Ip) flowing from the next side (Nl) to the FET (Ql)
) limits the peak value of Also, resistance (RT)
, The capacitor (CT) is a constant that determines the oscillation frequency (fD) of the FET (Ql).

この回路は、出力電圧(変調電圧)の消費電力が小さい
場合、例えば、ELパネルの全面非発光や全面発光パタ
ーンでは、電流(Ip)のピーク値は、制限値を越えな
いため、電流の制限は受けず、ICIのFB端子による
制御が優先されるため、出力電圧は一定に保たれる。
In this circuit, when the power consumption of the output voltage (modulation voltage) is small, for example, when the entire surface of the EL panel is non-emitting or the entire surface is emitting light, the peak value of the current (Ip) does not exceed the limit value, so the current is limited. is not received, and priority is given to control by the FB terminal of the ICI, so the output voltage is kept constant.

そして、出力電圧の消費電力が増えてくると、電流(I
p )のピーク値も増えていくが、やがて制限値に達す
る。この電流制限値に達するピーク(Ll  : )ラ
ンスの1次側インダクタンス、fD:発振周波数、η:
変換効率) で表され、Ll、fD、  ηは、はぼ一定であるから
、ピーク電流が、ある制限値で一定になると、出力され
る電力も一定になる。
Then, as the power consumption of the output voltage increases, the current (I
The peak value of p) also increases, but eventually reaches the limit value. The peak at which this current limit value is reached (Ll: primary inductance of the lance, fD: oscillation frequency, η:
Since Ll, fD, and η are approximately constant, when the peak current becomes constant at a certain limit value, the output power also becomes constant.

すなわち、出力電力が小さい時は、出力電圧が一定にな
るが、出力電力が増えて、トランス(TI)の1次側(
N1)からFET (Ql )へ流れる電流が制限値に
達すると、ピーク電流は一定になり、DC−DCコンバ
ータから見た負荷が重くなっても一定の電力しか出力し
ない特性を示す。
In other words, when the output power is small, the output voltage is constant, but the output power increases and the voltage on the primary side (TI) of the transformer (TI) increases.
When the current flowing from N1) to FET (Ql) reaches the limit value, the peak current becomes constant, and the DC-DC converter exhibits a characteristic of outputting only constant power even if the load becomes heavy.

これを、前述のように、1走査線あたりの発光セル数と
消費電力との関係を示すと第3図のようになり、消費電
力が増えても、ある値PLでクランプされ、点線で示し
た従来の電力より低くできる。
As mentioned above, the relationship between the number of light emitting cells per scanning line and the power consumption is shown in Figure 3. Even if the power consumption increases, it is clamped at a certain value PL, as shown by the dotted line. The power consumption can be lower than that of conventional electric power.

次に、別の実施例としてフィールド反転方式とは異なる
フィールド・リフレッシュ駆動方式について第4図を参
照して以下に説明する。
Next, as another embodiment, a field refresh driving method different from the field inversion method will be described below with reference to FIG.

第4図はスキャン電極(81,82,83,・・、Sn
)とデータ電極(DI、D2.D3.@@。
Figure 4 shows scan electrodes (81, 82, 83,..., Sn
) and data electrodes (DI, D2.D3.@@.

Dm)とが行列上に配列されたマトリクスELパネル(
10)と、データ電極を駆動するデータドライバ(II
)と、スキャン電極を駆動するスキャンドライバ(12
)と、スキャンドライバ(12)の5ubstrate
 Commonに書き込みパルス(−Vw)とリフレッ
シュパルス(VR)を供給スル駆動パルス発生回路(I
3)と、データドライバ(11)に供給する変調電圧を
発生するDC−DCコンバータ(17)とから構成され
ている。
A matrix EL panel (Dm) arranged in a matrix (
10) and a data driver (II) that drives the data electrodes.
) and a scan driver (12
) and 5ubstrate of scan driver (12)
The write pulse (-Vw) and refresh pulse (VR) are supplied to Common.
3) and a DC-DC converter (17) that generates a modulated voltage to be supplied to the data driver (11).

この構成において、まず、駆動パルス発生回路(13)
で5ubstrate Commonを書き込み電圧(
−VW)にし、スキャンドライバ(I2)によって、ス
キャン電極の第1番目から順に書き込みパルス(Vw)
を印加していく。そして、書き込みパルス(Vw )が
印加さているスキャン電極に接続されたELセルの発光
、非発光に応じてデータ電極(DI−Dm)をGND(
OV)或いはVmレベルに選択する。
In this configuration, first, the drive pulse generation circuit (13)
Write the 5ubstrate Common with the voltage (
-VW), and the scan driver (I2) sequentially applies write pulses (Vw) to the scan electrode starting from the first one.
is applied. Then, the data electrode (DI-Dm) is connected to GND (
OV) or Vm level.

そして、全スキャン電極に書き込みパルスが印加された
後、全データ電極をGND(Ov)にし駆動パルス発生
回路(13)のスイッチをリフレッシュ電圧(VR)側
にすることによって、リフレッシュ駆動をおこなう。
After the write pulse is applied to all the scan electrodes, refresh driving is performed by setting all the data electrodes to GND (Ov) and setting the switch of the drive pulse generation circuit (13) to the refresh voltage (VR) side.

以」二で1フイールドが終了し、これを繰り返すことに
よって所定の表示が得られる。 ここで、変調駆動にお
ける変調電圧は、第4図に示すようにDC−DCコンバ
ータ(+7)でおこなうが、このDC−DCコンバータ
も前述と同様、第2図に示す回路で、同様の動作をおこ
なう。
This completes one field, and by repeating this, a predetermined display can be obtained. Here, the modulation voltage in the modulation drive is generated by a DC-DC converter (+7) as shown in Figure 4, but this DC-DC converter also operates in the same way as described above with the circuit shown in Figure 2. Let's do it.

尚、以」−説明したDC−DCコンバータによる特性は
、第3図に示すように電力が一定になる範囲では、変調
電圧が一定電圧の時よりドがり、一定電力になる発光パ
ターンでのELの輝度は低くなるが、変調駆動の電力は
変調電圧Vmのほぼ2乗に比例するため、電力低下の割
には変調電圧の低下は少なく、しかも、輝度は駆動電圧
(Vv+Vm )でほぼ飽和しているため、顕著な輝度
低下は見られない。
In addition, the characteristics of the DC-DC converter explained below are as shown in Figure 3, in the range where the power is constant, the modulation voltage is lower than when the voltage is constant, and the EL in the light emission pattern where the power is constant is However, since the modulation drive power is approximately proportional to the square of the modulation voltage Vm, the decrease in the modulation voltage is small compared to the decrease in power, and the brightness is almost saturated at the drive voltage (Vv+Vm). Therefore, there is no noticeable decrease in brightness.

また、El、、パネル」二で、消費電力が大きいパター
ンと小さいパターンが混在しているようなパターンにな
っても、第2図のコンデンサ(Co)を充分大きくして
おくことによって、変調電圧の変動は少なくなり、この
ELパネル内での輝度差は、はとんと発生しない。
In addition, even if a pattern with high power consumption and a pattern with low power consumption coexist in El panel 2, by making the capacitor (Co) in Fig. 2 sufficiently large, the modulation voltage can be reduced. Fluctuations in the brightness are reduced, and brightness differences within this EL panel do not occur significantly.

[発明の効果] 以」二のように、マトリクスELパネルのフィールド反
転駆動、フィールド会リフレッシュ駆動等の変調駆動に
おける変調電圧をDC−DCコンバータで供給し、この
DC−DCコンバータに電圧制御と電力制御の機能を持
たせることによって、最大消費電力が従来のものより低
くでき、それに伴って、回路部品のコストも下げること
ができる。
[Effects of the Invention] As described in 2 below, the modulation voltage for modulation drive such as field inversion drive and field refresh drive of the matrix EL panel is supplied by a DC-DC converter, and voltage control and power are provided to the DC-DC converter. By providing a control function, the maximum power consumption can be lower than that of conventional devices, and the cost of circuit components can be reduced accordingly.

また、最大消費電力の設定は、DC−DCコンバータの
定数を変えることによって可能であり、ELパネルの輝
度、最大消費電力になる発光パターンの頻度などによっ
てきめる。
Furthermore, the maximum power consumption can be set by changing the constants of the DC-DC converter, and is determined by the brightness of the EL panel, the frequency of the light emission pattern that results in the maximum power consumption, and the like.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明に係る一実施例のマトリクスELパネル
の駆動回路図、第2図は第1図のDC−DCコンバータ
の回路図、第3図は、マトリクスELパネルの消費電力
特性図、第4図は本発明に係る別のマトリクスELパネ
ルの駆動回路図である。 第5図はマトリクスELパネルの従来の駆動回路図、第
6図は第5図の駆動回路のタイミングチャート図である
。 (0)・・・・・・マトリクスELパネル、(1)・・
・・・・データドライバ、 (+2)、  (14)・・・スキャンドライバ、(3
)・・・・・・駆動パルス発生回路、(5) 、  (
IG)・・・書き込みパルス発生回路、(7)・・・・
・・DC−DCコンバータ、S1〜Sn・・・ELパネ
ル走査電極、DI〜I)m・・・・・・・ELパネルデ
ータ電極、7Vw 、Vw+Vm・・・書き込み電圧、
VR・・・・・・リフレッシュ電圧、 c/−31腎≦ 〉ニ 平成 3年 8月30日
FIG. 1 is a drive circuit diagram of a matrix EL panel according to an embodiment of the present invention, FIG. 2 is a circuit diagram of the DC-DC converter of FIG. 1, and FIG. 3 is a power consumption characteristic diagram of the matrix EL panel. FIG. 4 is a driving circuit diagram of another matrix EL panel according to the present invention. FIG. 5 is a diagram of a conventional drive circuit for a matrix EL panel, and FIG. 6 is a timing chart of the drive circuit of FIG. (0)...Matrix EL panel, (1)...
...Data driver, (+2), (14)...Scan driver, (3
)... Drive pulse generation circuit, (5) , (
IG)...Write pulse generation circuit, (7)...
...DC-DC converter, S1-Sn...EL panel scanning electrode, DI-I)m...EL panel data electrode, 7Vw, Vw+Vm...Writing voltage,
VR...Refresh voltage, c/-31 kidney ≦ August 30, 1991

Claims (1)

【特許請求の範囲】 多数のスキャン電極とデータ電極とを行列状に配列し、
各交差点にELセルを配置したマトリクスELパネルと
、前記ELパネルの各スキャン電極に書き込み電圧を供
給する書き込み駆動手段と、前記ELパネルの各データ
電極に前記表示セルの発光、非発光に応じて変調電圧を
供給する変調駆動手段とを具備したマトリクスELパネ
ルの駆動方法において、 前記変調電圧をDC−DCコンバータ電源で供給し、前
記DC−DCコンバータ電源は、電力リミッタ回路を具
備し、電力リミッタ値以下では、前記変調電圧を定電圧
にし、重負荷時は、前記変調電圧を一定電力になるよう
に制御することを特徴としたマトリクスELパネルの駆
動方法。
[Claims] A large number of scan electrodes and data electrodes are arranged in a matrix,
a matrix EL panel in which EL cells are arranged at each intersection; a write drive means for supplying a write voltage to each scan electrode of the EL panel; A method for driving a matrix EL panel comprising a modulation drive means for supplying a modulation voltage, the modulation voltage being supplied by a DC-DC converter power supply, the DC-DC converter power supply comprising a power limiter circuit, and a power limiter circuit. A method for driving a matrix EL panel, characterized in that the modulation voltage is controlled to be a constant voltage when the voltage is below the specified value, and the modulation voltage is controlled to be a constant power when the load is heavy.
JP4046090A 1990-02-20 1990-02-20 Driving method of matrix display panel Pending JPH049094A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4046090A JPH049094A (en) 1990-02-20 1990-02-20 Driving method of matrix display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4046090A JPH049094A (en) 1990-02-20 1990-02-20 Driving method of matrix display panel

Publications (1)

Publication Number Publication Date
JPH049094A true JPH049094A (en) 1992-01-13

Family

ID=12581256

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4046090A Pending JPH049094A (en) 1990-02-20 1990-02-20 Driving method of matrix display panel

Country Status (1)

Country Link
JP (1) JPH049094A (en)

Similar Documents

Publication Publication Date Title
KR20060132039A (en) Plasma display panel display device
EP1486943A2 (en) Drive device and drive method for light emitting display panel
US6674417B2 (en) Driving circuit for a plasma display panel with discharge current compensation in a sustain period
CN1223426A (en) Multiple output DC/DC voltage converter and liquid crystal display using thereof
KR101464076B1 (en) Driving circuit for display panel
US7671824B2 (en) Plasma display and driving method thereof
JPH04233588A (en) Method and apparatus for decreasing power consump- tion in ac-exciting electroluminescence display
US7586486B2 (en) Display panel driving apparatus
KR101633426B1 (en) Power supplying apparatus of Organic Light Emitting Display
CN100380422C (en) Energy efficient grey scale driver for electroluminescent displays
US6922180B2 (en) Driving apparatus of display panel
US7081891B2 (en) Method and apparatus for resonant injection of discharge energy into a flat plasma display panel
KR100749489B1 (en) Plasma display panel and driving device thereof
KR101751816B1 (en) Apparatus for supplying power, back light unit and display apparatus using the same
JP2002091378A (en) Method and device for driving capacitive light emitting display panel
JPH049094A (en) Driving method of matrix display panel
US7605781B2 (en) Display panel driving method
KR20190059392A (en) Boost converter and display device using the same
JP2952890B2 (en) Display device
US20080136744A1 (en) Plasma Display Device and Power Supply Module
CN113422510A (en) DC-DC converter
KR100823483B1 (en) Plasma display and power supplying apparatus thereof
JP2003233343A (en) Display panel driving circuit
KR101157101B1 (en) Sustain device for plasma panel
JPH04134395A (en) Driving method ror matrix el panel