JPH0468702B2 - - Google Patents

Info

Publication number
JPH0468702B2
JPH0468702B2 JP59013875A JP1387584A JPH0468702B2 JP H0468702 B2 JPH0468702 B2 JP H0468702B2 JP 59013875 A JP59013875 A JP 59013875A JP 1387584 A JP1387584 A JP 1387584A JP H0468702 B2 JPH0468702 B2 JP H0468702B2
Authority
JP
Japan
Prior art keywords
signal
circuit
supplied
comparator
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59013875A
Other languages
Japanese (ja)
Other versions
JPS60157705A (en
Inventor
Junzo Tokunaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP59013875A priority Critical patent/JPS60157705A/en
Publication of JPS60157705A publication Critical patent/JPS60157705A/en
Publication of JPH0468702B2 publication Critical patent/JPH0468702B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/22Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing distortions
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/025Error detection or correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、例えば音声信号がFM変調され映像
信号と周波数多重化されて記録された信号を再生
するVTR(ビデオテープレコーダ)において、音
声信号系のミユーテイング信号を発生するミユー
テイング信号発生回路に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention is applicable to an audio signal system, for example, in a VTR (video tape recorder) that reproduces a signal recorded by FM modulating an audio signal and frequency multiplexing it with a video signal. The present invention relates to a muting signal generation circuit that generates a muting signal.

背景技術とその問題点 VTRにおいて、映像信号中の輝度信号を高域
側でFM変調すると共に、クロマ信号を隣接する
トラツク間で周波数インターリーブするように低
域変換し、互いにアジマス角の異なる2個の回転
磁気ヘツドを用いてテープ上の傾斜トラツクにガ
ードバンドをおかずに記録することが行なわれて
いる。
BACKGROUND TECHNOLOGY AND PROBLEMS In a VTR, the luminance signal in the video signal is FM-modulated on the high frequency side, and the chroma signal is low-frequency converted so as to frequency interleave between adjacent tracks. A rotating magnetic head is used to record on an inclined track on a tape without a guard band.

このようなVTRにおいて、音声信号の記録は
従来固定ヘツドを用いてテープ移送方向に連続し
たトラツクにいわゆるオーデイオテープレコーダ
と同様に方式で行なわれている。
In such a VTR, audio signals are conventionally recorded using a fixed head on a continuous track in the tape transport direction in the same manner as in a so-called audio tape recorder.

ところで、上述のVTRにおいて、記録の高密
度化を図るためテープの移送速度を低くすると、
音声信号の記録において固定ヘツドとテープの相
対速度が遅くなり、音声信号の良好な記録が困難
となる。
By the way, in the above-mentioned VTR, if the tape transport speed is lowered in order to increase the recording density,
In recording the audio signal, the relative speed between the fixed head and the tape becomes slow, making it difficult to record the audio signal well.

そこで従来、音声信号をFM変調された輝度信
号と低域変換されたクロマ信号との間でFM変調
し、映像信号に周波数多重して傾斜トラツクに記
録することが行なわれている。
Conventionally, therefore, an audio signal is FM-modulated between an FM-modulated luminance signal and a low-frequency converted chroma signal, frequency-multiplexed with a video signal, and recorded on a slope track.

即ち、第1図において、映像信号記録回路1に
は端子2より映像信号SVが供給され、これより
FM変調された輝度信号YFM及び低域されたクロ
マ信号CDが得られ(第2図参照)、夫々合成器3
A,3Bに供給される。
That is, in FIG. 1, the video signal recording circuit 1 is supplied with the video signal S V from the terminal 2, and from this
FM modulated luminance signal Y FM and low frequency chroma signal C D are obtained (see Figure 2), and are sent to the synthesizer 3, respectively.
It is supplied to A and 3B.

また、端子4には音声信号SAが供給され、こ
れがFM変調器5A,5Bに供給される。そし
て、夫々において、輝度信号YFMとクロマ信号CD
との間の周波数f1及びf2の搬送周波数でFM変調
され、夫々より変調音声信号SAFM1及びSAFM2が得
られ、夫々バンドパスフイルタ6A及び6Bを介
して合成器3A及び3Bに供給される。
Furthermore, an audio signal S A is supplied to the terminal 4, and this is supplied to the FM modulators 5A and 5B. Then, in each case, the luminance signal Y FM and the chroma signal C D
The modulated audio signals S AFM1 and S AFM2 are obtained from the carrier frequencies f1 and f2, respectively, and are supplied to the synthesizers 3A and 3B via bandpass filters 6A and 6B, respectively. Ru.

合成器3A及び3Bより得られる信号は、夫々
記録アンプ7A及び7Bを介して互いにアジマス
角の異なる回転磁気ヘツドHA及びHBに供給され
る。
Signals obtained from the combiners 3A and 3B are supplied to rotating magnetic heads H A and H B having different azimuth angles through recording amplifiers 7 A and 7 B, respectively.

ヘツドHA及びHBは略180°の角間隔をもつて配
され、例えば1フレームで1回転させられ、ヘツ
ドHA及びHBが1フイールド毎に磁気テープ上を
順次走査するようにされる。
The heads H A and H B are arranged at an angular interval of approximately 180°, and are rotated once in one frame, so that the heads H A and H B sequentially scan the magnetic tape for each field. .

上述したように、ヘツドHAには信号SAFM1
CD,YFMが供給され、ヘツドHBには信号SAFM2
CD,YFMが供給され、従つて、磁気テープ8上に
は第3図に示すように互いに記録アジマスの異な
る記録トラツクTA及びTBが交互に形成される。
As mentioned above, the head H A receives the signals S AFM1 ,
C D , Y FM are supplied, and the head H B receives signals S AFM2 ,
C D and Y FM are supplied, so that recording tracks T A and T B having mutually different recording azimuths are alternately formed on the magnetic tape 8 as shown in FIG.

このようにして、映像信号SV及び音声信号SA
の記録が行なわれる。
In this way, the video signal S V and the audio signal S A
will be recorded.

そして、このようにして記録された信号は第4
図に示すようにして再生される。
The signal recorded in this way is the fourth
It is played back as shown in the figure.

即ち、再生時には、ヘツドHA及びHBが、夫々
記録トラツクTA及びTBを走査するようにされる。
従つて、ヘツドHA及びHBから信号SAFM1,CD
YFM及びSAFM2,CD,YFMが再生される。
That is, during reproduction, heads H A and H B scan recording tracks T A and T B , respectively.
Therefore, signals S AFM1 , C D ,
Y FM and S AFM2 , CD , Y FM are played.

ヘツドHAの再生信号は再生アンプ9Aを介し
てスイツチ回路10のA側の端子に供給される。
また、ヘツドHBの再生信号は再生アンプ9Bを
介してスイツチ回路10のB側の端子に供給され
る。スイツチ回路10には端子11よりヘツド
HA及びHBの回転位置に応じて得られるスイツチ
ングパルスPSWが供給され、ヘツドHAがトラツク
TAを走査している1フイールド期間はA側の端
子に接続され、一方ヘツドHBがトラツクTBを走
査している1フイールド期間はB側の端子に接続
される。このスイツチ回路10より得られる連続
した信号は映像信号再生回路12に供給され、こ
れより輝度信号Y及びクロマ信号Cが得られる。
The reproduced signal from head H A is supplied to the A-side terminal of switch circuit 10 via reproduction amplifier 9A.
Further, the reproduced signal from the head H B is supplied to the B side terminal of the switch circuit 10 via the reproduction amplifier 9B. The switch circuit 10 has a head connected to the terminal 11.
A switching pulse P SW obtained according to the rotational position of H A and H B is supplied, and head H A is tracked.
During one field period when the head H B is scanning the track T B, it is connected to the A side terminal, while during one field period when the head H B is scanning the track T B , it is connected to the B side terminal. A continuous signal obtained from this switch circuit 10 is supplied to a video signal reproducing circuit 12, from which a luminance signal Y and a chroma signal C are obtained.

また、ヘツドHAの再生信号は再生アンプ9A
を介された後、中心周波数がf1であるバンドパス
フイルタ13Aに供給される。このバンドパスフ
イルタ13Aからは変調音声信号SAFM1が得られ、
これがスイツチ回路14のA側の端子に供給され
る。また、ヘツドHBの再生信号は再生アンプ9
Bを介された後、中心周波数がf2であるバンドパ
スフイルタ13Bに供給される。このバンドパス
フイルタ13Bからは変調音声信号SAFM2が得ら
れ、これが周波数変換器15に供給される。変換
器15には発振器16より変換用の信号(周波数
f2−f1)が供給され、その出力側には搬送周波数
がf1に変換された変調音声信号SAFM1が得られ、
これがバンドパスフイルタ17を介してスイツチ
回路14のB側の端子に供給される。
In addition, the reproduction signal of head H A is output from the reproduction amplifier 9A.
After passing through the filter, the signal is supplied to a bandpass filter 13A whose center frequency is f1 . A modulated audio signal S AFM1 is obtained from this bandpass filter 13A,
This is supplied to the A-side terminal of the switch circuit 14. In addition, the reproduction signal of head H B is transmitted to the reproduction amplifier 9.
After passing through B, the signal is supplied to a bandpass filter 13B whose center frequency is f2 . A modulated audio signal S AFM2 is obtained from this bandpass filter 13B, and this is supplied to the frequency converter 15. The converter 15 receives a conversion signal (frequency
f 2 − f 1 ) is supplied, and a modulated audio signal S AFM1 whose carrier frequency is converted to f 1 is obtained on the output side.
This is supplied to the B side terminal of the switch circuit 14 via the band pass filter 17.

スイツチ回路14には端子11よりヘツドHA
及びHBの回転位置に応じて得られるスイツチン
グパスPSWが供給され、ヘツドHAがトラツクTA
を走査している1フイールド期間はA側の端子に
接続され、ヘツドHBがトラツクTBを走査してい
る1フイールド期間はB側の端子に接続される。
このスイツチ回路14より得られる連続した変調
音声信号SAFM1はリミツタ18を介してFM復調器
19に供給され、この復調器19より連続した音
声信号SAが得られる。
Switch circuit 14 is connected to head H A from terminal 11.
A switching path P SW obtained according to the rotational position of head H A and H B is supplied, and head H A is switched to track T A
During one field period when the head H B is scanning the track T B, it is connected to the A side terminal, and during one field period when the head H B is scanning the track T B , it is connected to the B side terminal.
The continuous modulated audio signal S AFM1 obtained from the switch circuit 14 is supplied to the FM demodulator 19 via the limiter 18, and the continuous audio signal S A is obtained from the demodulator 19.

この音声信号SAは、ローパスフイルタ20、
サンプルホールド回路21、ミユーテイング回路
22及びローパスフイルタ23を介して出力端子
24に得られる。
This audio signal S A is passed through a low pass filter 20,
The signal is obtained at an output terminal 24 via a sample-and-hold circuit 21, a muting circuit 22, and a low-pass filter 23.

ところで、テープに傷や欠陥があると、その傷
や欠陥のある所でヘツドHA,HBの再生信号にド
ロツプアウトが生じる。もつとも、音声信号SA
を変調しないで固定ヘツドによりテープの音声ト
ラツクに記録する場合には、通常その音声トラツ
クの幅は比較的大とされ、傷や欠陥が音声トラツ
クの幅方向の全域に亘ることはないので、再生信
号のドロツプアウトはほとんど問題とならない。
しかし、上述のようにFM変調された音声信号
SAFM1,SAFM2を映像信号に多重して回転磁気ヘツ
ドHA,HBによりテープの走行方向に対して傾斜
したトラツクに記録する場合には、そのトラツク
の幅が小であるので傷や欠陥があると、FM変調
された音声信号SAFM1,SAFM2の再生信号にドロツ
プアウトが生じ、FM復調器19の出力、即ち再
生音声信号SAにパルス性のノイズが発生する。
By the way, if there is a scratch or defect on the tape, a dropout will occur in the reproduction signal of the heads H A and H B at the location of the scratch or defect. However, the audio signal S A
When an audio track is recorded on a tape using a fixed head without modulation, the width of the audio track is usually relatively large, and scratches and defects will not cover the entire width of the audio track, making playback difficult. Signal dropouts are rarely a problem.
However, as mentioned above, the FM modulated audio signal
When multiplexing S AFM1 and S AFM2 into video signals and recording them on tracks inclined with respect to the running direction of the tape using rotating magnetic heads H A and H B , the width of the tracks is small, so there are no scratches or defects. If this occurs, a dropout occurs in the reproduced signals of the FM-modulated audio signals SAFM1 and SAFM2 , and pulse noise is generated in the output of the FM demodulator 19, that is, the reproduced audio signal SA .

上述したサンプルホールド回路21は、このよ
うなドロツプアウト部分で音声信号SAを前置ホ
ールドして、ドロツプアウトによつて音声信号
SAに現われるノイズを回避するためのものであ
る。
The sample and hold circuit 21 described above pre-holds the audio signal S A at such a dropout portion, and converts the audio signal by the dropout.
This is to avoid noise appearing in SA .

ドロツプアウトの検出はバンドパスフイルタ1
3A及び13Bより得られる信号SAFM1及びSAFM2
がドロツプアウト検出回路25に供給されて行な
われ、この検出信号SDがサンプルホールド回路2
1に制御信号として供給される。
Dropout detection is performed using bandpass filter 1.
Signals S AFM1 and S AFM2 obtained from 3A and 13B
is supplied to the dropout detection circuit 25, and this detection signal S D is sent to the sample hold circuit 2.
1 as a control signal.

このように、ドロツプアウトを検出して再生音
声信号SAに前置ホールドをかけてドロツプアウ
トによるノイズを除去する方法は、ドロツプアウ
トの頻度が低い場合は有効であるが、その頻度が
高い場合には、その効果が薄く、むしろ連続した
ドロツプアウト部分ではミユーテイングした方が
よい。
In this way, the method of detecting dropouts and applying pre-hold to the reproduced audio signal S A to remove noise caused by dropouts is effective when the frequency of dropouts is low, but when the frequency of dropouts is high, The effect is weak, and it is better to mutate in continuous drop-out areas.

上述したミユーテイング回路22は、ドロツプ
アウトの頻度が高いときに再生音声信号SAをミ
ユーテイングするためのものである。上述したド
ロツプアウト検出信号SDがミユーテイング信号発
生回路26に供給され、この発生回路26よりド
ロツプアウトの頻度が高いときミユーテイング信
号SMUを発生させ、これによりミユーテイングが
かけられる。
The above-mentioned muting circuit 22 is for mutating the reproduced audio signal S A when the frequency of dropouts is high. The above-mentioned dropout detection signal SD is supplied to a muting signal generation circuit 26, which generates a muting signal SMU when the frequency of dropouts is high, thereby applying muting.

ところで、従来のミユーテイング信号発生回路
26は、例えば第5図に示すように構成されてい
る。
By the way, the conventional muting signal generation circuit 26 is configured as shown in FIG. 5, for example.

即ち、充放電回路及び比較器を有する2個の信
号発生回路27及び28より構成されている。
That is, it is composed of two signal generating circuits 27 and 28 having a charging/discharging circuit and a comparator.

同図において、電源端子29は接続スイツチ3
0、電流源31,32及び接続スイツチ33を介
して接地され、電流源31及び32の接続点P1
はコンデンサ34を介して接地される。このコン
デンサ34は比較的小容量のものが使用され、時
定数が小とされる。接続点P1に得られる電圧V1
は比較器35に供給される。また、端子36には
ドロツプアウト検出信号SDが供給され、これが直
接及びインバータ37で反転されて夫々接続スイ
ツチ30及び33に制御信号として供給される。
そして、検出信号SDが高レベル“1”及び低レベ
ル“0”のとき、夫々接続スイツチ30及び33
がオンとなるようにされている。
In the figure, the power supply terminal 29 is connected to the connection switch 3.
0, grounded via the current sources 31, 32 and the connection switch 33, and the connection point P 1 of the current sources 31 and 32
is grounded via a capacitor 34. This capacitor 34 has a relatively small capacity and has a small time constant. The voltage V 1 obtained at the connection point P 1
is supplied to a comparator 35. A dropout detection signal S D is also supplied to the terminal 36, which is directly and inverted by an inverter 37 and supplied to the connection switches 30 and 33 as a control signal, respectively.
When the detection signal S D is at the high level "1" and the low level "0", the connection switches 30 and 33 are connected, respectively.
is set to be on.

ここで、検出信号SDが第6図Aに示すようであ
るとするとき、接続点P1の電圧V1は同図Bの実
線に示すようになる。従つて、比較器35におけ
るスレツシヨールドレベルがVth1であるとする
と、比較器35の出力側からは同図Cに示す信号
が得られる。
Here, when the detection signal S D is as shown in FIG. 6A, the voltage V 1 at the connection point P 1 is as shown by the solid line in FIG. 6B. Therefore, assuming that the threshold level in the comparator 35 is Vth 1 , the output side of the comparator 35 obtains the signal shown in FIG.

また、電源端子29は、接続スイツチ38、電
流源39,40及び接続スイツチ41を介して接
地され、電流源39及び40の接続点P2はコン
デンサ42を介して接地される。このコンデンサ
42は比較的大容量のものが使用され、時定数が
大とされる。接続点P2に得られる電圧V2は比較
器43に供給される。また、上述した比較器35
より得られる信号(第6図Cに図示)は、直接及
びインバータ44で反転されて夫々接続スイツチ
38及び41に制御信号として供給される。そし
て、この信号が高レベル“1”及び低レベル
“0”のとき、夫々接続スイツチ38及び41が
オンとなるようにされる。
Further, the power supply terminal 29 is grounded via a connection switch 38, current sources 39, 40, and a connection switch 41, and the connection point P2 between the current sources 39 and 40 is grounded via a capacitor 42. This capacitor 42 has a relatively large capacity and has a large time constant. The voltage V 2 obtained at the connection point P 2 is supplied to a comparator 43 . In addition, the comparator 35 mentioned above
The resulting signal (shown in FIG. 6C) is supplied directly and inverted by an inverter 44 to connection switches 38 and 41, respectively, as control signals. When this signal is at a high level "1" and a low level "0", the connection switches 38 and 41 are turned on, respectively.

ここで、接続点P2の電圧V2は第6図Dに示す
ようになる。従つて、比較器43におけるスレツ
シヨールドレベルがVth2であるとすると、比較
器43の出力側からは同図Eに示す信号が得られ
る。
Here, the voltage V 2 at the connection point P 2 becomes as shown in FIG. 6D. Therefore, assuming that the threshold level in the comparator 43 is Vth 2 , a signal shown in the figure E is obtained from the output side of the comparator 43.

また、比較器35及び43より得られる信号
は、夫々オア回路45に供給される。そして、こ
のオア回路45より第6図Fに示す信号が得ら
れ、これが出力端子46にミユーテイング信号
SMUとして得られる。
Further, the signals obtained from the comparators 35 and 43 are supplied to an OR circuit 45, respectively. A signal shown in FIG. 6F is obtained from this OR circuit 45, and this is sent to the output terminal 46 as a muting signal
Obtained as S MU .

この第5図例のようなミユーテイング信号発生
回路26によれば、時定数を異にする充放電回路
を有する信号発生回路27及び28の出力の論理
和をとり、ミユーテイング信号SMUを発生させる
ものであるから、ミユーテイングが短かい周期で
オンオフを繰り返して聴感を損ねる(信号発生回
路28の出力で回避)とか、ミユーテイングがオ
ンするのに時間がかかる(信号発生回路27の出
力で回避)とかの不都合なく、良好なミユーテイ
ングをかけることができる。
According to the mutating signal generation circuit 26 as shown in the example in FIG. 5, the outputs of the signal generation circuits 27 and 28 having charging/discharging circuits with different time constants are ORed to generate the muting signal S MU . Therefore, the muting may repeatedly turn on and off in short cycles, impairing hearing sensation (avoided by the output of the signal generation circuit 28), or it takes time for the muting to turn on (avoided by the output of the signal generation circuit 27). Good muting can be applied without any inconvenience.

しかし、この例によれば、2個の信号発生回路
27及び28を有するものであり構成的に無駄が
あると共に、例えばIC化に際してはコンデンサ
34及び42のために2個のピンが必要となる欠
点がある。
However, according to this example, it has two signal generation circuits 27 and 28, which is wasteful in terms of structure, and, for example, when integrated into an IC, two pins are required for the capacitors 34 and 42. There are drawbacks.

発明の目的 本発明は斯る点に鑑み、構成が簡単で、しかも
IC化が容易となるようにしたものである。
Purpose of the Invention In view of the above, the present invention has a simple configuration and
This allows for easy integration into ICs.

発明の概要 本発明は上記目的を達成するため第1及び第2
の放電栄 時定数を有する充放電回路とこの充放電回路の出
力が供給される比較器とよりなり、ドロツプアウ
ト検出信号により充放電回路の充放電が制御さ
れ、比較器の出力で放電時定数が切換えられると
共にこの比較器の出力がミユーテイング信号とさ
れるものである。
Summary of the Invention The present invention provides first and second features to achieve the above objects.
It consists of a charging/discharging circuit having a discharge time constant of At the same time, the output of this comparator is used as a muting signal.

従つて、充放電回路及び比較器が各1個で構成
でき構成が簡単であると共に、充放電回路が1個
であるからコンデンサが1個で済み、例えばIC
化に際してコンデンサのためのピンは1個でよ
く、IC化が容易となる。
Therefore, the configuration is simple as it can consist of one charging/discharging circuit and one comparator, and since there is only one charging/discharging circuit, only one capacitor is required.
When converting into an IC, only one pin is required for the capacitor, making it easy to integrate into an IC.

実施例 以下、第7図を参照しながら本発明の一実施例
について説明しよう。
Embodiment Hereinafter, an embodiment of the present invention will be described with reference to FIG.

同図において、電源端子47は接続スイツチ4
8、電流源49,50及び接続スイツチ51を介
して接地され、電流源49及び50の接続点P′1
はコンデンサ52を介して接地される。また、こ
の接続点P′1は比較的高抵抗である抵抗器53を
介して接地される。接続点P′1に得られる電圧V′1
は比較器54に供給される。そして、この比較器
54の出力側より出力端子55が導出されると共
にこの比較器54の出力はインバータ56を介し
てアンド回路57に供給される。
In the figure, the power supply terminal 47 is connected to the connection switch 4.
8. Grounded through current sources 49, 50 and connection switch 51, connecting point P' 1 of current sources 49 and 50
is grounded via a capacitor 52. Further, this connection point P'1 is grounded via a resistor 53 having a relatively high resistance. The voltage V′ 1 obtained at the connection point P′ 1
is supplied to a comparator 54. An output terminal 55 is led out from the output side of the comparator 54, and the output of the comparator 54 is supplied to an AND circuit 57 via an inverter 56.

また、端子58にはドロツプアウト検出信号SD
が供給される。この検出信号SDは接続スイツチ4
8に制御信号として供給されると共に、インバー
タ59を介してアンド回路57に供給される。そ
して、このアンド回路57の出力が接続スイツチ
51に制御信号として供給される。接続スイツチ
48及び51は夫々高レベル“1”の信号が供給
されるときオンとなるようにされている。
In addition, a dropout detection signal S D is connected to the terminal 58.
is supplied. This detection signal S D is connected to connection switch 4.
8 as a control signal, and is also supplied to the AND circuit 57 via an inverter 59. The output of this AND circuit 57 is then supplied to the connection switch 51 as a control signal. The connection switches 48 and 51 are each turned on when a high level "1" signal is supplied.

本例は以上のように構成され、検出信号SDによ
り接続スイツチ48,51が制御され、コンデン
サ52への充放電が制御される。そして本例にお
いては、検出信号SDが第6図Aに示すようである
とき、接続点P′1の電圧V′1は同図Bの破線に示す
ようになる。
The present example is configured as described above, and the connection switches 48 and 51 are controlled by the detection signal S D , and the charging and discharging of the capacitor 52 is controlled. In this example, when the detection signal S D is as shown in FIG. 6A, the voltage V' 1 at the connection point P' 1 is as shown by the broken line in FIG. 6B.

即ち、比較器54におけるスレツシヨールドレ
ベルがVth1であるとすると、比較器54の出力
側に得られる信号は、時点t1において低レベル
“0”から高レベル“1”となる(第6図G参
照)。そのため、アンド回路57の出力は低レベ
ル“0”に保持され、接続スイツチ51はオフの
ままとされる。この接続スイツチ51がオフのま
まとされるとコンデンサ52からの放電は抵抗器
53を介してのみ行なわれることとなる。この抵
抗器53は高抵抗であるから、このとき放電時定
数が小から大に切換えられる。従つて、充電時定
数に対して放電時定数は大となるので、接続点
P′1の電圧V′1の低下は緩やかになり、この電圧
V′1は第6図Bの破線に示すようになる。
That is, assuming that the threshold level in the comparator 54 is Vth 1 , the signal obtained at the output side of the comparator 54 changes from a low level "0" to a high level "1" at time t1 (the (See Figure 6G). Therefore, the output of the AND circuit 57 is held at a low level "0", and the connection switch 51 remains off. If the connection switch 51 is left off, the discharge from the capacitor 52 will occur only through the resistor 53. Since this resistor 53 has a high resistance, the discharge time constant is switched from small to large at this time. Therefore, the discharging time constant is larger than the charging time constant, so the connection point
The voltage V′ 1 at P′ 1 decreases gradually, and this voltage
V' 1 becomes as shown by the broken line in FIG. 6B.

結局、比較器54の出力側からは、第6図Gに
示す信号が得られ、これがミユーテイング信号
SMUとして出力端子55に供給される。
As a result, a signal shown in FIG. 6G is obtained from the output side of the comparator 54, and this is the mutating signal.
It is supplied to the output terminal 55 as SMU .

このように本例においては、上述第5図例にお
けるミユーテイング信号と略同様のミユーテイン
グ信号を得ることができ、第5図例と同様の機能
を有するものとなる。
In this way, in this example, it is possible to obtain a muting signal substantially similar to the muting signal in the above-described example of FIG. 5, and it has the same function as the example of FIG. 5.

斯る本例によれば、充放電回路及び比較器が各
1個で構成されるので構成が簡単である。また、
コンデンサが1個52でよく、従つてIC化の際
のコンデンサのためのピンが1個でよく、IC化
が容易となる。
According to this example, the configuration is simple because it includes one charging/discharging circuit and one comparator. Also,
Only one capacitor 52 is required, and therefore only one pin is required for the capacitor when integrated into an IC, which facilitates integration into an IC.

尚、上述実施例においては述べていないが比較
器54は、例えばヒステリシスを有するもので構
成される。
Although not described in the above embodiment, the comparator 54 is configured with, for example, a device having hysteresis.

発明の効果 以上述べた本発明によれば、充放電回路及び比
較器が各1個で構成でき構成が簡単であると共
に、充放電回路が1個であるからコンデンサが1
個で済み、IC化が容易である。
Effects of the Invention According to the present invention described above, the configuration is simple as it can consist of one charging/discharging circuit and one comparator, and since there is one charging/discharging circuit, only one capacitor is required.
It is easy to integrate into IC.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はVTRの記録系を示す構成図、第2図
及び第3図は夫々その説明のための図、第4図は
VTRの再生系を示す構成図、第5図は従来のミ
ユーテイング信号発生回路を示す構成図、第6図
はその説明のための波形図、第7図は本発明の一
実施例を示す構成図である。 48及び51は夫々接続スイツチ、49及び5
0は夫々電流源、52はコンデンサ、53は抵抗
器、54は比較器、55は出力端子である。
Figure 1 is a configuration diagram showing the recording system of a VTR, Figures 2 and 3 are diagrams for explanation, respectively, and Figure 4 is a diagram showing the recording system of a VTR.
FIG. 5 is a configuration diagram showing a conventional muting signal generation circuit, FIG. 6 is a waveform diagram for explaining the same, and FIG. 7 is a configuration diagram showing an embodiment of the present invention. It is. 48 and 51 are connection switches, 49 and 5, respectively.
0 is a current source, 52 is a capacitor, 53 is a resistor, 54 is a comparator, and 55 is an output terminal.

Claims (1)

【特許請求の範囲】[Claims] 1 磁気トラツクより磁気ヘツドによつて再生さ
れたFM変調された音声信号が復調回路及びミユ
ーテイング回路を介して出力されるものにおい
て、第1及び第2の放電時定数を有する充放電回
路とこの充放電回路の出力が供給される比較器と
よりなり、上記FM変調された音声信号より検出
されたドロツプアウト検出信号により上記充放電
回路の充放電が制御され、上記比較器の出力で上
記放電時定数が切換えられると共に上記比較器の
出力が上記ミユーテイング回路を制御するミユー
テイング信号とされることを特徴とするミユーテ
イシグ信号発生回路。
1. In a device in which an FM-modulated audio signal reproduced by a magnetic head from a magnetic track is output via a demodulation circuit and a muting circuit, a charging/discharging circuit having first and second discharge time constants and a charging/discharging circuit having first and second discharge time constants The output of the discharge circuit is supplied to a comparator, and the charge/discharge of the charge/discharge circuit is controlled by the dropout detection signal detected from the FM modulated audio signal, and the discharge time constant is controlled by the output of the comparator. A mutating signal generating circuit characterized in that the output of the comparator is switched and the output of the comparator is used as a muting signal for controlling the mutating circuit.
JP59013875A 1984-01-27 1984-01-27 Muting signal generating circuit Granted JPS60157705A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59013875A JPS60157705A (en) 1984-01-27 1984-01-27 Muting signal generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59013875A JPS60157705A (en) 1984-01-27 1984-01-27 Muting signal generating circuit

Publications (2)

Publication Number Publication Date
JPS60157705A JPS60157705A (en) 1985-08-19
JPH0468702B2 true JPH0468702B2 (en) 1992-11-04

Family

ID=11845395

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59013875A Granted JPS60157705A (en) 1984-01-27 1984-01-27 Muting signal generating circuit

Country Status (1)

Country Link
JP (1) JPS60157705A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60159507U (en) * 1984-03-27 1985-10-23 三洋電機株式会社 Audio mute circuit

Also Published As

Publication number Publication date
JPS60157705A (en) 1985-08-19

Similar Documents

Publication Publication Date Title
KR880001549B1 (en) Method for recording signals
ATE63027T1 (en) CIRCUIT FOR PLAYING BACK A VIDEO SIGNAL FOR A VIDEO TAPE RECORDER.
US4704642A (en) Noise reduction circuit for reducing pulse noise in audio signal reproduced from a recording medium
JPS63305686A (en) Dropout detection circuit
JPH0468702B2 (en)
JP2661064B2 (en) Data playback device
EP0159042B1 (en) An apparatus for reducing noise in audio signals
JPS6051163B2 (en) Digital signal recording and reproducing device
US6370314B2 (en) Magnetic recording and reproducing apparatus for recording a signal in an optimal recording condition
JP2524539B2 (en) Envelope detection circuit for tracking control system of video equipment
KR910004722Y1 (en) Audio head switching circuit for video cassette recorder
JP3334187B2 (en) VTR recording speed mode discriminating circuit
KR200175746Y1 (en) Data reproducing device
JPS589222A (en) Dubbing device for video signal
JP2987962B2 (en) VTR device
JPS6267704A (en) Noise reduction circuit
JPH0531878B2 (en)
JPS61227202A (en) Noise reducing circuit
JPH0413784B2 (en)
JPS61187105A (en) Noise reducing circuit
JPH03158087A (en) Noise reduction circuit
JPH0413785B2 (en)
JPS60179922A (en) Position controller of rotary magnetic head
JPH0746472B2 (en) Detection level adjustment method
JPS61222068A (en) Video disk sound recording system

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term