JPH0468690A - Video signal input circuit - Google Patents

Video signal input circuit

Info

Publication number
JPH0468690A
JPH0468690A JP17615190A JP17615190A JPH0468690A JP H0468690 A JPH0468690 A JP H0468690A JP 17615190 A JP17615190 A JP 17615190A JP 17615190 A JP17615190 A JP 17615190A JP H0468690 A JPH0468690 A JP H0468690A
Authority
JP
Japan
Prior art keywords
video signal
circuit
signal input
output
weighting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17615190A
Other languages
Japanese (ja)
Inventor
Keiichi Otake
桂一 大竹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP17615190A priority Critical patent/JPH0468690A/en
Publication of JPH0468690A publication Critical patent/JPH0468690A/en
Pending legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To realize a video signal input circuit with stable performance by matching white balance while turning on/off the setting switch of a weighting circuit. CONSTITUTION:The R, G and B components of digital video signals are inputted to input terminals 1r, 1g and 1b respectively and inputted to a horizontal synchronizing signal 1s. These digital video signals are regenerated by direct current in clamping circuits 6r, 6g and 6b, further, inputted to weighting circuits 7r, 7g and 7b of the next step. The circuits 7r, 7g and 7b branch the output of the clamp circuit into four, and the R, G and B form 4-bit output digital signal 8r, 8g and 8b through switches S1, S2, S3 and S4. Therefore, the R, G and B output signals are arbitrarily set from the minimum value 1/1 to the maximum value 15/1 by the combination of the opening and closing of the setting switch to match the white balance, and the inexpensive and stable video signal input circuit is realized.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はデジタル駆動の画像表示装置におけるホワイト
バランス回路に関する本のである。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application This invention relates to a white balance circuit in a digitally driven image display device.

従来の技術 近年、液晶テレビ等、薄型デイスプレィの発展がめざま
しく、さらに大型化、高精細度化され。
Conventional Technology In recent years, flat-screen displays such as LCD televisions have made remarkable progress, becoming even larger and with higher definition.

テレビだけでなくコンヒ″ユータディスプレイトシても
使われるようKなってきた。これら薄型デイスプレィの
多くはデジタル駆動であり、コンピュータのデジタル映
像信号(RGB信号)を直結することが可能である。し
かし、これまではホワイトパ’? ン7. ヲ、り ワ
ぜるために、パーソナルコンピュータ等から出力される
デジタル映像信号をそのままアナログ信号として処理し
、その後、A/D変換して後段の駆動回路に受は渡して
いる。
They are now being used not only for televisions but also for computer and computer displays.Many of these thin displays are digitally driven and can be directly connected to digital video signals (RGB signals) from computers.However, Until now, in order to use white panning, the digital video signal output from a personal computer, etc. was processed directly as an analog signal, and then A/D converted and sent to the subsequent drive circuit. The receipt is being passed on.

以下図面を参照しながら、上述した従来の映像信号入力
回路の一例について説明する。
An example of the conventional video signal input circuit mentioned above will be described below with reference to the drawings.

第2図は従来の映像信号入力回路のブロック図である。FIG. 2 is a block diagram of a conventional video signal input circuit.

パーソナルコンピュータ等のデジタル映像信号のR、G
 、B成分はそれぞれ入力端子1【。
R and G of digital video signals from personal computers, etc.
, B components are respectively input terminal 1 [.

Ig、lbK入力され、水平間期傷号はIsに入力され
る。これらのデジタル映像信号にクランプ回路2【。
Ig and lbK are input, and the horizontal interphase signal is input to Is. A clamp circuit 2 is applied to these digital video signals.

2g 、 2bより直流再生が行われ直流レベルが固定
したパルス信号となる。次にこれらのクランプ回路の出
力はそれぞれアンプオフセット調整部3r、3g。
DC regeneration is performed from 2g and 2b, resulting in a pulse signal with a fixed DC level. Next, the outputs of these clamp circuits are outputted to amplifier offset adjustment sections 3r and 3g, respectively.

3bを介して、A/D変換器4r、4g、4bに入力さ
れ。
The signals are input to A/D converters 4r, 4g, and 4b via 3b.

ここで4ビツトの出力デジタル信号5r、5g、5bに
変換して端子(Ra 、Rh 、Rc 、Rd )、端
子(Ga 、Gb 、Gc 、Gd )。
Here, it is converted into 4-bit output digital signals 5r, 5g, and 5b and sent to terminals (Ra, Rh, Rc, Rd) and terminals (Ga, Gb, Gc, Gd).

端子(Ba 、Bb 、 Bc 、Bd )から画像表
示装置に出力される。したがって本回路の入力端子1r
、1g、1bに映像信号が白信号として入力される時1
本回路の終端に接続されている画像表示装置が、白を表
示するよう、ホワイトバランスの調節を行わねばならな
い。これにはアンプオフセット調整部3r、3g+3閲
増巾率を変化させたり、オフセットレベルの調整によっ
て行なっていた。
It is output from the terminals (Ba, Bb, Bc, Bd) to the image display device. Therefore, the input terminal 1r of this circuit
, 1g, 1b when the video signal is input as a white signal 1
The white balance must be adjusted so that the image display device connected to the end of this circuit displays white. This has been done by changing the amplifier offset adjustment units 3r, 3g+3 expansion rate, or by adjusting the offset level.

発明が解決しようとする課題 しかしながら、上記のような構成では、デジタル映像信
号をそのままアナログ信号として扱っているために、部
品が多く、特KA/D変換器が高価であるという問題が
あった。
Problems to be Solved by the Invention However, in the above configuration, since the digital video signal is treated as an analog signal, there are problems in that there are many parts and the KA/D converter is expensive.

本発明は、上記問題点に鑑み、簡単な回路で安価な、し
かも性能の安定した映像信号入力回路を提供するもので
ある。
In view of the above-mentioned problems, the present invention provides a video signal input circuit that is simple, inexpensive, and has stable performance.

課題を解決するための手段 本発明の映像信号入力回路は、外部より入力するデジタ
ル映像信号と画像表示装置の映像信号の入力端子との間
に、前記デジタル映像信号の直流成分を再生するクラン
プ回路と、設定スイッチの切替に応じて前記クランプ回
路の出力を重みづけ処理して複数ビットの信号を出力す
る重みづけ回路を設:す、前記重みづけ回路の出力信号
を出力映像信号とすることを特徴としている。
Means for Solving the Problems The video signal input circuit of the present invention includes a clamp circuit that reproduces a DC component of the digital video signal between a digital video signal input from the outside and a video signal input terminal of an image display device. and a weighting circuit that weights the output of the clamp circuit and outputs a multi-bit signal according to switching of a setting switch, and the output signal of the weighting circuit is used as an output video signal. It is a feature.

作用 この構成によって、重みづけ回路の設定スイッチのオン
、オフによす、ホワイトバランスを合わせ、デジタル映
像信号をデジタルのまま、後段の駆動回路に供給するこ
とができる。このことにより高価なA/D父挨器を使わ
ずに、安価でしかも性能の安定した映像信号入力回路を
実現することが可能となる。
Operation With this configuration, it is possible to turn on/off the setting switch of the weighting circuit, adjust the white balance, and supply the digital video signal as it is to the subsequent drive circuit. This makes it possible to realize an inexpensive video signal input circuit with stable performance without using an expensive A/D converter.

実施例 以下本発明の一実施例について、図面を参照しながら説
明する。第1図は本発明の一実施例における映像信号入
力回路の回路図であシ、従来例を示す第2図と同様の作
用をなすものは同一の符号をつけて説明する。
EXAMPLE An example of the present invention will be described below with reference to the drawings. FIG. 1 is a circuit diagram of a video signal input circuit according to an embodiment of the present invention. Components having the same functions as those in FIG. 2 showing a conventional example will be described with the same reference numerals.

従来例と同じくパーソナルコンピュータ等のデジタ/L
/映像信号のR,G、B成分はそれぞれ入力端子1r、
1g、1bに入力され、水平同期信号は13に入力され
る。これらのデジタル映像信号はクランプ回路6r、6
g、61)において、直流再生が行われるが、回路St
成は/R,G、B信号のうちどのブロックとも同一であ
り、トランジスタT3のべ−X KIEffi成分遮断
用のカップリングコンデンサC1k介入して入力される
。トランジスタT3のコレクター電源電圧は5■であり
、エミッター側の抵抗R3の両端カラエミッターフォロ
ー出力としてFJo〜4.3Vのデジタル信号が作り出
され、更に次段の重みづけ回路7r、7g、7bに入力
される。ま之トランジスタT3のペースにはトランジス
タT1.T2、抵抗R1゜R2から構成されるスイッチ
ング回路があシ、水平同期信号として端子13にパルス
の到来lI;j3間中、クランプ回絡6r、6g、6b
の入力部が一時アース側にクランプされる。重みづけ回
路7r、7g、7bはその内部構成が同一であり、前記
クランプ回路の出力を4つに分岐して、設定スイッチS
L、S2.33.S4 を経由1、、R,G、B共4ビ
ットの出力デジタル信f 8 r 。
As with the conventional example, digital/L of personal computers etc.
/The R, G, and B components of the video signal are input to the input terminal 1r, respectively.
1g and 1b, and a horizontal synchronization signal is inputted to 13. These digital video signals are passed through clamp circuits 6r, 6
g, 61), DC regeneration is performed, but the circuit St
The component is the same as any block of the /R, G, and B signals, and is inputted via a coupling capacitor C1k for blocking the base-X KIEffi component of the transistor T3. The collector power supply voltage of the transistor T3 is 5■, and a digital signal of FJo~4.3V is produced as a color emitter follow output from both ends of the resistor R3 on the emitter side, and is further input to the next stage weighting circuits 7r, 7g, and 7b. be done. There is a transistor T1. behind the transistor T3. T2, a switching circuit consisting of resistors R1° and R2 is present, and a pulse arrives at terminal 13 as a horizontal synchronizing signal lI; During j3, clamp circuits 6r, 6g, 6b
The input section of is temporarily clamped to the ground side. The weighting circuits 7r, 7g, and 7b have the same internal configuration, and branch the output of the clamp circuit into four, and set the setting switch S.
L, S2.33. A 4-bit output digital signal f 8 r for R, G, and B is passed through S4.

8g、8bを作ッている。本例では端子Ra、Rb、R
c、BdO重みづけは1:2:4:8で、他のブロック
も同様である。設定スイッチS1.S2.S3.S4は
本発明の回路の終端に接続する画像表示装置のホワイト
バランスを合わせるために設は九本ので、デジタル入力
を持つ画像表示装置に対し数例のスイッチの開閉の組合
せを以下に示してみる。
We are making 8g and 8b. In this example, terminals Ra, Rb, R
c, BdO weighting is 1:2:4:8, and the same is true for other blocks. Setting switch S1. S2. S3. Since S4 has nine settings to adjust the white balance of the image display device connected to the terminal end of the circuit of the present invention, several examples of switch opening/closing combinations for the image display device with digital input are shown below. .

(1)RのSl−閉、GのSl−閉、Bの51=閉R:
G:B=1 : l : l (R,G、BO8力値比
)(2)RのS4−閉、GのS4−閉、BのS4→閉R
,G:B=8:8.8 (3)Rの81−閉、Gの53−閉、Bの82−閉R:
G:B=1:4:2 (4)RのSl 、S2−閉、Gの83−閉、BのSl
 、S3−閉R:G:B=3:4:5 以上のように4個XJ=12個の設定スイッチの開閉の
組合せによシR、G 、B出力組合ぜの中の2つの信号
比を最小値/から最大値1シ筐で任意に設定することが
できることになる。
(1) Sl-closed in R, Sl-closed in G, 51=closed R in B:
G:B=1:l:l (R, G, BO8 force value ratio) (2) R's S4-closed, G's S4-closed, B's S4→closed R
, G:B=8:8.8 (3) 81-closed R, 53-closed G, 82-closed R of B:
G:B=1:4:2 (4) Sl of R, S2-closed, 83-closed of G, Sl of B
, S3-close R:G:B=3:4:5 As shown above, depending on the opening/closing combination of the 4 XJ=12 setting switches, the ratio of the two signals in the R, G, B output combination is determined. can be arbitrarily set from the minimum value to the maximum value.

以上のように本実施例によれば1重みづけ回路の設定ス
イッチの切替によりホワイトバランスを合わせることが
でき、部品点数を削減し、安価でしかも性能の安定した
映像信号入力回路を実現することができる。
As described above, according to this embodiment, the white balance can be adjusted by changing the setting switch of the 1-weighting circuit, the number of parts can be reduced, and a video signal input circuit that is inexpensive and has stable performance can be realized. can.

なお、本実施例では、機械式のスイッチを用いたが、電
気式のアナログスイッチを用いてもよい。
Note that although a mechanical switch is used in this embodiment, an electrical analog switch may also be used.

また設定スイッチS1.S2.S3.S4をそれぞれク
ランプ回路5r、6g、6bの出力に対して4回路に分
岐した所へ直列に接続する構成例を示したが、前記クラ
ンプ回路の出力から終端抵抗R4、R5、R6、R7t
−介して設定スイッチSL、S2.S3.S4を接続し
、前記設定スイッチの他端を接地する形式でも良い。要
するにスイッチの開閉などの切替に応じて前記クランプ
回路の出力の重みづけを処理できれば重みづけ回路の具
体的構成は本発明例に限定することはない。
Also, the setting switch S1. S2. S3. A configuration example has been shown in which S4 is connected in series to the outputs of the clamp circuits 5r, 6g, and 6b, respectively, to four circuits branched from each other.
- via setting switches SL, S2. S3. It is also possible to connect S4 and ground the other end of the setting switch. In short, the specific configuration of the weighting circuit is not limited to the example of the present invention as long as it can process the weighting of the output of the clamp circuit according to switching such as opening and closing of a switch.

発明の効果 以上のように本発明によれば、外部より人力するデジタ
ル映像信号と画像表示装置の映像信号の入力端子との間
に、前記デジタル映像信号の直流成分を再生するクラン
プ回路と、設定スイッチの切替に応じて前記クランプ回
路の出力を冨みづけ処理して複数ビットの信号′f!:
品力する重みづけ凹路を設けたため、前記重みづけ回路
の出力信号を出力映像信号とすることにより従来のA/
D変換器に代ってホワイトバランスを合わせることがで
きる。ま之そのm成によると従来と比べて部品点数を削
減し、安価でしかも性能の安定した映像信号入力回路を
実現することができ、デジタル駆動の画像表示装置1i
t−さらに発展させるものである。
Effects of the Invention As described above, according to the present invention, a clamp circuit for regenerating the DC component of the digital video signal is provided between a digital video signal manually input from the outside and the video signal input terminal of the image display device, and a setting. According to the switching of the switch, the output of the clamp circuit is enriched and processed to produce a multi-bit signal 'f! :
Since a high quality weighting concave path is provided, the output signal of the weighting circuit is used as an output video signal, which makes it possible to
White balance can be adjusted instead of using a D converter. According to the development of the digitally driven image display device 1i, it is possible to reduce the number of parts compared to conventional methods, realize a video signal input circuit that is inexpensive and has stable performance.
t - Further development.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例における映像信号入力回路の
回路図、第2図は従来の映像信号入力回路のブロック図
である。 lr、1g、1b、ls・・・入力端子、6r、6g、
6b・・・クランプ回路、Sl、S2.S3.S4・・
・設定スイッチ、7r、7g、7b・・・重みづけ回路
、8r、8g、8b・・・出力デジタル信号。 代理人   森  本  義  弘 第1図 第2図
FIG. 1 is a circuit diagram of a video signal input circuit according to an embodiment of the present invention, and FIG. 2 is a block diagram of a conventional video signal input circuit. lr, 1g, 1b, ls...input terminal, 6r, 6g,
6b...clamp circuit, Sl, S2. S3. S4...
- Setting switch, 7r, 7g, 7b...Weighting circuit, 8r, 8g, 8b... Output digital signal. Agent Yoshihiro Morimoto Figure 1 Figure 2

Claims (1)

【特許請求の範囲】[Claims] 1、外部より入力するデジタル映像信号と画像表示装置
の映像信号の入力端子との間に、前記デジタル映像信号
の直流成分を再生するクランプ回路と、設定スイッチの
切替に応じて前記クランプ回路の出力を重みづけ処理し
て複数ビットの信号を出力する重みづけ回路を設け、前
記重みづけ回路の出力信号を出力映像信号とする映像信
号入力回路。
1. A clamp circuit for regenerating the DC component of the digital video signal between the digital video signal input from the outside and the video signal input terminal of the image display device, and an output of the clamp circuit in accordance with switching of the setting switch. A video signal input circuit that includes a weighting circuit that weights and outputs a multi-bit signal, and uses an output signal of the weighting circuit as an output video signal.
JP17615190A 1990-07-03 1990-07-03 Video signal input circuit Pending JPH0468690A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17615190A JPH0468690A (en) 1990-07-03 1990-07-03 Video signal input circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17615190A JPH0468690A (en) 1990-07-03 1990-07-03 Video signal input circuit

Publications (1)

Publication Number Publication Date
JPH0468690A true JPH0468690A (en) 1992-03-04

Family

ID=16008556

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17615190A Pending JPH0468690A (en) 1990-07-03 1990-07-03 Video signal input circuit

Country Status (1)

Country Link
JP (1) JPH0468690A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0798431A (en) * 1993-02-01 1995-04-11 Matsushita Electric Ind Co Ltd Objective lens, condensing optical system, optical head device, optical disk device, optical disk, microscope and exposure device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0798431A (en) * 1993-02-01 1995-04-11 Matsushita Electric Ind Co Ltd Objective lens, condensing optical system, optical head device, optical disk device, optical disk, microscope and exposure device

Similar Documents

Publication Publication Date Title
JPH07236151A (en) Digital video switcher
JPH0468690A (en) Video signal input circuit
US5864371A (en) Luminance signal generation circuit with single clamp in closed loop configuration and horizontal synchronization pulse generation
JP2003158749A (en) Color video display signal processor
JPH02250477A (en) Video signal processing circuit
JPS6347119Y2 (en)
JPH05145943A (en) Video signal processing circuit
JPS62105582A (en) Video signal synthesizing device
JPS6175677A (en) Signal processing circuit
JP2573644B2 (en) Video signal switching device
JPH0691624B2 (en) DC regeneration circuit
JP2507710Y2 (en) PIP TV receiver
JPS6265570A (en) Device for special effect of video
KR0170632B1 (en) Circuit for generating interpolation signal
JPS6213189A (en) Signal processing device and image pickup device
KR100267776B1 (en) Signal processing device of ccd image element
JP2608267B2 (en) Imaging device
JPS6322759B2 (en)
JPS6150481A (en) Television receiver
WO1998051090A1 (en) Luminance signal generation circuit with single clamp in closed loop configuration and horizontal synchronization pulse generation
JPH03135186A (en) Color television receiver
JPS6213191A (en) Signal processing device and image pickup device
JPS60153272A (en) Video effect device
JPH05211660A (en) Television receiver
JPH0441868B2 (en)