JPH0462897A - プリント基板 - Google Patents

プリント基板

Info

Publication number
JPH0462897A
JPH0462897A JP16638190A JP16638190A JPH0462897A JP H0462897 A JPH0462897 A JP H0462897A JP 16638190 A JP16638190 A JP 16638190A JP 16638190 A JP16638190 A JP 16638190A JP H0462897 A JPH0462897 A JP H0462897A
Authority
JP
Japan
Prior art keywords
circuit
printed circuit
board
circuit board
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16638190A
Other languages
English (en)
Inventor
Hiroyuki Fujita
裕之 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP16638190A priority Critical patent/JPH0462897A/ja
Publication of JPH0462897A publication Critical patent/JPH0462897A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Mounting Of Printed Circuit Boards And The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、マザーボードに設けられた複数のスロットに
各々装着するのに好適なプリント基板に関する。
〔発明の概要〕
本発明は、マザーボードに設けられた複数のスロットに
各々装着するのに好適なプリント基板に関し、マザーボ
ードから出力されるスロット固有の識別信号が検出され
、その検出出力に基いて、プリン1〜基板が所望の機能
を発揮する構成により、適正なプリント基板の装着、誤
って装着されたプリント基板の回路保護が行なえるとと
もに、プリント基板のメンテナンスが向上されるように
したものである。
〔従来の技術〕
複数のプリント基板が用意され、マザーボードに設けら
れたスロットにコネクタを介して各々電気的接続される
ことにより、マザーボード側で必要な機能が追加、変更
等されるシステムが知られている。
この場合、各々のスロットに装着されるプリント基板の
機能が各々異なっていると、プリント基板は所定のスロ
ットに装着される必要がある。
[発明が解決しよ・うとする課題] しかしながら、各々のプリント基板は外見上はとんど同
一なものであるため、所定外のスロット乙こ装着される
おそれが有るとともに、場合によってはプリント基板の
回路が破損するおそれが存る。
加えて、各々のプリン1〜基板の機能をいちいち確認等
する必要か有るため、プリン)JJ板のメンテナンスが
悪いという問題が有る。
本発明の目的は、プリンl−基板が所定外のスロットに
装着されることが防止可能とされ、仮に誤って他のスロ
ワ1へに装着された場合においても、プリント基板の回
路が保護されるとともに、メンテナンスが向上されるプ
リンI・基板を提供することにある。
〔課題を解決するだめの手段〕
」二記目的を達成するために、本発明に係るプリント基
板は、 マザーボード(10)のスロワ1−(20)部分に、コ
ネクタ(5)(20A)を介して電気的接続される基板
(5)と、上記基板(5)に設けられ、所望の信号処理
が行なわれる信号処理回路(3a)と、 」二記基板(5)に設けられ、」−記マザーボート’ 
(10)側から出力される上記スロット(20)固有の
識別信号が検出される検出回路(3b)と、 上記基板(5)に設けられ、上記検出回路(3b)の検
iJJ jlj力に基いて、上記信号処理回路(3a)
が所望動作可能に制御される制御回路(3c)と、を有
することを特徴とする。
〔作用〕
本発明に係るプリント基板では、スコツl−固有の識別
信号がマザーボート側から出力されると、その識別信閃
が検出され、その検出出力に基いて、信号処理回路が所
望動作可能とされる制御が行なわれる。
r実施例] 以下、本発明に係るプリンl−4’C板の好適な実施例
を、図面に基いて説明する。
第1図において、本発明が適用されたプリン1一基板(
1)は、基板(3)と、基板(3)の−辺縁に設けられ
たコネクタ(5)とを有している。
コネクタ(5)は、マザーボード(10)に設けられた
スロット(20)内のコネクタ(2OA)  (第2図
参照)と連結され、これにより、基板(3)はマザーボ
ード(10)と電気的に接続される。
基板(3)は、マザーボード(10)側で必要な回路等
、所望の信号処理を行なう信号処理回路(3a)と、マ
ザーボード(10)側から出力される識別信号(各スロ
ット(20)に固有)が検出される検出回路(3b)と
を有している。
この場合、識別信号は、第2図から理解されるように、
スロワ1(20)内に設けられたコネクタ(2〇八)の
4つのピン端子(20a) 、 (20b) 、 (2
0c) 、 (20d)からコネクタ(5)に入力され
る。
すなわち、マザーボード(10)には所定の電圧(Vc
c)が印加されるとともに、接地接続(GND)されて
いる。
従って、電圧(V、c)側に設けられるプルアップ抵抗
によりハイレベルの信号が生成されるとともに、GND
側からロウレベルの信号が生成されるので、4つのピン
端子(20a) 、 (20b) 、 (20c) 、
 (20d)の組合せにより、2’=16種類の識別信
号が生成可能となり、16枚のプリント基板(1)が識
別できる。
ここで、本実施例では、制御回路(3C)に警告回路と
保護回路とが設けられており、制御回路(3C)では、
予め各々のプリント基板に与えられた固有信号(適宜な
メモリに記憶されている)と、検出回路(3b)から出
力される識別信号との一致・不一致が判定される。
そして、「一致」と判定された場合には、プリント基板
(1)が所定のスロット(20)に装着されているので
、信号処理部(3a)が所望動作可能とされる。
一方、「不一致」と判定された場合、プリント基板(1
)が所定外のスロワ) (20)に装着されているので
、警告回路では、例えば赤色の発光ダイオードを点灯さ
せて作業者に報知する等の処理が行なわれ、保護回路で
は、信号処理回路(3a)とコネクタ(5)とを電気的
に切断する等して、信号処理回路(3a)の破損等が回
避される。
以上説明したように、本実施例では、プリント基板(1
)が所定外のスロット(20)に装着されると、その旨
が作業者に報知されるとともに、信号処理回路(3a)
の破損等が回避される。
従って、プリント基板0)の装着が適正かつ容易に行な
えるとともに、所定外のスロワ1〜(20)にプリント
基板(1)が装着されても、信号処理回路(3a)の保
護が確実に行なえる。
次に、本発明の他の実施例を説明する。
第3図から理解されるように、本実施例では、マザーボ
ーlべ10)から出力された識別信号がデコーダ(検出
回路、制御回路)(1,1)に取り込まれ、その識別信
号に対応する機能を有するように、適宜なサブ回路(9
)が選択されて動作可能な状態とされる。
すなわち、プリント基板(1)は、全て同一の回路構成
(信号処理回路)を有し、その回路構成は全プリント基
板(1)で必ず使用される共通回路(7)と、デコーダ
(1])により選択されて使用されるサブ回路群(9)
・・・・とを有している。
そして、プリント基板(1)がスロワ) (20)に装
着されると、共通回路(7)と′リーブ回路(9)との
組合せにより、プリント基板(1)は自動的に識別信号
毎に異なる機能を発揮する。
従って、作業者は任意のプリント基板(1)をスロワ)
 (20)に装着すれば良いので、プリン)5板(1)
のメンテナンスが向上される。
また、プリント基板(1)の大量生産が行なえるので、
製造コストが廉価になる。
〔発明の効果〕
以上の説明で理解されるように、本発明に係るプリンI
・基板では、スロット固有の識別信号がマザーボード側
から出力されると、その識別信号が検出され、その検出
出力に基いて、信号処理回路が所望動作可能とされる制
御が行なわれる。
従って、プリント基板が所定のスロットに装着される必
要がある場合において、誤ったプリン1一基板が装着さ
れたときには、警告を作業者に与える回路、あるいはプ
リント基板の回路が保護される回路を信号処理回路に設
けておくことにより、プリント基板の装着が適正に行な
えるとともに、誤って装着されたプリント基板の回路が
保護される。
また、識別信号の検出出力に基いて、信号処理回路の機
能がプリント基板毎に自動的に設定されることが可能と
なるので、同一の回路構成を有するプリント基板が、任
意にスロットに装着されるだけで、そのプリント基板は
所望の機能を発揮することができる。
その結果、スロット毎にプリント基板の機能を設定する
などの必要がなくなり、プリント基板のメンテナンスが
向上される。
(1)はプリント基板、(3)は基板、(3a)は信号
処理回路、(3b)は検出回路、(3c)は制御回路、
(5)はコネクタ(基板側)、(10)はマザーボード
、(20)はスロ・ント、(2〇八)はコネクタ(スロ
ット内)、(7)は共通回路、(9)はサブ回路、(1
1)はデコーダである。
【図面の簡単な説明】
第1図は、本発明に係るプリント基板の好適な実施例の
斜視図、第2図は、識別信号を出力するスロット内コネ
クタ等の説明図、第3図は、他の実施例の電気的構成図
である。

Claims (1)

  1. 【特許請求の範囲】 マザーボードのスロット部分に、コネクタを介して電気
    的接続される基板と、 上記基板に設けられ、所望の信号処理が行なわれる信号
    処理回路と、 上記基板に設けられ、上記マザーボード側から出力され
    る上記スロット固有の識別信号が検出される検出回路と
    、 上記基板に設けられ、上記検出回路の検出出力に基いて
    、上記信号処理回路が所望動作可能に制御される制御回
    路と、 を有することを特徴とするプリント基板。
JP16638190A 1990-06-25 1990-06-25 プリント基板 Pending JPH0462897A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16638190A JPH0462897A (ja) 1990-06-25 1990-06-25 プリント基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16638190A JPH0462897A (ja) 1990-06-25 1990-06-25 プリント基板

Publications (1)

Publication Number Publication Date
JPH0462897A true JPH0462897A (ja) 1992-02-27

Family

ID=15830364

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16638190A Pending JPH0462897A (ja) 1990-06-25 1990-06-25 プリント基板

Country Status (1)

Country Link
JP (1) JPH0462897A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0822740A3 (en) * 1996-07-29 1998-06-17 Nec Corporation Automatic mounting or connecting recognition apparatus
EP1550875A1 (en) * 2003-12-30 2005-07-06 Teradyne, Inc. Apparatus and method for controlling insertion of a module
JP2010199444A (ja) * 2009-02-26 2010-09-09 Nec Corp モジュール実装システム及びモジュール実装方法
EP2863724A3 (en) * 2013-10-17 2015-07-29 ABB Oy Method and system for detection of a circuit board to be installed in an apparatus and apparatus
CN110221193A (zh) * 2019-07-03 2019-09-10 苏州欧菲特电子股份有限公司 一种印刷电路板在线检测设备

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0822740A3 (en) * 1996-07-29 1998-06-17 Nec Corporation Automatic mounting or connecting recognition apparatus
EP1550875A1 (en) * 2003-12-30 2005-07-06 Teradyne, Inc. Apparatus and method for controlling insertion of a module
US6975130B2 (en) 2003-12-30 2005-12-13 Teradyne, Inc. Techniques for controlling movement of a circuit board module along a card cage slot
JP2010199444A (ja) * 2009-02-26 2010-09-09 Nec Corp モジュール実装システム及びモジュール実装方法
EP2863724A3 (en) * 2013-10-17 2015-07-29 ABB Oy Method and system for detection of a circuit board to be installed in an apparatus and apparatus
CN110221193A (zh) * 2019-07-03 2019-09-10 苏州欧菲特电子股份有限公司 一种印刷电路板在线检测设备

Similar Documents

Publication Publication Date Title
EP0436891B1 (en) Electronic keying of multi-board systems
US4468612A (en) Arrangement for indicating when different types of electrical components are interconnected
US4791524A (en) Electrostatic discharge protection for electronic packages
US4675769A (en) Electronic board identification
US4042832A (en) Logic board interlock indication apparatus
US6720774B2 (en) Interchangeable fan control board with fault detection
JPH0462897A (ja) プリント基板
US6983385B2 (en) Configurable baseboard to power a mezzanine card and method
EP0136416A2 (en) A computer system accommodating program cartridges
KR950012453A (ko) 자기디스크모듈
US20140347063A1 (en) Fan test device
US6499071B1 (en) Interconnection system
US20110261495A1 (en) E-fuse System For Supplying Current To A Load Along More Than One Path
JP3669426B2 (ja) コネクタ不正接続保護回路
US6239714B1 (en) Controller for use in an interconnection system
JPH0755012Y2 (ja) アドレス設定構造
JP2687911B2 (ja) プリント配線基板の誤挿入防止機構
JP5061860B2 (ja) 実装回路及び半導体試験装置
JPH04194672A (ja) プリント基板の誤接続検出装置
JP2007096184A (ja) プリント配線基板の誤挿入による誤動作防止方法および誤動作防止構造
JPS61227000A (ja) 基板モジユ−ル誤***防止機能付き制御装置
JPS61204573A (ja) コネクタ及びケ−ブルによる電気装置構成法
JPH05236647A (ja) プラグイン電源方式
JPH10177080A (ja) 回路基板構造
IL169908A (en) Modular structure for electronic circuit connections