JPH0441628Y2 - - Google Patents

Info

Publication number
JPH0441628Y2
JPH0441628Y2 JP1989024214U JP2421489U JPH0441628Y2 JP H0441628 Y2 JPH0441628 Y2 JP H0441628Y2 JP 1989024214 U JP1989024214 U JP 1989024214U JP 2421489 U JP2421489 U JP 2421489U JP H0441628 Y2 JPH0441628 Y2 JP H0441628Y2
Authority
JP
Japan
Prior art keywords
circuit
signal
output
pulse
monostable multivibrator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1989024214U
Other languages
Japanese (ja)
Other versions
JPH01143519U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1989024214U priority Critical patent/JPH0441628Y2/ja
Publication of JPH01143519U publication Critical patent/JPH01143519U/ja
Application granted granted Critical
Publication of JPH0441628Y2 publication Critical patent/JPH0441628Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Manipulation Of Pulses (AREA)

Description

【考案の詳細な説明】 本考案は、外乱を含み平均周期の変化する周期
性パルスから、周期性のあるパルスのみを抽出
し、外乱の影響を除去しようとするものである。
[Detailed Description of the Invention] The present invention attempts to remove the influence of disturbance by extracting only periodic pulses from periodic pulses that include disturbance and whose average period changes.

例えばVTRの再生信号をタイムベースコレク
ター(TBC)に供給する場合に、再生信号中の
水平同期パルスを抽出する必要がある。その場合
に、例えば第1図Aに示すような再生映像信号に
おいて、Nで示すようなノイズがあり、このノイ
ズNが第1図Bに示すように水平同期パルスHと
共に抽出されると、TBCが誤動作するなどの不
都合が生じる。そこで従来から、単安定マルチバ
イブレータ等を用いて一の水平同期パルスから次
の水平同期パルスの位置に対応するゲート信号
(第1図C)を形成し、このゲート信号を用いて
所定周期の水平同期パルスHのみを抽出し、ノイ
ズNを除去することが行われている。
For example, when supplying a VTR playback signal to a time base collector (TBC), it is necessary to extract the horizontal synchronization pulse from the playback signal. In that case, for example, in the reproduced video signal as shown in FIG. 1A, there is noise as shown by N, and when this noise N is extracted together with the horizontal synchronizing pulse H as shown in FIG. 1B, TBC This may cause inconveniences such as malfunction. Therefore, conventionally, a monostable multivibrator or the like is used to form a gate signal (Fig. 1C) corresponding to the position of one horizontal synchronizing pulse to the next horizontal synchronizing pulse, and this gate signal is used to generate a horizontal Only the synchronizing pulse H is extracted and the noise N is removed.

ところがVTRにおいて、倍速再生やスロー再
生などの変速再生が行われるようになつてきた。
その場合に、変速再生を行うと、再生信号中の水
平同期信号の周期も変化し、例えば50倍速だと周
期が2倍になるなど、1/2〜2倍の範囲で大幅に
変化してしまう。そしてこのように水平周期が大
幅に変化すると、上述のような従来の装置では安
定な抽出ができなくなつてしまう。
However, variable speed playback such as double speed playback and slow playback has become available in VTRs.
In this case, if you perform variable speed playback, the period of the horizontal synchronization signal in the playback signal will also change. For example, at 50x speed, the period will double, and it will change significantly in the range of 1/2 to 2 times. Put it away. When the horizontal period changes significantly in this way, stable extraction becomes impossible with the conventional apparatus described above.

本考案はこのような点にかんがみ、簡単な構成
で、平均周期が大幅に変化しても、常に安定な抽
出が行えるようにしたものである。以下図面を参
照しながら本考案の一実施例について説明しよ
う。
In consideration of these points, the present invention has a simple configuration that allows stable extraction at all times even if the average period changes significantly. An embodiment of the present invention will be described below with reference to the drawings.

第2図において、第3図Aに示すような映像信
号から分離された第3図Bのようなパルス信号が
入力端子11に供給される。この入力端子11か
らの信号が単安定マルチバイブレータ(モノマル
チ)12,13の直列回路に供給されて第3図
C,Dに示すような信号が形成される。このモノ
マルチ13からの信号が立ち上がり傾斜が一定の
鋸歯状波形成回路14に供給されて第3図Eに示
すような信号が形成される。。この鋸歯状波信号
とモノマルチ12からの信号がサンプルホールド
回路15に供給されて、鋸歯状波のピーク値がサ
ンプルホールドされる。
In FIG. 2, a pulse signal as shown in FIG. 3B separated from a video signal as shown in FIG. 3A is supplied to the input terminal 11. In FIG. The signal from this input terminal 11 is supplied to a series circuit of monostable multivibrators (mono-multi) 12 and 13 to form signals as shown in FIGS. 3C and 3D. The signal from the monomulti 13 is supplied to a sawtooth wave forming circuit 14 having a constant rising slope, and a signal as shown in FIG. 3E is formed. . This sawtooth wave signal and the signal from the monomulti 12 are supplied to a sample and hold circuit 15, where the peak value of the sawtooth wave is sampled and held.

従つてこのサンプルホールド回路15の出力側
には第3図Fに実線で示すような信号が出力され
る。そしてさらにこの出力信号が積分回路16に
供給されることにより、第3図Fに破線で示すよ
うな信号が形成される。すなわちサンプルホール
ド回路15からのパルスの間隔に比例した電圧が
取り出され、積分回路16からは平均周期に比例
した電圧が取り出される。
Therefore, a signal as shown by the solid line in FIG. 3F is outputted to the output side of the sample and hold circuit 15. This output signal is further supplied to the integrating circuit 16, thereby forming a signal as shown by the broken line in FIG. 3F. That is, a voltage proportional to the pulse interval is extracted from the sample-and-hold circuit 15, and a voltage proportional to the average period is extracted from the integrating circuit 16.

そしてこの積分出力がウインドコンパレータ1
7に基準信号として供給されると共に、サンプル
ホールド出力が比較信号として供給され、第3図
Gに示すようにサンプルホールド出力が第3図F
の一点鎖線の範囲にある期間に信号が出力され
る。この出力信号とモノマルチ13からの信号と
がゲート回路18に供給されて、第3図Hに示す
ようにコンパレータ出力が高電位の期間に水平同
期パルスに関連したパルス信号が取り出され、出
力端子19に出力される。
And this integral output is the window comparator 1
7 as a reference signal, and the sample-and-hold output is supplied as a comparison signal, as shown in FIG.
A signal is output during a period within the range indicated by the dashed line. This output signal and the signal from the monomulti 13 are supplied to the gate circuit 18, and as shown in FIG. 19 is output.

こうして周期性パルスが抽出されるわけである
が、本考案によれば平均周期に比例した電圧とパ
ルス間隔に比例した電圧とを比較し、この比較出
力して抽出を行うようにしたので、パルスの平均
周期が変化しても、それに追従して抽出を行うこ
とができる。
In this way, periodic pulses are extracted.According to the present invention, the voltage proportional to the average period and the voltage proportional to the pulse interval are compared, and this comparison is output for extraction. Even if the average period changes, extraction can be performed following it.

なおノイズの直後の水平同期パルスに関連した
パルスH′が欠落するが、このような欠落によつ
てTBC等が誤動作するおそれはなく、問題は生
じない。
Although the pulse H' related to the horizontal synchronizing pulse immediately after the noise is missing, there is no risk that the TBC or the like will malfunction due to such missing, and no problem will occur.

また上述の回路において積分回路16の出力側
から導出された出力端子20にはパルスの周期に
比例した電圧が取り出されており、この電圧を用
いて例えばTBCに内蔵されているVCOのトラツ
キングを取ることもできる。
In addition, in the above-mentioned circuit, a voltage proportional to the pulse period is taken out from the output terminal 20 derived from the output side of the integrating circuit 16, and this voltage is used, for example, to track the VCO built in the TBC. You can also do that.

さらに第4図はサンプルホールドを繰り返すこ
とにより、より安定な抽出を行えるようにしたも
のである。
Furthermore, FIG. 4 shows a system in which more stable extraction can be performed by repeating sample hold.

すなわち第2図の回路の場合、積分回路16の
出力信号はノイズがあつた場合に多少影響を受
け、このためウインドコンパレータ17の検出範
囲を広くとる必要があつて、これによりノイズを
誤抽出するおそれがある。
In other words, in the case of the circuit shown in FIG. 2, the output signal of the integrating circuit 16 is affected to some extent by the presence of noise, and therefore the detection range of the window comparator 17 must be widened, which may result in erroneous noise extraction. There is a risk.

そこで第4図の回路においては、第2図のゲー
ト回路18の出力信号とサンプルホールド回路1
5の出力信号とを第2のサンプルホールド回路2
1に供給し、正しい水平同期パルスが得られたと
きの電圧を取り出す。この出力信号を第2の積分
回路22に供給し、この積分出力とサンプルホー
ルド回路15の出力信号とを第2のウインドコン
パレータ23に供給する。そしてこの比較出力と
モノマルチ13からの信号とを第2のゲート回路
24に供給してパルス信号の抽出を行う。
Therefore, in the circuit of FIG. 4, the output signal of the gate circuit 18 of FIG.
5 output signal to the second sample hold circuit 2.
1 and extract the voltage when a correct horizontal synchronization pulse is obtained. This output signal is supplied to the second integration circuit 22, and this integration output and the output signal of the sample hold circuit 15 are supplied to the second window comparator 23. Then, this comparison output and the signal from the monomulti 13 are supplied to the second gate circuit 24 to extract a pulse signal.

従つてこの回路において、サンプルホールド回
路21の出力信号が変動するのは、ゲート回路1
8で誤抽出が行われたときに限られ、極めて少な
いので、積分回路22からは非常に安定した平均
周期に比例した電圧が得られる。このためウイン
ドコンパレータ23の検出範囲を狭めることがで
き、より安定な抽出を行うことができる。
Therefore, in this circuit, the output signal of the sample and hold circuit 21 fluctuates because of the gate circuit 1.
This is limited to when erroneous extraction is performed in 8, which is extremely rare, and therefore, a very stable voltage proportional to the average period can be obtained from the integrating circuit 22. Therefore, the detection range of the window comparator 23 can be narrowed, and more stable extraction can be performed.

また第5図は本考案の他の実施例を示す。 Further, FIG. 5 shows another embodiment of the present invention.

図において積分回路16の出力が差動アンプ2
5に供給されると共に、端子26からの基準電圧
がアンプ25に供給される。このアンプ25の出
力が鋸歯状波形成回路14に帰還されて、鋸歯状
波の振幅が一定値になるように立ち上がりの傾斜
が制御される。そして端子26からの基準電圧と
サンプルホールド回路15からの信号とがウイン
ドコンパレータ17に供給されて、上述と同等の
比較出力が得られる。
In the figure, the output of the integrating circuit 16 is the differential amplifier 2
At the same time, the reference voltage from the terminal 26 is supplied to the amplifier 25. The output of this amplifier 25 is fed back to the sawtooth wave forming circuit 14, and the slope of the rising edge of the sawtooth wave is controlled so that the amplitude of the sawtooth wave becomes a constant value. Then, the reference voltage from the terminal 26 and the signal from the sample-and-hold circuit 15 are supplied to the window comparator 17, and a comparison output equivalent to that described above is obtained.

なおこの回路において、アンプ25の出力側か
ら導出された出力端子27にはパルスの周波数に
比例した電圧が取り出される。
In this circuit, a voltage proportional to the frequency of the pulse is taken out to the output terminal 27 derived from the output side of the amplifier 25.

こうして本考案によれば、極めて簡単な構成
で、平均周期が大幅に変化しても、常に安定な周
期性パルスの抽出が行われる。
Thus, according to the present invention, stable periodic pulses can always be extracted with an extremely simple configuration even if the average period changes significantly.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は外乱を含む周期性パルスの一例の波形
図、第2図は本考案の一例の系統図、第3図はそ
の説明のための波形図、第4図、第5図は他の例
の系統図である。 11は入力端子、12,13は単安定マルチバ
イブレータ、14は鋸歯状波形成回路、15はサ
ンプルホールド回路、16は積分回路、17はウ
インドコンパレータ、18はゲート回路、19,
20は出力端子である。
Fig. 1 is a waveform diagram of an example of a periodic pulse containing disturbance, Fig. 2 is a system diagram of an example of the present invention, Fig. 3 is a waveform diagram for explaining it, and Figs. FIG. 2 is an example system diagram. 11 is an input terminal, 12 and 13 are monostable multivibrators, 14 is a sawtooth wave forming circuit, 15 is a sample hold circuit, 16 is an integration circuit, 17 is a window comparator, 18 is a gate circuit, 19,
20 is an output terminal.

Claims (1)

【実用新案登録請求の範囲】 再生映像信号に含まれる疑似パルスを除去して
前記再生映像信号に含まれる同期信号のみを抽出
するようにした同期信号の抽出回路において、該
回路は a) 前記再生映像信号に含まれる上記疑似パル
ス及び同期信号に応答して所定幅のパルスを発
生する第1の単安定マルチバイブレータと、 b) この第1の単安定マルチバイブレータの出
力信号が供給されて所定時間遅延させた所定幅
のパルスを発生する第2の単安定マルチバイブ
レータと、 c) この第2の単安定マルチバイブレータの出
力パルスを受けて、鋸歯状波を発生する鋸歯状
波発生回路と、 d) この発生された鋸歯状波を上記第1の単安
定マルチバイブレータの出力パルスでサンプリ
ングするためのサンプルホールド回路と、 e) このサンプルホールド回路の出力信号を積
分するための積分回路と、 f) この積分回路の出力信号と上記サンプルホ
ールド回路の出力信号が供給されてそれぞれの
レベルを比較するコンパレータと、 g) このコンパレータの出力信号によつて上記
第2の単安定マルチバイブレータの出力パルス
をゲートして上記同期信号のみを抽出するゲー
ト回路、 とからなる同期信号の抽出回路。
[Claims for Utility Model Registration] A synchronization signal extraction circuit that removes pseudo pulses contained in a reproduced video signal and extracts only a synchronization signal contained in the reproduced video signal, which circuit comprises: a) the reproduction; a first monostable multivibrator that generates a pulse of a predetermined width in response to the above-mentioned pseudo pulse and synchronization signal included in the video signal; b) an output signal of the first monostable multivibrator is supplied for a predetermined period of time; a second monostable multivibrator that generates a delayed pulse of a predetermined width; c) a sawtooth wave generation circuit that generates a sawtooth wave in response to the output pulse of the second monostable multivibrator; d) ) a sample hold circuit for sampling the generated sawtooth wave with the output pulse of the first monostable multivibrator; e) an integrating circuit for integrating the output signal of the sample hold circuit; f) g) a comparator which is supplied with the output signal of the integrator circuit and the output signal of the sample-and-hold circuit and compares their respective levels; and g) gates the output pulse of the second monostable multivibrator with the output signal of the comparator. A gate circuit for extracting only the above-mentioned synchronization signal, and a synchronization signal extraction circuit comprising:
JP1989024214U 1989-03-02 1989-03-02 Expired JPH0441628Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1989024214U JPH0441628Y2 (en) 1989-03-02 1989-03-02

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1989024214U JPH0441628Y2 (en) 1989-03-02 1989-03-02

Publications (2)

Publication Number Publication Date
JPH01143519U JPH01143519U (en) 1989-10-02
JPH0441628Y2 true JPH0441628Y2 (en) 1992-09-30

Family

ID=31243875

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1989024214U Expired JPH0441628Y2 (en) 1989-03-02 1989-03-02

Country Status (1)

Country Link
JP (1) JPH0441628Y2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS508918A (en) * 1973-05-31 1975-01-29

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS508918A (en) * 1973-05-31 1975-01-29

Also Published As

Publication number Publication date
JPH01143519U (en) 1989-10-02

Similar Documents

Publication Publication Date Title
US4445092A (en) Periodic pulse forming circuit
US3758710A (en) Ducer and/or recorder time base error correction system,including converter,for video repro
JPS626393B2 (en)
JPH0441628Y2 (en)
JPH033307B2 (en)
JPS58707B2 (en) Vertical synchronization signal detection method and circuit
KR910020692A (en) Digital signal detector
JPS6155824B2 (en)
JPS6364117B2 (en)
JPS6027472B2 (en) Still image playback device
JPS63274290A (en) Detecting method for jitter of vtr recording and reproducing video signal
JPH0218636B2 (en)
JPH01305785A (en) Jitter correction device
JPS5837165Y2 (en) Synchronous signal processing device
JPS6149583A (en) Video signal recording method
JPH0346626Y2 (en)
JPS6350283A (en) Noise removal circuit
JPS625515B2 (en)
JPS6235787A (en) Noise eliminating circuit
JPS589498A (en) Generator of time axis error signal for reproduced signal
JPS58221574A (en) Detecting circuit of vertical synchronizing signal
JPS6217307B2 (en)
JPS6015195B2 (en) Carrier color signal processing circuit
JPS599966B2 (en) Synchronous signal generation circuit
JPS6222195B2 (en)