JPH043513B2 - - Google Patents

Info

Publication number
JPH043513B2
JPH043513B2 JP57150535A JP15053582A JPH043513B2 JP H043513 B2 JPH043513 B2 JP H043513B2 JP 57150535 A JP57150535 A JP 57150535A JP 15053582 A JP15053582 A JP 15053582A JP H043513 B2 JPH043513 B2 JP H043513B2
Authority
JP
Japan
Prior art keywords
signal
time
timer
display
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57150535A
Other languages
Japanese (ja)
Other versions
JPS5940190A (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15053582A priority Critical patent/JPS5940190A/en
Publication of JPS5940190A publication Critical patent/JPS5940190A/en
Publication of JPH043513B2 publication Critical patent/JPH043513B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F1/00Apparatus which can be set and started to measure-off predetermined or adjustably-fixed time intervals without driving mechanisms, e.g. egg timers
    • G04F1/005Apparatus which can be set and started to measure-off predetermined or adjustably-fixed time intervals without driving mechanisms, e.g. egg timers using electronic timing, e.g. counting means

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Predetermined Time Intervals (AREA)
  • Electromechanical Clocks (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、アナログ式電子時計にタイマーを付
与した場合の、タイマー設定モードを確認する様
式の改良およびタイマー設定の方法に関するもの
である。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an improved method for checking the timer setting mode and a timer setting method when a timer is provided to an analog electronic watch.

〔従来の技術〕[Conventional technology]

アナログ電子時計に簡単にタイマーを付与する
方式については種々考えられる。タイマーの設定
時間を液晶等の表示素子を用いて表示しても良い
が、時間合わせの構造が複雑となり使用上も容易
には使えない。
There are various ways to easily add a timer to an analog electronic watch. Although the set time of the timer may be displayed using a display element such as a liquid crystal, the structure for setting the time is complicated and it is not easy to use.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

アナログ電子時計に液晶等の表示素子を用いず
に時間合わせをする方法として、運針の間隔を変
化させ(例えば2秒ごと)、設定を行う方法があ
るが、この方法ではタイマーを設定しているの
か、或いはリセツトしているのか瞬時には判断が
できない。
One way to set the time on an analog electronic watch without using a display element such as a liquid crystal is to change the interval at which the hands move (for example, every 2 seconds), but this method involves setting a timer. It is not possible to instantly determine whether the system is running or has been reset.

一方、タイマーの設定期間を明確に視覚で確認
する方法として、運針を停止する方法もあるが、
従来の停止方法は、照明等の短時間の作動目的に
対応したものしかない。このため、タイマーを設
定するような長時間の運針停止を要求される作動
においては、運針の復帰にかかる時間が長く、こ
の間の遅れが補償されず、復帰後の現時間の表示
が遅れてしまう。
On the other hand, there is a way to clearly visually confirm the set period of the timer by stopping the movement of the hands.
Conventional stopping methods are only suitable for short-term operation purposes such as lighting. For this reason, in operations that require the hands to stop moving for a long time, such as when setting a timer, it takes a long time for the hands to restart, and this delay is not compensated for, resulting in a delay in the display of the current time after the timer returns. .

本発明の課題は、このような点に鑑みて、タイ
マーの設定の期間が視覚で容易に確認され、設定
後は現時間に遅れなく復帰でき、タイマーの時間
設定を容易に行うことのできるタイマー付きアナ
ログ時計を提供することにある。
In view of these points, an object of the present invention is to provide a timer that allows the time period for which the timer is set to be easily confirmed visually, returns to the current time without delay after setting, and allows the timer to be easily set. Our goal is to provide analog clocks with built-in clocks.

〔課題を解決するための手段および作用〕[Means and actions for solving the problem]

上記課題を解決するために本発明においては、 タイマー設定モード信号により時間設定可能の
タイマー部と、切り換え制御信号により第1の時
間基準信号とこれに比して速い第2の時間基準信
号とを選択的に時間表示信号として出力し、タイ
マー設定モード信号により無出力状態に設定され
る信号選択手段と、前記時間表示信号に基づきア
ナログ表示する時刻表示部と、タイマー設定モー
ド信号によりリセツトされ、第1の時間基準信号
をカウントする内部時刻記録手段と、タイマー設
定モード信号によりリセツトされ、前記時間表示
信号をカウントする表示時刻記録手段と、前記内
部時刻記録手段の値と該表示時刻記録手段の値と
の一致・不一致を判定して前記切り換え制御信号
を出力する判別手段とを備えるようにしている。
In order to solve the above problems, the present invention includes a timer unit whose time can be set by a timer setting mode signal, and a first time reference signal and a second time reference signal faster than the first time reference signal by a switching control signal. A signal selection means that selectively outputs a time display signal and is set to a non-output state by a timer setting mode signal; a time display section that displays an analog signal based on the time display signal; an internal time recording means for counting the time reference signal of 1; a display time recording means that is reset by a timer setting mode signal and counting the time display signal; a value of the internal time recording means; and a value of the display time recording means. and determining means for determining whether the switching control signal matches or does not match the switching control signal.

このような電子時計において、通常は内部時刻
記憶手段と、表示時刻記録手段の値が一定してい
るので、前記切り換え制御信号は一致を出力して
おり、信号選択手段において、第1の時間基準信
号が時間表示信号として選択出力され、時刻表示
部は、この信号により時刻を刻んでいる。
In such an electronic watch, since the values of the internal time storage means and the display time recording means are usually constant, the switching control signal outputs coincidence, and the signal selection means selects the first time reference. The signal is selectively outputted as a time display signal, and the time display unit keeps time based on this signal.

タイマーを設定するときは、タイマー設定モー
ド信号により、タイマー部が設定状態に移行す
る。この時、信号選択手段は、タイマー設定モー
ド信号に基づき無出力状態に設定され、時間表示
信号が出力されないので、時刻表示部は稼働を止
め、時刻表示は進まなくなる。また、内部時刻記
録手段と、表示時刻記録手段とは、タイマー設定
モード信号によりリセツトされる。その後、内部
時刻記録手段は、タイマー設定モードとなつた時
点、すなわち、時刻表示部が停止した時点から第
1の時間基準信号のカウントを開始する。この段
階では、時間表示信号が出力されていないため、
表示時刻記録手段は時間をカウントしていない。
そして、内部時刻記録手段と、表示時刻記録手段
の内容が異なるため、判別手段から出力される切
り換え制御信号は、一致から不一致に変わる。
When setting the timer, the timer section shifts to a setting state in response to a timer setting mode signal. At this time, the signal selection means is set to a non-output state based on the timer setting mode signal and no time display signal is output, so the time display section stops operating and the time display stops advancing. Further, the internal time recording means and the display time recording means are reset by a timer setting mode signal. After that, the internal time recording means starts counting the first time reference signal from the time when the timer setting mode is entered, that is, from the time when the time display section stops. At this stage, the time display signal is not output, so
The display time recording means does not count time.
Since the contents of the internal time recording means and the display time recording means are different, the switching control signal output from the determining means changes from coincidence to mismatch.

その後、タイマー部の設定が終了し、タイマー
設定モード信号が解除されたときは、切り換え制
御信号は不一致となつており、これにより、信号
選択手段では、第2の時間基準信号が選択出力さ
れる。第2の時間基準信号は、通常選択されてい
る第1の時間基準信号より速く、時刻表示部は時
刻を早送りで刻む。そして、表示時刻記録手段
は、この選択された第2の時間基準信号のカウン
トを開始する。一方、内部時刻記録手段は、第1
の時間基準信号をタイマー部の設定開始時点から
継続してカウントしている。そして、内部時刻記
録手段と、表示時刻記録手段との値が一致した時
に、切り換え制御信号が一致となり、信号選択手
段からは、第1の時間基準信号が、第2の時間基
準信号に代わり時間表示信号として選択出力さ
れ、時送表示部は、通常の通りの稼働にもどる。
Thereafter, when the setting of the timer section is completed and the timer setting mode signal is canceled, the switching control signals are inconsistent, and the signal selection means selects and outputs the second time reference signal. . The second time reference signal is faster than the normally selected first time reference signal, and the time display unit ticks the time in rapid forward motion. Then, the display time recording means starts counting the selected second time reference signal. On the other hand, the internal time recording means
The time reference signal is continuously counted from the time when the timer section starts setting. Then, when the values of the internal time recording means and the display time recording means match, the switching control signals match, and the signal selection means selects the first time reference signal as the time reference signal instead of the second time reference signal. It is selectively output as a display signal, and the time display section returns to normal operation.

上記のように、現時刻が正確に記録されている
内部時刻記録手段と、表示時刻記録手段とを比較
することにより、現時刻への正確な復帰が確保さ
れる。
As described above, by comparing the internal time recording means in which the current time is accurately recorded with the display time recording means, an accurate return to the current time is ensured.

また、上記タイマー部の設定時間を制御するパ
ルス状のタイマーセツト信号が入力した時から一
定の時間、前記タイマー設定モード信号を継続的
に出力する信号生成部と、前記タイマーセツト信
号を生成する外部操作部材とを備えていることが
望ましい。この場合は、前記タイマーセツト信号
により、タイマー設定モード信号が生成され、前
記タイマー部を設定状態に移行できる。さらに、
タイマーセツト信号自身で設定時間の増加、減少
が制御される。同時に、タイマー設定モード信号
により、上述したタイマーが設定モードにあるこ
とを示す機能が稼働する。このため、本発明に係
る電子時計のタイマーの設定がタイマーセツト信
号1つで可能となる。そして、タイマーセツト信
号を生成する外部操作部材を1つ、通常のアナロ
グ式電子時計に追設することのみで、このタイマ
ーの操作が可能となり、時計の外観をシンプルな
ものとすることができる。
Further, a signal generation section that continuously outputs the timer setting mode signal for a certain period of time from the time when a pulsed timer set signal that controls the setting time of the timer section is input, and an external device that generates the timer set signal. It is desirable to have an operation member. In this case, a timer setting mode signal is generated by the timer set signal, and the timer section can be shifted to the setting state. moreover,
The increase or decrease of the set time is controlled by the timer set signal itself. At the same time, the timer setting mode signal activates the above-described function indicating that the timer is in the setting mode. Therefore, the timer of the electronic timepiece according to the present invention can be set with a single timer set signal. The timer can be operated by simply adding one external operating member that generates a timer set signal to a normal analog electronic watch, and the appearance of the watch can be made simple.

〔実施例〕〔Example〕

以下で、実施例に基づき本発明を詳細に説明す
る。
The present invention will be explained in detail below based on examples.

第2図は本発明の一実施例を示すブロツク図で
ある。
FIG. 2 is a block diagram showing one embodiment of the present invention.

以下、第2図の各構成要素について説明する。
発振回路1、分周回路2、分周回路3、チヤタリ
ング防止回路6、ステツプモータ駆動パルス成形
回路8、ステツプモータ9、輪列10、時・分・
秒針11は、水晶振動子を時間基準源とするクオ
ーツ式アナログ時計を例に周知であるので詳細な
説明を省く。
Each component in FIG. 2 will be explained below.
Oscillation circuit 1, frequency dividing circuit 2, frequency dividing circuit 3, chattering prevention circuit 6, step motor drive pulse forming circuit 8, step motor 9, gear train 10, hours, minutes,
The second hand 11 is well known in the case of quartz analog watches that use a crystal oscillator as a time reference source, so a detailed explanation will be omitted.

4はプツシユ式の外部操作部材であり、プツシ
ユしたときに、通常は“Low”にプルダウンさ
れている端子aが“Hi”になる。5はリユウズ
式の外部操作部材であり、1段目、2段目の2状
態を有し、1段目では端子bが“Low”を維持
し、2段目では端子bが“Hi”となる。又、2
段目では時・分・秒針の針合わせができるように
構成されている。
4 is a push-type external operating member, and when it is pushed, terminal a, which is normally pulled down to "Low", becomes "Hi". Reference numeral 5 denotes a reuse-type external operation member, which has two states: the first stage and the second stage. In the first stage, terminal b maintains "Low", and in the second stage, terminal b becomes "Hi". Become. Also, 2
The stage is structured so that the hour, minute, and second hands can be set.

スイツチ回路7は、4種類の信号sa′,Smode,
S′mode,Sresetを出力する。即ち、信号Sa′は外
部操作部材4がプツシユされたときに瞬間的に
“Hi”となる。信号Smodeは外部操作部材5が1
段目で、かつタイマー0検出回路15の出力信号
OTが“Hi”のときに外部操作部材4が入漁区さ
れると“Low”から“Hi”に変わり、その後外
部操作部材4が2〜4秒入力されないと“Low”
に戻る。信号S′modeは信号Smodeが“Hi”にな
るとき瞬間的に“Hi”となる。信号Sresetはタ
イマー0検出回路15の出力信号OTが“Low”
で、外部操作部材4が1〜2秒押された場合と、
外部操作部材5が2段目になつた場合に瞬間提起
に“Hi”となる。尚、スイツチ回路のこれらの
機能は通常周知のロジツク回路の組合せにより達
成されるが、具体的な構成は本発明の主題ではな
いので省略する。
The switch circuit 7 receives four types of signals sa', Smode,
Outputs S′mode and Sreset. That is, the signal Sa' momentarily becomes "Hi" when the external operating member 4 is pushed. The signal Smode indicates that the external operating member 5 is 1.
and the output signal of the timer 0 detection circuit 15
If the external operating member 4 enters a fishing zone when OT is "Hi", it changes from "Low" to "Hi", and if no input is made to the external operating member 4 for 2 to 4 seconds after that, it becomes "Low".
Return to The signal S'mode momentarily becomes "Hi" when the signal Smode becomes "Hi". For the signal Sreset, the output signal OT of the timer 0 detection circuit 15 is “Low”
When the external operation member 4 is pressed for 1 to 2 seconds,
When the external operating member 5 reaches the second stage, it becomes "Hi" momentarily. These functions of the switch circuit are usually achieved by a combination of well-known logic circuits, but the specific structure is not the subject of the present invention and will therefore be omitted.

12,13,14,15,16,17はタイマ
ー部である。秒カウンター12はタイマーがスタ
ートされるとCp端子より入力する1Hz信号φ1
カウントする60進カウンターで、Ca端子より1
分信号φminを出力し、R端子に入力する信号
Sresetが“Hi”になるとリセツトされる。
12, 13, 14, 15, 16, and 17 are timer units. The second counter 12 is a sexagesimal counter that counts the 1 Hz signal φ 1 input from the Cp terminal when the timer is started, and the second counter 12 counts the 1 Hz signal φ 1 input from the Cp terminal.
The signal that outputs the minute signal φmin and inputs it to the R terminal
It is reset when Sreset becomes “Hi”.

分カウンター13は、タイマーの設定信号Sset
によりアツプされ、1分信号φminによりダウン
される60進のアツプダウンカウンターであり、信
号Sresetが“Hi”になるとリセツトされ、状態
が59から0になるとアツプキヤリーUcaが瞬間的
に“Hi”になり、状態が0から59になるとダウ
ンキヤリーDcaが瞬間的に“Hi”となる。
The minute counter 13 receives a timer setting signal Sset
This is a sexagesimal up-down counter that is raised by 1 minute signal φmin and decremented by 1 minute signal φmin. It is reset when signal Sreset becomes "Hi", and when the state changes from 59 to 0, up-down counter Uca momentarily becomes "Hi". , when the status changes from 0 to 59, the down carry Dca momentarily becomes “Hi”.

時カウンター14は、分カウンター13のアツ
プキヤリーUcaによりアツプされ、ダウンキヤリ
ーDcaによりダウンされる2進のアツプダウンカ
ウンターであり、信号Sresetが“Hi”になると
リセツトされる。
The hour counter 14 is a binary up-down counter that is turned up by the up-carry Uca and down by the down-carry Dca of the minute counter 13, and is reset when the signal Sreset becomes "Hi".

タイマー0検出回路15は、分カウンター13
と時カウンター14の状態が共に0になつた瞬間
にだけ“Low”から“Hi”となる信号O′Tと、
分カウンター13と時カウンター14の状態が共
に0のときは“Hi”で他のときは“Low”とな
る信号OTを出力する。
The timer 0 detection circuit 15 includes a minute counter 13.
and a signal O'T that changes from "Low" to "Hi" only at the moment when the states of the time counter 14 both become 0,
When the state of both the minute counter 13 and the hour counter 14 is 0, a signal OT is output which is "Hi" and is "Low" otherwise.

ブザー鳴鐘回路16は信号O′Tが“Hi”とな
つた瞬間から1秒間ブザー17を鳴鐘するように
構成されている。
The buzzer ringing circuit 16 is configured to ring the buzzer 17 for one second from the moment the signal O'T becomes "Hi".

ブザー17としては圧電式ブザー及び電磁式ブ
ザー等が考えられる。
As the buzzer 17, a piezoelectric buzzer, an electromagnetic buzzer, etc. can be considered.

内部時刻カウンター18は、本来の時刻を知る
ための8192進カウンターであり、1Hz信号φ1
カウントし、信号S′modeが“Hi”になるとリセ
ツトされる。
The internal time counter 18 is an 8192 binary counter for determining the actual time, counts the 1 Hz signal φ1 , and is reset when the signal S'mode becomes "Hi".

表示時刻カウンター19は、時・分・秒針11
の表示位置を知るための8192進カウンターであ
り、内部時刻カウンター18と全く同様に構成さ
れ、モータ駆動信号φMをカウントし、信号
S′modeが“Hi”になるとリセツトされる。
The display time counter 19 has hour, minute, and second hands 11
This is an 819 binary counter for knowing the display position of
It is reset when S'mode becomes "Hi".

一致検出回路20は内部時刻カウンター18と
表示時刻カウンター19の状態を比較し、内容が
一致しているときには“Hi”での他の時は、
“Low”となる一致信号Yeを出力する。
The coincidence detection circuit 20 compares the states of the internal time counter 18 and the display time counter 19, and when the contents match, it is "Hi" and at other times,
Outputs a match signal Ye that goes “Low”.

モータ駆動制御回路21は(第3図に示す回路
により)信号Smodeと信号Yeの論理状態を判別
し、1Hz信号φ1又は16Hz信号φ16をモータ駆動信
号φMとして出力する。
The motor drive control circuit 21 (by the circuit shown in FIG. 3) determines the logical states of the signal Smode and the signal Ye, and outputs the 1 Hz signal φ 1 or the 16 Hz signal φ 16 as the motor drive signal φ M.

尚、22,26はインバータ、23はORゲー
ト、24,25,27はANDゲートである。
Note that 22 and 26 are inverters, 23 is an OR gate, and 24, 25, and 27 are AND gates.

以上で第2図の各構成要素についての説明を終
わり、次に第3図に第2図のモータ駆動用制御回
路21の具体的構成例を示し説明する。
This concludes the explanation of each component shown in FIG. 2, and next, a specific example of the structure of the motor drive control circuit 21 shown in FIG. 2 will be shown and explained in FIG.

第3図に於いて、28,29はインバータ、3
0,31はANDゲート、32はORゲートであ
る。又、端子I1にはスイツチ制御回路7から出力
される信号Smodeが、端子I2には一致検出回路2
0より出力されるYeが、端子I3には分周集回路
2より出力される16Hz信号φ16が、端子I4には分
周回路3より出力される1Hz信号φ1が入力する。
又、モータ駆動信号φMを出力する端子O1は、表
示時刻カウンター19及びステツプモータ駆動パ
ルス成形回路8に接続される。
In Fig. 3, 28 and 29 are inverters;
0 and 31 are AND gates, and 32 is an OR gate. Also, the signal Smode output from the switch control circuit 7 is output to the terminal I1 , and the coincidence detection circuit 2 is output to the terminal I2.
The 16 Hz signal φ 16 output from the frequency dividing circuit 2 is input to the terminal I 3 , and the 1 Hz signal φ 1 output from the frequency dividing circuit 3 is input to the terminal I 4 .
Further, the terminal O 1 for outputting the motor drive signal φ M is connected to the display time counter 19 and the step motor drive pulse shaping circuit 8 .

ANDゲート30は、信号Smodeが“Low”
で、かつ一致信号Yeが“Low”のとき(タイマ
ーセツトが終了して内部時刻カウンター18と表
示時刻カウンター19の内容が一致していないと
き)に16Hz信号がφ16をモータ駆動信号φMとして
選択する。
The AND gate 30 has a signal Smode “Low”
, and when the match signal Ye is “Low” (when the timer set is completed and the contents of the internal time counter 18 and the display time counter 19 do not match), the 16Hz signal is set to φ16 as the motor drive signal φM. select.

ANDゲート31は、信号Smodeが“Low”
で、かつ一致信号Yeが“Hi”のとき(タイマー
セツトが終了し、秒針が早送りされて、表示時刻
が現在時刻に追いついたとき)に1Hz信号φ1
モータ駆動信号φMとして選択する。
In the AND gate 31, the signal Smode is “Low”
, and when the coincidence signal Ye is "Hi" (when the timer set is completed, the second hand is fast-forwarded, and the displayed time has caught up with the current time), the 1 Hz signal φ 1 is selected as the motor drive signal φ M.

従つて第3図の様にモータ駆動制御回路が構成
されていれば、タイマーセツト中(Smodeが
“Hi”のとき)はステツプモータが駆動されず秒
針が停止する。
Therefore, if the motor drive control circuit is configured as shown in FIG. 3, the step motor will not be driven and the second hand will stop during timer setting (when Smode is "Hi").

以上で第3図の説明を終わり、次に第2図のブ
ロツク図により、本実施例によるタイマー付アナ
ログ電子時計の動作を説明する。
This concludes the explanation of FIG. 3, and next, the operation of the analog electronic timer with timer according to this embodiment will be explained with reference to the block diagram of FIG.

通常時刻表示中(時・分・秒針は1Hz運針を
し、現在時刻を表示中)に、外部操作部材4がワ
ンプツシユされると、信号Smodeが“Hi”とな
り、同時に信号Sa′と信号S′modeも瞬間的に
“Hi”となる。これによりモータ駆動回路21は
モータ駆動信号φMを出力しなくなり、秒針が止
まる。これと同時に内部時刻カウンター18と表
示時刻カウンター19がリセツトされ、次の1Hz
信号φ1により内部時刻カウンター18と表示時
刻カウンター19の一致がはずれ、一致検出回路
20の出力信号Yeが“Low”となる。同時に
ANDゲート27,25によりセツト信号Ssetが
出力され、分カウンター13がアツプされる。
又、ORゲート23とANDゲート24により1Hz
信号φ1が秒カウンター12に入力されタイマー
がスタートする。以後2秒以内の間隔で外部操作
部材4をプツシユすると押された回数だけ分カウ
ンター13がアツプする。
When the external operating member 4 is pressed during normal time display (the hour, minute, and second hands move at 1Hz and display the current time), the signal Smode becomes "Hi" and at the same time the signal Sa' and the signal S' mode also becomes “Hi” momentarily. As a result, the motor drive circuit 21 no longer outputs the motor drive signal φ M , and the second hand stops. At the same time, the internal time counter 18 and display time counter 19 are reset, and the next 1Hz
Due to the signal φ 1 , the internal time counter 18 and the display time counter 19 do not match, and the output signal Ye of the match detection circuit 20 becomes "Low". at the same time
A set signal Sset is outputted by the AND gates 27 and 25, and the minute counter 13 is turned up.
Also, 1Hz by OR gate 23 and AND gate 24
The signal φ 1 is input to the second counter 12 and the timer is started. Thereafter, when the external operating member 4 is pushed at intervals of 2 seconds or less, the counter 13 is incremented by the number of times the external operating member 4 is pushed.

尚、タイマーの設定時間は、時カウンター14
の出力Q1が“Hi”になるとANDゲート25から
セツト信号Ssetが出力されなくなるため最大60分
である。
The timer setting time is determined by the hour counter 14.
When the output Q1 becomes "Hi", the set signal Sset is no longer output from the AND gate 25, so the maximum time is 60 minutes.

タイマー設定終了後、外部操作部材4を2〜4
秒操作しなければスイツチ制御回路7の信号
Smodeが“Hi”から“Low”に変わりタイマー
セツト終了となる。この時モーター駆動制御回路
21は内部時刻カウンター18と表示時刻カウン
ター19の内容が一致するまで、すなわち一致検
出回路20の出力信号Yeが“Low”から“Hi”
に変わるまで16Hz信号φ16をモータ駆動信号φM
して選択する。一致した後は、1Hz信号φ1をモ
ータ駆動信号φMとして選択する。従つてタイマ
ーセツト終了後秒針は16Hzで早送りされ、現在時
刻に追いつくと1Hzの通常運針となる。
After setting the timer, press the external operation member 4 from 2 to 4.
If the switch is not operated for seconds, the signal from the switch control circuit 7
Smode changes from “Hi” to “Low” and the timer set ends. At this time, the motor drive control circuit 21 operates until the contents of the internal time counter 18 and the display time counter 19 match, that is, the output signal Ye of the match detection circuit 20 changes from "Low" to "Hi".
Select the 16Hz signal φ 16 as the motor drive signal φ M until it changes to . After they match, the 1 Hz signal φ 1 is selected as the motor drive signal φ M. Therefore, after the timer setting is completed, the second hand is fast-forwarded at 16Hz, and when it catches up with the current time, it returns to normal movement at 1Hz.

尚、タイマースタート後は、秒カウンター12
から1分ごとに1分信号φminが出力され、分カ
ウンター13をダウンする。
In addition, after the timer starts, the second counter 12
A 1-minute signal φmin is output every minute from then on, and the minute counter 13 is turned down.

分カウンター13と時カウンター14が共に0
(タイマーの残り時間が0)になると、タイマー
0検出回路15より出力される信号がOTが
“Hi”になり、ORゲート23の出力が“Low”
になるため、ANDゲート24が1Hz信号φ1を通
過させず、タイマーがストツプする。同時に信号
O′Tが瞬間的に“Hi”となり、ブザー鳴鐘回路
16はブザー17を1秒間鳴鐘させ、タイマーが
終了したことを知らせる。
Minute counter 13 and hour counter 14 are both 0
(When the remaining time of the timer reaches 0), the signal OT output from the timer 0 detection circuit 15 becomes "Hi", and the output of the OR gate 23 becomes "Low".
Therefore, the AND gate 24 does not pass the 1 Hz signal φ 1 and the timer stops. signal at the same time
O'T becomes "Hi" momentarily, and the buzzer ringing circuit 16 causes the buzzer 17 to ring for one second to notify that the timer has ended.

尚、タイマー終了前にタイマーをリセツトする
ときは、外部操作部材4を1〜2秒押しつづける
とスイツチ制御回路7の出力信号Sresetが瞬間的
に“Hi”となり秒カウンター12と分カウンタ
ー13と時カウンター14のR端子に入力され、
内容がリセツトされる。これによりタイマー終了
と同じ状態となるためタイマー0検出回路15よ
り出力される信号OTが“Hi”になり、タイマー
がストツプする。同時に信号O′Tが瞬間的に
“Hi”となり、ブザー17が1秒間鳴りタイマー
リセツトを知らせる。
In addition, when resetting the timer before the timer ends, if you keep pressing the external operating member 4 for 1 to 2 seconds, the output signal Sreset of the switch control circuit 7 will become "Hi" momentarily, and the seconds counter 12, minute counter 13, and hour will be reset. is input to the R terminal of the counter 14,
The contents will be reset. This results in the same state as when the timer ends, so the signal OT output from the timer 0 detection circuit 15 becomes "Hi" and the timer is stopped. At the same time, the signal O'T becomes "Hi" momentarily, and the buzzer 17 sounds for one second to notify the timer reset.

以上第2図の様に構成すると、タイマーセツト
開始と同時に指針が停止し、又、タイマーセツト
同時にタイマーもスタートする。そしてタイマー
セツト終了後は秒針が早送りで現在時間に追いつ
き、以後通常運針となるタイマー付アナログ電子
時計が可能となる。
With the configuration as shown in FIG. 2, the pointer stops at the same time as the timer is set, and the timer also starts at the same time as the timer is set. After the timer setting is completed, the second hand fast forwards to catch up with the current time, and from then on, the analog electronic watch with a timer can operate normally.

以上で本実施例の説明を終わる。 This concludes the explanation of this embodiment.

本発明の実施例では、タイマー設定時の外部操
作部材による操作数を分設定としたが、たとえば
時の設定あるいは秒の設定、又はそれらの組合せ
とするなどは任意である。又、タイマー動作中の
外部操作部材による操作をリセツトとしたが、た
とえばタイマーの残り時間表示とするなどタイマ
ーの任意の機能に対応させることは自由である。
又、タイマーセツト終了後は早送りで現在時間ま
で早送りされるとしたが、たとえば2秒送りで
徐々に現在時間に追いつくとか、1秒送りで遅れ
たままにするなどは自由である。
In the embodiment of the present invention, the number of operations by the external operating member when setting the timer is set to minutes, but it may be set to hours, seconds, or a combination thereof, for example. Further, although the operation by the external operation member during the timer operation is described as a reset, it is free to correspond to any function of the timer, such as displaying the remaining time of the timer.
Furthermore, after the timer set is completed, the timer is fast-forwarded to the current time, but it is possible to change the timer to 2 seconds to gradually catch up with the current time, or 1 second to keep the time delayed.

〔効果〕〔effect〕

以上説明したように、本発明は、タイマー付き
の電子時計において、タイマー設定の期間中、時
刻を表示する指針を停止させる機能が付加されて
おり、タイマーの設定モーダが視覚で確認できる
ため、特別なデイジタル表示なしで簡単にタイマ
ーの付いた時計を構成できる。
As explained above, the present invention is an electronic watch with a timer, which is equipped with a function to stop the hand that displays the time during the timer setting period, and the timer setting mode can be visually checked, making it special. A clock with a timer can be easily configured without a digital display.

また、タイマー設定後は指針を早送りすること
により、現時刻に復帰でき、さらにタイマー設定
中の経過時間、および現時刻への復帰時間を記録
する内部時刻記録手段を保持しているため、正確
な現時刻への復帰が可能である。
In addition, after setting the timer, you can return to the current time by fast forwarding the hand, and it also has an internal time recording means to record the elapsed time while setting the timer and the time to return to the current time, so it is accurate. It is possible to return to the current time.

加えて、タイマーセツト信号により、タイマー
設定を可能とするタイマー設定モード信号が生成
できる信号生成部を備えた場合は、このタイマー
セツト信号を生成する1つの外部操作部材を追設
すれば良い。すなわち、この追設された1つの外
部操作により、タイマー設定状態に移行でき、さ
らに、タイマー設定時間の増減といる制御が可能
となる。このように、タイマー機能が付加されて
いながら、1つの外部操作部材で操作が可能であ
り、この時計の外観は、シンプルなものとするこ
とができる。そして、タイマー設定操作も容易と
なる。
In addition, if a signal generation section capable of generating a timer setting mode signal that enables timer setting based on the timer set signal is provided, one external operating member for generating this timer set signal may be additionally provided. That is, by this one additional external operation, it is possible to shift to the timer setting state, and furthermore, it is possible to control the timer setting time to increase or decrease. In this way, although the timer function is added, it can be operated with one external operation member, and the appearance of this watch can be made simple. Also, the timer setting operation becomes easy.

このように、簡単な構成で、アナログ電子時計
の多機能化を実現することが可能となる。
In this way, it is possible to realize multifunctional analog electronic watches with a simple configuration.

【図面の簡単な説明】[Brief explanation of drawings]

第1図……本発明を用いたタイマー付アナログ
電子時計の外観図、第2図……本発明の一実施例
を示すブロツク図、第3図……第2図のモータ駆
動制御回路21の具体的構成例 1……発振回路、2,3……分周回路、4,5
……外部操作部材、6……チヤタリング防止回
路、7……スイツチ制御回路、8……ステツプモ
ータ駆動パルス成形回路、9……ステツプモー
タ、10……輪列、11……時・分・秒針、12
……秒カウンター、13……分カウンター、14
……時カウンター、15……タイマー0検出回
路、16……ブザー鳴鐘回路、17……ブザー、
18……内部時刻カウンター、19……表示時刻
カウンター、20……一致検出回路、21……モ
ータ駆動制御回路。
Fig. 1: An external view of an analog electronic timepiece with a timer according to the present invention, Fig. 2: A block diagram showing an embodiment of the present invention, Fig. 3: A diagram of the motor drive control circuit 21 of Fig. 2. Specific configuration example 1... Oscillation circuit, 2, 3... Frequency dividing circuit, 4, 5
... External operation member, 6 ... Chattering prevention circuit, 7 ... Switch control circuit, 8 ... Step motor drive pulse forming circuit, 9 ... Step motor, 10 ... Wheel train, 11 ... Hour, minute, and second hands. , 12
...Second counter, 13...Minute counter, 14
...Hour counter, 15...Timer 0 detection circuit, 16...Buzzer ringing circuit, 17...Buzzer,
18... Internal time counter, 19... Display time counter, 20... Coincidence detection circuit, 21... Motor drive control circuit.

Claims (1)

【特許請求の範囲】[Claims] 1 外部操作部材からの入力に基づいて発生する
タイマーの設定モード信号により時間設定可能と
なるタイマー部と、切り換え制御信号により第1
の時間基準信号とこれに比して速い第2の時間基
準信号とを選択的に時間表示信号として出力し、
該タイマー設定モード信号により無出力状態に設
定される信号選択手段と、該時間表示信号に基づ
き駆動されるステツプモータにより作動される指
針を有する時刻表示部と、該タイマー設定モード
信号によりリセツトされ、第1の時間基準信号を
カウントする内部時刻記録手段と、該タイマー設
定モード信号によりリセツトされ、該時間表示信
号をカウントする表示時刻記録手段と、該内部時
刻記録手段の値と該表示時刻記録手段の値との一
致・不一致を判定して前記切り換え制御信号を出
力する判別手段とを有することを特徴とするタイ
マー付電子時計。
1. A timer part whose time can be set by a timer setting mode signal generated based on input from an external operating member, and a timer part whose time can be set by a switching control signal.
selectively outputting the time reference signal and a second time reference signal faster than the time reference signal as a time display signal;
a signal selection means that is set to a non-output state by the timer setting mode signal; a time display section having a pointer operated by a step motor driven based on the time display signal; and a time display section that is reset by the timer setting mode signal; an internal time recording means for counting the first time reference signal; a display time recording means for counting the time display signal when reset by the timer setting mode signal; and a value of the internal time recording means and the display time recording means. 1. A timer-equipped electronic timepiece, characterized in that it has a determining means for determining whether the value matches or does not match the value of , and outputs the switching control signal.
JP15053582A 1982-08-30 1982-08-30 Electronic timepiece with timer Granted JPS5940190A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15053582A JPS5940190A (en) 1982-08-30 1982-08-30 Electronic timepiece with timer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15053582A JPS5940190A (en) 1982-08-30 1982-08-30 Electronic timepiece with timer

Publications (2)

Publication Number Publication Date
JPS5940190A JPS5940190A (en) 1984-03-05
JPH043513B2 true JPH043513B2 (en) 1992-01-23

Family

ID=15498986

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15053582A Granted JPS5940190A (en) 1982-08-30 1982-08-30 Electronic timepiece with timer

Country Status (1)

Country Link
JP (1) JPS5940190A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5746187A (en) * 1980-09-04 1982-03-16 Citizen Watch Co Ltd Electronic watch with timer
JPS5770479A (en) * 1980-10-21 1982-04-30 Citizen Watch Co Ltd Hand type electronic watch with lamp illumination

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5746187A (en) * 1980-09-04 1982-03-16 Citizen Watch Co Ltd Electronic watch with timer
JPS5770479A (en) * 1980-10-21 1982-04-30 Citizen Watch Co Ltd Hand type electronic watch with lamp illumination

Also Published As

Publication number Publication date
JPS5940190A (en) 1984-03-05

Similar Documents

Publication Publication Date Title
US4196583A (en) Analogue electronic alarm timepiece
JPH0347718B2 (en)
JP3742128B2 (en) Electronic clock
JPH043513B2 (en)
JPH0314150B2 (en)
JPH0217354Y2 (en)
JPS641680Y2 (en)
US4293939A (en) Electronic timepiece having an alarm system
JPS6212870B2 (en)
JP2000131469A (en) Analog electronic watch
JP3745052B2 (en) Pointer-type electronic watch
JPS58196481A (en) Hand display stopwatch
JPS593715B2 (en) Electronic watch battery life warning device
JPS6032146B2 (en) 2-hand crystal wristwatch
JPS6045388B2 (en) Electronic equipment with notification function
JPS5940189A (en) Analog electronic timepiece with timer
JPH0314149B2 (en)
JPH0359394B2 (en)
JPH0359395B2 (en)
JPS5940188A (en) Electronic timepiece with timer function
JPS5814625B2 (en) Stopwatch device
JPS5934987B2 (en) electronic clock
JPS5942270B2 (en) Analog electronic clock with alarm and its alarm setting method
JPH0228838B2 (en)
JPH0347717B2 (en)