JPH0435113B2 - - Google Patents

Info

Publication number
JPH0435113B2
JPH0435113B2 JP59111771A JP11177184A JPH0435113B2 JP H0435113 B2 JPH0435113 B2 JP H0435113B2 JP 59111771 A JP59111771 A JP 59111771A JP 11177184 A JP11177184 A JP 11177184A JP H0435113 B2 JPH0435113 B2 JP H0435113B2
Authority
JP
Japan
Prior art keywords
signal
sample
output
outputting
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59111771A
Other languages
Japanese (ja)
Other versions
JPS60253392A (en
Inventor
Yoshiki Mizutani
Tadashi Kasezawa
Atsumichi Murakami
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP11177184A priority Critical patent/JPS60253392A/en
Priority to EP19850300544 priority patent/EP0153034B1/en
Priority to DE8585300544T priority patent/DE3585799D1/en
Publication of JPS60253392A publication Critical patent/JPS60253392A/en
Publication of JPH0435113B2 publication Critical patent/JPH0435113B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 [発明の技術分野] この発明は適応型輝度信号色信号分離フイルタ
に関し、特に、PAL方式の複合映像信号から輝
度信号(以下、Y信号と称する)と、色信号(以
下、C信号と称する)とを分離して取出す輝度信
号色信号分離フイルタ(以下、YC分離フイルタ
と称する)に関するものであつて、PAL方式の
アナログ複合テレビジヨン信号をデイジタル信号
に変換した後、デイジタル的にY信号とC信号の
分離を行なうような適応型輝度信号色信号分離フ
イルタに関する。
Detailed Description of the Invention [Technical Field of the Invention] The present invention relates to an adaptive luminance signal/chrominance signal separation filter, and in particular, to a luminance signal (hereinafter referred to as Y signal) and a chrominance signal (hereinafter referred to as Y signal) from a PAL composite video signal. This relates to a luminance signal and chrominance signal separation filter (hereinafter referred to as YC separation filter) that separates and extracts a luminance signal (hereinafter referred to as C signal) and a chrominance signal (hereinafter referred to as C signal), and after converting a PAL analog composite television signal into a digital signal, The present invention relates to an adaptive luminance signal/chrominance signal separation filter that digitally separates a Y signal and a C signal.

[従来技術] 現行のカラーテレビジヨン標準方式では、Y信
号とC信号は、周波数多重された複合信号として
送信されており、受像機では、受信された複合信
号からY信号とC信号を正しく分離する必要があ
る。
[Prior art] In the current color television standard system, the Y signal and C signal are transmitted as a frequency-multiplexed composite signal, and the receiver must correctly separate the Y signal and C signal from the received composite signal. There is a need to.

一般に、PAL方式の複合テレビジヨン信号P
は、輝度信号Yと、2つの色差信号UおよびV
(またはIおよびQ)を色副搬送波周波数SCにて
直角2相変調した色信号Cとの複合信号であつ
て、次式のごとく書き表わされる。
Generally, PAL system composite television signal P
is a luminance signal Y and two color difference signals U and V
(or I and Q) with a color signal C which is quadrature two-phase modulated at a color subcarrier frequency SC , and is expressed as the following equation.

P=Y+C =Y+Usin(2πSCt) ±Vcos(2πSCt) 上述の式において、第3頁に付けられた符号
“±”は、上述の信号Pにおいて奇数走査線で
“+”、偶数走査線で“−”である。すなわち、走
査線ごとにV成分を反転する。フレーム周波数を
F(25Hz)、フイールド周波数をV(50Hz)および
水平走査周波数をH(15.625KHz)とすれば、上述
の色副搬送波周波数SCとの間には、 SC=(284−1/4+1/625)M =(284−1/4+1/625)625/2・
V =(284−1/4+1/625)625F なる関係が成立する。すなわち、上述の色副搬送
波周波数SCと水平走査周波数Mは、1/4ラインオ
フセツトの関係にある。このため、PAL方式の
複合テレビジヨン信号を色副搬送波周波数の4倍
の標本化周波数Sにて同期標本化した標本化信号
系列は、画面上において、第1図に示したような
2次元配列となる。すなわち、4ライン周期で色
信号の位相は同一のものが繰返される。
P=Y+C =Y+Usin (2π SC t) ±Vcos (2π SC t) In the above formula, the sign “±” on the third page is “+” for the odd scanning line and “+” for the even scanning line in the above-mentioned signal P. The line is “-”. That is, the V component is inverted for each scanning line. frame frequency
F (25Hz), field frequency V (50Hz), and horizontal scanning frequency H (15.625KHz), the difference between the above color subcarrier frequency SC is SC = (284-1/4 + 1/625) M = (284−1/4+1/625)625/2・
The relationship V = (284-1/4 + 1/625)625 F holds true. That is, the color subcarrier frequency SC and the horizontal scanning frequency M have a 1/4 line offset relationship. Therefore, a sampled signal sequence obtained by synchronously sampling a PAL composite television signal at a sampling frequency S that is four times the color subcarrier frequency is displayed on the screen in a two-dimensional array as shown in Figure 1. becomes. That is, the same phase of the color signal is repeated every four lines.

一般に、受像機は白黒テレビジヨン信号との両
立性を持たせるために、Y信号の帯域内にスペク
トラムが周波数インタリーブするように周波数多
重されたC信号を含む複合カラーテレビジヨン信
号から、Y信号とC信号を正確に分離することが
必要である。
Generally, in order to maintain compatibility with black and white television signals, a receiver receives a Y signal from a composite color television signal that includes a C signal that is frequency multiplexed so that the spectrum is frequency interleaved within the Y signal band. It is necessary to accurately separate the C signals.

第2図は従来のYC分離フイルタの構成を示す
図である。次に、第2図を参照して従来のYC分
離フイルタの構成について説明する。入力端子1
にはPAL方式のアナログ複合テレビジヨン信号
が入力される。このアナログ複合テレビジヨン信
号はA/D変換器2に与えられる。このA/D変
換器2には標本化パルス発生回路3から標本化パ
ルス信号が与えられる。したがつて、A/D変換
器2は標本化パルス信号に基づいて、入力された
アナログ複合テレビジヨン信号をデイジタル信号
に変換する。A/D変換器2の出力は、第1。第
2の遅延回路41および42に入力される。これ
らの遅延回路41,42は、それぞれ1水平走査
期間だけ前述のA/D変換回路2の出力である標
本化信号を遅延させるものである。
FIG. 2 is a diagram showing the configuration of a conventional YC separation filter. Next, the configuration of a conventional YC separation filter will be explained with reference to FIG. Input terminal 1
A PAL system analog composite television signal is input to the . This analog composite television signal is applied to an A/D converter 2. A sampling pulse signal is applied to this A/D converter 2 from a sampling pulse generation circuit 3. Therefore, the A/D converter 2 converts the input analog composite television signal into a digital signal based on the sampling pulse signal. The output of the A/D converter 2 is the first one. It is input to second delay circuits 41 and 42. These delay circuits 41 and 42 each delay the sampling signal that is the output of the A/D conversion circuit 2 by one horizontal scanning period.

また、A/D変換器2の出力は第1の1/4倍回
路61を介して減算回路7に与えられ、遅延回路
41の出力は1/2倍回路5を介して減算回路7に
与えられ、遅延回路42の出力は1/4倍回路62
を介して減算回路7に与えられる。減算回路7は
1/2倍回路5の出力から第1および第2の1/4倍回
路61,62の出力を減算するように構成されて
いる。減算回路7の出力は水平方向バンドパスフ
イルタ8を介して出力端子10に出力されるとと
もに、第2の減算回路9に与えられる。第2の減
算回路9には遅延回路41の出力も与えられてお
り、したがつて減算回路9は第1の遅延回路41
の出力信号から水平方向バンドパスフイルタ8の
出力信号を減算する。減算回路9の出力信号は出
力端子11からY信号として出力される。
Further, the output of the A/D converter 2 is given to the subtraction circuit 7 via the first 1/4 times circuit 61, and the output of the delay circuit 41 is given to the subtraction circuit 7 via the 1/2 times circuit 5. The output of the delay circuit 42 is outputted to the 1/4 multiplier circuit 62.
is applied to the subtraction circuit 7 via. The subtraction circuit 7 is configured to subtract the outputs of the first and second 1/4 times circuits 61 and 62 from the output of the 1/2 times circuit 5. The output of the subtraction circuit 7 is output to an output terminal 10 via a horizontal bandpass filter 8 and is also applied to a second subtraction circuit 9. The output of the delay circuit 41 is also given to the second subtraction circuit 9, so that the subtraction circuit 9 is connected to the first delay circuit 41.
The output signal of the horizontal bandpass filter 8 is subtracted from the output signal of the horizontal bandpass filter 8. The output signal of the subtraction circuit 9 is outputted from the output terminal 11 as a Y signal.

次に、第2図に示した従来のYC分離フイルタ
の動作について説明する。標本化パルス発生回路
3は、入力端子1に入力される複合テレビジヨン
信号の色副搬送波周波数SCの4倍の周波数S
同期発振する発振回路であつて、この出力がA/
D変換器2に与えられる。A/D変換器2は標本
化パルス発生回路3からの信号により、入力端子
1に印加されたアナログ信号をデイジタル信号に
変換する。標本化周波数S=4SCにて標本化され
たPAL方式複合カラーテレビジヨン信号の標本
化信号系列は、C信号の位相に着目すれば、画面
上で第1図に示したような配列となる。すなわ
ち、C信号の位相は4ライン周期で復帰し、或る
ラインlに対し上または下に2ライン離れたライ
ン(l−2),(l+2)では、色信号成分の色副
搬送波の位相は180度変化すなわち反転している。
Next, the operation of the conventional YC separation filter shown in FIG. 2 will be explained. The sampling pulse generation circuit 3 is an oscillation circuit that synchronously oscillates at a frequency S that is four times the color subcarrier frequency SC of the composite television signal input to the input terminal 1, and this output is A/
is applied to the D converter 2. The A/D converter 2 converts the analog signal applied to the input terminal 1 into a digital signal based on the signal from the sampling pulse generation circuit 3. If we focus on the phase of the C signal, the sampled signal sequence of the PAL composite color television signal sampled at the sampling frequency S = 4 SC will be arranged on the screen as shown in Figure 1. . That is, the phase of the C signal returns every four lines, and at lines (l-2) and (l+2) two lines above or below a certain line l, the phase of the color subcarrier of the color signal component is A 180 degree change or inversion.

1/2倍回路5は、第1の遅延回路41の出力を
1/2倍し、この1/2倍回路5の出力は減算回路7に
入力される。また、第1の1/4倍回路61は、上
述のA/D変換器2の出力を1/4倍するように構
成されていて、この1/4倍回路61の出力は、上
述の減算回路7に入力されている。さらに、第2
の1/4倍回路62は、第2の遅延回路42の出力
を1/4倍するものであつて、この1/4倍回路62の
出力は上述の減算回路7に入力される。したがつ
て、減算回路7は1/2倍回路5の出力から第1の
1/4倍回路61の出力および第2の1/4倍回路62
の出力を減算する。したがつて、この減算回路7
の出力Hc(l,m)は、 Hc(l,m)=1/4{−P(l−2,m) +2P(l,m)−P(l+2,m)} となる。ここで、P(l,m)は、l番目のライ
ンにおけるm番目のサンプル点の標本値を示す。
The 1/2 times circuit 5 multiplies the output of the first delay circuit 41 by 1/2, and the output of this 1/2 times circuit 5 is input to the subtraction circuit 7. Further, the first 1/4 times circuit 61 is configured to multiply the output of the above-mentioned A/D converter 2 by 1/4, and the output of this 1/4 times circuit 61 is It is input to circuit 7. Furthermore, the second
The 1/4 multiplying circuit 62 multiplies the output of the second delay circuit 42 by 1/4, and the output of this 1/4 multiplying circuit 62 is input to the subtraction circuit 7 described above. Therefore, the subtraction circuit 7 converts the output of the 1/2 times circuit 5 to the output of the first 1/4 times circuit 61 and the second 1/4 times circuit 62.
Subtract the output of . Therefore, this subtraction circuit 7
The output Hc(l,m) is Hc(l,m)=1/4 {-P(l-2,m) +2P(l,m)-P(l+2,m)}. Here, P(l,m) indicates the sample value of the m-th sample point on the l-th line.

減算回路7の出力信号Hc(l,m)は、水平方
向バンドパスフイルタ8に与えられる。水平方向
バンドパスフイルタ8は色信号成分を通過させる
ように構成された帯域通過フイルタであつて、減
算回路7の出力信号Hc(l,m)中に含まれるY
信号成分を除去する。このフイルタはたとえば Hh(Z)=−1/32(1−Z-22(1+Z-42(1
+Z-8) として構成できる。すなわち、水平方向バンドパ
スフイルタ8の出力にはC信号が得られる。
The output signal Hc (l, m) of the subtraction circuit 7 is applied to a horizontal bandpass filter 8. The horizontal band pass filter 8 is a band pass filter configured to pass the color signal component, and is a band pass filter configured to pass the color signal component, and is a band pass filter configured to pass the color signal component, and is a band pass filter configured to pass the color signal component, and is a band pass filter configured to pass the color signal component.
Remove signal components. This filter is, for example, Hh (Z) = -1/32 (1 - Z -2 ) 2 (1 + Z -4 ) 2 (1
+Z -8 ). That is, the C signal is obtained at the output of the horizontal bandpass filter 8.

減算回路9は第1の遅延回路41の出力から水
平方向バンドパスフイルタ8の出力を減算するよ
うに構成されている。この減算回路9は複合テレ
ビジヨン信号から色信号を減算することになるか
ら、減算回路9の出力にはY信号が得られる。し
たがつて、出力端子10および11にはそれぞれ
水平方向バンドパスフイルタ8からC信号が得ら
れ、減算回路9からはY信号が得られる。
The subtraction circuit 9 is configured to subtract the output of the horizontal bandpass filter 8 from the output of the first delay circuit 41. Since this subtraction circuit 9 subtracts the color signal from the composite television signal, a Y signal is obtained at the output of the subtraction circuit 9. Therefore, the C signal is obtained from the horizontal band pass filter 8 and the Y signal is obtained from the subtraction circuit 9 at the output terminals 10 and 11, respectively.

上述のごとく、従来のYC分離フイルタは、垂
直方向ん水平方向のフイルタを固定し、組合わせ
て構成している上に、テレビジヨン信号の標本化
系列である画素が画面上で隣接しているものは類
似しているという仮定の上に成立していた。した
がつて、従来の方式においては、画像の輝度およ
び色の変化が激しい領域では、Y信号とC信号が
相互のチヤネルに漏れるため、クロスカラーやク
ロスルミナンスなどの妨害を生じ、再生画像の品
質が著しく損われるという難点があつた。
As mentioned above, conventional YC separation filters are constructed by fixing and combining filters in the vertical and horizontal directions, and in addition, the pixels that are the sampling series of the television signal are adjacent on the screen. It was based on the assumption that things are similar. Therefore, in conventional methods, in areas where the brightness and color of the image change rapidly, the Y and C signals leak into each other's channels, causing interference such as cross color and cross luminance, which deteriorates the quality of the reproduced image. The problem was that it was severely damaged.

[発明の目的] それゆえに、この発明の主たる目的は、複合テ
レビジヨン信号の属性を少量域において検出し、
垂直方向フイルタと水平方向フイルタを適応的に
切換えることにより、正確なY信号とC信号の分
離を達成し得る適応型輝度信号色信号分離フイル
タを提供することである。
[Object of the Invention] Therefore, the main object of the present invention is to detect the attributes of a composite television signal in a small amount range,
An object of the present invention is to provide an adaptive luminance signal/chrominance signal separation filter that can achieve accurate separation of a Y signal and a C signal by adaptively switching a vertical filter and a horizontal filter.

この発明の上述の目的およびその他の目的と特
徴は以下に図面を参照して行なう詳細な説明から
一層明らかとなろう。
The above objects and other objects and features of the present invention will become more apparent from the detailed description given below with reference to the drawings.

[発明の実施例] 第3図はこの発明の一実施例の電気的構成を示
すブロツク図である。第3図において、入力端子
1とA/D変換器2と標本化パルス発生回路3は
前述の第2図に示したものと同じものが用いられ
る。さらに、この発明の一実施例におけるYC分
離フイルタは、第1および第2の遅延回路41,
42と、1/2倍回路5と、第1、第2の1/4倍回路
61,62と、第1、第2、第3および第4の減
算回路71,72,73,74と、減算回路9
と、第1、第2、第3の加算回路121,12
2,123と、第1および第2の絶対値回路13
1,132と、比較回路14と、スイツチ回路1
5と、第3、第4、第5、第6の遅延回路16
1,162,163,164と、定数発生回路1
7とを含んで構成される。
[Embodiment of the Invention] FIG. 3 is a block diagram showing the electrical configuration of an embodiment of the invention. In FIG. 3, the same input terminal 1, A/D converter 2, and sampling pulse generation circuit 3 as shown in FIG. 2 are used. Further, the YC separation filter in one embodiment of the present invention includes first and second delay circuits 41,
42, 1/2 multiplication circuit 5, first and second 1/4 multiplication circuits 61, 62, first, second, third and fourth subtraction circuits 71, 72, 73, 74, Subtraction circuit 9
and first, second, and third adder circuits 121, 12
2,123 and the first and second absolute value circuits 13
1,132, comparison circuit 14, and switch circuit 1
5, and third, fourth, fifth, and sixth delay circuits 16
1, 162, 163, 164 and constant generation circuit 1
7.

第1および第2の遅延回路41,42はA/D
変換器2の出力を2水平走査期間だけ遅延させる
ものである。第1の加算回路121は、第3の遅
延回路161の出力と第2の遅延回路42の出力
とを加算するものであり、第1の1/4倍回路61
は第1の加算回路121の出力を1/4倍するもの
である。また、1/2倍回路5は第4の遅延回路1
62の出力を1/2倍するものである。第1の減算
回路71は1/2倍回路5の出力から第1の1/4倍回
路61の出力を減算するものである。さらに、第
2の加算回路122は第5の遅延回路163の出
力と第1の遅延回路41の出力とを加算するよう
に構成され、第2の1/4倍回路62は第2の加算
回路122の出力を1/4倍するように構成されて
いる。さらに、第2の減算回路72は1/2倍回路
5の出力から第2の1/4倍回路62の出力を減算
するものである。
The first and second delay circuits 41 and 42 are A/D
The output of the converter 2 is delayed by two horizontal scanning periods. The first addition circuit 121 adds the output of the third delay circuit 161 and the output of the second delay circuit 42, and adds the output of the third delay circuit 161 and the output of the second delay circuit 42.
is to multiply the output of the first adder circuit 121 by 1/4. Moreover, the 1/2 times circuit 5 is the fourth delay circuit 1
This is to multiply the output of 62 by 1/2. The first subtraction circuit 71 subtracts the output of the first 1/4 times circuit 61 from the output of the 1/2 times circuit 5. Further, the second adder circuit 122 is configured to add the output of the fifth delay circuit 163 and the output of the first delay circuit 41, and the second 1/4 times circuit 62 is configured to add the output of the fifth delay circuit 163 and the output of the first delay circuit 41. It is configured to multiply the output of 122 by 1/4. Furthermore, the second subtraction circuit 72 subtracts the output of the second 1/4 multiplier circuit 62 from the output of the 1/2 multiplier circuit 5.

さらに、第3の遅延回路161と第2の遅延回
路42のそれぞれの出力は、第3の減算回路73
で減算され、その出力は第1の絶対値回路131
で絶対値がとられる。また、第1の遅延回路41
と第5の遅延回路163のそれぞれの出力は第4
の減算回路74で減算され、この出力は第2の絶
対値回路132で絶対値がとられる。
Furthermore, the respective outputs of the third delay circuit 161 and the second delay circuit 42 are sent to the third subtraction circuit 73.
The output is subtracted by the first absolute value circuit 131
The absolute value is taken. In addition, the first delay circuit 41
and the outputs of the fifth delay circuit 163 are the fourth
The second absolute value circuit 132 takes the absolute value of this output.

第1の絶対値回路131の出力は、第3の加算
回路123に与えられ、この第3の加算回路12
3には定数発生回路17から或る決められた定数
Kが与えられる。したがつて、第3の加算回路1
23は第1の絶対値回路131の出力と定数発生
回路17の出力とを加算する。第3の加算回路1
23の出力信号と第2の絶対値回路132の出力
信号は比較回路14に与えられ、比較回路14は
両者の出力を比較し、スイツチ回路15に制御信
号を与える。スイツチ回路15には第1の減算回
路71の出力信号と、第2の減算回路72の出力
信号とが与えられていて、制御信号に基づいてい
ずれか一方を選択してC信号として出力端子10
に出力する。また、スイツチ回路15で選択され
た信号は減算回路9にも与えられ、減算回路9は
第1の遅延回路41の出力とスイツチ回路15か
らの出力とを減算し、Y信号として出力端子11
に出力する。
The output of the first absolute value circuit 131 is given to the third adder circuit 123, and this third adder circuit 12
3 is given a certain constant K from a constant generating circuit 17. Therefore, the third adder circuit 1
23 adds the output of the first absolute value circuit 131 and the output of the constant generation circuit 17. Third adder circuit 1
The output signal of 23 and the output signal of the second absolute value circuit 132 are applied to a comparison circuit 14, which compares the outputs of both and provides a control signal to the switch circuit 15. The switch circuit 15 is supplied with the output signal of the first subtraction circuit 71 and the output signal of the second subtraction circuit 72, and selects either one based on the control signal and sends it to the output terminal 15 as a C signal.
Output to. Further, the signal selected by the switch circuit 15 is also given to the subtraction circuit 9, and the subtraction circuit 9 subtracts the output of the first delay circuit 41 and the output from the switch circuit 15, and sends the result to the output terminal 11 as a Y signal.
Output to.

第4図はこの発明の一実施例の動作を具体的に
示すための図であつて、前述の第1図に示した標
本化系列の一部に記号を付したものである。
FIG. 4 is a diagram specifically illustrating the operation of an embodiment of the present invention, in which symbols are attached to some of the sampling series shown in FIG. 1 described above.

次に、第4図を参照して第3図に示したYC分
離フイルタの動作について説明する。標本化パル
ス発生回路3は、入力端子1に印加される複合テ
レビジヨン信号の色副搬送波周波数SCの4倍の
周波数Sで周期発振する。この標本化パルス発生
回路3の出力信号は、A/D変換器3に印加され
ている。したがつて、A/D変換器3は標本化パ
ルス発生回路3からの信号により、入力端子1に
印加されるアナログ複合信号をデイジタル信号に
変換する。標本化パルスによつて標本化された
PAL方式の複合テレビジヨン信号の標本化系列
は、画面上において前述の第1図に示したごとき
配列となる。
Next, the operation of the YC separation filter shown in FIG. 3 will be explained with reference to FIG. 4. The sampling pulse generation circuit 3 periodically oscillates at a frequency S that is four times the color subcarrier frequency SC of the composite television signal applied to the input terminal 1. The output signal of the sampling pulse generation circuit 3 is applied to the A/D converter 3. Therefore, the A/D converter 3 converts the analog composite signal applied to the input terminal 1 into a digital signal using the signal from the sampling pulse generation circuit 3. sampled by the sampling pulse
The sampling sequence of a PAL composite television signal is arranged on the screen as shown in FIG. 1 above.

今、或る時刻Tにおいて、A/D変換器2から
P9なる標本点の標本値が出力されたとすると、 第3の遅延回路161の出力は、標本点P9の
近隣のP8なる標本点の標本値となる。
Now, suppose that the A/D converter 2 outputs the sample value of the sample point P9 at a certain time T, then the output of the third delay circuit 161 is the sample value of the sample point P8 near the sample point P9. value.

第1の遅延回路41の出力は、標本点P9より
2水平走査線分遅れたP6なる標本点の標本値と
なる。
The output of the first delay circuit 41 is a sample value of a sample point P6 delayed by two horizontal scanning lines from the sample point P9.

第4の遅延回路162の出力は、前述の標本点
P6の近隣のP5からなる標本点の標本値とな
る。
The output of the fourth delay circuit 162 becomes the sample value of the sample point P5 adjacent to the sample point P6 described above.

第5の遅延回路163の出力は、前述の標本点
P5の近隣のP4なる標本点の標本値となる。
The output of the fifth delay circuit 163 becomes the sample value of a sample point P4 near the sample point P5 described above.

第2の遅延回路42の出力は、標本点P8より
2水平走査線分遅れたP2なる標本点の標本値と
なる。
The output of the second delay circuit 42 is the sample value of a sample point P2 delayed by two horizontal scanning lines from the sample point P8.

第1の加算回路121は第1の遅延回路161
の出力(標本点P8)と、第2の遅延回路42の
出力(標本点P2)とを加算するように構成さ
れ、第1の1/4倍回路61は第1の加算回路12
1の出力を1/4倍するように構成されている。ま
た、1/2倍回路5は第4の遅延回路162の出力
(標本点P5)を1/2倍するように構成されてい
る。さらに、第1の減算回路71は1/2倍回路5
の出力信号から第1の1/4倍回路61の出力信号
を減算する回路であるため、減算回路71の出力
信号は、 −1/4(P2なる標本点の標本値) +1/2(P5なる標本点の標本値) −1/4(P8なる標本点の標本値) となる。
The first adder circuit 121 is the first delay circuit 161
(sample point P8) and the output of the second delay circuit 42 (sample point P2).
It is configured to multiply the output of 1 by 1/4. Further, the 1/2 multiplying circuit 5 is configured to multiply the output (sample point P5) of the fourth delay circuit 162 by 1/2. Furthermore, the first subtraction circuit 71 is a 1/2 multiplication circuit 5.
Since this is a circuit that subtracts the output signal of the first 1/4 multiplier circuit 61 from the output signal of (sample value of sample point P8) -1/4 (sample value of sample point P8)

また、第2の加算回路122は、第5の遅延回
路163の出力(標本点P4)と、第1の遅延回
路41の出力(標本点P6)とを加算するように
構成され、第2の1/4倍回路62は第2の加算回
路122の出力を1/4倍するように構成されてい
る。さらに、第2の減算回路72は1/2倍回路5
の出力信号から第2の1/4倍回路62の出力を減
算する。したがつて、この減算回路72の出力信
号は、 −1/4(P4なる標本点の標本値) +1/2(P5なる標本点の標本値) −1/4(P6なる標本点の標本値) となる。
Further, the second addition circuit 122 is configured to add the output of the fifth delay circuit 163 (sample point P4) and the output of the first delay circuit 41 (sample point P6), and The 1/4 multiplier circuit 62 is configured to multiply the output of the second adder circuit 122 by 1/4. Furthermore, the second subtraction circuit 72 is a 1/2 multiplication circuit 5
The output of the second 1/4 multiplier circuit 62 is subtracted from the output signal of the . Therefore, the output signal of this subtraction circuit 72 is -1/4 (sample value of the sample point P4) +1/2 (sample value of the sample point P5) -1/4 (sample value of the sample point P6) ) becomes.

さらに、第3の遅延回路161、第2の遅延回
路42のそれぞれの出力は、第3の減算回路73
に印加され、この減算回路73の出力信号は第1
の絶対値回路131で絶対値がとられる。したが
つて、第1の絶対値回路131の出力信号TVは、 TV=―(P8なる標本点の標本値)−(P2な
る標本点の標本値)― となる。また、第1の遅延回路41、第5の遅延
回路163のそれぞれの出力は、第4の減算回路
74に印加され、この減算回路74の出力信号
は、第2の絶対値回路132で絶対値がとられ
る。したがつて、第2の絶対値回路132の出力
信号THは、 TH=―(P6なる標本点の標本値)−(P4な
る標本点の標本値)―となる。
Furthermore, the respective outputs of the third delay circuit 161 and the second delay circuit 42 are sent to the third subtraction circuit 73.
The output signal of this subtraction circuit 73 is applied to the first
The absolute value is taken by the absolute value circuit 131. Therefore, the output signal T V of the first absolute value circuit 131 is T V = - (sample value at the sample point P8) - (sample value at the sample point P2) -. Further, the respective outputs of the first delay circuit 41 and the fifth delay circuit 163 are applied to a fourth subtraction circuit 74, and the output signal of this subtraction circuit 74 is converted to an absolute value by a second absolute value circuit 132. is taken. Therefore, the output signal T H of the second absolute value circuit 132 is T H = - (sample value at the sample point P6) - (sample value at the sample point P4) -.

上述の第1の絶対値回路131の出力信号TV
は、第3の加算回路123に印加される。定数発
生回路17は、或る決められた定数Kを発生し、
第3の加算回路123に印加する。第3の加算回
路123は、第1の絶対値回路131の出力信号
と、定数発生回路17の出力信号を加算する。し
たがつて、加算回路123の出力TV′は TV′=TV+K となる。
The output signal T V of the first absolute value circuit 131 described above
is applied to the third addition circuit 123. The constant generation circuit 17 generates a certain constant K,
The signal is applied to the third adder circuit 123. The third addition circuit 123 adds the output signal of the first absolute value circuit 131 and the output signal of the constant generation circuit 17. Therefore, the output T V ' of the adder circuit 123 becomes T V '=T V +K.

第3の加算回路123の出力信号TV′と、第2
の絶対値回路132の出力信号THは、比較回路
14に印加される。比較回路14は、上述の
TV′とTHの大きさを比較し、次に述べるスイツチ
回路15に制御信号を送出する。スイツチ回路1
5には、第1の減算回路71の出力信号と、第2
の減算回路72の出力信号とが印加されており、
上述の比較回路14は、出力信号TV′,THが TV′<THのときはスイツチ回路15の出力が第
1の減算回路71の出力信号となるように、 TV′≧THのときは、スイツチ回路15の出力が
第2の減算回路72の出力信号となるように、ス
イツチ回路15に制御信号を送出する。すなわ
ち、この発明の一実施例による方式においては、
色副搬送波の位相が反転している近隣の画素信号
を用いて信号の変化の少ない方向をけ検出し、信
号変化の少ない方向の画素信号を使用して複合テ
レビジヨン信号からC信号を分離するので、正確
な分離が可能となる。また、定数発生回路17で
発生する定数Kは、垂直方向に対して上下2ライ
ン離れた標本点の標本値を使用することによる垂
直解像度の低下を防止するもので、定数発生回路
17に適切な値Kを設定することにより、垂直解
像度の低下を防ぐことができる。
The output signal T V ' of the third adder circuit 123 and the second
The output signal T H of the absolute value circuit 132 is applied to the comparison circuit 14 . The comparison circuit 14 has the above-mentioned
The magnitudes of T V ' and T H are compared, and a control signal is sent to a switch circuit 15, which will be described next. switch circuit 1
5, the output signal of the first subtraction circuit 71 and the second
The output signal of the subtraction circuit 72 is applied,
The above-mentioned comparison circuit 14 sets T V ′≧T so that when the output signals T V ′, T H satisfy T V ′< TH , the output of the switch circuit 15 becomes the output signal of the first subtraction circuit 71 . When the signal is H , a control signal is sent to the switch circuit 15 so that the output of the switch circuit 15 becomes the output signal of the second subtraction circuit 72. That is, in the system according to one embodiment of the present invention,
Using neighboring pixel signals whose color subcarriers have inverted phases, detect the direction in which the signal changes little, and use the pixel signals in the direction in which the signal changes little to separate the C signal from the composite television signal. Therefore, accurate separation is possible. Further, the constant K generated by the constant generation circuit 17 is used to prevent a decrease in vertical resolution due to the use of sample values of sample points that are two lines apart from each other in the vertical direction. By setting the value K, it is possible to prevent a decrease in vertical resolution.

また、減算回路9は上述の第4の遅延回路16
2の出力信号から、スイツチ回路15の出力信号
を減算するように構成されている。また、第4の
遅延回路162の出力信号は複合テレビジヨン信
号であり、スイツチ回路15の出力信号は複合テ
レビジヨン信号から分離されたC信号であるた
め、減算回路9の出力信号はY信号となる。
Further, the subtraction circuit 9 is connected to the fourth delay circuit 16 described above.
The output signal of the switch circuit 15 is subtracted from the output signal of the switch circuit 15. Furthermore, since the output signal of the fourth delay circuit 162 is a composite television signal, and the output signal of the switch circuit 15 is a C signal separated from the composite television signal, the output signal of the subtraction circuit 9 is a Y signal. Become.

[発明の効果] 以上のように、この発明によれば、複合テレビ
ジヨン信号の垂直方向と水平方向の波形が、より
ゆるやかに変化する方向の信号を用いて輝度信号
と色信号の分離を行なうように構成したので、画
像の急峻な変化にも追従して解像度を損うことな
く、輝度信号と色信号の分離を正確に行なうこと
ができ、クロスカラーやクロスルミナンスのない
受信画像を再生できる。
[Effects of the Invention] As described above, according to the present invention, the luminance signal and chrominance signal are separated using a signal in which the vertical and horizontal waveforms of a composite television signal change more gradually. With this configuration, it is possible to accurately separate luminance signals and color signals without losing resolution by following sudden changes in the image, and it is possible to reproduce received images without cross color or cross luminance. .

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のPAL方式の複合映像信号を色
副搬送波周波数の4倍の標本化周波数で標本化し
たときの標本化信号系列の画面上の2次元配列を
示した図である。第2図は従来の輝度信号色信号
分離フイルタの構成を示す図である。第3図はこ
の発明の一実施例の電気的構成を示す図である。
第4図はこの発明の一実施例の動作を詳細に説明
するための図であり、前述の第1図に示した標本
化系列の一部に記号を付したものである。 図において、1は入力端子、2はA/D変換
器、3は標本化パルス発生回路、41,42,1
61,162,163は遅延回路、5は1/2倍回
路、61,62は1/4倍回路、71,72,73,
74,9は減算回路、121,122,123は
加算回路、131,132は絶対値回路、14は
比較回路、15はスイツチ回路、17は定数発生
回路を示す。
FIG. 1 is a diagram showing a two-dimensional array of sampled signal sequences on the screen when a conventional PAL system composite video signal is sampled at a sampling frequency four times the color subcarrier frequency. FIG. 2 is a diagram showing the configuration of a conventional luminance signal chrominance signal separation filter. FIG. 3 is a diagram showing the electrical configuration of one embodiment of the present invention.
FIG. 4 is a diagram for explaining in detail the operation of one embodiment of the present invention, in which symbols are attached to some of the sampling series shown in FIG. 1 described above. In the figure, 1 is an input terminal, 2 is an A/D converter, 3 is a sampling pulse generation circuit, 41, 42, 1
61, 162, 163 are delay circuits, 5 is a 1/2 times circuit, 61, 62 is a 1/4 times circuit, 71, 72, 73,
74 and 9 are subtraction circuits, 121, 122, and 123 are addition circuits, 131 and 132 are absolute value circuits, 14 is a comparison circuit, 15 is a switch circuit, and 17 is a constant generation circuit.

Claims (1)

【特許請求の範囲】 1 アナログ映像信号を色副搬送波周波数の4倍
の標本化周波数によつて標本化してデイジタル信
号に変換する変換手段、 前記変換手段から出力されたデイジタル信号を
受け、被分離信号と、この被分離信号より2標本
点分進んだ第1のサンプル信号と、前記被分離信
号より2標本点分遅れた第2のサンプル信号と、
前記被分離信号より2水平走査期間分進んだ第3
のサンプル信号と、前記被分離信号から2水平走
査期間分遅れた第4のサンプル信号とを出力する
サンプル信号発生手段、 前記サンプル信号発生手段から出力された第1
および第2のサンプル信号を受けて、水平方向の
輝度信号の高域周波数成分信号を出力する第1の
信号出力手段、 前記サンプル信号発生手段から出力された第3
および第4のサンプル信号を受けて、垂直方向の
輝度信号の高域周波数成分である信号を出力する
第2の信号出力手段、 前記第1の信号出力手段から出力された水平方
向の輝度信号の高域周波数成分信号と前記第2の
信号出力手段から出力された垂直方向の輝度信号
の高域周波数成分信号との大きさを比較し、前記
垂直方向の輝度信号の高域周波数成分信号が前記
水平方向の輝度信号の高域周波数成分信号よりも
小さければ、前記第1の信号を出力するととも
に、前記水平方向の輝度信号の高域周波数成分信
号が前記垂直方向の輝度信号の高域周波数成分信
号よりも小さければ、前記第2の信号を出力する
比較手段、 前記サンプル信号発生手段から出力された第1
および第2のサンプル信号ならびに前記被分離信
号に基づいて、水平方向の色信号を出力する水平
方向色信号発生手段、 前記サンプル信号発生手段から出力された第3
および第4のサンプル信号と前記被分離信号に基
づいて、垂直方向の色信号を出力する垂直方向色
信号発生手段、 前記水平方向色信号発生手段から出力された水
平方向色信号と、前記垂直方向色信号発生手段か
ら出力された垂直方向色信号と、前記比較手段か
ら出力された第1および第2の信号が入力され、
前記第1の信号が入力されたことに応じて、水平
方向の色信号を出力するとともに、前記第2の信
号が入力されたことに応じて、垂直方向の色信号
を出力する切換手段、および 前記切換手段から出力された色信号および前記
サンプル信号発生手段から出力された被分離信号
に基づいて、輝度信号を出力する輝度信号発生手
段を備えた、適応型輝度信号色信号分離フイル
タ。 2 前記サンプル信号発生手段は、 前記変換手段から出力されたデイジタル信号を
2水平走査期間分だけ遅延させて、前記第3のサ
ンプル信号を出力する第1の遅延手段と、 前記第1の遅延手段から出力された第3のサン
プル信号を2サンプル分遅延させて前記被分離信
号を出力する第4の遅延手段と、 前記第4の遅延手段から出力された被分離信号
を2水平走査期間分遅延させて、前記第2のサン
プル信号を出力する第2の遅延手段と、 前記変換手段から出力されたデイジタル信号を
2標本点分遅延させて、前記第1のサンプル信号
を出力する第3の遅延手段と、 前記第4の遅延手段から出力された被分離信号
を2標本点分遅延させて、前記第4のサンプル信
号を出力する第5の遅延手段とを含む、特許請求
の範囲第1項記載の適応型輝度信号色信号分離フ
イルタ。 3 前記水平方向色信号発生手段は、 前記サンプル信号発生手段から出力された第1
および第2のサンプル信号の和を出力する第1の
加算手段と、 前記第1の加算手段から出力された和信号を1/
4倍する第1の乗算手段と、 前記サンプル信号発生手段から出力された被分
離信号を1/2倍する第3の乗算手段と、 前記第1の乗算手段から出力された乗算信号と
前記第3の乗算手段から出力された乗算信号との
差を水平方向色信号として出力する第1の減算手
段を含む、特許請求の範囲第1項記載の適応型輝
度信号色信号分離フイルタ。 4 前記垂直方向色信号発生手段は、 前記サンプル信号発生手段から出力された第3
および第4のサンプル信号の和を出力する第2の
加算手段と、 前記第2の加算手段から出力された和信号を1/
4倍する第2の乗算手段と、 前記第2の乗算手段から出力された乗算信号
と、前記第3の乗算手段から出力された乗算信号
との差を垂直方向色信号として出力する第2の減
算手段とを含む、特許請求の範囲第1項記載の適
応型輝度信号色信号分離フイルタ。 5 前記第1の信号発生手段は、 前記サンプル信号発生手段から出力された第1
のサンプル信号と第2のサンプル信号との差を出
力する第3の減算手段と、 前記第3の減算手段から出力された差信号を絶
対値化して、垂直方向の輝度信号の高域周波数成
分信号を出力する第1の絶対値手段を含む、特許
請求の範囲第1項記載の適応型輝度信号色信号分
離フイルタ。 6 前記第2の信号発生手段は、 前記サンプル信号発生手段から出力された第3
のサンプル信号と第4のサンプル信号との差を出
力する第4の減算手段と、 前記第4の減算手段から出力された差信号を絶
対値化して、水平方向における輝度信号の高域周
波数成分信号を出力する第2の絶対値手段とを含
む、特許請求の範囲第1項記載の適応型輝度信号
色信号分離フイルタ。 7 前記第1の信号発生手段は、 前記サンプル信号発生手段から出力された第1
のサンプル信号と第2のサンプル信号との差を出
力する第5の減算手段と、 前記第5の減算手段から出力された差信号を絶
対値化する第3の絶対値手段と、 一定の定数を出力する定数発生手段と、 前記第3の絶対値手段から出力された絶対値化
信号と前記定数発生手段から出力された一定数信
号との和を垂直方向における輝度信号の高域周波
数成分信号として出力する第3の加算手段とを含
む、特許請求の範囲第1項記載の適応型輝度信号
色信号分離フイルタ。 8 前記第2の信号発生手段は、 前記サンプル信号発生手段から出力された第3
のサンプル信号と第4のサンプル信号との差を出
力する第5の減算手段と、 前記第5の減算手段から出力された差信号を絶
対値化して、水平方向における輝度信号の高域周
波数成分信号を出力する第4の絶対値手段とを含
む、特許請求の範囲第1項記載の適応型輝度信号
色信号分離フイルタ。
[Scope of Claims] 1. Conversion means for sampling an analog video signal at a sampling frequency four times the color subcarrier frequency and converting it into a digital signal; receiving the digital signal output from the conversion means and separating it; a first sample signal that is two sample points ahead of the separated signal, and a second sample signal that is two sample points behind the separated signal;
The third signal is advanced by two horizontal scanning periods from the signal to be separated.
and a fourth sample signal delayed by two horizontal scanning periods from the signal to be separated;
and a first signal output means for receiving the second sample signal and outputting a high frequency component signal of the horizontal luminance signal; a third signal output from the sample signal generation means;
and a second signal output means for receiving the fourth sample signal and outputting a signal that is a high frequency component of the vertical luminance signal; The magnitude of the high frequency component signal and the high frequency component signal of the vertical brightness signal output from the second signal output means is compared, and the high frequency component signal of the vertical brightness signal is If it is smaller than the high frequency component signal of the horizontal brightness signal, the first signal is output, and the high frequency component signal of the horizontal brightness signal is the high frequency component of the vertical brightness signal. comparing means for outputting the second signal if the signal is smaller than the first signal output from the sample signal generating means;
and a horizontal color signal generating means for outputting a horizontal color signal based on a second sample signal and the signal to be separated; a third color signal output from the sample signal generating means;
and a vertical color signal generating means for outputting a vertical color signal based on a fourth sample signal and the signal to be separated; a horizontal color signal output from the horizontal color signal generating means; A vertical color signal outputted from the color signal generation means and first and second signals outputted from the comparison means are input,
a switching means that outputs a horizontal color signal in response to input of the first signal and outputs a vertical color signal in response to input of the second signal; An adaptive luminance signal/chrominance signal separation filter, comprising a luminance signal generation means for outputting a luminance signal based on the color signal outputted from the switching means and the signal to be separated outputted from the sample signal generation means. 2. The sample signal generation means includes: a first delay means that delays the digital signal output from the conversion means by two horizontal scanning periods and outputs the third sample signal; and the first delay means. a fourth delay means for delaying the third sample signal output from the fourth delay means by two samples and outputting the signal to be separated; and delaying the signal to be separated output from the fourth delay means by two horizontal scanning periods. a second delay means for outputting the second sample signal; and a third delay means for delaying the digital signal output from the conversion means by two sample points and outputting the first sample signal. and a fifth delay means for delaying the separated signal output from the fourth delay means by two sample points and outputting the fourth sample signal. The adaptive luminance signal/chrominance signal separation filter described above. 3. The horizontal direction color signal generating means is configured to generate a first signal outputted from the sample signal generating means.
and a first addition means for outputting the sum of the second sample signal, and a sum signal outputted from the first addition means is 1/
a first multiplier that multiplies the signal to be separated by 4; a third multiplier that multiplies the signal to be separated output from the sample signal generator by 1/2; 2. The adaptive luminance signal/chrominance signal separation filter according to claim 1, further comprising a first subtraction means for outputting a difference between the multiplied signal outputted from the multiplication means No. 3 and the multiplied signal outputted from the multiplication means No. 3 as a horizontal direction color signal. 4. The vertical color signal generating means is configured to generate a third color signal outputted from the sample signal generating means.
and a second addition means for outputting the sum of the fourth sample signal, and a sum signal outputted from the second addition means is divided by 1/
a second multiplier for multiplying by four; and a second multiplier for outputting the difference between the multiplication signal output from the second multiplication means and the multiplication signal output from the third multiplication means as a vertical color signal. 2. The adaptive luminance signal and chrominance signal separation filter according to claim 1, further comprising subtracting means. 5. The first signal generating means is configured to generate a first signal output from the sample signal generating means.
a third subtraction means for outputting the difference between the sample signal and the second sample signal; and converting the difference signal output from the third subtraction means into an absolute value to obtain a high frequency component of the luminance signal in the vertical direction. 2. An adaptive luminance and chrominance signal separation filter as claimed in claim 1, comprising first absolute value means for outputting a signal. 6. The second signal generating means receives the third signal outputted from the sample signal generating means.
and a fourth subtraction means for outputting the difference between the sample signal and the fourth sample signal, and converting the difference signal output from the fourth subtraction means into an absolute value to obtain a high frequency component of the luminance signal in the horizontal direction. 2. The adaptive luminance/chrominance signal separation filter according to claim 1, further comprising second absolute value means for outputting a signal. 7. The first signal generating means is configured to generate a first signal output from the sample signal generating means.
a fifth subtraction means for outputting the difference between the sample signal and the second sample signal; a third absolute value means for converting the difference signal output from the fifth subtraction means into an absolute value; and a certain constant. and a constant generating means for outputting a sum of the absolute value signal outputted from the third absolute value means and the constant number signal outputted from the constant generating means as a high frequency component signal of the luminance signal in the vertical direction. 2. The adaptive luminance signal/chrominance signal separation filter according to claim 1, further comprising a third adding means for outputting a luminance signal and a chrominance signal. 8. The second signal generating means receives the third signal output from the sample signal generating means.
a fifth subtraction means for outputting the difference between the sample signal and the fourth sample signal; and converting the difference signal output from the fifth subtraction means into an absolute value to obtain a high frequency component of the luminance signal in the horizontal direction. 2. The adaptive luminance signal/color signal separation filter according to claim 1, further comprising fourth absolute value means for outputting a signal.
JP11177184A 1984-01-31 1984-05-29 Adaptive luminance and color signal separating filter Granted JPS60253392A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP11177184A JPS60253392A (en) 1984-05-29 1984-05-29 Adaptive luminance and color signal separating filter
EP19850300544 EP0153034B1 (en) 1984-01-31 1985-01-25 Luminance/color signal separation filter
DE8585300544T DE3585799D1 (en) 1984-01-31 1985-01-25 SEPARATING FILTER FOR LUMINOUS COLOR SIGNALS.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11177184A JPS60253392A (en) 1984-05-29 1984-05-29 Adaptive luminance and color signal separating filter

Publications (2)

Publication Number Publication Date
JPS60253392A JPS60253392A (en) 1985-12-14
JPH0435113B2 true JPH0435113B2 (en) 1992-06-10

Family

ID=14569752

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11177184A Granted JPS60253392A (en) 1984-01-31 1984-05-29 Adaptive luminance and color signal separating filter

Country Status (1)

Country Link
JP (1) JPS60253392A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5481028A (en) * 1977-10-20 1979-06-28 Western Electric Co Picture component separator
JPS54120327A (en) * 1978-03-10 1979-09-18 Nippon Soken Inc Intake apparatus of engine
JPS5632892A (en) * 1979-06-18 1981-04-02 Fernseh Inc Digital code filtering system for pal type television signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5481028A (en) * 1977-10-20 1979-06-28 Western Electric Co Picture component separator
JPS54120327A (en) * 1978-03-10 1979-09-18 Nippon Soken Inc Intake apparatus of engine
JPS5632892A (en) * 1979-06-18 1981-04-02 Fernseh Inc Digital code filtering system for pal type television signal

Also Published As

Publication number Publication date
JPS60253392A (en) 1985-12-14

Similar Documents

Publication Publication Date Title
EP0262647B1 (en) Sample rate conversion system having interpolation function
KR910004290B1 (en) Signal seperating circuit of composite television signal
JPH11504174A (en) Luminance / chrominance separation filter with common delay element
EP0454115A2 (en) Television signal converting apparatus
US4644389A (en) Digital television signal processing circuit
EP0483745B1 (en) Digital colour signal processing with clock signal control for a video camera
EP0464879B1 (en) Apparatus for separating luminance and chrominance signals and the method thereof
US5353118A (en) Motion compensating system using interlace-to-sequential scan conversion with motion and transmission compensation
JPH0435113B2 (en)
EP0161923B1 (en) A separating filter of luminance and chrominance signals of pal system
JPH0360232B2 (en)
EP0153034B1 (en) Luminance/color signal separation filter
JPH02108390A (en) Luminance signal and chrominance signal separating circuit for pal color television signal
JPH0225599B2 (en)
JP2732919B2 (en) Color signal interpolation circuit for PAL color television signals
JPS60237785A (en) Pal system luminance signal chrominance signal separating filter
JPS6312627Y2 (en)
JP2563950B2 (en) Luminance signal Color signal separation device
KR920003397B1 (en) Motion detecting circuit
JPH0646813B2 (en) NTSC adaptive contour extraction filter
JPH0231558B2 (en) JUNJISOSAHENKANSOCHI
JPS627292A (en) Pal adaptive type contour extracting filter
JPH0646814B2 (en) NTSC adaptive contour extraction filter
JPS60237784A (en) Pal system luminance signal chrominance signal separating filter
JPS59226586A (en) High definition television equipment