JPH04345194A - Multi-gradational display device - Google Patents

Multi-gradational display device

Info

Publication number
JPH04345194A
JPH04345194A JP11831991A JP11831991A JPH04345194A JP H04345194 A JPH04345194 A JP H04345194A JP 11831991 A JP11831991 A JP 11831991A JP 11831991 A JP11831991 A JP 11831991A JP H04345194 A JPH04345194 A JP H04345194A
Authority
JP
Japan
Prior art keywords
gradation
display
circuit
gradations
pixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11831991A
Other languages
Japanese (ja)
Other versions
JP2768046B2 (en
Inventor
Masatoshi Hirose
広瀬 雅利
Nobuaki Kabuto
展明 甲
Fumio Inoue
文夫 井上
Yoshikazu Amano
天野 良和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP11831991A priority Critical patent/JP2768046B2/en
Publication of JPH04345194A publication Critical patent/JPH04345194A/en
Application granted granted Critical
Publication of JP2768046B2 publication Critical patent/JP2768046B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To offer a multi-gradational display system which suppresses resolution deterioration and a flicker due to a multi-gradational display. CONSTITUTION:A multi-gradational display circuit 4 which combines plural picture elements 11 into one unit, controls display gradations of the respective picture elements, and optionally sets whose picture elements are combined is provided, and combinations of picture elements are shifted spatially with time. Further, a voltage setting circuit 9 which optionally sets plural voltages that a horizontal driver 2 can select and output according to an input signal is provided and the brightness on a matrix display panel is so set as to have equal-ratio intervals on a voltage-brightness characteristic. Therefore, when the multi-gradational display is made by combining plural picture elements, respective combinations are arrayed zigzag horizontally and vertically, so the resolution deterioration is small and when a half-tone display is made by periodically switching the brightness of one picture element, the brightness ratio is small and uniform whatever adjacent brightness is switched since the brightness have the equal-ratio relation, thereby suppressing the flicker.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は、マトリクス表示装置に
おける多階調表示技術に係り、特に、解像度を劣化させ
ること無く多階調表示を実現する方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a multi-gradation display technique in a matrix display device, and more particularly to a method for realizing multi-gradation display without deteriorating resolution.

【0002】0002

【従来の技術】多階調表示を実現する従来技術として、
例えば、特開平2−230119に記載のように、少な
くとも2段階以上の階調表示能力を有するピクセルがマ
トリクス状に配された液晶表示素子で、画像表示の際の
単位画素が複数のピクセルから構成され、各ピクセルの
表示階調と単位画素を構成するピクセルの選択数とで単
位画素の表示階調数を増加させるとなっていた。
[Prior Art] As a conventional technology for realizing multi-gradation display,
For example, as described in Japanese Patent Application Laid-Open No. 2-230119, a liquid crystal display element in which pixels having the ability to display gradations of at least two or more levels are arranged in a matrix, and a unit pixel for image display is composed of a plurality of pixels. The number of display gradations of a unit pixel is increased by the display gradation of each pixel and the selected number of pixels constituting the unit pixel.

【0003】また、フレーム単位に各画素の表示をオン
、オフさせ中間調を表示するFRC(frame  r
ate  control)方式及び、該FRC方式に
上記第一の従来例に記載の空間変調方式を組合せた多階
調表示技術が、「フラットパネル・ディスプレイ199
1」(日経BP社1990年11月26日発行)173
頁から180頁に記載されている。
[0003] Furthermore, FRC (frame r
A multi-gradation display technology that combines the FRC method and the spatial modulation method described in the first conventional example is known as "Flat Panel Display 199".
1” (Nikkei BP, published November 26, 1990) 173
It is described on pages 180 to 180.

【0004】0004

【発明が解決しようとする課題】上記第一の従来技術で
は、複数の画素を一単位として多階調表示を行うことに
よる解像度劣化の点について配慮されておらず、例えば
水平2画素×垂直2画素を1単位とすると水平及び垂直
解像度がそれぞれ1/2に劣化するといった問題があっ
た。
[Problems to be Solved by the Invention] The first prior art described above does not take into consideration resolution deterioration caused by performing multi-gradation display using a plurality of pixels as one unit. There is a problem in that when a pixel is used as a unit, the horizontal and vertical resolutions are each degraded to 1/2.

【0005】また、上記第二の従来技術でもFRC方式
によるフリッカの発生や、FRC方式に空間変調方式を
組合せた場合の解像度劣化や、フレーム毎にオン画素を
変えることにより、オン画素間を結んだ輝線がフレーム
毎に移動するムービング現象が発生するといった問題が
あった。
[0005] In addition, even in the second prior art described above, flicker occurs due to the FRC method, resolution deterioration occurs when the FRC method is combined with a spatial modulation method, and on-pixels are connected by changing the on-pixel for each frame. There is a problem in that a moving phenomenon occurs in which the bright line moves from frame to frame.

【0006】本発明の目的は、上記従来技術における問
題を解決し、より高解像度でフリッカの少ない画像が得
られる多階調表示装置を提供することにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a multi-gradation display device that solves the problems in the prior art described above and can provide images with higher resolution and less flicker.

【0007】[0007]

【課題を解決するための手段】複数の画素を組合せて1
単位とし、各画素の階調を変えて多階調表示を行う場合
の解像度劣化を抑制する為に、1単位を構成する画素の
組合せ方を1単位毎に水平方向、又は垂直方向、あるい
は水平、垂直方向共にと、空間的にずらして組合せるよ
うにした。
[Means for solving the problem] Combining multiple pixels into one
In order to suppress resolution deterioration when performing multi-gradation display by changing the gradation of each pixel, the pixels constituting one unit can be combined horizontally, vertically, or horizontally for each unit. , both vertically and spatially shifted.

【0008】また、同様に複数の画素の組合せを1単位
とし、各画素の階調を変えて多階調表示を行う場合の解
像度劣化を抑制するために、1単位を構成する画素の組
合せ方を1フィールド(又は1フレーム)毎に変えるよ
うにした。
[0008] Similarly, in order to suppress resolution deterioration when a combination of a plurality of pixels is used as one unit and the gradation of each pixel is changed to perform multi-gradation display, a method of combining pixels constituting one unit has been developed. is changed every field (or frame).

【0009】1フレーム毎に各画素の表示階調を周期的
に変えることにより多階調表示を行う場合のフリッカを
抑制するために、水平走査回路が入力信号に応じて選択
、出力する複数の設定電圧を、該複数の設定電圧によっ
て決まるマトリクス表示パネルの各輝度が、該マトリク
ス表示パネルの電圧−輝度特性上で等比の間隔となる様
に設定した。
In order to suppress flicker when performing multi-gradation display by periodically changing the display gradation of each pixel every frame, the horizontal scanning circuit selects and outputs a plurality of pixels according to the input signal. The set voltages were set so that each brightness of the matrix display panel determined by the plurality of set voltages was at equal intervals on the voltage-brightness characteristic of the matrix display panel.

【0010】0010

【作用】複数の画素を組合せて1単位とし、各画素の階
調を変えて多階調表示を行う際に、該1単位を構成する
画素の組合せ方を空間的、時間的にずらすことにより解
像度劣化が抑制できる。
[Operation] When multiple pixels are combined into one unit and the gradation of each pixel is changed to perform multi-gradation display, by spatially and temporally shifting the combination of pixels that make up the unit. Resolution deterioration can be suppressed.

【0011】1フレーム毎に各画素の表示階調を周期的
に変えることにより多階調表示を行う際に、水平走査回
路が入力信号に応じて選択、出力する複数の設定電圧を
、該複数の設定電圧によって決まるマトリクス表示パネ
ルの各輝度が、該マトリクス表示パネルの電圧−輝度特
性上で等比の間隔となる様に設定した為、隣合うどの輝
度によって前記多階調化を行っても輝度比は均一且つ最
小となりフリッカが抑制できる。
When performing multi-gradation display by periodically changing the display gradation of each pixel every frame, the horizontal scanning circuit selects and outputs a plurality of set voltages according to an input signal. Since each brightness of the matrix display panel, which is determined by the set voltage of The brightness ratio is uniform and minimum, and flicker can be suppressed.

【0012】0012

【実施例】図1に本発明の第一の実施例のブロック図を
図2に多階調化回路及びアドレス発生回路の一構成例を
示す。1はマトリクス表示パネル、2、3は該マトリク
ス表示パネルを駆動する水平ドライバ及び垂直ドライバ
、4は後述する多階調表示方式を行う為にビデオ信号を
操作する多階調化回路、5はアドレス発生回路、6は入
力されたR,G,B別々の原色信号を並べ替え出力する
ビデオ信号変換回路、7は上記水平、垂直ドライバ及び
ビデオ信号変換回路の動作をコントロールする為の制御
回路である。ビデオ信号変換回路6と制御回路7は1つ
のコントロール回路8と見ることもできる。9は電圧設
定回路であり、水平ドライバ2が入力信号の各ビットに
応じて選択して出力する複数の電圧を設定する回路であ
る。また、41はROM(Read  Only  M
emory)、51は垂直同期信号VDをカウントとし
奇数フィールドと偶数フィールドを判別するフィールド
判別回路、52は水平同期信号HDをカウントし走査位
置を判別するHDカウンタ、53は後述する多階調化方
式を実現するためにROM41アドレス信号を与えるた
めの2分周回路である。以下、図1、図2のブロック図
の動作を説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a block diagram of a first embodiment of the present invention, and FIG. 2 shows an example of the configuration of a multi-gradation circuit and an address generation circuit. 1 is a matrix display panel, 2 and 3 are horizontal drivers and vertical drivers that drive the matrix display panel, 4 is a multi-gradation circuit that operates a video signal to perform a multi-gradation display method to be described later, and 5 is an address. 6 is a video signal conversion circuit that rearranges and outputs the input R, G, and B separate primary color signals; 7 is a control circuit for controlling the operations of the horizontal and vertical drivers and the video signal conversion circuit. . The video signal conversion circuit 6 and the control circuit 7 can also be viewed as one control circuit 8. Reference numeral 9 denotes a voltage setting circuit, which sets a plurality of voltages to be selected and output by the horizontal driver 2 according to each bit of the input signal. In addition, 41 is a ROM (Read Only M
51 is a field discrimination circuit that counts the vertical synchronization signal VD and discriminates between an odd field and an even field, 52 is an HD counter that counts the horizontal synchronization signal HD and discriminates the scanning position, and 53 is a multi-gradation method to be described later. This is a divide-by-2 circuit for providing the ROM 41 address signal in order to realize this. The operation of the block diagrams shown in FIGS. 1 and 2 will be explained below.

【0013】アドレス発生回路5は図2に示すように例
えばフィールド判別回路51、HDカウンタ52、2分
周回路53により構成される。2分周回路はドットクロ
ック、HD及びVDを入力とし、多階調化回路に供給す
る位置アドレスを発生する。この時、後述する多階調化
方式を実現するために、HDカウンタ及びフィールド判
別回路により2分周回路の出力信号を切り換える。
As shown in FIG. 2, the address generation circuit 5 includes, for example, a field discrimination circuit 51, an HD counter 52, and a divide-by-2 circuit 53. The divide-by-2 circuit receives the dot clock, HD, and VD as inputs and generates a position address to be supplied to the multi-gradation circuit. At this time, in order to realize a multi-gradation method to be described later, the output signal of the frequency divider circuit is switched by the HD counter and the field discrimination circuit.

【0014】多階調化回路4は図2に示すように例えば
ROM41により構成されており、入力されるR,G,
B各原色信号に対応して3系統ある。該多階調化回路4
はディジタルビデオ信号及びアドレス発生回路5により
与えられる位置アドレス信号に基づき、後述する多階調
表示方式を実現する為のビデオ信号操作を行い出力する
As shown in FIG. 2, the multi-gradation circuit 4 is composed of, for example, a ROM 41, and receives input R, G,
There are three systems corresponding to each B primary color signal. The multi-gradation circuit 4
Based on the digital video signal and the position address signal given by the address generation circuit 5, the video signal is manipulated and output in order to realize a multi-gradation display method which will be described later.

【0015】ビデオ信号変換回路6は制御回路8からの
制御信号により動作し、R,G,B別々のディジタルビ
デオ信号を、マトリクス表示パネル1の色フィルタ配置
の順番に並べ替え出力する。
The video signal conversion circuit 6 operates in response to a control signal from the control circuit 8, and rearranges and outputs separate R, G, and B digital video signals in the order of the color filter arrangement of the matrix display panel 1.

【0016】水平ドライバ2及び垂直ドライバ3も同様
に制御回路7からの制御信号により動作し、垂直ドライ
バ3が選択した行の画素に対して、水平ドライバ2が前
記ディジタルビデオ信号の各ビットに応じた所定の電圧
を選択して出力し、各画素に書込んで表示する。従って
各画素が表示できる階調は、信号のビット数により決定
されることになる。
The horizontal driver 2 and the vertical driver 3 are similarly operated by control signals from the control circuit 7, and the horizontal driver 2 operates according to each bit of the digital video signal for the pixels in the row selected by the vertical driver 3. A predetermined voltage is selected and output, and written to each pixel for display. Therefore, the gradation that each pixel can display is determined by the number of bits of the signal.

【0017】図3に従来の多階調化方式の一例、図4に
中間調表示方法の原理図を示す。1はマトリクス表示パ
ネル、11は画像表示の最小単位となる画素である。こ
れは水平2画素×垂直2画素の計4画素を1単位とし、
各画素の表示階調を操作することにより1単位として表
現できる階調数を増やすものである。すなわち、図4に
示したように32階調を8階調ドライバ(第0、4、8
、12、16、20、24、28レベルの8階調のみを
出力)で表現する為に、例えば、1単位を構成する4画
素11のうち1画素を16階調、他3画素を12階調と
することにより13階調目を表現する。本方式は一般に
ディザ法と呼ばれているものであり、階調数が増す代わ
りに解像度が劣化するという欠点がある。例えば、図3
に示した画素の組合せの場合、水平解像度、垂直解像度
が共にマトリクス表示パネルの表示可能な解像度の1/
2になってしまう。
FIG. 3 shows an example of a conventional multi-gradation system, and FIG. 4 shows a principle diagram of a half-tone display method. 1 is a matrix display panel, and 11 is a pixel which is the minimum unit of image display. One unit is a total of 4 pixels (2 pixels horizontally x 2 pixels vertically).
By manipulating the display gradation of each pixel, the number of gradations that can be expressed as one unit is increased. In other words, as shown in FIG.
, 12, 16, 20, 24, and 28 levels), for example, among the four pixels 11 that make up one unit, one pixel has the 16th gradation, and the other three pixels have the 12th gradation. The 13th gradation is expressed by setting it as a gradation. This method is generally called a dither method, and has the disadvantage that the resolution deteriorates at the cost of increasing the number of gradations. For example, Figure 3
In the case of the pixel combination shown in , both the horizontal and vertical resolutions are 1/1 of the displayable resolution of the matrix display panel.
It becomes 2.

【0018】図5に本発明の第一の実施例における多階
調化方式の原理図を示す。本実施例においても水平2画
素×垂直2画素の計4画素を1単位としており、図1に
示した多階調化回路により各画素の表示階調をコントロ
ールし多階調表示を行う。このとき、1単位を構成する
画素の組合せを2行おきに水平方向に1画素ずらす様に
した。すなわち、1行目、2行目の組合せが1列目から
2画素ずつで構成され、次の3行目、4行目は2列目か
ら2画素ずつの組合せとし、更に次の2行は再び1列目
から2画素ずつの組合せとし以下これを交互に繰返した
構成とする。これにより水平方向について見ると、4画
素で構成される各単位が千鳥状に並ぶことになり、水平
解像度をマトリクス表示パネル1の解像度の半分まで落
すこと無く多階調表示が可能となる。
FIG. 5 shows a principle diagram of the multi-gradation system in the first embodiment of the present invention. In this embodiment as well, a total of 4 pixels (2 horizontal pixels x 2 vertical pixels) is used as one unit, and the display gradation of each pixel is controlled by the multi-gradation circuit shown in FIG. 1 to perform multi-gradation display. At this time, the combination of pixels constituting one unit was shifted by one pixel in the horizontal direction every two rows. In other words, the combination of the first and second rows is made up of two pixels each from the first column, the next third and fourth rows are a combination of two pixels each from the second column, and the next two rows are made up of two pixels each from the first column. Once again, two pixels are combined from the first column, and this is repeated alternately. As a result, in the horizontal direction, each unit composed of four pixels is arranged in a staggered manner, and multi-gradation display is possible without reducing the horizontal resolution to half of the resolution of the matrix display panel 1.

【0019】以上、本実施例によれば、従来のマトリク
ス表示装置に簡易な回路を付加するのみで、水平解像度
劣化の少ない多階調表示装置が得られる。
As described above, according to this embodiment, a multi-gradation display device with less deterioration in horizontal resolution can be obtained by simply adding a simple circuit to a conventional matrix display device.

【0020】また、本実施例では1単位を水平2画素×
垂直2画素の計4画素で構成した例を示したが、組合せ
る画素数、形状は前記多階調化回路4の操作により任意
に選択できる。さらに、各単位をずらす方向、量も任意
に設定できることは言うまでもない。
Furthermore, in this embodiment, one unit is 2 horizontal pixels×
Although an example has been shown in which a total of four pixels (two vertical pixels) are used, the number and shape of the pixels to be combined can be arbitrarily selected by operating the multi-gradation circuit 4. Furthermore, it goes without saying that the direction and amount by which each unit is shifted can be set arbitrarily.

【0021】図6に本発明の第二の実施例の多階調化方
式の原理図を示す。本実施例を実現するシステム構成も
第一の実施例と同様である為再度の説明は省略する。
FIG. 6 shows a principle diagram of a multi-gradation system according to a second embodiment of the present invention. The system configuration for realizing this embodiment is also the same as that of the first embodiment, so a repeated explanation will be omitted.

【0022】本実施例においても水平2画素×垂直2画
素の計4画素を1単位としており、図1に示した多階調
化回路4により各画素の表示階調をコントロールし多階
調表示を行う。このとき、1単位を構成する画素の組合
せをフィールド毎に垂直方向にずらすようにした。すな
わち、第1フィールドでは1行目から2画素ずつの組合
せとし、第2フィールドでは2行目から2画素ずつの組
合せとし、以下奇数フィールドと偶数フィールドで交互
に組合せをずらすようにする。これにより、垂直方向に
ついてみると奇数フィールドの組合せと偶数フィールド
の組合せが、互いに補間する形で並ぶことになり、垂直
解像度をマトリクス表示パネル1の解像度の半分まで落
すこと無く多階調表示が可能となる。
In this embodiment as well, a total of 4 pixels (2 horizontal pixels x 2 vertical pixels) is used as one unit, and the display gradation of each pixel is controlled by the multi-gradation circuit 4 shown in FIG. I do. At this time, the combination of pixels constituting one unit was shifted in the vertical direction for each field. That is, in the first field, two pixels are combined from the first row, and in the second field, two pixels are combined from the second row, and thereafter the combinations are alternately shifted between odd and even fields. As a result, in the vertical direction, odd field combinations and even field combinations are lined up in a manner that interpolates with each other, making it possible to display multiple gradations without reducing the vertical resolution to half of the resolution of the matrix display panel 1. becomes.

【0023】以上、本実施例によれば、従来のマトリク
ス表示装置に簡易な回路を付加するのみで、垂直解像度
劣化の少ない多階調表示装置が得られる。
As described above, according to this embodiment, a multi-gradation display device with less deterioration in vertical resolution can be obtained by simply adding a simple circuit to a conventional matrix display device.

【0024】また、本実施例では1単位を水平2画素×
垂直2画素の計4画素で構成した例を示したが、組合わ
せる画素数、形状は前記多階調化回路4の操作により任
意に選択できる。さらに、各単位をずらす方向、量も任
意に設定できることは言うまでもない。
In addition, in this embodiment, one unit is 2 horizontal pixels×
Although an example is shown in which a total of four pixels (two vertical pixels) are used, the number and shape of the pixels to be combined can be arbitrarily selected by operating the multi-gradation circuit 4. Furthermore, it goes without saying that the direction and amount by which each unit is shifted can be set arbitrarily.

【0025】図7に本発明の第三の実施例の多階調化方
式の原理図を示す。本実施例を実現するシステム構成も
第一の実施例と同様である為再度の説明は省略する。
FIG. 7 shows a principle diagram of a multi-gradation system according to a third embodiment of the present invention. The system configuration for realizing this embodiment is also the same as that of the first embodiment, so a repeated explanation will be omitted.

【0026】本実施例においても水平2画素×垂直2画
素の計4画素を1単位としており、図1に示した多階調
化回路4により各画素の表示階調をコントロールし多階
調表示を行う。このとき、1単位を構成する画素の組合
せを、2行おきに水平方向に1画素ずらし、更にフィー
ルド毎に垂直方向に1画素ずらすようにした。すなわち
、前記第一の実施例の多階調化方式と第二の実施例の多
階調化方式を組合せた方式である。原理は第一、第二の
実施例で説明した為省略する。
In this embodiment as well, a total of 4 pixels (2 horizontal pixels x 2 vertical pixels) is used as one unit, and the display gradation of each pixel is controlled by the multi-gradation circuit 4 shown in FIG. 1 to perform multi-gradation display. I do. At this time, the combination of pixels constituting one unit was shifted by one pixel in the horizontal direction every second row, and further shifted by one pixel in the vertical direction for each field. That is, this is a system that combines the multi-gradation method of the first embodiment and the multi-gradation method of the second embodiment. The principle has been explained in the first and second embodiments and will therefore be omitted.

【0027】以上、本実施例によれば、水平解像度、垂
直解像度共にマトリクス表示パネル1の解像度を半分ま
で落すこと無く多階調表示が可能となる。
As described above, according to this embodiment, multi-gradation display is possible without reducing the resolution of the matrix display panel 1 to half in both the horizontal and vertical resolutions.

【0028】また、本実施例では1単位を水平2画素×
垂直2画素の計4画素で構成した例を示したが、組合わ
せる画素数、形状は前記多階調化回路4の操作により任
意に選択できる。さらに、各単位をずらす方向、量も任
意に設定できることは言うまでもない。
Furthermore, in this embodiment, one unit is 2 horizontal pixels×
Although an example is shown in which a total of four pixels (two vertical pixels) are used, the number and shape of the pixels to be combined can be arbitrarily selected by operating the multi-gradation circuit 4. Furthermore, it goes without saying that the direction and amount by which each unit is shifted can be set arbitrarily.

【0029】図8に本発明の第四の実施例の原理図を示
す。本実施例を実現するシステム構成も第一の実施例と
同様である為再度の説明は省略する。
FIG. 8 shows a principle diagram of a fourth embodiment of the present invention. The system configuration for realizing this embodiment is also the same as that of the first embodiment, so a repeated explanation will be omitted.

【0030】本実施例においても水平2画素×垂直2画
素の計4画素を1単位としており、図1に示した多階調
化回路4により各画素の表示階調をコントロールし多階
調表示を行う。
In this embodiment as well, a total of 4 pixels (2 horizontal pixels x 2 vertical pixels) is used as one unit, and the display gradation of each pixel is controlled by the multi-gradation circuit 4 shown in FIG. 1 to perform multi-gradation display. I do.

【0031】今、原画像を図8(a)に示した様な第1
3レベルと第7レベルの2階調のみの画像とする。従来
方式では図8(b)に示した様に、前記原画像を表現す
るために図3に示した画素の組合せを用い、図4に示し
た中間調表示方法によって多階調表示を行う。この時、
各1単位が表現する階調は該1単位中の4画素の中の左
上の画素の階調である。従って、該1単位中の他の3画
素が異なる階調であってもその階調を表現することはで
きない。すなわち、原画像の各画素の階調を忠実に再現
することが困難となる。
Now, the original image is transformed into the first image as shown in FIG. 8(a).
The image has only two gradations, the 3rd level and the 7th level. In the conventional system, as shown in FIG. 8(b), the combination of pixels shown in FIG. 3 is used to express the original image, and multi-gradation display is performed using the halftone display method shown in FIG. 4. At this time,
The gradation expressed by each unit is the gradation of the upper left pixel among the four pixels in the unit. Therefore, even if the other three pixels in one unit have different gradations, that gradation cannot be expressed. That is, it becomes difficult to faithfully reproduce the gradation of each pixel of the original image.

【0032】(c)に示したのが本実施例による多階調
表示の例であり、図7に示した第三の実施例における画
素の組合せ方法を併用した場合を例として示した。本方
式では原画像における各画素の表示階調と1単位を構成
したときの、該1単位中における各画素の位置(左上、
右上、左下、右下)に応じて表示階調を決定する。すな
わち、1単位を構成したとき原画像において左上の画素
が第13レベルであったとすると、実際の表示では図4
に示した第13レベルの組合せの内で左上の画素の階調
である第16レベルを表示する。同様にして、右上の画
素が第13レベルであったとすると、第12レベルを表
示する。また、他の階調についても同様の操作を行う。 これにより、従来方式のように複数画素を組合せて中間
調表示を行った場合に使用しなかった画素の情報も表現
できることになる。
FIG. 7(c) shows an example of multi-gradation display according to this embodiment, in which the pixel combination method of the third embodiment shown in FIG. 7 is also used. In this method, the display gradation of each pixel in the original image and the position of each pixel in one unit (top left,
The display gradation is determined according to the top right, bottom left, bottom right). In other words, if the upper left pixel in the original image is at the 13th level when forming one unit, the actual display will be as shown in Figure 4.
Among the 13th level combinations shown in , the 16th level, which is the gradation of the upper left pixel, is displayed. Similarly, if the upper right pixel is at the 13th level, the 12th level is displayed. Further, similar operations are performed for other gradations. This makes it possible to express information on pixels that are not used when a plurality of pixels are combined to display halftones as in the conventional method.

【0033】以上、本実施例によれば原画像の全ての画
素の情報を使用することとなり、より原画像に忠実な階
調表示ができ、さらに8階調以下の画像であれば解像度
を落すこと無く表示できる。さらに第一〜第三の実施例
のように組合せをずらした場合でも同様の操作を行うこ
とにより、同様の効果が得られる。
As described above, according to this embodiment, information on all pixels of the original image is used, and gradation display that is more faithful to the original image can be performed.Furthermore, if the image has 8 gradations or less, the resolution is lowered. It can be displayed without any problems. Furthermore, even when the combinations are shifted as in the first to third embodiments, similar effects can be obtained by performing the same operations.

【0034】図9に本発明の第五の実施例の多階調化方
式の原理図を示す。本方式は1画素11の表示階調をフ
レーム毎に切換え2レベルの中間調を表示するものであ
る。すなわち、図9に示す様に1画素11が図10(a
)及び(c)に示す2階調しか表示できない場合でも、
図7(b)に示す様にフレーム毎に該2階調を切換える
ことにより中間調表示が可能になる。
FIG. 9 shows a principle diagram of a multi-gradation system according to a fifth embodiment of the present invention. In this method, the display gradation of one pixel 11 is switched every frame to display two levels of intermediate tones. That is, as shown in FIG. 9, one pixel 11 is
) and (c), even if only the two gradations shown in (c) can be displayed.
As shown in FIG. 7(b), halftone display is possible by switching between the two gradations for each frame.

【0035】図10に従来の電圧設定の一例として8階
調表示の場合の電圧設定方式を示す。縦軸が輝度(階調
)、横軸が駆動電圧であり、グラフはマトリクス表示パ
ネル1の駆動電圧対輝度特性を示す。また、グラフ上に
黒丸で示したのが電圧設定により各画素11が表示可能
な階調であり、電圧設定回路9によりあらかじめ設定し
たV0〜V7の8電圧を水平ドライバ2が選択し、各画
素11に与えることにより(1)〜(8)までの8階調
表示ができる。さらに、この8階調で図9に示した多階
調化方式を行うことにより、グラフ上に白丸で示した階
調が表現できる。すなわち、例えば1フレーム目にV0
、2フレーム目にV1を選択することにより(1)と(
2)の中間調レベルの(9)が表現でき、同様にV4と
V5より(5)と(6)の中間調レベルの(13)が表
現できる。以上の方法により多階調表示が可能となる。
FIG. 10 shows a voltage setting method for 8-gradation display as an example of conventional voltage setting. The vertical axis represents brightness (gradation) and the horizontal axis represents driving voltage, and the graph shows the driving voltage versus brightness characteristics of the matrix display panel 1. Also, the black circles on the graph indicate the gradations that each pixel 11 can display depending on the voltage setting, and the horizontal driver 2 selects eight voltages from V0 to V7 preset by the voltage setting circuit 9, and each pixel 11, eight gradation levels (1) to (8) can be displayed. Furthermore, by performing the multi-gradation method shown in FIG. 9 using these 8 gradations, the gradations indicated by white circles on the graph can be expressed. That is, for example, in the first frame, V0
, by selecting V1 in the second frame, (1) and (
The halftone level (9) of 2) can be expressed, and similarly, the halftone level (13) of (5) and (6) can be expressed from V4 and V5. The above method enables multi-gradation display.

【0036】しかし、図10に示した電圧設定により多
階調化を行う場合フリッカが伴うことが知られている。 すなわち、フレーム毎に1画素11の輝度が変化するた
めちらつきとなって見えてしまうのである。今、図10
に示した8電圧(V0〜V7)設定による輝度((1)
〜(8))は0%輝度(1)から100%輝度(8)を
7等分しており、約14.3%輝度(100/7)づつ
の等しい輝度差を持っている。従って輝度(9)を表現
する為に輝度(1)(0%輝度)と輝度(2)(14.
3%輝度)をフレーム毎に切換える為その輝度比は無限
大となり、同様に輝度(10)を表現するためには輝度
(2)(14.3%輝度)と輝度(3)(28.6%輝
度)をフレーム毎に切換えることになり、その輝度比は
2倍となる。一方、輝度(14)を表現するためには輝
度(6)(71.5%輝度)と輝度(7)(85.8%
輝度)をフレーム毎に切換えることになり、その輝度比
は1.2倍となり、同様に輝度(15)を表現するため
には輝度(7)(85.8%輝度)と輝度(8)(10
0%輝度)をフレーム毎に切換えることになり、その輝
度比は1.17倍となる。従って、輝度が大きいレベル
に比べ小さいレベルの方が輝度比が大きく、フリッカも
目立ってしまう。
However, it is known that flicker occurs when multi-gradation is performed using the voltage settings shown in FIG. That is, since the brightness of one pixel 11 changes every frame, flickering appears. Now, Figure 10
Brightness ((1)
~(8)) divides 0% brightness (1) to 100% brightness (8) into seven equal parts, each having an equal brightness difference of approximately 14.3% brightness (100/7). Therefore, to express brightness (9), brightness (1) (0% brightness) and brightness (2) (14.
3% brightness) is switched every frame, so the brightness ratio becomes infinite. Similarly, to express brightness (10), brightness (2) (14.3% brightness) and brightness (3) (28.6 % brightness) will be switched for each frame, and the brightness ratio will be doubled. On the other hand, to express luminance (14), luminance (6) (71.5% luminance) and luminance (7) (85.8%
Luminance) will be switched for each frame, and the luminance ratio will be 1.2 times. Similarly, to express luminance (15), luminance (7) (85.8% luminance) and luminance (8) ( 10
0% brightness) is switched for each frame, and the brightness ratio is 1.17 times. Therefore, the luminance ratio is larger at a lower luminance level than at a higher luminance level, and flicker becomes more noticeable.

【0037】図12に本実施例における電圧設定方式を
示す。縦軸が輝度(階調)、横軸が駆動電圧である。ま
た、黒丸で示したのが8電圧設定による輝度(0)〜(
7)で、白丸で示したのが図9に示す多階調化方式によ
り表現する輝度(8)〜(14)である。設定電圧は、
フリッカのレベルを均一化し輝度比を最小限にするため
、各輝度がその隣合う輝度と等比の関係となるように設
定されている。 従って、図9に示した多階調化を行う際、どの2つの階
調を選択しても従来方式に比べフリッカは低減できる。
FIG. 12 shows the voltage setting method in this embodiment. The vertical axis represents brightness (gradation), and the horizontal axis represents driving voltage. Also, the black circles indicate the brightness (0) to (
In 7), the white circles indicate luminances (8) to (14) expressed by the multi-gradation method shown in FIG. The set voltage is
In order to equalize the flicker level and minimize the brightness ratio, each brightness is set to have a geometric relationship with its adjacent brightness. Therefore, when performing multi-gradation as shown in FIG. 9, flicker can be reduced compared to the conventional method no matter which two gradations are selected.

【0038】以上本実施例によれば、電圧設定を該電圧
設定による各輝度が等比の関係になる様に設定するので
、フリッカの少ない多階調表示装置が得られる。また、
本実施例では8電圧設定の場合を示したが、他の設定電
圧数の場合にも適用できる。
As described above, according to this embodiment, since the voltage settings are set so that the respective luminances according to the voltage settings are in a geometric relationship, a multi-gradation display device with less flicker can be obtained. Also,
Although the present embodiment shows the case of eight voltage settings, it can also be applied to cases of other set voltage numbers.

【0039】図12に本発明の第六の実施例における多
階調化方式の原理図を示す。本実施例は前記第一〜第四
の実施例と第五の実施例の多階調化方式を組合せたもの
であり、本実施例を実現するシステム構成も第一の実施
例同様である為再度の説明は省略する。以下、本実施例
の原理について説明する。
FIG. 12 shows a principle diagram of a multi-gradation system in a sixth embodiment of the present invention. This embodiment is a combination of the multi-gradation methods of the first to fourth embodiments and the fifth embodiment, and the system configuration for realizing this embodiment is also the same as that of the first embodiment. Repeated explanation will be omitted. The principle of this embodiment will be explained below.

【0040】図4に示した様に4画素を組み合わせて1
単位とし各画素の表示階調を変えることで、2つの階調
の中間調が表現できることは述べた。一方、図9で述べ
たように1画素の階調をフレーム毎に切り換えることに
より中間調が表現できる。そこで、前記1単位の階調を
フレーム毎に切り換えて中間調を表示することとした。 すなわち、図12に示すように第1フレームにおいて1
単位により第13レベルを表示し、第2フレームでは第
14レベルを表示する。このとき、該1単中の右下の画
素は図9で説明したよう第14レベルを表現でき、1単
位についてみると第13レベルと第14レベルの中間調
が表示できる。同様に第1フレームにおいて1単位によ
り第15レベルを表示し、第2フレームでは第16レベ
ルを表示することにより2レベルの中間調が表示できる
。従って、より多階調表示が可能になる。
As shown in FIG. 4, four pixels are combined to form one
As mentioned above, by changing the display gradation of each pixel as a unit, an intermediate tone between two gradations can be expressed. On the other hand, as described with reference to FIG. 9, intermediate tones can be expressed by switching the gradation of one pixel for each frame. Therefore, it was decided to display halftones by switching the gradation of one unit for each frame. That is, as shown in FIG.
The 13th level is displayed in units, and the 14th level is displayed in the second frame. At this time, the lower right pixel of one unit can express the 14th level as explained in FIG. 9, and when looking at one unit, halftones of the 13th level and the 14th level can be displayed. Similarly, by displaying the 15th level in 1 unit in the first frame and displaying the 16th level in the second frame, two levels of halftone can be displayed. Therefore, more gradation display becomes possible.

【0041】以上、本実施例によれば、前記2つの多階
調化方式を組合せることによって、より多階調表示可能
な多階調表示装置が得られる。
As described above, according to this embodiment, by combining the above two multi-gradation methods, a multi-gradation display device capable of displaying a larger number of gradations can be obtained.

【0042】[0042]

【発明の効果】本発明によれば、複数の画素を組合せて
1単位とし、各画素の階調を変えて多階調表示を行う際
に、該1単位を構成する画素の組合せ方を空間的、時間
的にずらすことにより解像度劣化を抑制する効果がある
According to the present invention, when a plurality of pixels are combined to form one unit and the gradation of each pixel is changed to perform multi-gradation display, the way in which the pixels constituting the unit are combined is spatially controlled. By shifting the target and time, it is effective to suppress resolution deterioration.

【0043】また、本発明によれば、1フレーム毎に各
画素の表示階調を周期的に変えることにより多階調表示
を行う際に、水平走査回路が入力信号に応じて選択、出
力する複数の電圧を、該複数の電圧によって決まる画素
の各輝度が、該マトリクス表示パネルの電圧−輝度特性
上で等比の間隔となる様に設定したためフリッカ抑制の
効果がある。
Further, according to the present invention, when performing multi-gradation display by periodically changing the display gradation of each pixel every frame, the horizontal scanning circuit selects and outputs the pixels according to the input signal. Since the plurality of voltages are set so that the luminances of the pixels determined by the plurality of voltages are at equal intervals on the voltage-luminance characteristics of the matrix display panel, there is an effect of suppressing flicker.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】本発明の第一の実施例のブロック図である。FIG. 1 is a block diagram of a first embodiment of the invention.

【図2】第一の実施例の多階調化回路の一構成例である
FIG. 2 is a configuration example of a multi-gradation circuit according to the first embodiment.

【図3】従来の多階調化方式の一例である。FIG. 3 is an example of a conventional multi-gradation method.

【図4】中間調表示方法の原理図である。FIG. 4 is a diagram showing the principle of a halftone display method.

【図5】第一の実施例の多階調化方式の原理図である。FIG. 5 is a diagram showing the principle of the multi-gradation method of the first embodiment.

【図6】第二の実施例の多階調化方式の原理図である。FIG. 6 is a principle diagram of a multi-gradation method according to a second embodiment.

【図7】第三の実施例の多階調化方式の原理図である。FIG. 7 is a principle diagram of a multi-gradation method according to a third embodiment.

【図8】第四の実施例の原理図である。FIG. 8 is a principle diagram of a fourth embodiment.

【図9】本発明の第五の実施例の多階調化方式の原理図
である。
FIG. 9 is a principle diagram of a multi-gradation method according to a fifth embodiment of the present invention.

【図10】従来の電圧設定の一例である。FIG. 10 is an example of conventional voltage setting.

【図11】第五の実施例の電圧設定方式である。FIG. 11 shows a voltage setting method of a fifth embodiment.

【図12】第六の実施例の原理図である。FIG. 12 is a principle diagram of a sixth embodiment.

【符号の説明】[Explanation of symbols]

1…マトリクス表示パネル、 2…水平ドライバ、 3…垂直ドライバ、 4…多階調化回路、 5…アドレス発生回路、 6…ビデオ信号発生回路、 7…制御回路、 8…コントロール回路、 9…電圧設定回路、 11…画素、 41…ROM、 51…フィールド判別回路、 52…HDカウンタ、 53…2分周回路。 1...Matrix display panel, 2...Horizontal driver, 3...Vertical driver, 4...Multi-gradation circuit, 5...address generation circuit, 6...Video signal generation circuit, 7...control circuit, 8...control circuit, 9...Voltage setting circuit, 11...pixel, 41...ROM, 51...field discrimination circuit, 52...HD counter, 53...2 frequency divider circuit.

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】画像表示の最小単位である画素がマトリク
ス状に配されたマトリクス表示パネルと、あらかじめ設
定された複数の電圧を、入力信号に応じて選択、出力し
前記マトリクス表示パネルを駆動する水平、垂直走査回
路と、前記水平、垂直走査回路及びビデオ信号変換回路
を動作させるための制御信号を発生する制御回路と、か
ら成り、前記マトリクス表示パネルに前記あらかじめ設
定された複数の電圧により決定する階調数nで、画像を
表示する多階調表示装置において、前記あらかじめ設定
された電圧によって決定する表示階調数nよりも多階調
な表示を行う為に、ビデオ信号を操作し複数の画素を組
合せて1単位とし、該1単位中の各画素の表示階調を変
えることによって中間調を表現し、且つ入力信号に応じ
て1単位を構成する画素の数、取り方を変える多階調化
回路を設けたことを特徴とする多階調表示装置。
1. A matrix display panel in which pixels, which are the minimum unit of image display, are arranged in a matrix, and a plurality of preset voltages are selected and output according to an input signal to drive the matrix display panel. It consists of horizontal and vertical scanning circuits, and a control circuit that generates control signals for operating the horizontal and vertical scanning circuits and video signal conversion circuit, and is determined by the plurality of preset voltages on the matrix display panel. In a multi-gradation display device that displays an image with a number n of gradations determined by the preset voltage, the video signal is manipulated to display images with more gradations than the number n of display gradations determined by the preset voltage. pixels are combined into one unit, and intermediate tones are expressed by changing the display gradation of each pixel in the unit, and the number and arrangement of pixels constituting one unit are changed depending on the input signal. A multi-gradation display device characterized by being provided with a gradation circuit.
【請求項2】画像表示の最小単位である画素がマトリク
ス状に配されたマトリクス表示パネルと、あらかじめ設
定された複数の電圧を、入力信号に応じて選択、出力し
前記マトリクス表示パネルを駆動する水平、垂直走査回
路と、ビデオ信号を入力とし、該ビデオ信号を並べ替え
前記水平走査回路に供給するビデオ信号変換回路と、前
記水平、垂直走査回路及びビデオ信号変換回路を動作さ
せるための制御信号を発生する制御回路と、から成り、
前記マトリクス表示パネルに前記あらかじめ設定された
複数の電圧により決定する階調数nで、画像を表示する
多階調表示装置において、前記あらかじめ設定された電
圧によって決定する表示階調数nよりも多階調な表示を
行う為に、ビデオ信号を操作し複数の画素を組合せて1
単位とし、該1単位中の各画素の表示階調を変えること
によって中間調を表現し、且つ1単位を構成する画素の
取り方を水平方向、又は垂直方向、あるいは水平、垂直
方向共にと、空間的にずらして組合せて表示する多階調
化回路を設けたことを特徴とする多階調表示装置。
2. A matrix display panel in which pixels, which are the minimum unit of image display, are arranged in a matrix, and a plurality of preset voltages are selected and output according to an input signal to drive the matrix display panel. a horizontal and vertical scanning circuit; a video signal conversion circuit that receives video signals and rearranges the video signals and supplies them to the horizontal scanning circuit; and a control signal for operating the horizontal and vertical scanning circuits and the video signal conversion circuit. It consists of a control circuit that generates
In a multi-gradation display device that displays an image with the number n of gradations determined by the plurality of voltages set in advance on the matrix display panel, the number n of gradations determined by the plurality of voltages set in advance is greater than the number n of display gradations determined by the voltages set in advance. In order to display gradations, video signals are manipulated and multiple pixels are combined into one image.
unit, expressing intermediate tones by changing the display gradation of each pixel in the unit, and selecting the pixels constituting one unit horizontally, vertically, or both horizontally and vertically, A multi-gradation display device characterized by being provided with a multi-gradation circuit that performs spatially shifted and combined display.
【請求項3】画像表示の最小単位である画素がマトリク
ス状に配されたマトリクス表示パネルと、あらかじめ設
定された複数の電圧を、入力信号に応じて選択、出力し
前記マトリクス表示パネルを駆動する水平、垂直走査回
路と、ビデオ信号を入力とし、該ビデオ信号を並べ替え
前記水平走査回路に供給するビデオ信号変換回路と、前
記水平、垂直走査回路及びビデオ信号変換回路を動作さ
せるための制御信号を発生する制御回路と、から成り、
前記マトリクス表示パネルに前記あらかじめ設定された
複数の電圧により決定する階調数nで、画像を表示する
多階調表示装置において、前記あらかじめ設定された電
圧によって決定する表示階調数nよりも多階調な表示を
行う為に、ビデオ信号を操作し複数の画素を組合せて1
単位とし、該1単位中の各画素の表示階調を変えること
によって中間調を表現し、且つ1単位を構成する画素の
取り方を1フィールド(又はフレーム)毎に変えて表示
する多階調化回路を設けたことを特徴とする多階調表示
装置。
3. A matrix display panel in which pixels, which are the minimum unit of image display, are arranged in a matrix, and a plurality of preset voltages are selected and output according to an input signal to drive the matrix display panel. a horizontal and vertical scanning circuit; a video signal conversion circuit that receives video signals and rearranges the video signals and supplies them to the horizontal scanning circuit; and a control signal for operating the horizontal and vertical scanning circuits and the video signal conversion circuit. It consists of a control circuit that generates
In a multi-gradation display device that displays an image with the number n of gradations determined by the plurality of voltages set in advance on the matrix display panel, the number n of gradations determined by the plurality of voltages set in advance is greater than the number n of display gradations determined by the voltages set in advance. In order to display gradations, video signals are manipulated and multiple pixels are combined into one image.
A multi-gradation unit in which halftones are expressed by changing the display gradation of each pixel in one unit, and the way the pixels that make up one unit are taken is changed for each field (or frame). A multi-gradation display device characterized by being provided with a conversion circuit.
【請求項4】第2項記載の多階調表示装置において、前
記あらかじめ設定された電圧によって決定する表示階調
数nよりも多階調な表示を行う為に、ビデオ信号を操作
し複数の画素を組合せて1単位とし、該1単位中の各画
素の表示階調を変えることによって中間調を表現し、且
つ1単位を構成する画素の取り方を水平方向、又は垂直
方向、あるいは水平、垂直方向共にと空間的にずらし、
さらに1フィールド(又はフレーム)毎に組合せ方を変
えて表示する多階調化回路を設けたことを特徴とする多
階調表示装置。
4. The multi-gradation display device according to claim 2, in which a video signal is manipulated to display a plurality of gradations in order to display more gradations than the number n of display gradations determined by the preset voltage. Pixels are combined into one unit, and intermediate tones are expressed by changing the display gradation of each pixel in the unit, and the pixels constituting one unit can be taken horizontally, vertically, or horizontally. spatially shifted both vertically and
A multi-gradation display device further comprising a multi-gradation circuit that changes the combination for each field (or frame).
【請求項5】画像表示の最小単位である画素がマトリク
ス状に配されたマトリクス表示パネルと、あらかじめ設
定された複数の電圧を、入力信号に応じて選択、出力し
前記マトリクス表示パネルを駆動する水平、垂直走査回
路と、ビデオ信号を入力とし、該ビデオ信号を並べ替え
前記水平走査回路に供給するビデオ信号変換回路と、前
記水平、垂直走査回路及びビデオ信号変換回路を動作さ
せるための制御信号を発生する制御回路と、から成り、
前記マトリクス表示パネルに前記あらかじめ設定された
複数の電圧により決定する階調数nで、画像を表示する
多階調表示装置において、前記水平走査回路が入力信号
に応じて選択、出力を行う複数の設定電圧を、該複数の
設定電圧によって決まるマトリクス表示パネルの各輝度
が、該マトリクス表示パネルの電圧−輝度特性上で任意
に設定する電圧設定回路と、該電圧設定回路により設定
された複数の電圧によって決定する表示階調数nよりも
多階調な表示を行う為に、ビデオ信号を操作し1フレー
ムごとに各画素の表示階調を周期的に変えて表示する多
階調化回路を設けたことを特徴とする多階調表示装置。
5. A matrix display panel in which pixels, which are the minimum unit of image display, are arranged in a matrix, and a plurality of preset voltages are selected and output according to an input signal to drive the matrix display panel. a horizontal and vertical scanning circuit; a video signal conversion circuit that receives video signals and rearranges the video signals and supplies them to the horizontal scanning circuit; and a control signal for operating the horizontal and vertical scanning circuits and the video signal conversion circuit. It consists of a control circuit that generates
In a multi-gradation display device that displays an image on the matrix display panel with a number n of gradations determined by the plurality of voltages set in advance, the horizontal scanning circuit selects and outputs a plurality of gradations according to an input signal. A voltage setting circuit that arbitrarily sets a set voltage on the voltage-brightness characteristic of the matrix display panel, and each brightness of the matrix display panel determined by the plurality of set voltages; and a plurality of voltages set by the voltage setting circuit. In order to perform a display with more gradations than the number of display gradations determined by n, a multi-gradation circuit is provided that manipulates the video signal and periodically changes the display gradation of each pixel for each frame. A multi-gradation display device characterized by:
【請求項6】画像表示の最小単位である画素がマトリク
ス状に配されたマトリクス表示パネルと、あらかじめ設
定された複数の電圧を、入力信号に応じて選択、出力し
前記マトリクス表示パネルを駆動する水平、垂直走査回
路と、ビデオ信号を入力とし、該ビデオ信号を並べ替え
前記水平走査回路に供給するビデオ信号変換回路と、前
記水平、垂直走査回路及びビデオ信号変換回路を動作さ
せるための制御信号を発生する制御回路と、から成り、
前記マトリクス表示パネルに前記あらかじめ設定された
複数の電圧により決定する階調数nで、画像を表示する
多階調表示装置において、前記水平走査回路が入力信号
に応じて選択、出力を行う複数の設定電圧を、該複数の
設定電圧によって決まるマトリクス表示パネルの各輝度
が、該マトリクス表示パネルの電圧−輝度特性上で等比
の間隔となる様に設定する電圧設定回路と、該電圧設定
回路により設定された複数の電圧によって決定する表示
階調数nよりも多階調な表示を行う為に、ビデオ信号を
操作し1フレームごとに各画素の表示階調を周期的に変
えて表示する多階調化回路を設けたことを特徴とする多
階調表示装置。
6. A matrix display panel in which pixels, which are the minimum unit of image display, are arranged in a matrix, and a plurality of preset voltages are selected and output according to an input signal to drive the matrix display panel. a horizontal and vertical scanning circuit; a video signal conversion circuit that receives video signals and rearranges the video signals and supplies them to the horizontal scanning circuit; and a control signal for operating the horizontal and vertical scanning circuits and the video signal conversion circuit. It consists of a control circuit that generates
In a multi-gradation display device that displays an image on the matrix display panel with a number n of gradations determined by the plurality of voltages set in advance, the horizontal scanning circuit selects and outputs a plurality of gradations according to an input signal. a voltage setting circuit that sets the set voltages so that each brightness of the matrix display panel determined by the plurality of set voltages is at equal intervals on the voltage-brightness characteristic of the matrix display panel; In order to perform a display with more gray levels than the number of display gray levels n determined by a plurality of set voltages, a multiplex display that manipulates the video signal and periodically changes the display gray level of each pixel every frame. A multi-gradation display device characterized by being provided with a gradation circuit.
JP11831991A 1991-05-23 1991-05-23 Multi-tone display device Expired - Fee Related JP2768046B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11831991A JP2768046B2 (en) 1991-05-23 1991-05-23 Multi-tone display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11831991A JP2768046B2 (en) 1991-05-23 1991-05-23 Multi-tone display device

Publications (2)

Publication Number Publication Date
JPH04345194A true JPH04345194A (en) 1992-12-01
JP2768046B2 JP2768046B2 (en) 1998-06-25

Family

ID=14733730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11831991A Expired - Fee Related JP2768046B2 (en) 1991-05-23 1991-05-23 Multi-tone display device

Country Status (1)

Country Link
JP (1) JP2768046B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6020869A (en) * 1993-10-08 2000-02-01 Kabushiki Kaisha Toshiba Multi-gray level display apparatus and method of displaying an image at many gray levels

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6020869A (en) * 1993-10-08 2000-02-01 Kabushiki Kaisha Toshiba Multi-gray level display apparatus and method of displaying an image at many gray levels
US6459416B1 (en) 1993-10-08 2002-10-01 Kabushiki Kaisha Toshiba Multi-gray level display apparatus and method of displaying an image at many gray levels
WO2004097776A1 (en) * 1993-10-08 2004-11-11 Itsuo Sasaki Multi-gradation display device and multi-gradation display method

Also Published As

Publication number Publication date
JP2768046B2 (en) 1998-06-25

Similar Documents

Publication Publication Date Title
JP4869422B2 (en) Frame rate control method
KR101115046B1 (en) Image display device and image display method
US6208467B1 (en) Display apparatus for displaying an image having gradation
JP3941832B2 (en) Multi-gradation display device
US6911784B2 (en) Display apparatus
JP4602608B2 (en) Display device
EP0708553B1 (en) Ferroelectric liquid crystal display control apparatus and method
JP2007093660A (en) Display device
US5774101A (en) Multiple line simultaneous selection method for a simple matrix LCD which uses temporal and spatial modulation to produce gray scale with reduced crosstalk and flicker
JP4571782B2 (en) Image processing method and liquid crystal display device using the same
JP2005043829A (en) Driver for flat display and method for display on screen
JP2009186800A (en) Display method and flicker determination method of display device
CN100437736C (en) Image display device and image display method
KR19980054752A (en) Multi Gradient Processing Unit
JPH05113767A (en) Multigradation display device
JP4586845B2 (en) Two-screen display device
JP2768046B2 (en) Multi-tone display device
JP2003186452A (en) Gradation driving method of liquid crystal display panel
JP6655685B2 (en) Display panel driving device
JP3712292B2 (en) Display device driving method and display device
JP3526471B2 (en) Multi-tone display device
JP2000292768A (en) Driving method for liquid crystal display device
JPH08234164A (en) Driving method for image display device
JPH0772454A (en) Liquid crystal display device
JPH09237058A (en) Color display panel and device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees