JPH04294697A - Processing circuit for color video printer - Google Patents

Processing circuit for color video printer

Info

Publication number
JPH04294697A
JPH04294697A JP3059938A JP5993891A JPH04294697A JP H04294697 A JPH04294697 A JP H04294697A JP 3059938 A JP3059938 A JP 3059938A JP 5993891 A JP5993891 A JP 5993891A JP H04294697 A JPH04294697 A JP H04294697A
Authority
JP
Japan
Prior art keywords
circuit
signal
output
copy guard
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3059938A
Other languages
Japanese (ja)
Inventor
Mitsuhiko Watabe
光彦 渡部
Yoshinori Okada
義憲 岡田
Yasunori Kobori
康功 小堀
Yoshiaki Mochimaru
持丸 芳明
Koichi Tomatsuri
戸祭 孝一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Image Information Systems Inc
Hitachi Ltd
Hitachi Video and Information System Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Image Information Systems Inc, Hitachi Ltd, Hitachi Video and Information System Inc filed Critical Hitachi Image Information Systems Inc
Priority to JP3059938A priority Critical patent/JPH04294697A/en
Publication of JPH04294697A publication Critical patent/JPH04294697A/en
Pending legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Color, Gradation (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To obtain a satisfactory printed picture from marketed video software on which copy guard is applied and to output a video signal on which a copy guard system is attached so as to prevent a copyright from being violated in the copying of a video tape. CONSTITUTION:A copy guard period generation circuit 14 is attached, and an automatic gain control circuit which generates a signal to be detected so as to prevent a peak level from exceeding 100IRE in a copy guard period is provided. Therefore, it is possible to output the satisfactory print picture from the marketed video software on which the copy guard is performed, and also, to prevent invalid copy to generate an uncopiable copy guard signal when the software is copied.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は、ビデオカメラ等からの
カラー画像をプリントする自動利得制御回路内蔵カラー
ビデオプリンタに関し、特に市販ビデオソフトの映像信
号に付加されているダビング防止用コピーガード信号の
有無にかかわらず良好なプリント画を得るための方法に
関する。
[Field of Industrial Application] The present invention relates to a color video printer with a built-in automatic gain control circuit that prints color images from a video camera, etc., and particularly to a color video printer with a built-in automatic gain control circuit that prints color images from a video camera, etc. Concerning a method for obtaining good print images with or without

【0002】0002

【従来の技術】従来の装置は、特開昭63−42290
号公報に記載されているように、カラー画像を画像メモ
リに取り込み、その画像の明るさや色相等をモニター画
面を見ながら調節してプリントを行なう構成となってい
る。この時、自動利得制御回路(以下AGC回路と略す
)を介する事により入力信号のレベルを自動的に制御し
て常に一定レベルの映像信号を得て、入力映像信号のレ
ベル変動によるプリント画像の劣化を解消している。
[Prior Art] A conventional device is disclosed in Japanese Patent Application Laid-Open No. 63-42290.
As described in the above publication, a color image is loaded into an image memory, and printing is performed by adjusting the brightness, hue, etc. of the image while viewing the monitor screen. At this time, the level of the input signal is automatically controlled through an automatic gain control circuit (hereinafter abbreviated as AGC circuit) to always obtain a constant level video signal, and the print image deteriorates due to level fluctuations in the input video signal. has been resolved.

【0003】0003

【発明が解決しようとする課題】上記従来技術は、通常
の映像入力をプリントする場合には、画像信号のレベル
を一定に保っているものの、市販ビデオソフトの著作権
を保護する為に、映像信号にある種の信号を付加してV
TR間のダビングを防止するビデオソフト・コピーガー
ドシステムに対してまったく考慮されておらず、その作
用により再生ビデオソフトからの映像入力に対して、プ
リンタ内のAGC回路が誤動作を起こし、利得が変わり
コントラストが変動して良好なプリント画を得られない
という問題があった。
[Problems to be Solved by the Invention] The above-mentioned conventional technology maintains the level of the image signal constant when printing normal video input, but in order to protect the copyright of commercially available video software, the level of the image signal is kept constant. V by adding some kind of signal to the signal
No consideration was given to the video software copy guard system that prevents dubbing between TRs, and as a result, the AGC circuit inside the printer malfunctions and the gain changes when video input from the playback video software is received. There was a problem in that the contrast varied and good print images could not be obtained.

【0004】図10は上記従来技術を用いたカラービデ
オプリンタの構成図である。図10において、(1)は
市販ビデオソフトの再生映像信号、(2)は再生映像信
号(1)を輝度信号Yと色信号Cに分離するY/C分離
回路である。(9d)はAGC回路であり、その構成は
同期分離回路(14)によって分離された同期信号より
キーパルスを発生するキーパルス発生回路(7)と、発
生したキーパルス信号をもとに映像信号にパルスを付加
して被検波信号を生成する被検波信号生成回路(6)と
、生成された被検波信号を検波する検波回路(5)と、
検波回路(5)の出力とリファレンス電圧(8)とを比
較増幅する比較器(4)、比較器(4)からの出力に基
づいて利得が可変する可変利得増幅器(3)とからなっ
ている。一方(10)は、分離された色信号Cから色差
信号(R−Y,B−Y信号)を生成する色復調回路、(
11)〜(13)はそれぞれ生成されたY(輝度)信号
並びにR−Y,B−Y(色差)信号である。(17)〜
(19)はA/D変換器、(26)〜(28)はD/A
変換器、(29)はデジタル化された入力映像信号を記
憶するメモリ、(36)は入力されたY色差信号の明る
さ、色調などを調節しR,G,B(赤,緑,青)信号を
生成する調節・変換マトリクス回路、(33)は入力さ
れた信号をA/D,D/A変換した後に出力させるモー
ド(以下Dスルーモードと呼ぶ)時と蓄えられたメモリ
情報を読み出して出力させるモード(以下メモリモード
と呼ぶ)時にそれぞれの場合のシンク信号を切換えて出
力する切替スイッチ、(30)は基準のシンクパルスを
発生するシンクシグナルジュネレエーター(以下SSG
と呼ぶ)、(34)は切替スイッチ(33)から入力さ
れた同期信号とマトリクス回路(36)から入力された
R,G,B信号とからコンポジット信号(37)を生成
するエンコーダ回路、(38)は入力した映像信号をそ
のまま出力させるモード(以下モニタースルーモードと
呼ぶ)とメモリモード、Dスルーモードとの切替スイッ
チ、(39)は調節・変換マトリクス回路(36)から
のR,G,B入力信号を面順次に選択出力する選択切替
回路、(40)はA/D変換器、(41)は中間調制御
回路、(42)は感熱ヘッドである。
FIG. 10 is a block diagram of a color video printer using the above-mentioned conventional technology. In FIG. 10, (1) is a reproduced video signal of commercially available video software, and (2) is a Y/C separation circuit that separates the reproduced video signal (1) into a luminance signal Y and a color signal C. (9d) is an AGC circuit, which consists of a key pulse generation circuit (7) that generates a key pulse from the synchronization signal separated by the synchronization separation circuit (14), and a key pulse generation circuit (7) that generates a pulse to the video signal based on the generated key pulse signal. A test wave signal generation circuit (6) that adds a test wave signal and generates a test wave signal, and a detection circuit (5) that detects the generated test wave signal.
It consists of a comparator (4) that compares and amplifies the output of the detection circuit (5) and a reference voltage (8), and a variable gain amplifier (3) whose gain is variable based on the output from the comparator (4). . On the other hand, (10) is a color demodulation circuit that generates color difference signals (R-Y, B-Y signals) from the separated color signal C;
11) to (13) are the generated Y (luminance) signal and RY, BY (color difference) signals, respectively. (17)~
(19) is an A/D converter, (26) to (28) are D/A
The converter (29) is a memory that stores the digitized input video signal, and (36) adjusts the brightness, color tone, etc. of the input Y color difference signal and converts it into R, G, B (red, green, blue). The adjustment/conversion matrix circuit (33) that generates the signal performs A/D and D/A conversion on the input signal and then outputs it (hereinafter referred to as D-through mode) and reads out the stored memory information. (30) is a changeover switch that switches and outputs the sync signal in each case in the output mode (hereinafter referred to as memory mode), and (30) is a sync signal generator (hereinafter referred to as SSG) that generates a reference sync pulse.
(34) is an encoder circuit that generates a composite signal (37) from the synchronization signal input from the changeover switch (33) and the R, G, B signals input from the matrix circuit (36), (38) ) is a selector switch between a mode that outputs the input video signal as is (hereinafter referred to as monitor through mode), memory mode, and D through mode, and (39) is a switch for R, G, and B from the adjustment/conversion matrix circuit (36). A selection switching circuit selects and outputs input signals in a frame-sequential manner, (40) is an A/D converter, (41) is a halftone control circuit, and (42) is a thermal head.

【0005】次に図11を用いて、上記コントラスト変
動について詳しく説明する。
Next, the above contrast fluctuation will be explained in detail using FIG. 11.

【0006】通常の映像信号入力の場合、Y/C分離回
路(2)により分離された図11(a)に示すY信号(
80)は可変利得増幅器(3)を経由して同期分離回路
(14)に入力され、図11(b)に示した同期信号(
81)が分離される。分離された同期信号(81)はキ
ーパルス発生回路(7)に入力され、図11(c)に示
すように同期信号(81)の後縁から始まるキーパルス
(82)が生成される。キーパルス(82)が供給され
た被検波信号生成回路(6)では、キーパルス期間だけ
Y信号(80)のシンクチップレベルをある定数倍(N
TSC信号の場合140/40倍)する。これによって
例えばNTSC信号の場合、シンクレベルを40IRE
としたとき、これに対して図11(d)に示すような輝
度レベルが100IREの高さのパルスを有した被検波
信号(83)が生成される。検波回路(5)では被検波
信号(83)のピークを検出し、さらに比較器(4)に
よってリファレンス電圧(8)と比較される事によって
負帰還制御され、可変利得増幅器(3)の利得が決定さ
れる。被検波信号生成回路(6)ではシンクレベルを常
に40IREとみなして100IREのパルスを生成し
、これによって利得が決定されているので、入力映像信
号のレベルは一定に制御されコントラストの変動は生じ
ない。
In the case of a normal video signal input, the Y signal shown in FIG. 11(a) separated by the Y/C separation circuit (2)
80) is input to the synchronization separation circuit (14) via the variable gain amplifier (3), and the synchronization signal (
81) is separated. The separated synchronization signal (81) is input to the key pulse generation circuit (7), and a key pulse (82) starting from the trailing edge of the synchronization signal (81) is generated as shown in FIG. 11(c). In the test wave signal generating circuit (6) to which the key pulse (82) is supplied, the sync tip level of the Y signal (80) is multiplied by a certain constant (N) during the key pulse period.
(140/40 times) for TSC signals. For example, in the case of an NTSC signal, the sync level can be set to 40IRE.
In contrast, a test wave signal (83) having a pulse with a luminance level of 100 IRE as shown in FIG. 11(d) is generated. The detection circuit (5) detects the peak of the signal under test (83), which is further compared with the reference voltage (8) by the comparator (4) to perform negative feedback control, and the gain of the variable gain amplifier (3) is adjusted. It is determined. The test wave signal generation circuit (6) always assumes the sync level to be 40 IRE and generates a 100 IRE pulse, and the gain is determined by this, so the level of the input video signal is controlled to be constant and no contrast fluctuation occurs. .

【0007】一方、垂直帰線消去期間の後方に図11(
e)に示すようなコピーガード信号(84)が付加され
ている映像信号が入力された場合は次のようになる。
On the other hand, after the vertical blanking period, as shown in FIG.
When a video signal to which a copy guard signal (84) as shown in e) is input, the following occurs.

【0008】Y/C分離回路(2)によって分離された
Y信号(85)は可変利得増幅器(3)を介して同期分
離回路(14)に入力される。同期分離回路(14)に
おいて分離された図11(f)に示す同期信号(86)
はキーパルス発生回路(7)に入力され図11(g)に
示すようなキーパルス(87)を生成する。キーパルス
(87)は被検波信号生成回路(6)に入力され、Y信
号(85)のシンクチップレベルとの差をキーパルス期
間のみある定数倍する。ここで、キーパルス期間のY信
号レベルが通常のペデスタルレベルの場合、キーパルス
期間に立てられるパルスのレベルは図11(h)の(8
8)に示すように100IREの高さになるが、コピー
ガード信号(84)が付加されている場合では、キーパ
ルス期間のY信号レベルが100IREのレベルであり
、これをさらにある定数倍するので、立てられるパルス
のレベルは図11(h)の(89)に示すように100
IREを大きく超えるレベルの高さになる。
The Y signal (85) separated by the Y/C separation circuit (2) is input to the synchronous separation circuit (14) via the variable gain amplifier (3). The synchronization signal (86) shown in FIG. 11(f) separated in the synchronization separation circuit (14)
is input to the key pulse generation circuit (7) and generates a key pulse (87) as shown in FIG. 11(g). The key pulse (87) is input to the test wave signal generation circuit (6), and the difference between the Y signal (85) and the sync tip level is multiplied by a certain constant only during the key pulse period. Here, if the Y signal level during the key pulse period is the normal pedestal level, the level of the pulse raised during the key pulse period is (8
As shown in 8), the height is 100IRE, but if the copy guard signal (84) is added, the Y signal level during the key pulse period is the level of 100IRE, and this is further multiplied by a certain constant, so The level of the generated pulse is 100 as shown in (89) in Fig. 11(h).
The level will be much higher than IRE.

【0009】コピーガード信号の付加された期間で極め
て高いレベルとなった被検波信号(90)は検波回路(
5)でピーク部分を検波され、検波電圧が比較器(4)
によって比較されて可変利得増幅器(3)の利得が決定
される。即ちコピーガード信号が付加された場合ではピ
ーク検波電圧が100IREを大きく越えているため、
AGC動作として負帰還制御され、利得は通常に比べて
小さく押えられる事になる。さらに上記コピーガード信
号は、期間と共に少しづつ波形が異なるように設けられ
ているため、コントラストが変動し、画面が暗くなった
り正常になったりして良好なプリント画が得られなくな
るという問題があった。
The detected wave signal (90), which has reached an extremely high level during the period in which the copy guard signal is added, is detected by the detection circuit (90).
5) detects the peak part, and the detected voltage is sent to the comparator (4).
is compared to determine the gain of the variable gain amplifier (3). In other words, when a copy guard signal is added, the peak detection voltage greatly exceeds 100IRE, so
Negative feedback control is performed as an AGC operation, and the gain is kept smaller than usual. Furthermore, since the above-mentioned copy guard signal is provided so that the waveform differs slightly with time, there is a problem that the contrast changes and the screen becomes dark or becomes normal, making it impossible to obtain good print images. Ta.

【0010】さらに従来のビデオプリンタでは、画像信
号のうち有効部分のみを一旦メモリに記憶しているため
、モニター映像出力の垂直同期信号の近傍に付加されて
いるコピーガード信号に対して全く考慮されておらず、
そのためコピーガードシステムに対応しない映像信号を
出力する事となり、著作権を侵害しかねないという問題
があった。
Furthermore, in conventional video printers, only the valid portion of the image signal is temporarily stored in the memory, so no consideration is given to the copy guard signal added near the vertical synchronization signal of the monitor video output. Not yet,
As a result, a video signal that is not compatible with the copy guard system is output, which poses the problem of potentially infringing copyright.

【0011】本発明の目的は、上記した従来技術の問題
を解決し、コピーガードのされている市販ビデオソフト
の再生映像信号から良好なプリント画を得、またビデオ
テープコピー時に著作権を侵害しないように、コピーガ
ードシステムを付加した映像信号を出力するカラービデ
オプリンタを提供する事にある。
An object of the present invention is to solve the above-mentioned problems of the prior art, to obtain a good print image from a reproduced video signal of commercially available video software that is copy protected, and to avoid infringing copyright when copying a videotape. Accordingly, an object of the present invention is to provide a color video printer that outputs a video signal with a copy guard system added.

【0012】0012

【課題を解決するための手段】上記目的を達成するため
に、映像信号から分離された垂直同期信号成分より、コ
ピーガード信号の付加されている期間を示す信号(以下
コピーガード期間信号と呼ぶ)を発生するコピーガード
期間発生回路と、上記コピーガード期間信号に応じて上
記期間だけ、キーパルス発生回路から供給されたキーパ
ルス信号を削除して出力するパルス生成回路を備えたA
GC回路を設けた。さらにDスルーモード時には、A/
D変換された入力映像信号の映像部をそのままD/A変
換する信号処理系と、入力映像信号の同期部を分離する
同期分離回路と、上記信号処理系および同期分離回路か
らの出力を混合して、映像信号を出力するエンコーダ回
路とを設け、またメモリモード時には、SSGからの出
力同期信号を基にコピーガード信号を付加するコピーガ
ード付加手段と、コピーガード付加手段からの出力とメ
モリからの読み出し映像信号を混合して映像信号を出力
する上記エンコーダ回路を設けた。
[Means for Solving the Problems] In order to achieve the above object, a signal (hereinafter referred to as a copy guard period signal) indicating a period in which a copy guard signal is added is generated from a vertical synchronizing signal component separated from a video signal. and a pulse generation circuit that deletes and outputs the key pulse signal supplied from the key pulse generation circuit for only the above period according to the copy guard period signal.
A GC circuit was installed. Furthermore, in D-through mode, A/
A signal processing system that directly D/A converts the video part of the D-converted input video signal, a synchronization separation circuit that separates the synchronization part of the input video signal, and a signal processing system that mixes the outputs from the signal processing system and the synchronization separation circuit. and an encoder circuit that outputs a video signal, and in the memory mode, a copy guard adding means that adds a copy guard signal based on the output synchronization signal from the SSG, and an encoder circuit that outputs the output from the copy guard adding means and the memory. The encoder circuit described above mixes the read video signals and outputs a video signal.

【0013】また、上記パルス生成回路の代りにコピー
ガード期間信号に応じて上記期間だけ、輝度信号に付加
されているコピーガード信号部分を削除して出力するコ
ピーガード削除回路を有するAGC回路を設けるように
した。
[0013] In place of the pulse generation circuit, an AGC circuit is provided which has a copy guard deletion circuit that deletes and outputs the copy guard signal portion added to the luminance signal for only the above period in accordance with the copy guard period signal. I did it like that.

【0014】また、上記パルス生成回路および上記コピ
ーガード削除回路の代りにコピーガード期間信号に応じ
て、上記期間だけピークレベルが100IREを大きく
越えた被検波信号からピークパルス部分を削除するパル
ス削除回路を有するAGC回路を設けるようにした。
[0014] Also, instead of the pulse generation circuit and the copy guard deletion circuit, a pulse deletion circuit deletes the peak pulse portion from the test wave signal whose peak level greatly exceeds 100 IRE during the period in accordance with the copy guard period signal. An AGC circuit having the following functions is provided.

【0015】また、上記パルス生成回路及び上記コピー
ガード削除回路及び上記パルス削除回路の代りに、キー
パルス生成回路の手前に入力同期信号のパルス幅が正規
の長さ(約5μsec)より短い場合、除去して出力す
るガードパルス除去回路を有するAGC回路を設けるよ
うにした。
Furthermore, instead of the pulse generation circuit, the copy guard deletion circuit, and the pulse deletion circuit, if the pulse width of the input synchronization signal is shorter than the normal length (approximately 5 μsec), the deletion is performed before the key pulse generation circuit. An AGC circuit having a guard pulse removal circuit for outputting a guard pulse is provided.

【0016】またメモリ手段として、コピーガード付加
期間を含む垂直同期信号部分も記憶するフル期間メモリ
手段を設けた。
[0016]Full period memory means is provided as the memory means, which also stores the vertical synchronization signal portion including the copy guard addition period.

【0017】[0017]

【作用】コピーガード期間発生回路は、市販ビデオの再
生映像信号より分離された垂直同期信号から、コピーガ
ード期間を検出するための信号を発生する。またパルス
生成回路を有するAGC回路は、まずパルス生成回路で
コピーガード期間信号に応じて、上記の期間だけキーパ
ルス発生回路から供給されたキーパルスを削除し、削除
されたキーパルスを基に被検波信号生成回路で、コピー
ガード期間にピークレベルが100IREを越えない被
検波信号を生成する。この被検波信号は検波回路で検波
され、リファレンス電圧と比較されて可変増幅器の利得
を決定するように作用し、一定のコントラストを有する
プリント画を得る事ができる。
[Operation] The copy guard period generating circuit generates a signal for detecting a copy guard period from a vertical synchronization signal separated from a reproduced video signal of a commercially available video. In addition, an AGC circuit having a pulse generation circuit first deletes the key pulse supplied from the key pulse generation circuit for the above-mentioned period according to the copy guard period signal in the pulse generation circuit, and generates a detected wave signal based on the deleted key pulse. A circuit generates a detected wave signal whose peak level does not exceed 100 IRE during the copy guard period. This test signal is detected by a detection circuit and compared with a reference voltage to determine the gain of the variable amplifier, thereby making it possible to obtain a printed image with a constant contrast.

【0018】またDスルーモード時には、少ないメモリ
容量で高階調度のプリント画を得るために、従来の装置
では、A/D変換時にコピーガード信号を欠落させてい
る。これに対して本願発明の同期分離回路ではコピーガ
ード信号の欠落前に同期部下側部分のコピーガード信号
をも含む同期信号をあらかじめ分離しておく。信号処理
系では映像信号と上側部分のコピーガード信号を通過さ
せ、一方エンコーダ回路ではこの映像信号と上側部分の
コピーガード信号に、分離した下側部分のコピーガード
信号を含む同期信号を混合してコピーガード信号を付加
した映像信号を出力する。
Furthermore, in the D-through mode, in order to obtain a print image with high gradation with a small memory capacity, the conventional apparatus drops the copy guard signal during A/D conversion. In contrast, in the synchronization separation circuit of the present invention, before the copy guard signal is lost, the synchronization signal including the copy guard signal in the lower part of the synchronization is separated in advance. The signal processing system passes the video signal and the copy guard signal of the upper part, while the encoder circuit mixes the video signal and the copy guard signal of the upper part with a synchronization signal containing the separated copy guard signal of the lower part. Outputs a video signal with a copy guard signal added.

【0019】またメモリモード時には、映像信号がメモ
リされた時点で欠落する、上下両側のコピーガード信号
を、SSGから供給される基準同期パルスを基にしてコ
ピーガード付加手段で発生させ、エンコーダ回路におい
てメモリから読み出された映像信号と、コピーガード付
加手段から出力されたコピーガード信号を混合し、コピ
ーガード信号の付加された映像信号を出力する。
In addition, in the memory mode, copy guard signals on both the upper and lower sides, which are missing when the video signal is stored in memory, are generated by the copy guard adding means based on the reference synchronization pulse supplied from the SSG, and the copy guard signals are generated in the encoder circuit. The video signal read from the memory and the copy guard signal output from the copy guard adding means are mixed, and a video signal to which the copy guard signal is added is output.

【0020】[0020]

【実施例】以下、本発明の第1の実施例を図1,図2を
用いて説明する。
Embodiment A first embodiment of the present invention will be described below with reference to FIGS. 1 and 2.

【0021】図1はカラービデオプリンタの構成を示す
ブロック図である。図10に示した従来例と同等あるい
は同様な部分には同一符号を付してある。
FIG. 1 is a block diagram showing the configuration of a color video printer. Components that are equivalent or similar to those of the conventional example shown in FIG. 10 are given the same reference numerals.

【0022】図1において、(1)は市販ビデオソフト
からの再生映像信号、(2)は再生映像信号(1)を輝
度信号Yと色信号Cに分離するY/C分離回路、(9a
)はAGC回路であり、(9a)は同期分離回路(14
)によって分離出力された同期信号が供給されてAGC
用キーパルスを発生するキーパルス発生回路(7)、発
生したキーパルスからコピーガード信号期間だけパルス
を削除するパルス生成回路(16a)、パルス生成回路
(16a)から供給されるパルスによって被検波信号を
生成する被検波信号生成回路(6)、生成された被検波
信号のピークを検出する検波回路(5)、検波回路(5
)とリファレンス電圧(8)との電圧差を比較増幅する
比較器(4)および比較器(4)からの出力に基づいて
利得可変される可変利得増幅器(3)から構成されてい
る。
In FIG. 1, (1) is a reproduced video signal from commercially available video software, (2) is a Y/C separation circuit that separates the reproduced video signal (1) into a luminance signal Y and a color signal C, (9a
) is the AGC circuit, and (9a) is the synchronous separation circuit (14).
) is supplied to the AGC.
A key pulse generation circuit (7) that generates key pulses for use in the copy guard, a pulse generation circuit (16a) that deletes pulses for the copy guard signal period from the generated key pulses, and a pulse generation circuit (16a) that generates a signal to be detected using the pulses supplied from the pulse generation circuit (16a). A test wave signal generation circuit (6), a detection circuit (5) that detects the peak of the generated test signal, a detection circuit (5)
) and a reference voltage (8), and a variable gain amplifier (3) whose gain is varied based on the output from the comparator (4).

【0023】(10)は分離された色信号Cから色差信
号(R−Y,B−Y信号)を生成する色復調回路、(1
1)〜(13)はそれぞれ生成されたY(輝度)信号並
びにR−Y,B−Y(色差)信号である。(15)は、
同期分離回路(14)によって分離された垂直同期信号
(43)からコピーガード期間信号(44)を生成する
コピーガード期間発生回路、(17)〜(19)はA/
D変換器、(20)〜(25)はバッファ、(26)〜
(28)はD/A変換器、(29)はデジタル化された
入力映像信号を記憶するY色差メモリ、(30)は基準
のシンクパルスを供給するSSGである。
(10) is a color demodulation circuit that generates color difference signals (R-Y, B-Y signals) from the separated color signal C;
1) to (13) are the generated Y (luminance) signal and RY, BY (color difference) signals, respectively. (15) is
A copy guard period generation circuit (17) to (19) generates a copy guard period signal (44) from a vertical synchronization signal (43) separated by a synchronization separation circuit (14);
D converter, (20) to (25) are buffers, (26) to
(28) is a D/A converter, (29) is a Y color difference memory that stores the digitized input video signal, and (30) is an SSG that supplies a reference sync pulse.

【0024】(35)はコピーガード付加手段であり、
その構成は以下のようになっている。
(35) is a copy guard adding means,
Its structure is as follows.

【0025】コピーガード付加手段(35)はSSG(
30)より供給されるシンク信号(31)にペデスタル
レベルから上側部分のコピーガード信号を付加する上側
コピーガード付加回路(35a)と、シンク信号(31
)にペデスタルレベルから下側部分のコピーガード信号
を付加する下側コピーガード付加回路(35b)と、上
側コピーガード信号とY信号を混合する混合器(35c
)および、入力映像信号から分離された同期信号(32
)と(35a)(35b)で生成された同期信号とを切
換える同期信号切替連動スイッチ(35d)とから構成
される。
[0025] The copy guard adding means (35) is an SSG (
an upper copy guard addition circuit (35a) that adds a copy guard signal of the upper part from the pedestal level to the sync signal (31) supplied from the sync signal (31);
), a lower copy guard addition circuit (35b) adds a copy guard signal of the lower part from the pedestal level to the Y signal, and a mixer (35c) that mixes the upper copy guard signal and the Y signal.
) and a synchronization signal (32
) and a synchronization signal switching interlock switch (35d) that switches between the synchronization signals generated in (35a) and (35b).

【0026】一方、(36)は入力されるY信号および
色差信号の明るさ、色調などを調節しR,G,B(赤,
緑,青)信号を生成する調節・変換マトリクス回路、(
34)は連動切替スイッチ(33a)から入力された同
期信号と、調節・マトリクス回路(36)から出力され
たR,G,Bの3つの信号とからコンポジット信号(3
7)を生成するエンコーダー回路、(38)はビデオプ
リンタ回路を経由しないで直接出力させるモニタースル
ーモードと、一旦A/D,D/A変換してから出力させ
るDスルーモードとメモリモードとの切替スイッチ、(
39)は変換マトリクス回路(36)からのR,G,B
の3つの入力信号を面順次に選択出力する選択切替回路
、(40)はA/D変換器、(41)は中間調制御回路
および(42)は感熱ヘッドである。
On the other hand, (36) adjusts the brightness, color tone, etc. of the input Y signal and color difference signal, and adjusts R, G, B (red,
A conditioning/conversion matrix circuit that generates green, blue) signals, (
34) generates a composite signal (3
The encoder circuit (38) that generates 7) is a switch between monitor through mode, which outputs directly without going through the video printer circuit, D through mode, which outputs after A/D and D/A conversion, and memory mode. switch,(
39) is R, G, B from the conversion matrix circuit (36)
(40) is an A/D converter, (41) is a halftone control circuit, and (42) is a thermal head.

【0027】次に図1に示した実施例の動作を図2を用
いて説明する。
Next, the operation of the embodiment shown in FIG. 1 will be explained using FIG. 2.

【0028】図2(a)に示すようなコピーガード信号
が付加されている市販ビデオの再生映像信号(1)は、
Y/C分離回路(2)によってY信号とC信号とに分離
され、Y信号はAGC回路(9a)の可変利得増幅器を
通って同期分離回路(14)に入力される。同期分離回
路(14)によってY信号から分離された図2(b)に
示す同期信号(32)は、キーパルス発生回路(7)に
供給され、図2(c)に示すキーパルス(47)を生成
すし、パルス生成回路(16a)に供給される。一方、
同期分離回路(14)で生成された垂直同期信号(43
)は、コピーガード期間発生回路(15)に供給されて
図2(d)に示すコピーガード期間信号(44)を出力
する。このコピーガード期間信号(44)は、前記のキ
ーパルス(47)と伴にパルス生成回路(16a)に供
給され、キーパルス(47)のうちコピーガード期間だ
けパルスを削除した図2(e)に示すようなパルス(4
5)を生成する。このパルス(45)は被検波信号発生
回路(6)に供給され、図2(f)に示すピークレベル
100IREを備えた被検波信号(46)を生成する。 検波回路(5)では被検波信号(46)のピークレベル
を検出し、比較器(4)でこの検波回路(5)の出力と
リファレンス電圧(8)を比較する。この比較値により
可変利得増幅器(3)は、利得を決定してY信号(11
)を出力する。
The reproduced video signal (1) of a commercially available video to which a copy guard signal as shown in FIG. 2(a) is added is as follows.
The Y/C separation circuit (2) separates the Y signal and the C signal, and the Y signal passes through the variable gain amplifier of the AGC circuit (9a) and is input to the synchronous separation circuit (14). The synchronization signal (32) shown in FIG. 2(b) separated from the Y signal by the synchronization separation circuit (14) is supplied to the key pulse generation circuit (7), which generates the key pulse (47) shown in FIG. 2(c). Sushi is supplied to the pulse generation circuit (16a). on the other hand,
Vertical synchronization signal (43) generated by the synchronization separation circuit (14)
) is supplied to the copy guard period generating circuit (15) and outputs the copy guard period signal (44) shown in FIG. 2(d). This copy guard period signal (44) is supplied to the pulse generation circuit (16a) together with the key pulse (47), and is shown in FIG. Pulse like (4
5) Generate. This pulse (45) is supplied to a test wave signal generation circuit (6), which generates a test wave signal (46) having a peak level of 100 IRE shown in FIG. 2(f). The detection circuit (5) detects the peak level of the signal to be detected (46), and the comparator (4) compares the output of this detection circuit (5) with the reference voltage (8). Based on this comparison value, the variable gain amplifier (3) determines the gain and controls the Y signal (11
) is output.

【0029】以上、詳細に述べたように被検波信号(4
6)のピークレベルはほぼ100IRE一定なので、コ
ピーガード信号の有無にかかわらず可変利得増幅器(3
)の利得は一定に制御される事となり、コントラストが
変動する事はなくなる。
As described above in detail, the test wave signal (4
Since the peak level of 6) is almost constant at 100 IRE, the variable gain amplifier (3
) gain is controlled to be constant, and the contrast will not fluctuate.

【0030】またY/C分離回路(2)によって分離さ
れたC信号は色復調回路によってR−Y信号(12)と
B−Y信号(13)とに変換される。さらに有効画面内
の上記色差信号(12),(13)及び輝度信号(11
)の映像部(ベデスタルレベルから白100%相当レベ
ルまで)は、各々A/D変換器(17)〜(19)によ
ってA/D変換されてバッファ(20)〜(22)を介
して一旦メモリ(29)にデジタル画像データとして記
憶される。メモリ(29)から読み出された画像データ
は、バッファ(23)〜(25)を介してD/A変換器
(26)〜(28)でD/A変換されアナログのY信号
並びにR−Y信号,B−Y信号となる。そして調節・マ
トリクス回路(36)により明るさ、色相などが調節さ
れると共にR,G,Bの3信号に変換される。この調節
・マトリクス回路(36)から出力されたR,G,Bの
3信号は、一方では選択切替回路(39)に供給され面
順次に切替選択されて、A/D変換器(40)によりデ
ジタル信号に変換され中間調制御回路(41)を介して
感熱ヘッド(42)にR,G,Bの3信号が順次供給さ
れてプリント画を得るようになっている。一方、調節・
マトリクス回路(36)から出力されたR,G,Bの3
信号は、下記の同期信号と伴にエンコーダー回路(34
)に入力される。
Further, the C signal separated by the Y/C separation circuit (2) is converted into an RY signal (12) and a BY signal (13) by a color demodulation circuit. Furthermore, the above color difference signals (12), (13) and luminance signal (11) within the effective screen
) are A/D converted by A/D converters (17) to (19), respectively, and then sent through buffers (20) to (22) once. It is stored in the memory (29) as digital image data. The image data read from the memory (29) is D/A converted by D/A converters (26) to (28) via buffers (23) to (25) and converted into analog Y signals and R-Y signals. signal, B-Y signal. Then, the brightness, hue, etc. are adjusted by the adjustment/matrix circuit (36) and converted into three signals of R, G, and B. The three signals R, G, and B outputted from the adjustment/matrix circuit (36) are supplied to a selection switching circuit (39), where they are sequentially switched and selected by an A/D converter (40). The three signals R, G, and B are converted into digital signals and sequentially supplied to a thermal head (42) via a halftone control circuit (41) to obtain a print image. On the other hand, adjustment
3 of R, G, and B output from the matrix circuit (36)
The signal is sent to the encoder circuit (34
) is entered.

【0031】Dスルーモード時には同期分離回路(14
)によって分離された同期信号(32)が入力され、コ
ピーガード信号が付加されたコンポジット信号(37)
が出力される。またメモリモード時には、コピーガード
付加手段(35)によってSSG(30)の発生する同
期信号(31)が上側コピーガード付加回路(35a)
、下側コピーガード付加回路(35b)に入力され、上
側コピーガード信号、下側コピーガード信号が出力され
る。上側コピーガード信号を含んだ同期信号は混合器(
35c)によってD/A変換後のY信号に付加され、下
側コピーガード信号を含んだ同期信号とともにエンコー
ダ回路(34)に入力され、コピーガード信号の付加さ
れたコンポジット信号(37)を出力する。Dスルーモ
ード、メモリモードの切替えは切替連動スイッチ(35
d)で行なわれる。そしてこれらコピーガード信号の付
加された映像信号は、Dスルーモード、メモリモードと
モニタースルーモードとの切替スイッチ(38)を介し
て外部に出力される。
In the D-through mode, the synchronization separation circuit (14
) into which the synchronization signal (32) is separated and a composite signal (37) to which a copy guard signal is added.
is output. In addition, in the memory mode, the synchronization signal (31) generated by the SSG (30) is sent to the upper copy guard addition circuit (35a) by the copy guard addition means (35).
, are input to the lower copy guard addition circuit (35b), and an upper copy guard signal and a lower copy guard signal are output. The synchronization signal including the upper copy guard signal is sent to the mixer (
35c) is added to the Y signal after D/A conversion, is input to the encoder circuit (34) together with the synchronization signal including the lower copy guard signal, and outputs a composite signal (37) with the copy guard signal added. . To switch between D-through mode and memory mode, use the switching interlock switch (35
d). The video signals to which these copy guard signals have been added are output to the outside via a changeover switch (38) for D-through mode, memory mode, and monitor through mode.

【0032】従ってコピーガード信号が付加された市販
ビデオ再生映像信号の場合でも良好なプリント画を得る
事が出来、またモニタースルーモード、Dスルーモード
、メモリモードとも入力された信号をそのまま出力する
ので著作権を侵害する事がない。
Therefore, even in the case of commercially available video playback video signals to which a copy guard signal has been added, good print images can be obtained, and in monitor through mode, D through mode, and memory mode, the input signal is output as is. No copyright infringement.

【0033】図3は本発明の第2の実施例に係わるカラ
ービデオプリンタのブロック図である。
FIG. 3 is a block diagram of a color video printer according to a second embodiment of the present invention.

【0034】本実施例においても第1の実施例と同様に
、Y/C分離回路(2)で分離されたY信号が同期分離
回路(14)に供給される。同期分離回路(14)によ
って分離された同期信号はキーパルス発生回路(7)に
供給され、また、垂直同期信号(43)よりコピーガー
ド期間発生回路(15)で生成されたコピーガード期間
信号(44)はコピーガード削除回路(16b)に供給
され、Y信号(11)よりコピーガード信号部分が削除
された信号(48a)が生成されて被検波信号生成回路
(6)に供給されている。その他の部分は第1の実施例
と同様である。
In this embodiment, as in the first embodiment, the Y signal separated by the Y/C separation circuit (2) is supplied to the synchronous separation circuit (14). The synchronization signal separated by the synchronization separation circuit (14) is supplied to the key pulse generation circuit (7), and the copy guard period signal (44) generated by the copy guard period generation circuit (15) is supplied from the vertical synchronization signal (43). ) is supplied to the copy guard deletion circuit (16b), and a signal (48a) with the copy guard signal portion deleted from the Y signal (11) is generated and supplied to the test wave signal generation circuit (6). Other parts are the same as in the first embodiment.

【0035】第2の実施例のAGC回路(9b)の動作
を図4を用いて説明する。
The operation of the AGC circuit (9b) of the second embodiment will be explained using FIG.

【0036】同期分離回路(14)によって、図4(a
)に示す市販ビデオ再生映像信号(1)より分離された
垂直同期信号(43)をもとに、コピーガード期間発生
回路(15)では、図4(b)に示すコピーガード期間
信号(44)を生成し、コピーガード削除回路(16b
)に供給する。コピーガード削除回路(16b)では、
入力されたコピーガード期間信号(44)をもとにY信
号(11)からコピーガード信号部分のみ削除した図4
(d)に示す信号(48a)を生成し、被検波信号生成
回路(6)に供給する。また同じく同期分離回路(14
)によって分離されたコピーガード信号を含んだ同期信
号(32)は、キーパルス発生回路(7)に供給されて
図4(c)に示すキーパルス(47)となって被検波信
号生成回路(6)に供給される。被検波信号生成回路(
6)では、入力されたキーパルス(47)とコピーガー
ド信号部分のみ削除した信号(48a)より、コピーガ
ード期間内でピークレベルが100IREを越えること
のない図4(e)に示す被検波信号(49)を生成する
。生成された被検波信号(49)は検波回路(5)によ
ってピークレベルが検出され、比較器(4)によって検
波回路(5)の出力とリファレンス電圧(8)とが比較
され、可変利得増幅器(3)の利得を決定してY信号(
11)を出力する。この被検波信号(49)のピークレ
ベルはほぼ100IRE一定なので、コピーガード信号
の有無にかかわらず可変利得増幅器(3)の利得は一定
となり、コントラストが変動する事もなく、良好なプリ
ント画を得る事が出来る。
The synchronization separation circuit (14) allows the synchronization separation circuit (14) to
Based on the vertical synchronization signal (43) separated from the commercially available video reproduction video signal (1) shown in ), the copy guard period generation circuit (15) generates the copy guard period signal (44) shown in FIG. 4(b). The copy guard deletion circuit (16b
). In the copy guard deletion circuit (16b),
Figure 4 shows only the copy guard signal portion deleted from the Y signal (11) based on the input copy guard period signal (44)
A signal (48a) shown in (d) is generated and supplied to the test wave signal generation circuit (6). Also, the same synchronous separation circuit (14
) is supplied to the key pulse generation circuit (7) and becomes the key pulse (47) shown in FIG. 4(c), which is then sent to the test wave signal generation circuit (6). supplied to Test wave signal generation circuit (
6), from the input key pulse (47) and the signal (48a) from which only the copy guard signal portion has been deleted, the detected wave signal shown in FIG. 4(e) whose peak level does not exceed 100 IRE within the copy guard period ( 49). The peak level of the generated signal to be detected (49) is detected by the detection circuit (5), the output of the detection circuit (5) is compared with the reference voltage (8) by the comparator (4), and the output of the detection circuit (5) is compared with the reference voltage (8). 3) and determine the gain of Y signal (
11) is output. Since the peak level of this test wave signal (49) is approximately constant at 100 IRE, the gain of the variable gain amplifier (3) is constant regardless of the presence or absence of the copy guard signal, and the contrast does not vary, resulting in a good print image. I can do things.

【0037】図5は本発明の第3の実施例に係わるカラ
ービデオプリンターのブロック図である。
FIG. 5 is a block diagram of a color video printer according to a third embodiment of the present invention.

【0038】第3の実施例の場合のAGC回路(9c)
の動作を図6を用いて説明する。本実施例においても第
1の実施例と同様に、Y/C分離回路(2)で分離され
た図6(a)に示すY信号(1)が同期分離回路(14
)に供給される。同期分離回路(14)によって分離さ
れた同期回路(32)は、キーパルス発生回路(7)に
供給され図6(c)に示すキーパルス(47)を生成す
る。キーパルス(47)は被検波信号生成回路(6)に
供給され、ピークレベルが100IREを大きく越えた
図6(d)に示す被検波信号(48b)を生成しピーク
パルス削除回路(16c)に供給される。また垂直同期
信号(43)によりコピーガード期間発生回路(15)
で生成された図6(b)に示すコピーガード期間信号(
44)もピークパルス削除回路(16c)に供給される
。ピークパルス削除回路(16c)では、被検波信号(
48b)の100IREを大きく越えたピークパルス部
分を削除して、ピークレベルが100IREを越えない
図6(e)に示す被検波信号(49)を生成する。 生成された被検波信号(49)は検波回路(5)により
、ピークレベルが検出され、比較器(4)によって検波
回路(5)の出力とリファレンス電圧(8)を比較され
可変利得増幅器(3)の利得を決定してY信号(11)
を出力する。被検波信号(49)のピークレベルはほぼ
100IRE一定なので、コピーガード信号の有無にか
かわらず可変利得増幅器(3)の利得は一定となり、コ
ントラストが変動する事はなくなり、良好なプリント画
を得る事が出来る。
AGC circuit (9c) in case of third embodiment
The operation will be explained using FIG. In this embodiment, as in the first embodiment, the Y signal (1) shown in FIG. 6(a) separated by the Y/C separation circuit (2) is
). The synchronization circuit (32) separated by the synchronization separation circuit (14) is supplied to the key pulse generation circuit (7) and generates the key pulse (47) shown in FIG. 6(c). The key pulse (47) is supplied to the test wave signal generation circuit (6), which generates the test wave signal (48b) shown in FIG. 6(d) whose peak level greatly exceeds 100 IRE, and supplies it to the peak pulse deletion circuit (16c). be done. In addition, the copy guard period generation circuit (15) is activated by the vertical synchronization signal (43).
The copy guard period signal (
44) is also supplied to the peak pulse deletion circuit (16c). In the peak pulse deletion circuit (16c), the detected wave signal (
The peak pulse portion of 48b) that greatly exceeds 100 IRE is deleted to generate the detected wave signal (49) shown in FIG. 6(e) whose peak level does not exceed 100 IRE. The peak level of the generated signal to be detected (49) is detected by the detection circuit (5), the output of the detection circuit (5) is compared with the reference voltage (8) by the comparator (4), and then the signal is sent to the variable gain amplifier (3). ) and determine the gain of Y signal (11)
Output. Since the peak level of the test wave signal (49) is approximately constant at 100 IRE, the gain of the variable gain amplifier (3) is constant regardless of the presence or absence of the copy guard signal, and the contrast does not change, making it possible to obtain a good print image. I can do it.

【0039】図7は本発明の第4の実施例に係わるカラ
ービデオプリンタのブロック図である。本実施例におい
て、AGC回路(9)は第1の実施例、第2の実施例も
しくは第3の実施例と同様のものである。
FIG. 7 is a block diagram of a color video printer according to a fourth embodiment of the present invention. In this embodiment, the AGC circuit (9) is similar to that in the first, second, or third embodiment.

【0040】市販ビデオの再生映像信号(1)はY/C
分離回路(2)によってY信号、色差信号に分離される
。AGC回路(9)では、同期分離回路(14)より供
給される同期信号及びコピーガード期間発生回路(15
)より供給されるコピーガード期間信号によって、第1
の実施例、第2の実施例、及び第3の実施例に示す通り
の動作により利得が決定され、AGC回路(9)に入力
したY信号(11)はコントラストを一定に保たれて、
マトリクス回路(50)に供給される。また色復調回路
(10)に供給された色差信号はR−Y信号(12),
B−Y信号(13)に分解されマトリクス回路(50)
に供給される。マトリクス回路(50)では入力された
Y信号(11),R−Y信号(12),B−Y信号(1
3)をR,G,Bの3信号に変換し、これらの信号の有
効画面期間のみがA/D変換器(51)〜(53)によ
りA/D変換され、デジタル画像データとしてRGBメ
モリ(54)に蓄えられる。メモリ(54)に蓄えられ
たR,G,Bの画像データは、一方では選択切替え回路
(55)によって面順次に読み出され、中間調制御回路
(56)を介して感熱ヘッド(57)にR,G,Bの3
信号が順次供給されて良好なプリント画を得る。一方、
メモリ(54)に蓄えられたR,G,Bの3信号はD/
A変換器(58)〜(60)によってD/A変換され、
マトリクス回路(61)に供給されてY色差信号,R−
Y信号,B−Y信号に変換される。Y色差信号には第1
の実施例、第2の実施例および第3の実施例に示したと
同様に、コピーガード信号付加手段(35)内の混合器
(35c)によって、上側コピーガード付加回路(35
a)で生成された上側コピーガード信号が付加され、R
−Y信号,B−Y信号と共にエンコーダ回路(34)へ
入力される。エンコーダ回路(34)においては、メモ
リ(54)に蓄えられた画像データを読み出すメモリモ
ードの場合には、SSG(30)から供給される基準シ
ンク信号にもとづき、下側コピーガード付加回路(35
b)によって下側コピーガード信号が付加された同期信
号が入力され、Dスルーモード時には同期分離回路(1
4)によって分離された同期信号が、各モードに応じて
切替え連動スイッチ(35d)によって供給され、コン
ポジット信号(37)を生成する。そしてメモリモード
、Dスルーモードおよびモニタースルーモードとの切替
スイッチ(38)を経由して、市販ビデオソフト再生映
像信号(1)と全く同じコピーガード信号の付加された
映像信号が出力される。
[0040] The reproduced video signal (1) of the commercially available video is Y/C.
The separation circuit (2) separates the signal into a Y signal and a color difference signal. The AGC circuit (9) receives the synchronization signal supplied from the synchronization separation circuit (14) and the copy guard period generation circuit (15).
), the first
The gain is determined by the operations shown in the embodiment, the second embodiment, and the third embodiment, and the contrast of the Y signal (11) input to the AGC circuit (9) is kept constant.
The signal is supplied to the matrix circuit (50). Further, the color difference signals supplied to the color demodulation circuit (10) are R-Y signals (12),
Decomposed into B-Y signal (13) and matrix circuit (50)
supplied to In the matrix circuit (50), the input Y signal (11), R-Y signal (12), B-Y signal (1
3) into three signals of R, G, and B, and only the effective screen period of these signals is A/D converted by A/D converters (51) to (53), and stored as digital image data in RGB memory ( 54). The R, G, and B image data stored in the memory (54) are read out sequentially by a selection switching circuit (55) and sent to a thermal head (57) via a halftone control circuit (56). R, G, B 3
The signals are supplied sequentially to obtain a good print image. on the other hand,
The three signals R, G, and B stored in the memory (54) are D/
D/A converted by A converters (58) to (60),
The Y color difference signal, R-, is supplied to the matrix circuit (61).
It is converted into a Y signal and a B-Y signal. The Y color difference signal has the first
In the same way as shown in the embodiment, the second embodiment, and the third embodiment, the upper copy guard adding circuit (35
The upper copy guard signal generated in a) is added, and R
-Y signal and BY signal are input to the encoder circuit (34). In the encoder circuit (34), in the memory mode in which image data stored in the memory (54) is read out, the lower copy guard addition circuit (35) is activated based on the reference sync signal supplied from the SSG (30).
b), the synchronization signal to which the lower copy guard signal is added is input, and in the D-through mode, the synchronization separation circuit (1
The synchronization signal separated by step 4) is supplied by a changeover interlock switch (35d) according to each mode to generate a composite signal (37). Then, a video signal to which a copy guard signal, which is exactly the same as the commercially available video software reproduction video signal (1), is outputted via a selector switch (38) for selecting memory mode, D-through mode, and monitor through mode.

【0041】図8は本発明の第5の実施例に係わるカラ
ービデオプリンタのブロック図である。第5の実施例の
AGC回路(9e)の動作は次の通りである。
FIG. 8 is a block diagram of a color video printer according to a fifth embodiment of the present invention. The operation of the AGC circuit (9e) of the fifth embodiment is as follows.

【0042】本実施例においても第1の実施例と同様に
Y/C分離回路(2)で分離されたY信号(1)が同期
分離回路(14)に供給される。同期分離回路(14)
によって分離された同期信号(32)は、ガードパルス
除去回路(16e)に入力され、パルス幅が正規の同期
信号の長さ(5μsec)より短いコピーガードパルス
のみ除去して、キーパルス発生回路(7)に入力される
。 本実施例では、コピーガードパルスが2μsec位なの
で、ガードパルス除去回路(16e)は3μsec以下
のパルスを削除するように構成してある。キーパルス発
生回路(7)で発生されたキーパルスは、被検波信号生
成回路(6)に供給されるが、コピーガード信号が付加
されている期間では、キーパルスが除去されているため
、生成される被検波信号のピークレベルは100IRE
となり、他の実施例と同様に検波、比較され可変利得増
幅器(3)の利得を決定されてY信号(11)が出力さ
れる。被検波信号のピークレベルはほぼ100IRE一
定なので、コピーガード信号の有無にかかわらず可変利
得増幅器(3)の利得は一定となり、コントラストが変
動する事のない、良好なプリント画を得る事が出来る。
In this embodiment, as in the first embodiment, the Y signal (1) separated by the Y/C separation circuit (2) is supplied to the synchronous separation circuit (14). Synchronous separation circuit (14)
The synchronization signal (32) separated by ) is entered. In this embodiment, since the copy guard pulse is approximately 2 μsec, the guard pulse removal circuit (16e) is configured to delete pulses of 3 μsec or less. The key pulse generated by the key pulse generation circuit (7) is supplied to the test wave signal generation circuit (6), but during the period when the copy guard signal is added, the key pulse is removed, so the generated The peak level of the detection signal is 100IRE
As in the other embodiments, the signals are detected and compared, the gain of the variable gain amplifier (3) is determined, and the Y signal (11) is output. Since the peak level of the test wave signal is approximately constant at 100 IRE, the gain of the variable gain amplifier (3) is constant regardless of the presence or absence of the copy guard signal, making it possible to obtain a good print image without fluctuations in contrast.

【0043】図9は本発明の第6の実施例に係わるカラ
ービデオプリンタのブロック図である。第6の実施例に
おけるAGC回路(9a)は第1の実施例と同一である
。AGC回路(9a)においてコピーガード信号の有無
に関わらずコントラストを一定に保たれたY信号(11
)と、R−Y信号(12),B−Y信号(13)はA/
D変換器(17)〜(19)によってA/D変換され(
Y信号はシンクチップレベルから白100%レベルまで
A/D変換される)、フルサイズメモリ(29b)に入
力される。この時、フルサイズメモリ(29b)にはコ
ピーガード信号期間を含む垂直同期信号部分も記憶され
る。本実施例のフルサイズメモリ(29)の容量は、2
56ビットを9個使用した構成としており、コピーガー
ド信号をも十分に蓄えられる構成としてある。
FIG. 9 is a block diagram of a color video printer according to a sixth embodiment of the present invention. The AGC circuit (9a) in the sixth embodiment is the same as that in the first embodiment. The Y signal (11) whose contrast is kept constant regardless of the presence or absence of the copy guard signal in the AGC circuit (9a)
), R-Y signal (12), B-Y signal (13) are A/
A/D converted by D converters (17) to (19) (
The Y signal is A/D converted from the sync tip level to the white 100% level) and input to the full size memory (29b). At this time, the vertical synchronization signal portion including the copy guard signal period is also stored in the full size memory (29b). The capacity of the full-size memory (29) in this embodiment is 2
It has a configuration using nine 56 bits, and is configured to sufficiently store copy guard signals.

【0044】フルサイズメモリ(29)から出力された
信号は、D/A変換器(26)〜(28)でD/A変換
され、調節・マトリクス回路(36)に入力され、明る
さ、色相などが調節されると共にR,G,Bの3信号に
変換される。この調節・マトリクス回路(36)から出
力されたR,G,Bの3信号は、一方では選択切替え回
路(39)に供給され、面順次に切替選択されて、A/
D変換器(40)によりデジタル信号に変換され、中間
調制御回路(41)を介して感熱ヘッド(42)に供給
されてプリント画を得る。
The signal output from the full-size memory (29) is D/A converted by D/A converters (26) to (28), and is input to the adjustment/matrix circuit (36) to adjust the brightness and hue. etc. are adjusted and converted into three signals of R, G, and B. The three signals R, G, and B outputted from this adjustment/matrix circuit (36) are supplied to a selection switching circuit (39) on the one hand, and are switched and selected in order of the A/
The signal is converted into a digital signal by a D converter (40) and supplied to a thermal head (42) via a halftone control circuit (41) to obtain a print image.

【0045】一方、調節・マトリクス回路(36)から
出力されたR,G,Bの3信号はエンコーダー回路(3
4)に入力され、コンポジット信号(37)に変換され
てモニタースルーモードとの切替スイッチ(38)を経
て外部に出力される。フルサイズメモリ(29b)を用
いることによって、コピーガード信号を含む同期信号の
全てを記憶できるためコピーガード信号を欠落させる事
なく、入力信号をそのまま外部に出力できるため、モニ
ターモード,Dスルーモード,メモリモードともに著作
権を侵害することはない。また本実施例においてAGC
回路(9a)は第2の実施例のAGC回路(9b)ある
いは第3の実施例のAGC回路(9c)であっても同様
の効果が得られる事は明らかである。
On the other hand, the three signals R, G, and B output from the adjustment/matrix circuit (36) are sent to the encoder circuit (36).
4), is converted into a composite signal (37), and is output to the outside via a monitor-through mode changeover switch (38). By using the full-size memory (29b), all synchronization signals including the copy guard signal can be stored, so the input signal can be output as is without missing the copy guard signal, so it can be used in monitor mode, D-through mode, Neither memory mode infringes copyright. In addition, in this embodiment, AGC
It is clear that the same effect can be obtained even if the circuit (9a) is the AGC circuit (9b) of the second embodiment or the AGC circuit (9c) of the third embodiment.

【0046】以上、入力されたコピーガード付き市販ビ
デオ再生映像信号でも良好なプリント画を得る事が出来
る。またモニタースルーモード,Dスルーモード,メモ
リモードとも入力された信号をそのまま出力するので著
作権を侵害する事はない。
As described above, good print images can be obtained even with the input commercially available video reproduction video signal with copy protection. In addition, since the monitor through mode, D through mode, and memory mode output the input signal as is, there is no copyright infringement.

【0047】[0047]

【発明の効果】以上のように本発明によれば、AGC回
路を内蔵するカラービデオプリンタにおいて、コントラ
ストの異常な変動の原因となるコピーガード信号の付加
されたビデオテープや光ディスク等の市販ビデオソフト
からでも、良好なプリント画が出力可能なカラービデオ
プリンタを提供できる。
As described above, according to the present invention, in a color video printer with a built-in AGC circuit, commercially available video software such as video tapes and optical disks to which copy guard signals are added that cause abnormal contrast fluctuations can be used. It is possible to provide a color video printer capable of outputting good print images even when using a computer.

【0048】また入力信号がそのまま出力されるので、
著作権を侵害するようなダビング機としても流用される
事がなくなる。
Furthermore, since the input signal is output as is,
It will no longer be used as a dubbing machine that infringes on copyright.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】本発明による第1の実施例のカラービデオプリ
ンタブロック図。
FIG. 1 is a block diagram of a color video printer according to a first embodiment of the present invention.

【図2】本発明による第1の実施例の信号波形図。FIG. 2 is a signal waveform diagram of the first embodiment according to the present invention.

【図3】本発明による第2の実施例のカラービデオプリ
ンタブロック図。
FIG. 3 is a block diagram of a second embodiment of a color video printer according to the present invention.

【図4】本発明による第2の実施例の信号波形図。FIG. 4 is a signal waveform diagram of a second embodiment according to the present invention.

【図5】本発明による第3の実施例のカラービデオプリ
ンタブロック図。
FIG. 5 is a block diagram of a color video printer according to a third embodiment of the present invention.

【図6】本発明による第3の実施例の信号波形図。FIG. 6 is a signal waveform diagram of a third embodiment according to the present invention.

【図7】本発明による第4の実施例のカラービデオプリ
ンタブロック図。
FIG. 7 is a block diagram of a color video printer according to a fourth embodiment of the present invention.

【図8】本発明による第5の実施例のカラービデオプリ
ンタブロック図。
FIG. 8 is a block diagram of a color video printer according to a fifth embodiment of the present invention.

【図9】本発明による第6の実施例のカラービデオプリ
ンタブロック図。
FIG. 9 is a block diagram of a color video printer according to a sixth embodiment of the present invention.

【図10】従来のカラービデオプリンタの構成を示すブ
ロック図。
FIG. 10 is a block diagram showing the configuration of a conventional color video printer.

【図11】従来のカラービデオプリンタの信号波形図。FIG. 11 is a signal waveform diagram of a conventional color video printer.

【符号の説明】[Explanation of symbols]

1…市販ビデオソフト再生映像信号、 2…Y/C分離回路、 10…色復調回路、 14…同期分離回路、 15…コピーガード期間発生回路、 35…コピーガード信号付加手段、 37…コンポジット信号。 1...Commercially available video software playback video signal, 2...Y/C separation circuit, 10...color demodulation circuit, 14...Synchronization separation circuit, 15...Copy guard period generation circuit, 35...Copy guard signal addition means, 37...Composite signal.

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】ビデオ信号を2分離して出力する分離回路
と、分離された一方のビデオ信号を同期分離して同期信
号を生成する同期分離回路と、前記同期信号を入力して
キーパルスを発生するキーパルス発生回路と、前記ビデ
オ信号と前記キーパルスを入力として被検波信号を生成
する被検波信号生成回路と、前記被検波信号のピークを
検出する検波回路と、前記ピーク電圧とリファレンス電
圧を比較する比較器とを備え、前記比較器からの出力に
よって可変利得増幅器の利得を制御するカラービデオプ
リンタの処理回路において、ビデオ信号に内含されてい
るコピーガード信号のガード期間を検出するコピーガー
ド期間発生手段とパルス生成手段を設け、前記同期分離
回路の出力を前記コピーガード期間発生手段に、前記コ
ピーガード期間発生手段の出力を前記キーパルス発生回
路に、前記キーパルス発生回路の出力と前記コピーガー
ド期間発生手段の出力を前記パルス生成手段に、前記パ
ルス生成手段の出力を前記被検波信号生成回路にそれぞ
れ入力することを特徴とするカラービデオプリンタの処
理回路。
1. A separation circuit that separates and outputs a video signal into two; a sync separation circuit that synchronously separates one of the separated video signals to generate a sync signal; and a sync separation circuit that generates a key pulse by inputting the sync signal. a key pulse generation circuit that generates a test wave signal by inputting the video signal and the key pulse, a detection circuit that detects a peak of the test wave signal, and a detection circuit that compares the peak voltage with a reference voltage. A copy guard period generation method for detecting a guard period of a copy guard signal included in a video signal in a color video printer processing circuit comprising a comparator and controlling the gain of a variable gain amplifier based on the output from the comparator. means and pulse generating means, the output of the synchronization separation circuit is sent to the copy guard period generating means, the output of the copy guard period generating means is sent to the key pulse generating circuit, and the output of the key pulse generating circuit and the copy guard period generating means are provided. A processing circuit for a color video printer, characterized in that the output of the means is input to the pulse generation means, and the output of the pulse generation means is input to the test wave signal generation circuit.
【請求項2】ビデオ信号を2分離して出力する分離回路
と、分離された一方のビデオ信号を同期分離して同期信
号を生成する同期分離回路と、前記同期信号を入力して
キーパルスを発生するキーパルス発生回路と、前記ビデ
オ信号と前記キーパルスを入力として被検波信号を生成
する被検波信号生成回路と、前記被検波信号のピークを
検出する検波回路と、前記ピーク電圧とリファレンス電
圧を比較する比較器とを備え、前記比較器からの出力に
よって可変利得増幅器の利得を制御するカラービデオプ
リンタの処理回路において、ビデオ信号に内含されてい
るコピーガード信号のガード期間を検出するコピーガー
ド期間発生手段と前記コピーガード信号を削除するコピ
ーガード削除手段とを設け、前記同期分離回路の出力を
前記コピーガード期間発生手段に、前記コピーガード期
間発生手段の出力と前記ビデオ信号を前記コピーガード
削除手段に、前記同期分離回路の出力を前記キーパルス
発生回路に、前記キーパルス発生回路の出力と前記コピ
ーガード削除手段の出力を前記被検波信号生成回路にそ
れぞれ入力することを特徴とするカラービデオプリンタ
の処理回路。
2. A separation circuit that separates a video signal into two and outputs the separated video signal; a sync separation circuit that synchronously separates one of the separated video signals to generate a sync signal; and a sync separation circuit that receives the sync signal and generates a key pulse. a key pulse generation circuit that generates a test wave signal by inputting the video signal and the key pulse, a detection circuit that detects a peak of the test wave signal, and a detection circuit that compares the peak voltage with a reference voltage. A copy guard period generation method for detecting a guard period of a copy guard signal included in a video signal in a color video printer processing circuit comprising a comparator and controlling the gain of a variable gain amplifier based on the output from the comparator. means and copy guard deletion means for deleting the copy guard signal, the output of the synchronization separation circuit is provided as the copy guard period generating means, and the output of the copy guard period generating means and the video signal are provided as the copy guard deleting means. Processing for a color video printer characterized in that the output of the synchronization separation circuit is input to the key pulse generation circuit, and the output of the key pulse generation circuit and the output of the copy guard deletion means are input to the test wave signal generation circuit. circuit.
【請求項3】ビデオ信号を2分離して出力する分離回路
と、分離された一方のビデオ信号を同期分離して同期信
号を生成する同期分離回路と、前記同期信号を入力して
キーパルスを発生するキーパルス発生回路と、前記ビデ
オ信号と前記キーパルスを入力として被検波信号を生成
する被検波信号生成回路と、前記被検波信号のピークを
検出する検波回路と、前記ピーク電圧とリファレンス電
圧を比較する比較器とを備え、前記比較器からの出力に
よって可変利得増幅器の利得を制御するカラービデオプ
リンタの処理回路において、ビデオ信号に内含されてい
るコピーガード信号のガード期間を検出するコピーガー
ド期間発生手段とピークパルス削除手段を設け、前記同
期分離回路の出力を前記コピーガード期間発生手段に、
前記コピーガード期間発生手段の出力と前記被検波信号
生成回路の出力を前記ピークパルス削除手段に、前記ピ
ークパルス削除手段の出力を前記検波回路にそれぞれ入
力することを特徴とするカラービデオプリンタの処理回
路。
3. A separation circuit that separates and outputs a video signal into two; a sync separation circuit that synchronously separates one of the separated video signals to generate a sync signal; and a sync separation circuit that receives the sync signal and generates a key pulse. a key pulse generation circuit that generates a test wave signal by inputting the video signal and the key pulse, a detection circuit that detects a peak of the test wave signal, and a detection circuit that compares the peak voltage with a reference voltage. A copy guard period generation method for detecting a guard period of a copy guard signal included in a video signal in a color video printer processing circuit comprising a comparator and controlling the gain of a variable gain amplifier based on the output from the comparator. means and peak pulse deletion means, and the output of the synchronization separation circuit is sent to the copy guard period generation means;
Processing of a color video printer characterized in that the output of the copy guard period generation means and the output of the detected wave signal generation circuit are inputted to the peak pulse deletion means, and the output of the peak pulse deletion means is inputted to the detection circuit. circuit.
【請求項4】ビデオ信号を2分離して出力する分離回路
と、分離された一方のビデオ信号を同期分離して同期信
号を生成する同期分離回路と、前記同期信号を入力して
キーパルスを発生するキーパルス発生回路と、前記ビデ
オ信号と前記キーパルスを入力として被検波信号を生成
する被検波信号生成回路と、前記被検波信号のピークを
検出する検波回路と、前記ピーク電圧とリファレンス電
圧を比較する比較器とを備え、前記比較器からの出力に
よって可変利得増幅器の利得を制御するカラービデオプ
リンタの処理回路において、特定期間のパルスを除去す
るガードパルス除去手段を設け、前記同期分離回路の出
力を前記ガードパルス除去手段に、前記ガードパルス除
去手段の出力を前記キーパルス発生回路にそれぞれ入力
することを特徴とするカラービデオプリンタの処理回路
4. A separation circuit that separates and outputs a video signal into two; a sync separation circuit that synchronously separates one of the separated video signals to generate a sync signal; and a sync separation circuit that receives the sync signal and generates a key pulse. a key pulse generation circuit that generates a test wave signal by inputting the video signal and the key pulse, a detection circuit that detects a peak of the test wave signal, and a detection circuit that compares the peak voltage with a reference voltage. A processing circuit of a color video printer is provided with a comparator and controls the gain of a variable gain amplifier using the output from the comparator, and a guard pulse removal means for removing pulses of a specific period is provided, and the output of the synchronization separation circuit is A processing circuit for a color video printer, wherein the guard pulse removing means inputs an output of the guard pulse removing means to the key pulse generating circuit.
【請求項5】ビデオ信号を2分離して出力する分離回路
と、分離された一方のビデオ信号を自動利得制御回路を
介して同期分離回路に入力し、前記同期分離回路の出力
および信号発生回路の出力を切換手段に接続し、前記切
換手段の切換えによって前記信号発生回路の出力/また
は前記同期分離回路の出力を選択出力として得、他方、
前記分離回路から分離された前記ビデオ信号を色復調回
路に入力し、前記色復調回路の出力と、前記自動利得制
御回路の出力とをA/D変換してメモリに格納し、前記
メモリの出力をD/A変換して画質調整回路に入力し、
前記画質調整回路の出力と前記選択出力とをエンコーダ
に入力して両者の出力を混合するカラービデオプリンタ
の処理回路において、コピーガード信号を発生するコピ
ーガード付加手段を設け、前記信号発生回路の出力を前
記コピーガード付加手段に、前記コピーガード付加手段
の出力を前記切換手段にそれぞれ入力することを特徴と
するカラービデオプリンタの処理回路。
5. A separation circuit that separates a video signal into two and outputs the separated video signal; and a signal generation circuit that inputs one of the separated video signals to a sync separation circuit via an automatic gain control circuit, and outputs the output of the sync separation circuit and outputs the signal. connecting the output of the switching means to a switching means, and obtaining the output of the signal generation circuit/or the output of the synchronous separation circuit as a selected output by switching the switching means;
The video signal separated from the separation circuit is input to a color demodulation circuit, the output of the color demodulation circuit and the output of the automatic gain control circuit are A/D converted and stored in a memory, and the output of the memory is is D/A converted and input to the image quality adjustment circuit,
In a processing circuit of a color video printer that inputs the output of the image quality adjustment circuit and the selection output to an encoder and mixes the two outputs, a copy guard adding means for generating a copy guard signal is provided, and the output of the signal generating circuit is provided. A processing circuit for a color video printer, characterized in that the output of the copy guard adding means is input to the copy guard adding means, and the output of the copy guard adding means is input to the switching means.
【請求項6】ビデオ信号を2分離して出力する分離回路
と、分離された一方のビデオ信号を自動利得制御回路を
介して同期分離回路に入力し、前記同期分離回路の出力
および信号発生回路の出力を切換手段に接続し、前記切
換手段の切換えによって前記信号発生回路の出力/また
は前記同期分離回路の出力を選択出力として得、他方、
前記分離回路から分離された前記ビデオ信号を色復調回
路に入力し、前記色復調回路の出力と、前記自動利得制
御回路の出力とをA/D変換してメモリに格納し、前記
メモリの出力をD/A変換して画質調整回路に入力し、
前記画質調整回路の出力と前記選択出力とをエンコーダ
に入力して両者の出力を混合するカラービデオプリンタ
の処理回路において、コピーガード信号の情報と映像信
号の情報との両情報を少なくとも同時格納するだけの容
量を前記メモリに備えたことを特徴とするカラービデオ
プリンタの処理回路。
6. A separation circuit that separates a video signal into two and outputs the separated video signal, and inputs one of the separated video signals to a sync separation circuit via an automatic gain control circuit, and outputs the sync separation circuit and a signal generation circuit. connecting the output of the switching means to a switching means, and obtaining the output of the signal generation circuit/or the output of the synchronous separation circuit as a selected output by switching the switching means;
The video signal separated from the separation circuit is input to a color demodulation circuit, the output of the color demodulation circuit and the output of the automatic gain control circuit are A/D converted and stored in a memory, and the output of the memory is is D/A converted and input to the image quality adjustment circuit,
In a processing circuit of a color video printer that inputs the output of the image quality adjustment circuit and the selection output to an encoder and mixes both outputs, at least both information of the copy guard signal and information of the video signal are stored simultaneously. A processing circuit for a color video printer, characterized in that the memory has a capacity of:
JP3059938A 1991-03-25 1991-03-25 Processing circuit for color video printer Pending JPH04294697A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3059938A JPH04294697A (en) 1991-03-25 1991-03-25 Processing circuit for color video printer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3059938A JPH04294697A (en) 1991-03-25 1991-03-25 Processing circuit for color video printer

Publications (1)

Publication Number Publication Date
JPH04294697A true JPH04294697A (en) 1992-10-19

Family

ID=13127581

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3059938A Pending JPH04294697A (en) 1991-03-25 1991-03-25 Processing circuit for color video printer

Country Status (1)

Country Link
JP (1) JPH04294697A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7068917B1 (en) 1998-08-18 2006-06-27 Fujitsu Limited Image controlling circuit, image controlling method, and computer readable medium, wherein programs to execute the image controlling method on a computer system are stored

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7068917B1 (en) 1998-08-18 2006-06-27 Fujitsu Limited Image controlling circuit, image controlling method, and computer readable medium, wherein programs to execute the image controlling method on a computer system are stored
US7437057B2 (en) 1998-08-18 2008-10-14 Fujitsu Limited Image controlling circuit, image controlling method, and computer readable medium, wherein programs to execute the image controlling method on a computer system are stored

Similar Documents

Publication Publication Date Title
US5146323A (en) Signal processing circuit including a white balance adjusting circuit in a color video printer apparatus
JP3159329B2 (en) Digital signal processor
EP0546431B1 (en) Beam current limiting arrangement for a television system with picture-in-picture provisions
JPH0686297A (en) Automatic converter of television mode
EP0462784B1 (en) Image processing apparatus and method
KR100447560B1 (en) Ntsc encoder having anti-copying signal generator
JPS6096081A (en) Current altering device of image reproducer
US7233694B2 (en) Image capturing apparatus and method, computer program, and computer-readable recording medium therefor
JP3078918B2 (en) Contour correction device
JPH0477513B2 (en)
JPH04294697A (en) Processing circuit for color video printer
EP0778702B1 (en) Method of generating information used for the copy protecting signal and apparatus using the same
JP3189156B2 (en) Video printer and image processing method
JP2002199246A (en) Image pickup device
JP3017873B2 (en) Black and white video signal output device
JP3461621B2 (en) Television camera equipment
JP3030127B2 (en) Video printer image quality adjustment circuit
JPH0698225A (en) Video camera control system
KR19990016944U (en) Color recorder of video camera
JPH05268627A (en) Video signal correcting device
JPH04133582A (en) Picture quality adjusting device for video printer
JPH02104077A (en) Picture signal processor and picture transmitter
JPH04293390A (en) Image processor
JPH06296259A (en) Non-level standard signal release device
JPH05276408A (en) Digitizing circuit for analog video signal