JPH0429273B2 - - Google Patents

Info

Publication number
JPH0429273B2
JPH0429273B2 JP62243073A JP24307387A JPH0429273B2 JP H0429273 B2 JPH0429273 B2 JP H0429273B2 JP 62243073 A JP62243073 A JP 62243073A JP 24307387 A JP24307387 A JP 24307387A JP H0429273 B2 JPH0429273 B2 JP H0429273B2
Authority
JP
Japan
Prior art keywords
reading
image
voltage
counter
width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62243073A
Other languages
Japanese (ja)
Other versions
JPS6485473A (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP62243073A priority Critical patent/JPS6485473A/en
Publication of JPS6485473A publication Critical patent/JPS6485473A/en
Publication of JPH0429273B2 publication Critical patent/JPH0429273B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Facsimile Scanning Arrangements (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ハンデイスキヤナ・ハンデイ転写
機・ハンデイ複写機などに適用し得る。詳しく
は、手動で走査して画像等を読み取る手動式画像
読取装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention can be applied to handy scanners, handy transfer machines, handy copying machines, and the like. More specifically, the present invention relates to a manual image reading device that manually scans and reads images and the like.

従来の技術 この種の画像読取装置は、画像の読取長さ(副
走査方向)は自由であるが、読取幅(主走査方
向)は一定であるため、必要な情報以外の余分な
情報を読み取らないように調整する必要がある。
従来、その調整は次のような方法によつていた。
Prior Art This type of image reading device allows the image to be read at any length (in the sub-scanning direction), but the reading width (in the main scanning direction) is constant, so it does not read unnecessary information other than the necessary information. It is necessary to adjust it so that it does not occur.
Conventionally, this adjustment has been done by the following method.

画像読取窓に部分的に開閉可能なシヤツタ機
構を設け、不要な情報部分を読み取らないよう
に画像読取窓をシヤツタで覆う。
An image reading window is provided with a shutter mechanism that can be partially opened and closed, and the image reading window is covered with a shutter to prevent unnecessary information from being read.

不要な情報部分に対応する光源に消灯し、そ
の部分のみ読み取れないようにする。
The light source corresponding to the unnecessary information part is turned off so that only that part cannot be read.

発明が解決しようとする問題点 しかし、では機構が複雑になり、またでは
シエーデイングが難しいという問題があつた。
Problems to be Solved by the Invention However, there were problems in that the mechanism was complicated and shading was difficult.

本発明の目的は、読取幅の調整を電気回路を用
いて簡便にしかも安価に行えるようにすることに
ある。
An object of the present invention is to enable the reading width to be adjusted simply and inexpensively using an electric circuit.

問題点を解決するための手段 そこで、本発明の画像読取装置は、イメージス
キヤナの一主走査期間毎に読み取り開始時点から
の画素数をカウントする画素数カウンタと、その
カウント数に応じたアナログ電圧Vpを出力する
デジタル−アナログ変換器と、任意の読取幅を設
定する読取幅設定手段と、その設定された読取幅
に比例する電圧Vwを発生する基準電圧発生回路
と、該電圧Vwと前記アナログ電圧Vpとを比較す
る比較器と、その出力と前記イメージセンサによ
つて読み取られて二値化された画像データとの論
理和または論理積をとるゲート回路とを備えてな
るものである。
Means for Solving the Problems Therefore, the image reading device of the present invention includes a pixel number counter that counts the number of pixels from the start of reading in each main scanning period of an image scanner, and an analog A digital-to-analog converter that outputs a voltage V p , a reading width setting means that sets an arbitrary reading width, a reference voltage generation circuit that generates a voltage V w that is proportional to the set reading width, and the voltage V a comparator that compares w with the analog voltage V p , and a gate circuit that performs an OR or AND of the output of the comparator and the image data read and binarized by the image sensor. It is something.

作 用 イメージセンサの出力は二値化されながら、一
主走査期間毎にその画素数を画素数カウンタによ
つてカウントされる。このカウント数はアナログ
電圧Vpに変換され、任意に設定された読取幅に
応じた基準電圧Vwと比較される。画素数に応じ
たアナログ電圧Vpが読取幅に応じた基準電圧Vw
以上になると、ゲート回路が開いて論理積または
論理和をとられ、設定した読取幅の画素数だけた
とえばメモリに書き込まれる。
Operation While the output of the image sensor is being binarized, the number of pixels is counted by a pixel number counter for each main scanning period. This count number is converted into an analog voltage V p and compared with a reference voltage V w corresponding to an arbitrarily set reading width. The analog voltage V p corresponding to the number of pixels is the reference voltage V w corresponding to the reading width.
When the above value is reached, the gate circuit is opened, AND or OR is performed, and the number of pixels of the set reading width is written into, for example, a memory.

実施例 以下、本発明の一実施例を図面に基づいて説明
する。
Embodiment Hereinafter, an embodiment of the present invention will be described based on the drawings.

第1図において、画像はイメージセンサ10に
よつて読み取られる。このイメージセンサ10に
はたとえばリニアCCDセンサが使用され、セン
サチツプ上に配列された光電変換素子群を電気的
に一走査する毎に画素列が直列に出力される。こ
の一走査を主走査と呼び、一定周期で主走査が繰
り返される。その一主走査毎のアナログ画像デー
タは二値化回路11へ入力される。イメージセン
サ10および二値化回路11には読取タイミング
発生回路12より画素クロツクφが供給されてい
る。
In FIG. 1, an image is read by an image sensor 10. In FIG. For example, a linear CCD sensor is used as the image sensor 10, and pixel columns are output in series each time a group of photoelectric conversion elements arranged on a sensor chip is electrically scanned. This one scan is called a main scan, and the main scan is repeated at regular intervals. The analog image data for each main scan is input to the binarization circuit 11. A pixel clock φ is supplied to the image sensor 10 and the binarization circuit 11 from a read timing generation circuit 12.

第2図において主走査周期φTGで表わす。該
周期中でアナログ画像データは、読取タイミング
発生回路12からの画素クロツクφに同期して
1φクロツクパルス当り1画素の割合でイメージ
センサ10から出力され、二値化回路11により
第2図のようにデジタル画像データ化され、後述
のようにデータバツフア13を経由してメモリ
(図示せず)に転送され、書き込まれる。この書
き込みはダミー画素や余分な画素を除去するた
め、第2図のライトイネーブル信号WRGによる
読取期間だけ行われる。その時間長さは(1φク
ロツクの時間Tφ)×(イメージセンサの読取密度)
×(最大読取幅)で計算される。ここで、(イメー
ジセンサの読取密度)×(最大読取幅)は結局メモ
リに書き込まれる画素数であり、たとえば読取密
度が8ドツト/mm、最大読取幅が40mmであれば、
一主走査でメモリに書き込まれる画素数は8×40
=320である。このとき、読取期間は320×Tφ
(秒)である。
In FIG. 2, the main scanning period is represented by φTG. During this period, the analog image data is synchronized with the pixel clock φ from the read timing generation circuit 12.
It is output from the image sensor 10 at a rate of 1 pixel per 1φ clock pulse, converted into digital image data by the binarization circuit 11 as shown in FIG. 2, and stored in a memory (not shown) via the data buffer 13 as described later. transferred and written. This writing is performed only during the reading period by the write enable signal WRG in FIG. 2 in order to remove dummy pixels and redundant pixels. The time length is (1φ clock time Tφ) × (image sensor reading density)
Calculated by x (maximum reading width). Here, (image sensor reading density) x (maximum reading width) is the number of pixels written to the memory. For example, if the reading density is 8 dots/mm and the maximum reading width is 40 mm,
The number of pixels written to memory in one main scan is 8 x 40
=320. At this time, the reading period is 320×Tφ
(seconds).

画素クロツクφはWRGがアクテイブになつた
時点から画素数カウンタ14へも供給される。該
カウンタ14は0からカウントを始め、上記読取
期間内で画素クロツクφにより画素数のカウント
を行い、読取期間の終了により0にリセツトされ
る。上述の例では0から320(二進数で101000000)
までカウント(積算)する。なお、画素数カウン
タ14はプリセツトされた数値から減算する減算
カウンタであつてもよい。
The pixel clock φ is also supplied to the pixel number counter 14 from the time WRG becomes active. The counter 14 starts counting from 0, counts the number of pixels using the pixel clock φ during the reading period, and is reset to 0 at the end of the reading period. In the example above, 0 to 320 (101000000 in binary)
Count (integrate) up to. Note that the pixel number counter 14 may be a subtraction counter that subtracts from a preset value.

画素数カウンタ14のデジタル出力は、リニア
な入出力特性を持つデジタル−アナログ変換器1
5に入力され、カウント数に比例したアナログ電
圧Vpに変換される。このアナログ電圧Vpの最大
値をVp(max)とすると、読取期間中のある画素
が読取開始点から何mmの位置にあるかを知るに
は、その幅をXとし、当該画素に対応する電圧を
Vpとすると最大読取幅との関係から、上述の例
ではX=40Vp/Vp(max)の関係になる。Vp
比較器16によつて基準電圧発生回路17からの
基準電圧Vwと比較される。
The digital output of the pixel number counter 14 is sent to the digital-to-analog converter 1 with linear input/output characteristics.
5 and is converted into an analog voltage V p proportional to the number of counts. Assuming that the maximum value of this analog voltage V p is V p (max), to find out how many mm from the reading start point a certain pixel is located during the reading period, let its width be X and correspond to the pixel in question. voltage to
When V p is used, the relationship with the maximum reading width becomes X=40V p /V p (max) in the above example. V p is compared with a reference voltage V w from a reference voltage generation circuit 17 by a comparator 16 .

基準電圧発生回路17は、手動調整されるボリ
ユーム18と分圧回を構成しており、ボリユーム
18の調整により前記アナログ電圧Vpのフルレ
ンジ0〜Vp(max)ボルト間の任意の電圧を発生
し、これを基準電圧として比較器16へ入力す
る。上述の例で、今、画像の端からの所望の読取
幅をXR(mm)としたいとき、基準電圧Vwをボリ
ユーム18によつて、 Vw=(XR/40)×Vp(max)ボルト に調整すれば、第2図に示すように電圧Vpは端
からXRのときろVwと交わり、その点で比較器1
6の出力は反転し、以後その読取期間終了までこ
の状態を維持する。比較器16のこの出力は前記
データバツフア13に入力される。該データバツ
フア13はゲート回路を含み、前記二値化回路1
1からのデジタル画像データは比較器16の出力
と論理積または論理和をとられる。上述の例で
は、論理積をとり、データバツフア13の出力は
第2図のように書き込み画像データとしてメモリ
に書き込まれる。このとき、二値化回路11から
のデジタル画像データのうち、画像端から幅XR
までのデータはそのまま書き込み画像データとな
るが、それ以降はデータ0(白データ)となり、
実質的に読み取られない。したがつて、ボリユー
ム18を読取幅設定手段としてこれにより主走査
方向の読取幅を任意に調整できる。
The reference voltage generation circuit 17 constitutes a voltage dividing circuit with a manually adjusted volume 18, and by adjusting the volume 18, it can generate any voltage between the full range of the analog voltage V p from 0 to V p (max) volts. This is then input to the comparator 16 as a reference voltage. In the above example, if you want to set the desired reading width from the edge of the image to XR (mm), set the reference voltage V w to the volume 18, and calculate V w = (XR/40) × V p (max). If adjusted to volts, voltage V p intersects V w at XR from the end, as shown in Figure 2, and at that point comparator 1
The output of No. 6 is inverted and remains in this state until the end of the reading period. This output of the comparator 16 is input to the data buffer 13. The data buffer 13 includes a gate circuit, and the binarization circuit 1
The digital image data from 1 is ANDed or ORed with the output of comparator 16. In the above example, a logical product is performed, and the output of the data buffer 13 is written to the memory as write image data as shown in FIG. At this time, among the digital image data from the binarization circuit 11, the width XR from the image edge
The data up to this point becomes the written image data as it is, but after that it becomes data 0 (white data).
Virtually unreadable. Therefore, the reading width in the main scanning direction can be arbitrarily adjusted by using the volume 18 as a reading width setting means.

なお、比較器16の+または−のどちらの入力
端をVpまたはVwとするか、また画像データのH
レベルまたはLレベルのどちらかを白データとす
るかの決め方によつて、データバツフア13の内
部で論理積をとるか論理和をとるかを適宜決めれ
ばよい。
It should be noted that whether the + or - input terminal of the comparator 16 is set to V p or V w , and the H of the image data.
Depending on how to determine whether the level or the L level is to be used as white data, it may be determined as appropriate whether to perform a logical product or a logical sum inside the data buffer 13.

発明の効果 本発明によれば次のような効果がある。Effect of the invention According to the present invention, there are the following effects.

画像情報の所望の部分だけ読み取に当たりそ
の調整が容易である。
It is easy to adjust the reading of only the desired portion of image information.

読取幅調整のソフトウエアが不要である。 No software is required to adjust the reading width.

機械的なシヤツタ機構等の複雑な機構が不要
である。
A complicated mechanism such as a mechanical shutter mechanism is not required.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例のブロツク図、第2
図はそのタイミングチヤートである。 10……イメージセンサ、11……二値化回
路、12……読取タイミング発生回路、13……
ゲート回路を含むデータバツフア、14……画素
数カウンタ、15……デジタル−アナログ変換
器、16……比較器、17……基準電圧発生回
路、18……ボリユーム(読取幅設定手段)。
FIG. 1 is a block diagram of one embodiment of the present invention, and FIG.
The figure shows the timing chart. 10... Image sensor, 11... Binarization circuit, 12... Read timing generation circuit, 13...
Data buffer including gate circuit, 14... Pixel number counter, 15... Digital-to-analog converter, 16... Comparator, 17... Reference voltage generation circuit, 18... Volume (reading width setting means).

Claims (1)

【特許請求の範囲】 1 イメージスキヤナの一主走査期間毎に読み取
り開始点からの画素数をカウントする画素数カウ
ンタと、そのカウント数に応じたアナログ電圧
Vpを出力するデジタル−アナログ変換器と、任
意の読取幅を設定する読取幅設定手段と、その設
定された読取幅に比例する電圧Vwを発生する基
準電圧発生回路と、該電圧Vwと前記アナログ電
圧Vpとを比較する比較器と、その出力と前記イ
メージセンサによつて読み取られて二値化された
画像データとの論理和または論理積をとるゲート
回路とを備えてなることを特徴とする、手動式画
像読取装置。 2 前記画素数カウンタが積算カウンタである、
前記特許請求の範囲第1項に記載の手動式画像読
取装置。 3 前記画素数カウンタが減算カウンタである、 前記特許請求の範囲第1項に記載の手動式画像
読取装置。
[Claims] 1. A pixel number counter that counts the number of pixels from the reading start point in each main scanning period of the image scanner, and an analog voltage corresponding to the counted number.
A digital-to-analog converter that outputs V p , a reading width setting means that sets an arbitrary reading width, a reference voltage generation circuit that generates a voltage V w proportional to the set reading width, and the voltage V w and the analog voltage Vp , and a gate circuit that performs an OR or AND of the output of the comparator and the image data read and binarized by the image sensor. A manual image reading device featuring: 2. The pixel number counter is an integration counter;
A manual image reading device according to claim 1. 3. The manual image reading device according to claim 1, wherein the pixel number counter is a subtraction counter.
JP62243073A 1987-09-28 1987-09-28 Manual picture reader Granted JPS6485473A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62243073A JPS6485473A (en) 1987-09-28 1987-09-28 Manual picture reader

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62243073A JPS6485473A (en) 1987-09-28 1987-09-28 Manual picture reader

Publications (2)

Publication Number Publication Date
JPS6485473A JPS6485473A (en) 1989-03-30
JPH0429273B2 true JPH0429273B2 (en) 1992-05-18

Family

ID=17098384

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62243073A Granted JPS6485473A (en) 1987-09-28 1987-09-28 Manual picture reader

Country Status (1)

Country Link
JP (1) JPS6485473A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4805368B2 (en) * 2009-01-28 2011-11-02 川崎重工業株式会社 Valve plate and piston pump or motor provided with the same

Also Published As

Publication number Publication date
JPS6485473A (en) 1989-03-30

Similar Documents

Publication Publication Date Title
JPH0219672B2 (en)
JP2817909B2 (en) Image reading device
JPH04363967A (en) Original reader
JPH0429273B2 (en)
JPH0560297B2 (en)
JPH0249589B2 (en)
JPH0354510B2 (en)
JP3021073B2 (en) Image processing device
JP2910067B2 (en) Reader
JPH03177156A (en) Picture reader
JP2968819B2 (en) Image processing device
JP2744292B2 (en) Image processing device
JP3234650B2 (en) Red / black data reader
JP2506643B2 (en) History correction reader
JP2646888B2 (en) Image processing device
JP2597970B2 (en) Image data compression device
JPH057302A (en) Picture processor
KR19990031917A (en) Method of adjusting brightness of image reader and its device
JP2624031B2 (en) Image processing device
JP2547748B2 (en) Image processing device
JPS61238175A (en) Picture processer
JPS6367079A (en) Picture processor
JPS62115973A (en) Picture processing method and its device
JPS6130864A (en) Manual picture reader
JPS59156071A (en) White signal sending device