JPH04236531A - Message communication route switching system - Google Patents

Message communication route switching system

Info

Publication number
JPH04236531A
JPH04236531A JP1696091A JP1696091A JPH04236531A JP H04236531 A JPH04236531 A JP H04236531A JP 1696091 A JP1696091 A JP 1696091A JP 1696091 A JP1696091 A JP 1696091A JP H04236531 A JPH04236531 A JP H04236531A
Authority
JP
Japan
Prior art keywords
switching
timing
message
communication route
act
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1696091A
Other languages
Japanese (ja)
Inventor
Tadashi Mizuguchi
水口 忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1696091A priority Critical patent/JPH04236531A/en
Publication of JPH04236531A publication Critical patent/JPH04236531A/en
Pending legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

PURPOSE:To reduce a switching time by specifying a transmission enable timing not overlapped with each other in terms of the hardware and a route switching enable timing so as to changeover a route of message communication. CONSTITUTION:When an ACT signal changes from 0 system ACT into a 1 system ACT, a clock of a switching timing generator 3 of a communication route is used to synchronize the ACT signal and the result is used for a communication route switching signal. The signal is used to drive a communication route changeover circuit 8 of a simplex device 14 and a reception selector 7 thereby allows a duplex device O system 12 to receive a message from a duplex device 1 system 13. The transmission timing is generated with a little delay from the switching timing so as to avoid overlap of route changeover and a transmission time. The transmission timing signal is interrupt-inputted to CPUs 11,1 and the message transmission is started. The message transmission is stopped without fail before a succeeding changeover timing. Moreover, this is similar even when the ACT signal changes from 1 system ACT into a 0 system ACT. Thus, no message is lost at the changeover.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は、2重化装置と1重化装
置間のメッセージ通信ルートの切替制御に係り、特にア
クティブ(Active)系2重化装置と1重化装置で
通信し、2重化装置の系切替により通信ルートも切替え
るメッセージ通信ルート切替方式に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to switching control of a message communication route between a duplexer and a singlexer, and in particular, to control communication between an active duplexer and a singlexer, The present invention relates to a message communication route switching method in which communication routes are also switched by system switching of duplexing devices.

【0002】0002

【従来の技術】従来の通信メッセージを保証する(メッ
セージ通信中でない期間に切替)切替方式は以下の通り
である。系切替を知ったActive(ACT)系2重
化装置は、メッセージの送信を停止し、1重化装置に対
し、メッセージ送信停止を指示する。そして、ACT系
2重化装置は、タイミングを取るか,あるいは1重化装
置よりの確認応答を受けた後、2重化装置のACTを切
替え、通信ルートも切替える方式を採っていた。
2. Description of the Related Art A conventional switching system for guaranteeing communication messages (switching during a period when message communication is not in progress) is as follows. The Active (ACT) duplexing device, which has learned of the system switching, stops sending messages and instructs the duplexing device to stop sending messages. The ACT duplexing device switches the ACT of the duplexing device and also switches the communication route after timing or after receiving a confirmation response from the duplexing device.

【0003】0003

【発明が解決しようとする課題】解決しようとする問題
点は、従来の切替方式ではメッセージを停止するための
確認制御のため、切替指示より実際に系切替するまで時
間が多くかかる点である。また、ACT系2重化装置の
制御により切替動作が行なわれるため、ACT系2重化
装置が障害の場合、うまく切替わらない可能性も大きい
。ここで、系切替制御にはCPUの制御が存在し、障害
の確率も高く、時間もかかり、ハードウエア論理のみで
切替る方が望ましい。
The problem to be solved by the present invention is that in the conventional switching system, due to the confirmation control for stopping messages, it takes more time to actually switch the system than to issue the switching instruction. Furthermore, since the switching operation is performed under the control of the ACT duplexing device, there is a high possibility that the switching will not be successful if the ACT duplexing device has a failure. Here, system switching control involves CPU control, has a high probability of failure, and takes time, so it is preferable to switch only using hardware logic.

【0004】0004

【課題を解決するための手段】本発明は、2重化装置−
1重化装置間のメッセージ信号の通信ルートの切替制御
において、上記2重化装置内に切替タイミング発生手段
と、メッセージ送信タイミング発生手段と、上記切替タ
イミング発生手段の出力を入力とし外部よりの2重化装
置のアクティブサイドを決定する信号を切替タイミング
に同期化させ通信ルート切替タイミングを作成する切替
タイミング作成手段を備え、上記1重化装置内に上記2
重化装置内で作成された通信ルート切替タイミングに同
期し通信ルートを切替える切替手段を備え、かつ上記2
重化装置および1重化装置はこの2重化装置内で作成さ
れたメッセージ送信タイミングに同期してメッセージ送
信を行うようにしたものである。
[Means for Solving the Problems] The present invention provides a duplication device -
In the switching control of the communication route of message signals between the duplexing devices, the duplexing device includes a switching timing generating means, a message sending timing generating means, and the output of the switching timing generating means is input, and the output of the switching timing generating means is input. A switching timing generating means is provided for synchronizing the signal for determining the active side of the multiplexing device with the switching timing to create a communication route switching timing, and the above-mentioned two
It is equipped with a switching means for switching the communication route in synchronization with the communication route switching timing created in the duplexing device, and the above-mentioned 2.
The duplication device and the duplication device are configured to transmit messages in synchronization with the message transmission timing created within the duplication device.

【0005】[0005]

【作用】本発明においては、ハード的に互いに重なり合
わない送信可能タイミング,ルート切替可能タイミング
を規定し、メッセージ通信,通信ルートの切替を行う。
[Operation] In the present invention, message communication and communication route switching are performed by specifying timings that allow transmission and timings that allow route switching that do not overlap with each other in terms of hardware.

【0006】[0006]

【実施例】図1は本発明の一実施例を示したブロック図
である。この図1において、1は制御用CPU(中央処
理装置)、2はメッセージの送信タイミング発生器で、
これはメッセージ送信タイミング発生手段を構成してい
る。3は通信ルートの切替タイミング発生器で、これは
切替タイミング発生手段を構成している。4は、外部よ
りの2重化装置のアクティブサイドを決定する信号(以
下、ACT信号と呼称する)をもとに通信ルートの切替
タイミング発生器3よりの切替タイミングに同期した通
信ルート切替タイミングを作成する同期用フリップフロ
ップ(FF)で、この同期用FFは外部よりの2重化装
置のアクティブサイドを決定する信号、すなわち,AC
T信号を切替タイミングに同期化させ通信ルート切替タ
イミングを作成する切替タイミング作成手段を構成して
いる。5はメッセージの送信ポート、6はメッセージの
受信ポートで、これらはCPU1とメッセージの送信タ
イミング発生器2および通信ルートの切替タイミング発
生器3および同期用FF4と共に2重化装置0系12に
収容されている。そして、2重化装置0系12とこの2
重化装置0系と同一構成の2重化装置1系12の両系2
重化装置には、共通の同一クロックが分配され、両系の
送信開始タイミング,通信ルートの切替タイミングは一
致している。
DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a block diagram showing an embodiment of the present invention. In this figure, 1 is a control CPU (central processing unit), 2 is a message transmission timing generator,
This constitutes message transmission timing generation means. Reference numeral 3 denotes a communication route switching timing generator, which constitutes switching timing generation means. 4 determines the communication route switching timing in synchronization with the switching timing from the communication route switching timing generator 3 based on an external signal for determining the active side of the duplexing device (hereinafter referred to as ACT signal). The synchronization flip-flop (FF) to be created receives a signal from the outside that determines the active side of the duplexer, that is, an AC
It constitutes a switching timing creation means that synchronizes the T signal with the switching timing and creates a communication route switching timing. 5 is a message transmission port, and 6 is a message reception port, which are accommodated in the duplex device 0 system 12 together with the CPU 1, message transmission timing generator 2, communication route switching timing generator 3, and synchronization FF 4. ing. Then, the duplication device 0 system 12 and this 2
Both systems 2 of duplication equipment 1 system 12 with the same configuration as duplication equipment system 0
The same common clock is distributed to the multiplexing devices, and the transmission start timing and communication route switching timing of both systems are the same.

【0007】7は受信用セレクタ、8は通信ルート切替
回路で、この通信ルート切替回路8は2重化装置内で作
成された通信ルート切替タイミングに同期し通信ルート
を切替える切替手段を構成している。9はメッセージの
送信ポート、10はメッセージの受信ポート、11は制
御用CPU(中央処理装置)で、これらは1重化装置1
4に収容されている。そして、2重化装置および1重化
装置はこの2重化装置内で作成されたメッセージ送信タ
イミングに同期してメッセージ送信を行うように構成さ
れている。
Reference numeral 7 denotes a reception selector, and 8 denotes a communication route switching circuit. This communication route switching circuit 8 constitutes switching means for switching communication routes in synchronization with the communication route switching timing created within the duplexing device. There is. 9 is a message sending port, 10 is a message receiving port, 11 is a control CPU (central processing unit), and these are the singlexing device 1.
It is housed in 4. The duplexing device and the duplexing device are configured to transmit messages in synchronization with the message transmission timing created within the duplexing device.

【0008】図2は本発明における制御タイミング例を
示したタイムチャートで、0系から1系にアクティブ(
Active)が移る場合のタイムチャートを示す。こ
の図2において、(a)はACT信号を示したものであ
り、(b)は切替タイミング、(c)は通信ルート切替
信号、(d)は送信タイミング、(e)は0系メッセー
ジ送信、(f)は1系メッセージ送信、(g)は1重化
装置メッセージ送信を示したものである。
FIG. 2 is a time chart showing an example of control timing in the present invention.
12 shows a time chart when the mode (Active) changes. In FIG. 2, (a) shows the ACT signal, (b) the switching timing, (c) the communication route switching signal, (d) the transmission timing, (e) the 0-system message transmission, (f) shows 1-system message transmission, and (g) shows singlex device message transmission.

【0009】つぎに図1に示す実施例の動作を図2を参
照して説明する。まず、ACT信号が0系ACTより1
系ACTに変わると、通信ルートの切替タイミング発生
器3のクロックでACT信号を同期化し、これが通信ル
ートの切替信号となり、1重化装置14の通信ルート切
替回路8により、受信用セレクタ7で2重化装置0系1
2から2重化装置1系13のメッセージを受信するよう
になる。そして、送信タイミングは、切替タイミングよ
り少し遅らせて作成されており、これによりルート切替
と送信時期が重ならないようにしている。
Next, the operation of the embodiment shown in FIG. 1 will be explained with reference to FIG. 2. First, the ACT signal is 1 from the 0 system ACT.
When changed to system ACT, the ACT signal is synchronized with the clock of the communication route switching timing generator 3, and this becomes the communication route switching signal. Heavy equipment 0 system 1
Messages from the duplexer 1 system 13 are now received from the duplexer 2. The transmission timing is created to be slightly later than the switching timing, thereby preventing route switching and transmission timing from overlapping.

【0010】つぎに、送信タイミング信号は1重化装置
14の制御用CPU11,2重化装置の制御用CPU1
に割込入力しており、各々の制御用CPU11,1はこ
の割込によりメッセージ送信を開始する。そして、メッ
セージ送信は次の切替タイミング以前に必ず停止する(
例としてメッセージの送信数を制限)ようにする。なお
,ACT信号が1系より0系に変わる場合も同様である
。このように本発明は、通信ルート切替時に確実にメッ
セージ通信を停止することにより、切替時にメッセージ
の消失のない方式を実現することができる。
Next, the transmission timing signal is sent to the control CPU 11 of the singlexing device 14 and the control CPU 1 of the duplexing device 14.
An interrupt is input to the control CPU 11, 1, and each control CPU 11, 1 starts message transmission by this interrupt. And message sending will always stop before the next switching timing (
For example, limit the number of messages sent. The same applies when the ACT signal changes from 1 system to 0 system. As described above, the present invention can realize a system in which messages are not lost during switching by reliably stopping message communication when switching communication routes.

【0011】[0011]

【発明の効果】以上説明したように本発明のメッセージ
通信ルート切替方式は、ハード的に互いに重なり合わな
い送信可能タイミング,ルート切替可能タイミングを規
定し、メッセージ通信,通信ルート切替を行うことによ
り、切替時間の短縮化に効果があり、信頼性の高いメッ
セージ通信ルート切替方式を実現することができるとい
う効果を有する。
[Effects of the Invention] As explained above, the message communication route switching method of the present invention specifies transmission possible timings and route switching possible timings that do not overlap with each other in terms of hardware, and by performing message communication and communication route switching, This has the effect of shortening the switching time and realizing a highly reliable message communication route switching system.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明の一実施例を示したブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

【図2】本発明の制御タイミング例を示したタイムチャ
ートである。
FIG. 2 is a time chart showing an example of control timing of the present invention.

【符号の説明】[Explanation of symbols]

1  制御用CPU 2  メッセージの送信タイミング発生器3  通信ル
ートの切替タイミング発生器4  同期用FF 5  メッセージの送信ポート 6  メッセージの受信ポート 7  受信用セレクタ 8  通信ルート切替回路 9  メッセージ送信ポート 10  メッセージ受信ポート 11  制御用CPU
1 Control CPU 2 Message transmission timing generator 3 Communication route switching timing generator 4 Synchronization FF 5 Message transmission port 6 Message reception port 7 Reception selector 8 Communication route switching circuit 9 Message transmission port 10 Message reception port 11 Control CPU

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  2重化装置−1重化装置間のメッセー
ジ信号の通信ルートの切替制御において、前記2重化装
置内に切替タイミング発生手段と、メッセージ送信タイ
ミング発生手段と、前記切替タイミング発生手段の出力
を入力とし外部よりの2重化装置のアクティブサイドを
決定する信号を切替タイミングに同期化させ通信ルート
切替タイミングを作成する切替タイミング作成手段を備
え、前記1重化装置内に前記2重化装置内で作成された
通信ルート切替タイミングに同期し通信ルートを切替え
る切替手段を備え、かつ前記2重化装置および1重化装
置はこの2重化装置内で作成されたメッセージ送信タイ
ミングに同期してメッセージ送信を行うようにしたこと
を特徴とするメッセージ通信ルート切替方式。
1. In controlling switching of a communication route of a message signal between a duplexing device and a single duplexing device, the duplexing device includes a switching timing generating means, a message transmission timing generating means, and the switching timing generating means. Switching timing generating means is provided for generating a communication route switching timing by synchronizing an external signal for determining the active side of the duplexing device with the switching timing, using the output of the device as an input; The duplexing device and the duplexing device are provided with switching means for switching communication routes in synchronization with the communication route switching timing created within the duplexing device, and the duplexing device and the duplexing device are configured to synchronize with the message transmission timing created within the duplexing device. A message communication route switching method characterized in that messages are sent in synchronization.
JP1696091A 1991-01-18 1991-01-18 Message communication route switching system Pending JPH04236531A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1696091A JPH04236531A (en) 1991-01-18 1991-01-18 Message communication route switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1696091A JPH04236531A (en) 1991-01-18 1991-01-18 Message communication route switching system

Publications (1)

Publication Number Publication Date
JPH04236531A true JPH04236531A (en) 1992-08-25

Family

ID=11930678

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1696091A Pending JPH04236531A (en) 1991-01-18 1991-01-18 Message communication route switching system

Country Status (1)

Country Link
JP (1) JPH04236531A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07336337A (en) * 1994-06-07 1995-12-22 Nec Corp Duplex/simplex switching system
JPH088886A (en) * 1994-06-15 1996-01-12 Nec Corp Data radio transmitter-receiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07336337A (en) * 1994-06-07 1995-12-22 Nec Corp Duplex/simplex switching system
JPH088886A (en) * 1994-06-15 1996-01-12 Nec Corp Data radio transmitter-receiver

Similar Documents

Publication Publication Date Title
JPS61170150A (en) Slave station controller of reference station in time division multiple address system
JPH04236531A (en) Message communication route switching system
JPH0575594A (en) Parallel bit synchronizing system
US6516419B1 (en) Network synchronization method and non-break clock switching method in extended bus connection system
JPH10117187A (en) Cell data loss preventing device and method during clock switching
JP3155507B2 (en) Instantaneous interruption switching device
JP2988410B2 (en) Clock synchronization system
JP3076219B2 (en) Sequential propagation type transmission system
JP2730148B2 (en) Control start pulse generation circuit
JP2003018138A (en) Parallel data transfer apparatus and parallel data transfer method
JPH01204169A (en) Bus transfer control system
JP2002044058A (en) Transmitter having redundant configuration
JPS5945270B2 (en) signal switching device
JPS62123541A (en) Control system for reception data buffer
JPH05199212A (en) Clock switching system
JPH02122317A (en) Clock switch control system
JPH0519812A (en) Parallel control system
JPH0833072A (en) Control system for redundant configuration digital circuit
JPH07177025A (en) Duplex phase locking system
JPS62169560A (en) Duplexed clock signal generator
JPH01231107A (en) Clock pulse stop control system
JPH02161849A (en) Data transmission system
JPH0661989A (en) Synchronizing signal switching system
JPS63237157A (en) Data processing system
JPH01290339A (en) Duplicated system bus switching method