JPH042273A - Facsimile equipment - Google Patents

Facsimile equipment

Info

Publication number
JPH042273A
JPH042273A JP2103777A JP10377790A JPH042273A JP H042273 A JPH042273 A JP H042273A JP 2103777 A JP2103777 A JP 2103777A JP 10377790 A JP10377790 A JP 10377790A JP H042273 A JPH042273 A JP H042273A
Authority
JP
Japan
Prior art keywords
data
converter
correction
background color
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2103777A
Other languages
Japanese (ja)
Inventor
Takashi Sekimoto
孝志 関本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Konica Minolta Inc
Original Assignee
Konica Minolta Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Konica Minolta Inc filed Critical Konica Minolta Inc
Priority to JP2103777A priority Critical patent/JPH042273A/en
Publication of JPH042273A publication Critical patent/JPH042273A/en
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Color Image Communication Systems (AREA)

Abstract

PURPOSE:To improve the picture quality after shading correction and background color correction by applying background color correction together with shading correction in the case of A/D conversion processing. CONSTITUTION:A shading correction data is stored in a memory means 24, fed to a D/A converter 26, where the data is converted into an analog data, a reference voltage Vref is revised and a digital picture data subject to shading correction is obtained from an A/D converter 16. Moreover, a background color correction reference data is stored in a data storage means 29 and a picture data outputted from the A/D converter 16 and the background color correction reference data are compared and the reference value of the 1st D/A converter 26 is controlled by the converted analog correction data. The reference voltage Vr is controlled and the reference voltage Vref to the A/D converter 16 is controlled and the background color correction is implemented together with the shading correction. Thus, the background color correction and the shading correction are implemented with high accuracy to improve the picture quality.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、シェーディング補正と下地色補正を同時に
行えるようにしたファクシミリ装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a facsimile machine that can perform shading correction and background color correction simultaneously.

[発明の背景] ファクシミリ装置において、原稿の画情報を読み取るた
めに使用きれる光源は、長手方向(原稿の給紙方向と垂
直な方向)について一般に照度むらがあるため、シェー
ディングが発生する。
[Background of the Invention] In a facsimile machine, a light source that can be used to read image information on a document generally has uneven illuminance in the longitudinal direction (direction perpendicular to the feeding direction of the document), resulting in shading.

シェーディングが発生すると画質が劣化するから、シェ
ーディング補正手段を設けた方が好ましい。
Since the image quality deteriorates when shading occurs, it is preferable to provide a shading correction means.

また、読み取るべぎ原稿としては、その下地色として色
々なものがあるため、黄ばんだような原稿の画情報を読
み取る場合には、その下地色まで画情報として読み取ら
れるおそれがある。その場合にも画質が劣化する。その
ため、画質改善をはかるには、下地色補正手段(下地色
除去手段)を設けた方が好ましい。
Further, since there are various types of originals to be read with various background colors, when image information of a yellowed original is to be read, there is a risk that the underlying color will also be read as image information. In that case, the image quality also deteriorates. Therefore, in order to improve image quality, it is preferable to provide a background color correction means (base color removal means).

〔発明が解決しようとする課題] ところで、上述したシェーディング補正および下地色補
正は、何れも原稿の画情報をCCDなとの読取手段によ
って読み取り、ディジタル信号に変換してから行われる
のが一般的である。
[Problems to be Solved by the Invention] Incidentally, the above-mentioned shading correction and background color correction are generally performed after reading the image information of the original using a reading means such as a CCD and converting it into a digital signal. It is.

その場合には、これらシェーディング補正あるいは下地
色補正によって量子化誤差が発生するおそれがあり、こ
れが結果的に画質を劣化きせることになる。
In that case, there is a risk that quantization errors will occur due to these shading corrections or background color corrections, which will result in deterioration of image quality.

そこで、この発明では、このような課題を解決したもの
であって、精度よくシェーディング補正および下地色補
正ができるファクシミリ装置を提案するものであって、
これにより画質を大幅に改善することができる。
Therefore, the present invention solves these problems and proposes a facsimile device that can perform shading correction and background color correction with high precision.
This can significantly improve image quality.

[課題を解決するための手段] 上述の課題を解決するため、この発明においては、画情
報の読取手段と、 読み取られた画情報をディジタル変換するA/D変換器
と、 画像データと下地色補正用基準データとの比較データに
基づいて、A/D変換器の基準値を制御する第1の制御
手段と、 シェーディング補正データに基づいてA/D変換器の基
準値を制御する第2の制御手段とを具備することを特徴
とするものである。
[Means for Solving the Problems] In order to solve the above-mentioned problems, the present invention includes: a means for reading image information; an A/D converter for digitally converting the read image information; and an image data and background color converter. A first control means that controls the reference value of the A/D converter based on comparison data with correction reference data; and a second control means that controls the reference value of the A/D converter based on the shading correction data. The invention is characterized by comprising a control means.

〔作 用〕[For production]

メモリ手段24にはシェーディング補正データが格納さ
れており、このシェーディング補正データが第1の制御
手段として機能するD/A変換器26に供給されてアナ
ログデータに変換され、このアナログ補正データに応じ
てA/D変換N16の基準値、すなわちアナログ画像信
号をディジタル画像信号に変換するときに使用されるレ
ベル比較用の基準電圧値Vrefが変更される。
Shading correction data is stored in the memory means 24, and this shading correction data is supplied to a D/A converter 26 functioning as a first control means and converted into analog data. The reference value of the A/D conversion N16, ie, the reference voltage value Vref for level comparison used when converting an analog image signal into a digital image signal, is changed.

この制御は画素毎に行なわれるため、これによってA/
D変換器16からはシェーディング補正されたディジタ
ル画像データが得られる。
Since this control is performed pixel by pixel, this
The D converter 16 obtains shading-corrected digital image data.

また、データ格納手段29には下地色補正用基準データ
が格納されており、A/D変換816より出力された画
像データと下地色補正用基準データとの比較が実行され
、その比較データが第2の制御手段として機能するD/
A変換W28に供給されてアナログ補正データに変換さ
れる。
Further, the data storage means 29 stores base color correction reference data, and the image data output from the A/D converter 816 is compared with the base color correction reference data, and the comparison data is used as the base color correction reference data. D/ which functions as a control means of 2
It is supplied to the A conversion W28 and converted into analog correction data.

変換されたアナログ補正データによって、第1のD/A
変換M26の基準値、すなわちディジタル・アナログ変
換時に使用されるレベル比較用の基準値(基準電圧)が
制御される。
By the converted analog correction data, the first D/A
A reference value for conversion M26, that is, a reference value (reference voltage) for level comparison used during digital-to-analog conversion is controlled.

この基準電圧Vrが制御されると、それに伴ってA/D
変換&i16に対する基準電圧Vrsfも11#される
ことになるから、シェーディング補正と同時に下地色補
正処理が実行される。
When this reference voltage Vr is controlled, the A/D
Since the reference voltage Vrsf for conversion &i16 is also changed to 11#, the base color correction process is executed simultaneously with the shading correction.

すなわち、原稿として黄ばんだようなものの場合には、
A/D変換器16の基準電圧Vrefは通常の場合より
もさらに低くなるように制御され、その新たな基準電圧
Vrefに基づいて面情報が読み取られることになるの
で、これで下地色の除去が行なわれる。
In other words, if the manuscript is yellowed,
The reference voltage Vref of the A/D converter 16 is controlled to be even lower than in the normal case, and the surface information is read based on the new reference voltage Vref, so the background color can now be removed. It is done.

このように、アナログ画像信号をA/D変換処理する際
の基準値そのものをシェーディング補正量に応じて制御
すると共に、下地色に応じて補正すれば、A/D変換さ
れたあとはこれらの処理が不要となるため、量子化誤差
による画質劣化は生じない。
In this way, by controlling the reference value itself when performing A/D conversion processing on an analog image signal according to the shading correction amount and correcting it according to the background color, these processes can be performed after A/D conversion. Since this is not necessary, image quality deterioration due to quantization errors does not occur.

[実 施 例] 続いて、この発明に係るファクシミリ装置の一例を、第
1図以下を参照して詳細に説明する。
[Embodiment] Next, an example of a facsimile apparatus according to the present invention will be described in detail with reference to FIG. 1 and subsequent figures.

第1図に示すファクシミリ装[10において、12はC
CDなどのラインセンサによって構成された画情報の読
取手段である。
In the facsimile machine shown in FIG. 1 [10, 12 is C
This is an image information reading means configured by a line sensor such as a CD.

読取手段12によって原稿の画情報が読み取られ、その
画信号がクランプ手段14を経てA/D変換器16に供
給されて、所定ピット数のディジタル信号に変換される
The image information of the original is read by the reading means 12, and the image signal is supplied to the A/D converter 16 via the clamping means 14, where it is converted into a digital signal having a predetermined number of pits.

ディジタル変換された画像データは、画像処理手段18
によって適当な画像処理が施きれたのち、モデム20を
介して通信回線側に送出される。
The digitally converted image data is processed by the image processing means 18
After the image has been subjected to appropriate image processing, it is sent to the communication line via the modem 20.

また、通信回線より受信した画像データは、モデム20
を経て画像処理手段18に供給されたのち、適切な画像
処理が施されたのち、プリンタ22に供給されて受信画
像データがプリントアウトされる。
In addition, the image data received from the communication line is sent to the modem 20.
After being supplied to the image processing means 18, the received image data is subjected to appropriate image processing, and then supplied to the printer 22, where the received image data is printed out.

上述した画像処理手段18には、これらの処理状態を制
御する制御部(CPU)が設けられている。
The image processing means 18 described above is provided with a control unit (CPU) that controls these processing states.

また、24はS RA、 Mなどによって構成されたメ
モリ手段であって、このメモリ手段24にはシェーディ
ング補正データが格納されている。すなわち、原稿の面
情報の読み取りに先立って基準白色板を走査したときに
得られる画像データがシェーディング補正データとして
メモリ手段24に格納されている。
Further, 24 is a memory means constituted by SRA, M, etc., and shading correction data is stored in this memory means 24. That is, image data obtained when the reference white plate is scanned prior to reading the surface information of the original is stored in the memory means 24 as shading correction data.

このシェーディング補正データは、画情報の読み取り時
、1画素ずつ順次読み出されて第1の制御手段を構成す
る第1のD/A変換器26に供給されて、所定のアナロ
グ補正データに変換きれ、これに応じてA/D変換N1
6の基準値Vrefが制御される。
When reading image information, this shading correction data is sequentially read out pixel by pixel, supplied to the first D/A converter 26 constituting the first control means, and converted into predetermined analog correction data. , accordingly A/D conversion N1
6 reference value Vref is controlled.

この基準値Vrefとは画信号をディジタル信号に変換
するときの基準電圧値のことであって、シェーディング
補正量に応じて、画素ごとに基準電圧値Vrefが変更
される。
This reference value Vref is a reference voltage value when converting an image signal into a digital signal, and the reference voltage value Vref is changed for each pixel according to the shading correction amount.

このように、基準電圧値Vrefをシェーディング補正
量に応じて制御すれば、正規化された画像テ゛−夕が出
力きれる。
In this way, by controlling the reference voltage value Vref according to the shading correction amount, a normalized image data can be output.

また、28は第2の制御手段を構成する第2のD/A変
換器であって、これは下地色補正用のために設けられて
いる。
Further, 28 is a second D/A converter constituting the second control means, and is provided for base color correction.

すなわち、データ格納手段29に予め格納された下地補
正用の基準データが第2のD/A変換器28によってア
ナログ補正データに変換きれ、これに基づき第1のD/
A変換器26の基準値Vrが制御+される。
That is, the reference data for base correction stored in the data storage means 29 in advance is converted into analog correction data by the second D/A converter 28, and based on this, the reference data for background correction is converted into analog correction data.
The reference value Vr of the A converter 26 is controlled.

この基準値Vrとは、ディジタル信号をアナログ(=号
に変換するときに使用される基準電圧のことであり、こ
れによってシェーディング補正された量が更に下地色補
正用基準データによっても制t!IIされる。その結果
、シェーディングが補正きれ、なおかつ下地色が除去さ
れた状態でディジタル変換された画像データがA/D変
換器16より出力される。
This reference value Vr is a reference voltage used when converting a digital signal to an analog (= sign), and the amount of shading correction is further controlled by the base color correction reference data. As a result, the A/D converter 16 outputs digitally converted image data with the shading corrected and the background color removed.

続いて、第2図および第3図を参照して下地色除去のた
めの処理の一例を詳細に説明する。
Next, an example of the process for removing the background color will be described in detail with reference to FIGS. 2 and 3.

本例では、A/D変換器16の基準電圧Vrefを越え
る画信号のオーバーフローする回数nが基準値Nを越え
、これがざらに基準ライン数Qにわたって発生したとき
、始めて基準電圧Vrefを1ステツプ変更するように
制御される場合を示す。
In this example, the reference voltage Vref is changed by one step only when the number of overflows of the image signal exceeding the reference voltage Vref of the A/D converter 16 exceeds the reference value N, and this occurs over roughly the number of reference lines Q. This shows the case where it is controlled to

まず、第2図は下地色除去処理フロー30の一例を示す
ものであって、まず、この制御プログラムがスタートす
ると、画像処理手段18を構成する制御部に設けられた
、いずれもソフト的な手段であるラインカウンタ、基準
電圧カウンタ(Vrカウンタ)、オーバーフローカウン
タ(OFカウンタ)およびD6カウンタ(MSBカウン
タ)の内容がそれぞれクリヤされる(ステップ32)。
First, FIG. 2 shows an example of the background color removal process flow 30. First, when this control program is started, all software means installed in the control section constituting the image processing means 18 are used. The contents of the line counter, reference voltage counter (Vr counter), overflow counter (OF counter), and D6 counter (MSB counter) are cleared (step 32).

ここに、ラインカウンタとは画情報の読み取りラインを
カウントするカウンタであり、Vrカウンタとは第1の
D/A変換器26における基準電圧を変更するためのカ
ウンタである。また、OFカウンタとはA/D変換器1
6の基準電圧Vrefを越えるレベルの画信号が入力し
たときのオーバーフロー回数をカウントするためのカウ
ンタである。
Here, the line counter is a counter for counting the read lines of image information, and the Vr counter is a counter for changing the reference voltage in the first D/A converter 26. Also, OF counter means A/D converter 1
This is a counter for counting the number of overflows when an image signal of a level exceeding the reference voltage Vref of No. 6 is input.

また、D6カウンタは、画信号を6ビツトにディジタル
変換したときの最上位ビットMSB以下にA/D変換器
16の基準電圧Vrefを設定したとき、この最上位ビ
ットを越える画信号の入力回数をカウントするカウンタ
である(第3図C参照)。
In addition, when the reference voltage Vref of the A/D converter 16 is set below the most significant bit MSB when the image signal is digitally converted into 6 bits, the D6 counter counts the number of inputs of the image signal exceeding the most significant bit. This is a counter for counting (see FIG. 3C).

これら複数のカウンタの値をクリヤしたのち、それぞれ
のカウンタに対しては基準値がセットきれる(ステップ
34)。
After clearing the values of these plurality of counters, a reference value can be set for each counter (step 34).

まず、OFカウンタの基準値としてNがセットされ、ラ
インカウンタの基準値としてQがセットされる。また、
Vrカウンタの基準値としてVrがセットされる。この
基準値VrによってA/D変換器16の基準電圧は初期
設定値Vref  (第3図A)となるものとする。D
6カウンタにはOがセットきれる。
First, N is set as the reference value of the OF counter, and Q is set as the reference value of the line counter. Also,
Vr is set as the reference value of the Vr counter. With this reference value Vr, the reference voltage of the A/D converter 16 is assumed to be the initial setting value Vref (FIG. 3A). D
6 counter can be set to O.

きて、それぞれのカウンタの基準値をこのようにセット
したのち、1ラインの読取走査が開始される(ステップ
36)。
After the reference value of each counter is set in this way, reading scanning of one line is started (step 36).

そして、その読み取られた1ラインの画信号に対し、上
述のように設定きれたA/D変換器16の基準電圧Vr
efを超える画像データが入力したかどうかがチエツク
される(ステップ38)。
Then, the reference voltage Vr of the A/D converter 16, which has been set as described above, is applied to the read image signal of one line.
It is checked whether image data exceeding ef has been input (step 38).

Vrefを超える個数をnとすると、このオーバーフロ
ー回数nが基準値Nと比較され(ステップ38)、オー
バーフロー回数nがNよりも大きいときには、ラインカ
ウンタのアップダウンモードがチエツクきれ、ダウンモ
ードである場合には、アップダウンモードをアップモー
ドに切り換えると共に、ラインカウンタをクリヤしくス
テップ42)、その状態でラインカウンタがインクリメ
ントされる(ステップ40.44)。
When the number of overflows exceeding Vref is n, the number of overflows n is compared with the reference value N (step 38), and if the number of overflows n is greater than N, the up/down mode of the line counter has been checked and is in the down mode. Then, the up-down mode is switched to the up mode and the line counter is cleared (step 42), and in this state the line counter is incremented (step 40.44).

次に、1ラインにおいて基準値Nを超えるオーバーフロ
ー回数nがあった状態でそのラインが何ライン継続する
かがステップ46において判定される。
Next, in step 46, it is determined how many lines the line continues when the number of overflows n exceeds the reference value N in one line.

Nを趨えるライン数qが予め設定されたライン数Qより
大きくなったときには、Vrカウンタをインクリメント
する。このVrカウンタの値が第2のD/A変換器28
によってアナログ補正データに変換される。
When the number q of lines extending over N becomes larger than the preset number Q of lines, the Vr counter is incremented. The value of this Vr counter is determined by the second D/A converter 28
is converted into analog correction data by

これによって、第1のD/A変換N26に対する基準電
圧が1ステツプアツプされるから、これに伴ってA/D
変換N16における基準電圧Vrefも1ステツプΔV
refだけ高くなるように制御される(第3図A、B参
照)。
As a result, the reference voltage for the first D/A conversion N26 is stepped up by one step, so that the A/D converter N26 is stepped up by one step.
The reference voltage Vref in conversion N16 is also 1 step ΔV
It is controlled to be higher by ref (see FIGS. 3A and 3B).

すなわち、仮に最初のライン走査によるVrefと画信
号の関係が第3図Aであったときには、A/D変換器1
6の基準電圧Vrefを1ステツプ(ΔVref)だけ
アップすることによって、次に得られる画信号とVre
fとの関係は第3図Bのようになる。その結果、1ライ
ンにおけるオーバーフローする回数が減少する。
That is, if the relationship between Vref and the image signal in the first line scan is as shown in FIG. 3A, the A/D converter 1
By increasing the reference voltage Vref of No. 6 by one step (ΔVref), the image signal obtained next and Vre
The relationship with f is as shown in FIG. 3B. As a result, the number of overflows in one line is reduced.

ステップ48において、Vrカウンタをインクリメント
することにより、次にはラインカウンタがクリヤきれ、
更にOFカウンタ、D6カウンタもそれぞれクリヤされ
たのち、最初のライン走査のステップに戻る(ステップ
48.50.52゜36)。
In step 48, by incrementing the Vr counter, the line counter is then cleared;
Furthermore, after the OF counter and D6 counter are each cleared, the process returns to the first line scanning step (steps 48, 50, 52 and 36).

このような処理が継続されることによって、ついには1
ラインにおけるオーバーフローする回数nが基準値Nよ
り小さくなる。そのときはステップ38を経てステップ
54側に遷移する。
By continuing this process, finally 1
The number of overflows n in the line becomes smaller than the reference value N. In that case, the process moves to step 54 via step 38.

ステップ54においては、D6カウンタの状態がチエツ
クされ、当初はD6カウンタはOにセットされているた
め、その場合にはアップダウンモードがチエツクされ、
アップモードUになっているときにはダウンモードに変
更されたのち、ラインカウンタがリセットされ(ステッ
プ56.58)、そののちダウンモードの状態でライン
カウンタがインクリメントされる(ステップ60)。
In step 54, the state of the D6 counter is checked, and since the D6 counter is initially set to O, in that case, the up/down mode is checked;
When the mode is in the up mode U, the line counter is reset after changing to the down mode (steps 56 and 58), and then the line counter is incremented in the down mode (step 60).

このラインカウンタによって、D6カウンタが0の状態
のライン数がカウントされる。そして、このラインカウ
ンタのカウント値qが予め設定された基準値Qよりも大
きくなったときには、Vrカウンタがディクリメントさ
れる(ステップ62゜64)。それに伴って、第1のD
/A変換器26における基準電圧Vrが下がり、A/D
変換器16の基準電圧Vrefも1ステツプずつ低下す
る。
This line counter counts the number of lines where the D6 counter is 0. Then, when the count value q of this line counter becomes larger than a preset reference value Q, the Vr counter is decremented (steps 62 and 64). Along with that, the first D
The reference voltage Vr in the /A converter 26 decreases, and the A/D
The reference voltage Vref of the converter 16 also decreases by one step.

なお、Vrカウンタがディクリメントされたのちは、ラ
インカウンタがクリヤされると共に、0Fカウンタおよ
びD6カウンタもクリヤされ(ステップ66.52) 
、その後再び1ラインの走査開始モードに遷移する(ス
テップ36)。
Note that after the Vr counter is decremented, the line counter is cleared, and the 0F counter and D6 counter are also cleared (step 66.52).
, and then transitions to the one-line scanning start mode again (step 36).

したがって、このような状態が繰り返される結果、A/
D変換N16の基準電圧Vrefは徐々に低下し、つい
には第3図Cに示すように、D6ビツトレベルよりも低
くなる。
Therefore, as a result of this situation being repeated, A/
The reference voltage Vref of the D conversion N16 gradually decreases and finally becomes lower than the D6 bit level as shown in FIG. 3C.

その状態で画信号がオーバーフローするとその回数がD
6カウンタによりカウントアツプされる。
If the image signal overflows in this state, the number of times it overflows is D.
6 counter counts up.

その結果、第3図Cの破線状態になると、D6カウンタ
のカウント値が1以上になるから(ステップ54)、こ
のときはステップ52に戻って次にのライン走査を待つ
ことになる。
As a result, when the state shown by the broken line in FIG. 3C is reached, the count value of the D6 counter becomes 1 or more (step 54), so the process returns to step 52 and waits for the next line scan.

その結果、基準白色板を走査したときに対応した基準電
圧Vrefは、原稿の下地色に応じて徐々に下げられ、
ついにはD6ビツトレベルというMSBレベルを更に下
げられた状態で安定する。その結果、下地色を基準とし
て画イg号がA、 / D変換されるため、下地色は白
と同様な扱いを受けて、それ以外の画情報かつ画像デー
タとして変換されることになる。
As a result, the reference voltage Vref corresponding to the scanning of the reference white plate is gradually lowered depending on the background color of the original.
Finally, it stabilizes at the D6 bit level, which is the MSB level, which is further lowered. As a result, the image number is A/D converted using the background color as a reference, so the background color is treated in the same way as white and converted as other image information and image data.

つまり、このようにA/D変換M16における基準電圧
Vrefを原稿の下地色に応じて変更することによって
、下地色に影響きれずに画情報が読み取られる。
That is, by changing the reference voltage Vref in the A/D conversion M16 in accordance with the background color of the document in this way, image information can be read without being affected by the background color.

[発明の効果] 以上のように、この発明においては、A/D変換処理す
る際において、シェーディング補正と共に下地色補正を
行なうようにしたものである。
[Effects of the Invention] As described above, in the present invention, when performing A/D conversion processing, base color correction is performed together with shading correction.

これによれば、A/D変換後においてシェーディング補
正および下地色補正を行なう場合に比し、量子誤差が全
く発生しないのでシェーディング補正および下地色補正
後の画質を従来よりも大幅に改善できる特徴を有する。
According to this, compared to the case where shading correction and background color correction are performed after A/D conversion, there is no quantum error at all, so the image quality after shading correction and background color correction can be significantly improved compared to conventional methods. have

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明に係るファクシミリ装置の一例を示す
系統図、第2図は下地色除去処理フローの一例を示すフ
ローチャート、第3図はその動作説明に供する波形図で
ある。 12 ・ 16 ・ 18 ・ 2o ・ 22 ・ 24 ・ 26 ・ 29 ・ ・画情報読取手段 ・A/D変換器 ・画像処理手段 ・モデム ・プリンタ ・メモリ手段 ・第1のD/A変換器 ・第2のD/A変換器 ・データ格納手段
FIG. 1 is a system diagram showing an example of a facsimile apparatus according to the present invention, FIG. 2 is a flowchart showing an example of a background color removal process flow, and FIG. 3 is a waveform diagram for explaining its operation. 12 ・ 16 ・ 18 ・ 2o ・ 22 ・ 24 ・ 26 ・ 29 ・・Image information reading means・A/D converter・Image processing means・Modem・Printer・Memory means・First D/A converter・Second D/A converter/data storage means

Claims (1)

【特許請求の範囲】[Claims] (1)画情報の読取手段と、 読み取られた画情報をディジタル変換するA/D変換器
と、 上記画像データと下地色補正用基準データとの比較デー
タに基づいて、上記A/D変換器の基準値を制御する第
1の制御手段と、 シェーディング補正データに基づいて上記A/D変換器
の基準値を制御する第2の制御手段とを具備することを
特徴とするファクシミリ装置。
(1) an image information reading means; an A/D converter for digitally converting the read image information; A facsimile apparatus comprising: a first control means for controlling a reference value of the A/D converter; and a second control means for controlling a reference value of the A/D converter based on shading correction data.
JP2103777A 1990-04-19 1990-04-19 Facsimile equipment Pending JPH042273A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2103777A JPH042273A (en) 1990-04-19 1990-04-19 Facsimile equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2103777A JPH042273A (en) 1990-04-19 1990-04-19 Facsimile equipment

Publications (1)

Publication Number Publication Date
JPH042273A true JPH042273A (en) 1992-01-07

Family

ID=14362867

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2103777A Pending JPH042273A (en) 1990-04-19 1990-04-19 Facsimile equipment

Country Status (1)

Country Link
JP (1) JPH042273A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6388706B1 (en) 1996-09-18 2002-05-14 Konica Corporation Image processing method for actively edge-enhancing image data obtained by an electronic camera

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6388706B1 (en) 1996-09-18 2002-05-14 Konica Corporation Image processing method for actively edge-enhancing image data obtained by an electronic camera

Similar Documents

Publication Publication Date Title
US6151419A (en) Image reading method and image reading apparatus
JP2000083166A (en) Image processing method
US8411988B2 (en) Image processing apparatus and method for managing margin data
JPH042273A (en) Facsimile equipment
GB2321357A (en) Digital correction using a matrix filter
JP2946520B2 (en) Image reading device
JP3571880B2 (en) Image reading device
JP2006303710A (en) Reading apparatus and control method of reading apparatus
KR0181157B1 (en) Image processing apparatus for shading correction
JPH04252568A (en) Picture processing unit
KR100232846B1 (en) Method for garbage data removal in scanner
JP2585871B2 (en) White level correction method for image reading device
JP2009089173A (en) Image processor
KR100214330B1 (en) Method for automatically executing the quality of picture in facsimile
EP1176799B1 (en) Method and apparatus for reading images
JP2586235B2 (en) Shading correction device
JPH09284557A (en) Image forming device
JP2667288B2 (en) Image signal judgment device
KR0161247B1 (en) Mtf correcting method of image input apparatus
JPS60254876A (en) Shading correcting device
JP4022178B2 (en) Image reading device
JP3410875B2 (en) Image processing device
KR0161246B1 (en) Correct shedding method by using average of charge coupled device
JPH08307674A (en) Image reader and shading correction method for image reader
JPH0548889A (en) Picture reader