JPH0421904A - System for setting circuit constant - Google Patents

System for setting circuit constant

Info

Publication number
JPH0421904A
JPH0421904A JP12622390A JP12622390A JPH0421904A JP H0421904 A JPH0421904 A JP H0421904A JP 12622390 A JP12622390 A JP 12622390A JP 12622390 A JP12622390 A JP 12622390A JP H0421904 A JPH0421904 A JP H0421904A
Authority
JP
Japan
Prior art keywords
head
resolution
level
read
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12622390A
Other languages
Japanese (ja)
Inventor
Mitsuko Iida
飯田 晃子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP12622390A priority Critical patent/JPH0421904A/en
Publication of JPH0421904A publication Critical patent/JPH0421904A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Magnetic Recording (AREA)

Abstract

PURPOSE:To set a optimum constant for each head by calculating the respective levels of bottom and peak frequencies, calculating resolution according to each level and calculating an equalizer circuit constant corresponding to the resolution. CONSTITUTION:A power source is turned on and a magnetic head 12 is designated by an MPU 20. Next, the write/read of a bottom frequency 1F is executed to detect a level L1, and the write/read of a peak frequency 2F is executed to detect a level L2. According to the level L1 of the bottom frequency 1F and the level L2 of the peak frequency 2F, the resolution (L1/L2) is calculated. Next, a circuit constant K corresponding to the resolution is read from the inside of a ROM 21. Afterwards, a control value for obtaining the read circuit constant K is calculated and this value is stored in a RAM 22 for each magnetic head 12. Then, in the case of recording and reproducing a data, the control value is read out from the RAM 22 and applied to an equalizer circuit 15 by the MPU 20. Thus, the optimum constant can be set for each magnetic head 12.

Description

【発明の詳細な説明】 [概要] 磁気記録再生装置における回路定数の設定方式各ヘッド
毎に最適な回路定数を設定することができる回路定数の
設定方式を提供することを目的とし、 ヘッドを指定して最低周波数および最高周波数のライト
リードを命令する命令手段と、前記最低周波数および最
高周波数の各レベルから分解能を演算する第1演算手段
と、前記分解能に対応したイコライザ回路定数を予め格
納しておく第1記憶手段と、前記回路定数を得るための
制御値を求める第2演算手段と、各ヘッド毎に前記制御
値を記憶する第2記憶手段と、を備え、 各ヘッド毎に最適回路定数を設定するように構成した。
[Detailed Description of the Invention] [Summary] A method for setting circuit constants in a magnetic recording/reproducing device.The purpose of this invention is to provide a method for setting circuit constants that can set the optimum circuit constants for each head. a command means for instructing write/read of the lowest frequency and the highest frequency; a first calculating means for calculating a resolution from each level of the lowest frequency and the highest frequency; and equalizer circuit constants corresponding to the resolutions are stored in advance. an optimum circuit constant for each head; a second calculation means for calculating a control value for obtaining the circuit constant; and a second storage means for storing the control value for each head. Configured to set.

[産業上の利用分野] 本発明は、磁気記録再生装置における回路定数の設定方
式に関する。
[Industrial Application Field] The present invention relates to a method for setting circuit constants in a magnetic recording/reproducing device.

磁気記録再生装置においては、波形の等化を行なうイコ
ライザ回路が用いられるが、イコライザ回路の回路定数
は、出荷時に予め装置機種の平均的な特性に基づいて設
定されている。しかしながら、ヘッドや媒体には製造時
に特性のバラツキがあり、また、ディスク組み込み後の
経年によるヘッド浮上量の変化などにより特性は一定で
はない。
Magnetic recording and reproducing devices use equalizer circuits that equalize waveforms, and the circuit constants of the equalizer circuits are set in advance at the time of shipment based on the average characteristics of the device model. However, the characteristics of heads and media vary during manufacture, and the characteristics are not constant due to changes in head flying height over time after the disk is installed.

したがって、各ヘッド毎に最適の回路定数を設定するこ
とが必要である。
Therefore, it is necessary to set optimal circuit constants for each head.

[従来の技術] 従来のイコライザ回路としては、例えば第5図に示すよ
うなものがある。
[Prior Art] As a conventional equalizer circuit, there is one shown in FIG. 5, for example.

第5図において、イコライザ回路lは、止端に入力する
信号と負端に入力する信号との差を求め増幅して出力す
る差動増幅部2と、入力するデータ信号を当該回路の時
定数に基づく遅延量τだけ遅れさせて出力し差動増幅部
2の止端に入力する一方、終端が高インピーダンスのた
めその終端でデータ信号を反射させて遅延量2τだけ遅
れさせたデータ信号を戻す遅延回路3と、入力する信号
、即ちデータ信号とそれより遅延量2τだけ遅れたデー
タ信号の反射信号との合成信号を減衰させる割合である
等化量kを設定し、その等化量kに基づいてその合成信
号を減衰させて、上記データ信号を補正する補正信号を
出力する補正信号作成部4とから構成される。
In FIG. 5, the equalizer circuit 1 includes a differential amplification section 2 that calculates and amplifies the difference between the signal input to the toe end and the signal input to the negative end, and outputs the amplified signal, and The data signal is output with a delay amount τ based on the delay amount τ and is input to the end of the differential amplifier 2. On the other hand, since the termination is high impedance, the data signal is reflected at the termination and the data signal delayed by the delay amount 2τ is returned. Set the equalization amount k, which is the rate at which the delay circuit 3 attenuates the composite signal of the input signal, that is, the data signal and the reflected signal of the data signal delayed by the delay amount 2τ, and set the equalization amount k to and a correction signal generating section 4 that attenuates the composite signal based on the data signal and outputs a correction signal for correcting the data signal.

補正信号作成部4は、各抵抗値を有する複数の抵抗R1
,R2、R3、R4を並列に設けた抵抗部5と、それぞ
れの抵抗を導通させるスイッチSWl、SW2.SW3
.SW4からなるスイッチ部6と、コントロール7から
の指令によりスイッチ部6のスイッチswi、SW2.
swa、sw4を閉じて、抵抗R,,R2、R9、R,
sに基づく等化量に+ 、に2.に3+ k4を順次切
り換えるスイッチ切替部8とからなる、 各等化量kIn k2+ k、、に4は、各抵抗R、、
R2,R,、R4と、抵抗R6との合成抵抗により設定
され、通常は抵抗R1と抵抗R8とにより等化量に1に
設定されており、SWlだけが閉じている。
The correction signal generation unit 4 includes a plurality of resistors R1 having respective resistance values.
, R2, R3, and R4 in parallel, and switches SWl, SW2 . SW3
.. The switch section 6 consists of SW4, and the switches swi, SW2 .
Close swa and sw4, and resistors R,, R2, R9, R,
+ to the equalization amount based on s, and 2. and a switch switching section 8 that sequentially switches 3+ k4 to 4, each equalization amount kIn k2+ k, , and 4 are each resistor R, ,
It is set by the combined resistance of R2, R, , R4 and resistor R6, and normally the equalization amount is set to 1 by resistor R1 and resistor R8, and only SWl is closed.

[発明が解決しようとする課題] しかしながら、このような従来の回路定数の設定方式に
あっては、イコライザの回路定数は、その装置機種の平
均的特性に基づいて設定されているが、ヘッドや媒体に
は特性のバラツキがあり、また、ディスク組み込み後の
経年によるヘッド浮上量の変化などにより特性は一定で
なく、各ヘッドごとに最適の回路定数を設定することが
できないという問題点があった。
[Problems to be Solved by the Invention] However, in such conventional circuit constant setting methods, the circuit constants of the equalizer are set based on the average characteristics of the device model; The characteristics of media vary, and the characteristics are not constant due to changes in the flying height of the head over time after the disk is installed, making it impossible to set the optimal circuit constants for each head. .

本発明は、このような従来の問題点に鑑みてなされたも
のであって、各ヘッド毎に最適な回路定数を設定するこ
とができる回路定数の設定方式を提供することを目的と
している。
The present invention has been made in view of these conventional problems, and it is an object of the present invention to provide a circuit constant setting method that can set optimum circuit constants for each head.

[課題を解決するための手段] 第1図は本発明の原理説明図である。[Means to solve the problem] FIG. 1 is a diagram explaining the principle of the present invention.

第1図において、20Aはヘッド12を指定して最低周
波数および最高周波数のライトリードを命令する命令手
段、20Bは前記最低周波数および最高周波数の各レベ
ルから分解能を演算する第1演算手段、21は前記分解
能に対応したイコライザ回路定数を予め格納しておく第
1記憶手段、20Cは前記回路定数を得るための制御値
を求める第2演算手段、22は各ヘッド毎に前記制御値
を記憶する第2記憶手段である。
In FIG. 1, 20A is a command means for specifying the head 12 to write and read the lowest frequency and the highest frequency, 20B is a first calculation means for calculating resolution from each level of the lowest frequency and the highest frequency, and 21 is a command means for commanding the head 12 to write and read the lowest frequency and the highest frequency. 20C is a first storage means for storing in advance equalizer circuit constants corresponding to the resolution; 20C is a second calculation means for calculating control values for obtaining the circuit constants; 22 is a storage means for storing the control values for each head; 2 storage means.

[作用] 本発明においては、電源投入時にヘッドを指定して最低
周波数および最高周波数のライトリードを行ない、最低
周波数のレベルおよび最高周波数のレベルを検出して、
各レベルにより分解能を求める。
[Function] In the present invention, when the power is turned on, the head is specified and the lowest frequency and highest frequency are written and read, and the lowest frequency level and the highest frequency level are detected.
Determine the resolution at each level.

求めた分解能に対応する回路定数を第1記憶手段内から
読み出して、回路定数を得るための制御値を求め、各ヘ
ッド毎に求めた制御値を第2記憶手段内に記憶しておく
。そしてデータの再生時に前記制御値をイコライザ回路
に与えて、ヘッド毎に最適回路定数を設定する。
A circuit constant corresponding to the determined resolution is read out from the first storage means, a control value for obtaining the circuit constant is determined, and the control value determined for each head is stored in the second storage means. Then, when reproducing data, the control value is given to the equalizer circuit to set optimum circuit constants for each head.

その結果、ヘッド毎に最適な波形整形を行なうことがで
きる。
As a result, optimal waveform shaping can be performed for each head.

[実施例] 以下、本発明の実施例を図面に基づいて説明する。[Example] Embodiments of the present invention will be described below based on the drawings.

第2図〜第4図は本発明の一実施例を示す図である。FIGS. 2 to 4 are diagrams showing one embodiment of the present invention.

第2図において、11は磁気ディスクなどの磁気記録媒
体であり、磁気記録媒体11上には磁気ヘッド(ヘッド
)12によりデータが書き込まれ、また、磁気記録媒体
11からデータが読み出される。
In FIG. 2, reference numeral 11 denotes a magnetic recording medium such as a magnetic disk. Data is written onto the magnetic recording medium 11 by a magnetic head 12, and data is read from the magnetic recording medium 11.

磁気記録媒体11上に書き込まれたデータは磁気ヘッド
12により読み出され、アンプ13で増幅された後に、
AGC(自動利得制御)回路14により磁気記録媒体1
1の内周/外周および不均一性に起因する振動の変動が
補正される。
The data written on the magnetic recording medium 11 is read by the magnetic head 12, and after being amplified by the amplifier 13,
The magnetic recording medium 1 is controlled by the AGC (automatic gain control) circuit 14.
Vibration fluctuations due to inner/outer circumference and non-uniformity of 1 are corrected.

磁気記録再生装置においては、記録情報の間隔を詰め、
磁化反転密度を上げると、記録情報を読み出したとき、
いわゆるパターン効果現象により再生信号波形が変化し
、レベル変動とピークシフトが生じる。このため、イコ
ライザ回路15でレベル変動とピークシフトの補正を図
っている。
In magnetic recording and reproducing devices, the intervals between recorded information are narrowed,
When the magnetization reversal density is increased, when reading recorded information,
The so-called pattern effect phenomenon changes the reproduced signal waveform, causing level fluctuations and peak shifts. For this reason, the equalizer circuit 15 attempts to correct level fluctuations and peak shifts.

イコライザ回路J5が出力する等化信号に含まれている
高周波数成分はフィルタ16でカットされる。
High frequency components included in the equalized signal output by the equalizer circuit J5 are cut by the filter 16.

MPU20は、磁気へラド11を指定して最低周波数お
よび最高周波数のライトリードを命令する命令手段20
A1最低周波数のレベルおよび最高周波数のレベルを検
出して分解能を演算する第1演算手段20Bおよび後述
するイコライザ回路定数を得るための制御値を求める第
2演算手段20Cとしての機能を有する。
The MPU 20 has a command unit 20 that specifies the magnetic herad 11 and commands the lowest frequency and highest frequency write/read.
A1 functions as a first calculation means 20B that detects the lowest frequency level and the highest frequency level and calculates the resolution, and a second calculation means 20C that calculates control values for obtaining equalizer circuit constants to be described later.

21はROM (第1記憶手段)であり、ROM21に
は、第3図に示すように、分解能(%)に対応したイコ
ライザ回路定数Kが予め格納されている。 22はRA
M (第2記憶手段)であり、RAM22にはROM2
1より読み出した回路定数Kを得るための制御値が各ヘ
ッド毎に記憶されている。
21 is a ROM (first storage means), and as shown in FIG. 3, the equalizer circuit constant K corresponding to the resolution (%) is stored in advance in the ROM 21. 22 is RA
M (second storage means), and RAM22 has ROM2.
A control value for obtaining the circuit constant K read from 1 is stored for each head.

ROM22の制御値はMPU20によりイコライザ回路
15に与えられる。こうしてイコライザ回路15の回路
定数Kを最適値に設定することができる。なお、23は
D/A変換器、24はA/D変換器である。
The control value of the ROM 22 is given to the equalizer circuit 15 by the MPU 20. In this way, the circuit constant K of the equalizer circuit 15 can be set to an optimal value. Note that 23 is a D/A converter, and 24 is an A/D converter.

次に、動作を説明する。Next, the operation will be explained.

第4図は動作を説明するためのフローチャートである。FIG. 4 is a flowchart for explaining the operation.

第4図において、まずステップS1で電源を投入し、ス
テップ$2でMPU20により磁気ヘッド12を指定す
る。次に、ステップS3で最低周波数IFのライトリー
ドを行なってそのレベルL、を検出し、ステップS4で
最高周波数2Fのライトリードを行なってそのレベルL
2を検出する。
In FIG. 4, the power is first turned on in step S1, and the magnetic head 12 is specified by the MPU 20 in step S2. Next, in step S3, the lowest frequency IF is written and read to detect its level L, and in step S4, the highest frequency 2F is written and read to detect the level L.
2 is detected.

そして、ステップS5で最低周波数1FのレベルL1と
最高周波数2FのレベルL2により分解能(Ll /L
2 )を計算する。
Then, in step S5, the resolution (Ll /L
2) Calculate.

次に、ステップS6で分解能に対応した回路定数KをR
OM21内から読み出す。すなわち、回路定数には、第
3図に示すように、分解能に対応した回路定数Kが予め
格納されており、この回路定数Kを計算した分解能に基
づいて読み出す。
Next, in step S6, the circuit constant K corresponding to the resolution is set to R
Read from within OM21. That is, as shown in FIG. 3, the circuit constant K corresponding to the resolution is stored in advance in the circuit constant, and this circuit constant K is read out based on the calculated resolution.

次に、ステップS7で読み出した回路定数Kを得るため
の制御値を求めてこれを磁気ヘッド1.2毎にRAM2
2内に記憶する。そして、ステップS8で全ての磁気ヘ
ッド12について制御値を記憶したら終了となる。
Next, a control value for obtaining the circuit constant K read out in step S7 is determined and is stored in the RAM 2 for every 1.2 magnetic heads.
Store within 2. Then, in step S8, the control values for all the magnetic heads 12 are stored, and the process ends.

その後、データの記録再生時において、前記制御値をR
AM22から読み出してMPU20はイコライザ回路1
5に与える。こうして、各磁気ヘッド12毎に最適定数
を設定することができる。
Thereafter, when recording and reproducing data, the control value is set to R.
Reading from AM22, MPU20 equalizer circuit 1
Give to 5. In this way, optimal constants can be set for each magnetic head 12.

すなわち、磁気ヘッド1−2毎に電磁変換特性において
バラツキがあっても、磁気ヘッド12毎に最適定数を設
定することができるので、磁気ヘッド12毎に最適な波
形整形を行なうことができる。
That is, even if there are variations in the electromagnetic conversion characteristics for each magnetic head 1-2, the optimum constant can be set for each magnetic head 12, so that optimum waveform shaping can be performed for each magnetic head 12.

なお、本実施例においては、3タツプイコライザを使用
する場合について説明したが、これに限らず5タツプイ
コライザを使用しても良い。この場合には、RAM2i
内の回路定数は複数となり、また、遅延量も複数となる
In this embodiment, a case has been described in which a 3-tap equalizer is used, but the present invention is not limited to this, and a 5-tap equalizer may also be used. In this case, RAM2i
There are multiple circuit constants within, and multiple delay amounts.

[発明の効果] 以上説明してきたように、本発明によれば、最低周波数
および最高周波数の各レベルを求め、各レベルにより分
解能を求め、分解能に対応したイコライザ回路定数を求
めるようにしたため、各ヘッド毎に最適定数を設定する
ことができる。その結果、各ヘッド毎に最適波形整形を
行なうことができる。
[Effects of the Invention] As explained above, according to the present invention, each level of the lowest frequency and the highest frequency is determined, the resolution is determined from each level, and the equalizer circuit constant corresponding to the resolution is determined. Optimal constants can be set for each head. As a result, optimal waveform shaping can be performed for each head.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の原理説明図、 第2図は本発明の一実施例を示すブロック図、第3図は
ROMの定数表を示す図、 第4図はフローチャート、 第5図は従来例を示す図である。 図中、 11・・・磁気記録媒体、 12・・・磁気ヘッド、 13・・・アンプ、 1■ 14・・・AGC回路、 15・・・イコライザ回路、 16・・・フィルタ、 20・・・MPU。 2OA・・・命令手段、 20B・・・第1演算手段、 20C・・・第2演算手段、 21・・・ROM (第1記憶手段) 22・・・RAM (第2記憶手段) 23・・・D/A変換器、 24・・・A/D変換器。
Fig. 1 is a diagram explaining the principle of the present invention, Fig. 2 is a block diagram showing an embodiment of the invention, Fig. 3 is a diagram showing a ROM constant table, Fig. 4 is a flowchart, and Fig. 5 is a conventional example. FIG. In the figure, 11...Magnetic recording medium, 12...Magnetic head, 13...Amplifier, 1■ 14...AGC circuit, 15...Equalizer circuit, 16...Filter, 20... M.P.U. 2OA... Instruction means, 20B... First calculation means, 20C... Second calculation means, 21... ROM (first storage means) 22... RAM (second storage means) 23...・D/A converter, 24...A/D converter.

Claims (1)

【特許請求の範囲】 ヘッド(12)を指定して最低周波数および最高周波数
のライトリードを命令する命令手段(20A)と、前記
最低周波数および最高周波数の各レベルから分解能を演
算する第1演算手段(20B)と、前記分解能に対応し
たイコライザ回路定数を予め格納しておく第1記憶手段
(21)と、前記回路定数を得るための制御値を求める
第2演算手段(20C)と、各ヘッド毎に前記制御値を
記憶する第2記憶手段(22)と、を備え、 各ヘッド毎に最適回路定数を設定するようにしたことを
特徴とする回路定数の設定方式。
[Scope of Claims] Command means (20A) for specifying the head (12) and instructing the write/read of the lowest frequency and the highest frequency, and a first calculating means for calculating the resolution from each level of the lowest frequency and the highest frequency. (20B), a first storage means (21) in which equalizer circuit constants corresponding to the resolution are stored in advance, a second calculation means (20C) for calculating control values for obtaining the circuit constants, and each head. a second storage means (22) for storing the control value for each head, and the circuit constant setting method is characterized in that the optimum circuit constant is set for each head.
JP12622390A 1990-05-16 1990-05-16 System for setting circuit constant Pending JPH0421904A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12622390A JPH0421904A (en) 1990-05-16 1990-05-16 System for setting circuit constant

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12622390A JPH0421904A (en) 1990-05-16 1990-05-16 System for setting circuit constant

Publications (1)

Publication Number Publication Date
JPH0421904A true JPH0421904A (en) 1992-01-24

Family

ID=14929801

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12622390A Pending JPH0421904A (en) 1990-05-16 1990-05-16 System for setting circuit constant

Country Status (1)

Country Link
JP (1) JPH0421904A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5615280A (en) * 1992-12-28 1997-03-25 Japan Cash Machine Co., Ltd. Apparatus for recording symbols printed on documents or the like
US5886844A (en) * 1994-09-29 1999-03-23 Fujitsu Limited Magnetic disk apparatus and read waveform equalizing method using stored tap coefficients for a transversal filter

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5615280A (en) * 1992-12-28 1997-03-25 Japan Cash Machine Co., Ltd. Apparatus for recording symbols printed on documents or the like
US5886844A (en) * 1994-09-29 1999-03-23 Fujitsu Limited Magnetic disk apparatus and read waveform equalizing method using stored tap coefficients for a transversal filter

Similar Documents

Publication Publication Date Title
US4907100A (en) Readout circuit in magnetic recording device
JPH11185386A (en) Magnetic recording and reproducing device and filter adjusting method applied to its device
JPH0421904A (en) System for setting circuit constant
US5546245A (en) Data storage apparatus with an A/D converter having a reference voltage control based upon a signal before and after discrimination
JPH0438044B2 (en)
JP3283389B2 (en) Magnetic recording circuit
JPH0312802A (en) Automatic equalizer adjustment system
JP2664160B2 (en) Reproducing circuit of magnetic recording / reproducing device
JPH05225711A (en) Setting method of operating parameters for disk recording device
JPS63304427A (en) Signal recording and reproducing system
JPS6224323Y2 (en)
JPS58182110A (en) Pcm sound recorder
JP3399998B2 (en) Magnetic recording / reproducing device
JP2600568B2 (en) Optical recording device
JPS6224325Y2 (en)
JP2584821B2 (en) Optical disc playback device
JPS63234402A (en) Magnetic recording and reproducing device
JPH1116279A (en) Optical disk device
JP2890713B2 (en) Magnetic disk recording device and magnetic disk reproducing device
JPS6171470A (en) Waveform equalization circuit
JP4065469B2 (en) Reproduction method and apparatus
JPH01178168A (en) Wave equalization circuit for disk recording medium regenerating signal
JPH0312803A (en) Automatic equalizer adjustment system
JPS6098565A (en) Recording parameter self-setting type disc storage device
JP2000200435A (en) Automatic adjusting device of track offset and automatic adjusting method of track offset, and recording medium