JPH0416531Y2 - - Google Patents

Info

Publication number
JPH0416531Y2
JPH0416531Y2 JP5716685U JP5716685U JPH0416531Y2 JP H0416531 Y2 JPH0416531 Y2 JP H0416531Y2 JP 5716685 U JP5716685 U JP 5716685U JP 5716685 U JP5716685 U JP 5716685U JP H0416531 Y2 JPH0416531 Y2 JP H0416531Y2
Authority
JP
Japan
Prior art keywords
circuit
transistor
base
power supply
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP5716685U
Other languages
Japanese (ja)
Other versions
JPS61195157U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP5716685U priority Critical patent/JPH0416531Y2/ja
Publication of JPS61195157U publication Critical patent/JPS61195157U/ja
Application granted granted Critical
Publication of JPH0416531Y2 publication Critical patent/JPH0416531Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Description

【考案の詳細な説明】 (イ) 産業上の利用分野 本考案はテレビジヨン受像機、特に異なる水平
周波数に切換えられるテレビジヨン受像機に使用
される水平振幅切換え回路に関するものである。
[Detailed Description of the Invention] (a) Field of Industrial Application The present invention relates to a horizontal amplitude switching circuit used in television receivers, particularly television receivers that are switched to different horizontal frequencies.

(ロ) 従来の技術 画面の水平振幅を制御する回路は例えば特公昭
51−813号公報に記載されている如きものがある
が、この文献に記載されたものは、ブラウン管の
アノード電流を検出し、その検出電圧にもとずい
て水平振幅の変化を補償しようとするものであ
る。
(b) Conventional technology The circuit that controls the horizontal amplitude of the screen is, for example,
There is a method such as that described in Publication No. 51-813, but the method described in this document detects the anode current of a cathode ray tube and attempts to compensate for changes in horizontal amplitude based on the detected voltage. It is something.

これとは別に、例えばNHKが提案している高
品位テレビジヨン受像機内に、飛越走査方式で送
られてくる標準テレビジヨン信号を順次走査に変
換し、これによつて走査線数を2倍化した画像を
得るための走査変換装置を具備せしめ、高品位テ
レビジヨン信号再生時と標準テレビジヨン信号再
生時において再生画像の視覚上の劣化を低減する
ようにしたテレビジヨン受像機を本件出願人は実
願昭59−170607号において提案しており、斯る受
像機においては水平発振周波数を異にすることに
起因する画像の水平振幅の変化を補償する回路を
設けている。以下、第3図及び第4図を参照しつ
つ、そのような補償回路が設けられた従来のテレ
ビジヨン受像機の要部回路図を説明する。
Separately, for example, in the high-definition television receiver proposed by NHK, standard television signals sent in the interlaced scanning format are converted to sequential scanning, thereby doubling the number of scanning lines. The applicant has proposed a television receiver equipped with a scan conversion device for obtaining a high-definition image, thereby reducing visual deterioration of the reproduced image when reproducing high-definition television signals and when reproducing standard television signals. This method was proposed in Japanese Utility Model Application No. 170607/1983, and such a receiver is provided with a circuit for compensating for changes in horizontal amplitude of an image caused by different horizontal oscillation frequencies. Hereinafter, a circuit diagram of a main part of a conventional television receiver provided with such a compensation circuit will be explained with reference to FIGS. 3 and 4.

第3図において、1は水平発振及びドライブ回
路であり、該水平発振、ドライブ回路1から出力
される駆動パルスは水平出力回路2の第1水平出
力トランジスタTR1及び高圧供給回路3の第2水
平出力トランジスタTR2のベースに供給される。
前記水平出力回路2は前記第1水平出力トランジ
スタTR1とともに第1ダンパーダイオードD1
第1共振コンデンサC1、水平偏向コイルDY、S
字補正コンデンサCs及びチヨークコイルCHから
構成され、周知の水平偏向動作を行なう。また、
前記高圧供給回路3は前記第2水平出力トランジ
スタTR2とともに第2ダンパーダイオードD2
第2共振コンデンサC2及びフライバツクトラン
スFBから構成され、一端が電源端子+B1に接続
されたフライバツクトランスFBの一次巻線N1
発生したフライバツクパルスは二次巻線N2によ
つて昇圧され高圧整流ダイオードD3を介して受
像管(図示せず)のアノードに供給される。4は
電源電圧+B2をパラボラ変調して左右糸巻歪の
補正を行なうためのパラボラ電圧発生回路、5は
ダーリントン接続された第1、第2トランジスタ
Tr1,Tr2からなる偏向電源供給部、R1,R2,R3
はそれぞれ電源端子+B2と基準電位点間に直列
に接続された第1、第2、第3バイアス抵抗であ
つて、第3バイアス抵抗R3の抵抗値は摺動子SL
によつて可変調整が行えるようになつている。前
記第2トランジスタTr2のエミツタと前記チヨー
クコイルCHは図の如く接続されるとともにバイ
アス用コンデンサC3を介して接地される。
In FIG. 3, reference numeral 1 denotes a horizontal oscillation and drive circuit, and the drive pulses output from the horizontal oscillation and drive circuit 1 are transmitted through the first horizontal output transistor TR 1 of the horizontal output circuit 2 and the second horizontal output transistor TR 1 of the high voltage supply circuit 3. Supplied to the base of the output transistor TR 2 .
The horizontal output circuit 2 includes the first horizontal output transistor TR 1 and a first damper diode D 1 .
1st resonant capacitor C 1 , horizontal deflection coil DY, S
It is composed of a character correction capacitor Cs and a chiyoke coil CH, and performs a well-known horizontal deflection operation. Also,
The high voltage supply circuit 3 includes the second horizontal output transistor TR 2 and a second damper diode D 2 .
The flyback pulse generated in the primary winding N1 of the flyback transformer FB, which is composed of a second resonant capacitor C2 and a flyback transformer FB and whose one end is connected to the power supply terminal + B1 , is passed through the secondary winding N2 . The voltage is then boosted and supplied to the anode of a picture tube (not shown) via a high voltage rectifier diode D3 . 4 is a parabolic voltage generation circuit for correcting left and right pincushion distortion by parabola modulating the power supply voltage + B2 ; 5 is a Darlington-connected first and second transistor
Deflection power supply section consisting of Tr 1 and Tr 2 , R 1 , R 2 , R 3
are the first, second, and third bias resistors connected in series between the power supply terminal + B2 and the reference potential point, respectively, and the resistance value of the third bias resistor R3 is the same as the slider SL.
Variable adjustments can be made by. The emitter of the second transistor Tr 2 and the choke coil CH are connected as shown in the figure and grounded via a bias capacitor C 3 .

6は水平振幅切換え信号出力回路であつて、該
出力回路6から出力されるスイツチング信号は、
コレクタが抵抗R4を介して前記第1バイアス抵
抗R1及び第2バイアス抵抗R2の接続中点Aと接
続された第1スイツチングトランジスタQ1のベ
ースに供給される。従つて、水平振幅切換え信号
出力回路6から出力されるスイツチング信号によ
つて第1スイツチングトランジスタQ1をオンま
たはオフさせて、第1トランジスタTr1のベース
バイアスを変化せしめることにより、水平偏向コ
イルDYに流す偏向電流の大きさを変えることが
できるので、これによつて水平振幅の切換えが行
なえる訳である。
6 is a horizontal amplitude switching signal output circuit, and the switching signal outputted from the output circuit 6 is as follows:
The collector is supplied via a resistor R4 to the base of a first switching transistor Q1 , which is connected to the connection midpoint A of the first bias resistor R1 and the second bias resistor R2 . Therefore, by turning on or off the first switching transistor Q1 by the switching signal output from the horizontal amplitude switching signal output circuit 6, and changing the base bias of the first transistor Tr1 , the horizontal deflection coil Since the magnitude of the deflection current applied to DY can be changed, the horizontal amplitude can be switched by this.

ところで、パラボラ電圧発生回路4と第1トラ
ンジスタTr1との間には比較的大きな容量の結合
コンデンサC4が設けられているので、第1スイ
ツチングトランジスタQ1をオンオフさせたとき
の第1トランジスタTr1のベースバイアスの変化
は、前記結合コンデンサC4の充放電時定数に従
つて変わり、水平振幅を変化させるスピードが遅
いという欠点がある。例えば、第4図の如く水平
振幅切換え信号出力回路6からのスイツチング信
号〔第4図イ〕が時刻t1でハイレベルHからロー
レベルLに変化した場合、第1トランジスタTr1
のベース電圧は第4図ロの如く緩やかに立ち上が
り、また水平振幅切換え信号出力回路4からのス
イツチング信号〔第4図ハ〕が時刻t2でLレベル
からHレベルに変化した場合、第1トランジスタ
Tr1のベース電圧は第4図ニの如く緩やかに立ち
下がる。このような、結合コンデンサC4の充放
電に起因した画面の水平振幅変化のスピードの遅
さは、視聴者に不快感を与える。
By the way, since a coupling capacitor C4 with a relatively large capacity is provided between the parabolic voltage generation circuit 4 and the first transistor Tr1 , when the first switching transistor Q1 is turned on and off, the first transistor The change in the base bias of Tr 1 changes according to the charging/discharging time constant of the coupling capacitor C 4 , and has the disadvantage that the speed at which the horizontal amplitude changes is slow. For example, when the switching signal [FIG. 4A] from the horizontal amplitude switching signal output circuit 6 changes from high level H to low level L at time t1 as shown in FIG. 4, the first transistor Tr1
The base voltage of the first transistor rises gradually as shown in FIG.
The base voltage of Tr 1 falls slowly as shown in FIG. 4D. This slow change in the horizontal amplitude of the screen due to the charging and discharging of the coupling capacitor C 4 causes discomfort to the viewer.

上記不都合を解消するために、第1トランジス
タTr1のベースに接続される第1、第2、第3バ
イアス抵抗R1,R2,R3及び第1スイツチングト
ランジスタQ1のコレクタ抵抗R4の値を小さくす
るか、或は結合コンデンサC4の容量値を小さく
設定し、第1トランジスタTr1のベース電圧の立
上り及び立下りの時定数を小さくする方法が考え
られるが、前者の方法ではパラボラ電圧生成回路
4から見た第1トランジスタTr1のベースの入力
インピーダンスが下がり、所望のパラボラ変調電
圧を得るためには、パラボラ電圧生成回路4のゲ
インを上げる必要があり、たとえそのようにして
も上記ベースバイアス抵抗の値を相当小さくしな
ければ所望の効果が得られない。また、後者の方
法では、パラボラ変調電圧の位相が変化してしま
うため、ある一定の容量値より小さくすることは
できないという欠点があり、いずれの方法も好ま
しいものとは言えなかつた。
In order to eliminate the above disadvantages, first, second and third bias resistors R 1 , R 2 , R 3 connected to the base of the first transistor Tr 1 and a collector resistor R 4 of the first switching transistor Q 1 are connected to the base of the first transistor Tr 1 . One possible method is to reduce the value of , or to set the capacitance value of the coupling capacitor C 4 small to reduce the time constants for the rise and fall of the base voltage of the first transistor Tr 1. However, in the former method, The input impedance of the base of the first transistor Tr 1 seen from the parabolic voltage generating circuit 4 decreases, and in order to obtain the desired parabolic modulation voltage, it is necessary to increase the gain of the parabolic voltage generating circuit 4. However, the desired effect cannot be obtained unless the value of the base bias resistance is made considerably small. Furthermore, in the latter method, since the phase of the parabolic modulation voltage changes, there is a drawback that the capacitance cannot be made smaller than a certain certain value, and neither method can be said to be preferable.

(ハ) 考案が解決しようとする問題点 本考案は上記欠点に鑑み為されたものであつ
て、画面の水平振幅の切換え時に、水平振幅の変
化スピードが速くなるようにした水平振幅切換え
回路を提供することを目的とする。
(c) Problems to be solved by the invention The present invention has been devised in view of the above-mentioned drawbacks, and includes a horizontal amplitude switching circuit that increases the speed at which the horizontal amplitude changes when switching the horizontal amplitude of the screen. The purpose is to provide.

(ニ) 問題点を解決するための手段 本考案はパラボラ電圧発生回路等の補正電圧生
成回路と偏向電源供給用トランジスタのベースを
結合する結合コンデンサの両端間電圧を補償する
補償回路を設けたものである。
(d) Means for solving the problem The present invention is equipped with a compensation circuit that compensates for the voltage across a coupling capacitor that connects a correction voltage generation circuit such as a parabolic voltage generation circuit and the base of a deflection power supply transistor. It is.

(ホ) 作用 上記のように結合コンデンサの両端間電圧を補
償する補償回路を設けることによつて、偏向電源
供給用トランジスタのベース電位を所定の値まで
急峻に変化させることができる。
(e) Effect By providing a compensation circuit for compensating the voltage across the coupling capacitor as described above, the base potential of the deflection power supply transistor can be changed sharply to a predetermined value.

(ヘ) 実施例 本考案の一実施例を第1図及び第2図を参照し
つつ説明するが、第3図と同一部分には同一符号
を付してその説明は省略する。
(F) Embodiment An embodiment of the present invention will be described with reference to FIGS. 1 and 2, but the same parts as in FIG. 3 will be given the same reference numerals and their explanation will be omitted.

第1図において、7は本考案の特徴部分である
補償回路であつて、該補償回路7のうち、M1
第1単安定マルチバイブレータ、M2は第2単安
定マルチバイブレータであり、前記第1単安定マ
ルチバイブレータM1は水平振幅切換え信号出力
回路6から出力されるスイツチング信号〔スイツ
チングトランジスタQ1のベースに与えられる信
号〕の立下がりに同期してトリガがかかり、一定
期間のパルス電圧を発生し、前記第2単安定マル
チバイブレータM2は前記切換え信号出力回路6
から出力されるスイツチング信号の立上がりに同
期してトリガがかかり、一定期間のパルス電圧を
発生するように設定されている。Q2は電源端子
+B3に抵抗R5,R6を介してコレクタが接続され
るとともにベースに前記第1単安定マルチバイブ
レータM1の出力が供給される第2スイツチング
トランジスタ、Q4はエミツタが電源端子+B3
接続され、ベースが前記抵抗R5,R6の接続中点
に接続された第4スイツチングトランジスタ、
Q3はコレクタが前記第4スイツチングトランジ
スタQ4のコレクタに抵抗R7,R8を介して接続さ
れ、ベースに前記第2単安定マルチバイブレータ
M2の出力が供給される第3スイツチングトラン
ジスタであつて、前記抵抗R7,R8の接続中点B
と第1トランジスタTr1のベースとは図示の如く
接続される。
In FIG. 1, 7 is a compensation circuit which is a characteristic part of the present invention, in which M 1 is a first monostable multivibrator, M 2 is a second monostable multivibrator, and M 2 is a second monostable multivibrator. The first monostable multivibrator M1 is triggered in synchronization with the fall of the switching signal [signal applied to the base of the switching transistor Q1 ] output from the horizontal amplitude switching signal output circuit 6, and generates a pulse of a certain period. The second monostable multivibrator M2 generates a voltage, and the second monostable multivibrator M2 is connected to the switching signal output circuit 6.
It is set to be triggered in synchronization with the rise of the switching signal output from the switch, and to generate a pulse voltage for a certain period of time. Q 2 is a second switching transistor whose collector is connected to the power supply terminal +B 3 via resistors R 5 and R 6 and whose base is supplied with the output of the first monostable multivibrator M 1 ; Q 4 is an emitter a fourth switching transistor, which is connected to the power supply terminal +B 3 and whose base is connected to the midpoint between the resistors R 5 and R 6 ;
Q3 has a collector connected to the collector of the fourth switching transistor Q4 via resistors R7 and R8 , and a base connected to the second monostable multivibrator.
A third switching transistor to which the output of M 2 is supplied, which is connected to the middle point B between the resistors R 7 and R 8 .
and the base of the first transistor Tr 1 are connected as shown.

次に第2図とともに本考案の回路の動作説明を
する。
Next, the operation of the circuit of the present invention will be explained with reference to FIG.

いま、水平振幅切換え信号出力回路6から出力
されるスイツチング信号が第2図イに示すように
時刻t1でHレベルからLレベルに変化すると、第
1スイツチングトランジスタQ1がオフとなり、
第1トランジスタTr1のベース電圧が上昇し、こ
れによつて第2トランジスタTr2のエミツタ電圧
が上昇して画面の水平振幅が増大する。
Now, when the switching signal output from the horizontal amplitude switching signal output circuit 6 changes from the H level to the L level at time t1 as shown in FIG. 2A, the first switching transistor Q1 is turned off.
The base voltage of the first transistor Tr 1 increases, which causes the emitter voltage of the second transistor Tr 2 to increase, increasing the horizontal amplitude of the screen.

このとき、時刻t1において第1単安定マルチバ
イブレータM1は第2図ロの如きT1期間ハイレベ
ルのパルスP1を出力する。従つて、T1期間第3
スイツチングトランジスタQ3がオフ、第2、第
4スイツチングトランジスタQ2,Q4がオンとな
り、これによつて電源端子+B3から第4スイツ
チングトランジスタQ4を通して結合コンデンサ
C4を充電するので、第1トランジスタTr1のベー
ス電圧の立ち上りが第2図ニの如く急峻になり画
面の水平振幅が所定の幅まで瞬時に増大する。
At this time, at time t1 , the first monostable multivibrator M1 outputs a high-level pulse P1 for a period of T1 as shown in FIG. 2B. Therefore, T 1 period 3
The switching transistor Q 3 is turned off, and the second and fourth switching transistors Q 2 and Q 4 are turned on, thereby connecting the coupling capacitor from the power supply terminal +B 3 to the fourth switching transistor Q 4.
Since C4 is charged, the rise of the base voltage of the first transistor Tr1 becomes steep as shown in FIG. 2D, and the horizontal amplitude of the screen instantly increases to a predetermined width.

同様に、水平振幅切換え信号出力回路6から出
力されるスイツチング信号が第2図ホに示すよう
に時刻t2でLレベルからHレベルに変化すると、
第1スイツチングトランジスタQ1がオンとなり、
第1トランジスタTr1のベース電圧が降下し、こ
れによつて第2トランジスタTr2のエミツタ電圧
が降下して画面の水平振幅が減少する。
Similarly, when the switching signal output from the horizontal amplitude switching signal output circuit 6 changes from L level to H level at time t2 as shown in FIG.
The first switching transistor Q1 is turned on,
The base voltage of the first transistor Tr 1 drops, which causes the emitter voltage of the second transistor Tr 2 to drop, reducing the horizontal amplitude of the screen.

このとき、時刻t2において第2単安定マルチバ
イブレータM2は第2図トの如きT2期間ハイレベ
ルのパルスP2を出力する。従つて、T2期間第2、
第4スイツチングトランジスタQ2,Q4がオフ、
第3スイツチングトランジスタQ3がオンとなり、
これによつて結合コンデンサC4の電荷は第3ス
イツチングトランジスタQ3を介して放電するの
で、第1トランジスタTr1のベース電圧の立ち下
りが第2図チの如く急峻になり、画面の水平振幅
が所定の幅まで瞬時に減少する。尚、第2図ハは
スイツチング信号がHレベルからLレベルに変化
したときの第2単安定マルチバイブレータM2
出力状態を示し、第2図ヘはスイツチング信号が
LレベルからHレベルに変化したときの第1単安
定マルチバイブレータM1の出力状態を示してい
る。上記第1トランジスタTr1のベース電圧の立
ち上がり及び立ち下がりの時定数は結合コンデン
サC4の充電及び放電電流を決定する抵抗R7,R8
と、第1、第2単安定マルチバイブレータM1
M2から出力されるパルス期間T1,T2を調整する
ことによつて、結合コンデンサC4の容量値に適
応した所望の値を得ることができる。
At this time, at time t2 , the second monostable multivibrator M2 outputs a high-level pulse P2 for a period T2 as shown in FIG. Therefore, T 2 period 2nd,
The fourth switching transistor Q 2 , Q 4 is off,
The third switching transistor Q3 is turned on,
As a result, the charge in the coupling capacitor C4 is discharged through the third switching transistor Q3 , so that the base voltage of the first transistor Tr1 falls sharply as shown in Figure 2H, and the screen is horizontal. The amplitude decreases instantaneously to a predetermined width. Furthermore, Fig. 2C shows the output state of the second monostable multivibrator M2 when the switching signal changes from H level to L level, and Fig. 2F shows the output state of the second monostable multivibrator M2 when the switching signal changes from L level to H level. It shows the output state of the first monostable multivibrator M1 at the time of FIG. The time constants of the rise and fall of the base voltage of the first transistor Tr 1 are determined by the resistors R 7 and R 8 that determine the charging and discharging current of the coupling capacitor C 4 .
and the first and second monostable multivibrators M 1 ,
By adjusting the pulse periods T 1 and T 2 output from M 2 , a desired value adapted to the capacitance value of the coupling capacitor C 4 can be obtained.

また、本実施例では補正電圧生成回路としてパ
ラボラ電圧生成回路を例に採つて説明したが、そ
の他の補正電圧生成回路と偏向電源供給用トラン
ジスタとが結合コンデンサを介して接続されてい
る場合にも本考案が適用できることは言うまでも
ない。
Further, in this embodiment, a parabolic voltage generation circuit is used as an example of the correction voltage generation circuit, but other correction voltage generation circuits and deflection power supply transistors may be connected via a coupling capacitor. It goes without saying that the present invention is applicable.

(ヘ) 考案の効果 本考案に依れば画面の水平振幅の切換え時に、
水平振幅の変化を速くすることができ、実用的価
値大なるものである。
(F) Effect of the invention According to the invention, when switching the horizontal amplitude of the screen,
The horizontal amplitude change can be made faster, which has great practical value.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の水平振幅切換え回路の一実施
例を示す回路図、第2図はその動作説明のための
波形図、第3図は従来の水平振幅切換え回路を示
す回路図、第4図はその動作説明のための波形図
である。 2……水平出力回路、3……高圧供給回路、4
……パラボラ電圧発生回路(補正電圧生成回路)、
6……水平振幅切換え信号出力回路、7……補償
回路、Tr1,Tr2……偏向電源供給用第1、第2
トランジスタ、C4……結合コンデンサ、Q1……
第1スイツチングトランジスタ。
Fig. 1 is a circuit diagram showing an embodiment of the horizontal amplitude switching circuit of the present invention, Fig. 2 is a waveform diagram for explaining its operation, Fig. 3 is a circuit diagram showing a conventional horizontal amplitude switching circuit, and Fig. 4 is a circuit diagram showing an embodiment of the horizontal amplitude switching circuit of the present invention. The figure is a waveform diagram for explaining the operation. 2...Horizontal output circuit, 3...High voltage supply circuit, 4
...parabolic voltage generation circuit (correction voltage generation circuit),
6...Horizontal amplitude switching signal output circuit, 7...Compensation circuit, Tr 1 , Tr 2 ...First and second deflection power supply
Transistor, C 4 ... Coupling capacitor, Q 1 ...
First switching transistor.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 補正電圧生成回路4と、偏向電源供給用トラン
ジスタTr1,Tr2と、前記補正電圧生成回路と偏
向電源供給用トランジスタTr1のベースを結合す
る結合コンデンサC4と、前記偏向電源供給用ト
ランジスタを介して直流駆動電源が供給される水
平出力回路2と、該水平出力回路と分離された高
圧供給回路3と、前記偏向電源供給用トランジス
タのベースに接続されたスイツチング素子Q1と、
前記偏向電源供給用トランジスタのベースと基準
電位点間に接続されるベースバイアス抵抗R2
R3と、前記スイツチング素子を駆動することに
より前記偏向電源供給用トランジスタのベースバ
イアスを変え、該トランジスタを介して前記水平
出力回路に供給される直流駆動電源を制御して水
平振幅を変化させる振幅切換え回路6と、前記偏
向電源供給用トランジスタのベースのベース側に
接続され且つ前記スイツチング素子のオンオフに
より充放電される前記結合コンデンサの両端間電
圧を補償する補償回路7とを備える水平振幅切換
え回路。
The correction voltage generation circuit 4, the deflection power supply transistors Tr 1 and Tr 2 , the coupling capacitor C4 that connects the correction voltage generation circuit and the base of the deflection power supply transistor Tr 1 , and the deflection power supply transistor a horizontal output circuit 2 to which DC drive power is supplied; a high voltage supply circuit 3 separated from the horizontal output circuit; a switching element Q1 connected to the base of the deflection power supply transistor;
a base bias resistor R 2 connected between the base of the deflection power supply transistor and a reference potential point;
R 3 and an amplitude for changing the horizontal amplitude by driving the switching element to change the base bias of the deflection power supply transistor and controlling the DC drive power supplied to the horizontal output circuit via the transistor. A horizontal amplitude switching circuit comprising a switching circuit 6 and a compensation circuit 7 that is connected to the base side of the base of the deflection power supply transistor and that compensates for the voltage across the coupling capacitor that is charged and discharged by turning on and off the switching element. .
JP5716685U 1985-04-17 1985-04-17 Expired JPH0416531Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5716685U JPH0416531Y2 (en) 1985-04-17 1985-04-17

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5716685U JPH0416531Y2 (en) 1985-04-17 1985-04-17

Publications (2)

Publication Number Publication Date
JPS61195157U JPS61195157U (en) 1986-12-05
JPH0416531Y2 true JPH0416531Y2 (en) 1992-04-14

Family

ID=30581441

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5716685U Expired JPH0416531Y2 (en) 1985-04-17 1985-04-17

Country Status (1)

Country Link
JP (1) JPH0416531Y2 (en)

Also Published As

Publication number Publication date
JPS61195157U (en) 1986-12-05

Similar Documents

Publication Publication Date Title
US4048544A (en) Switched vertical deflection system
US4385263A (en) Television receiver, push-pull inverter, ferroresonant transformer power supply synchronized with horizontal deflection
US5469029A (en) Deflection apparatus for raster scanned CRT displays
CA1094225A (en) Pincushion correction circuit
US4140949A (en) Line sawtooth deflection current generator
US5466993A (en) Deflection apparatus for raster scanned CRT displays
US5115171A (en) Raster distortion correction circuit
JPH0416531Y2 (en)
JPS622504B2 (en)
JPH0311146B2 (en)
IE41941B1 (en) Deflection system such as for television receivers including a switched mode vertical (field) deflection circuit
US4906903A (en) Horizontal output circuit for television receiver
WO1999055077A1 (en) Horizontal deflection circuit
US5285133A (en) Deflection current generating circuits
EP0370660B1 (en) Power supply protection circuit
JPH0828827B2 (en) Horizontal output circuit
JPS5948593B2 (en) horizontal deflection device
US4441058A (en) Deflection circuit with linearity correction
JP3082423B2 (en) Horizontal deflection current control circuit, horizontal deflection circuit including the same, high voltage / horizontal deflection integrated circuit, and pincushion distortion correction circuit
US6025680A (en) Horizontal deflection circuit and cathode ray tube display apparatus using the same
GB2154084A (en) Phase correction arrangement for deflection circuit
JP3832090B2 (en) Horizontal deflection circuit
JP3479089B2 (en) Television deflection device
JP2847751B2 (en) Flyback pulse width switching circuit in diode modulation correction circuit
JP2773323B2 (en) Dynamic focus voltage generation circuit