JPH04159868A - ホワイトクリップ回路 - Google Patents

ホワイトクリップ回路

Info

Publication number
JPH04159868A
JPH04159868A JP28537790A JP28537790A JPH04159868A JP H04159868 A JPH04159868 A JP H04159868A JP 28537790 A JP28537790 A JP 28537790A JP 28537790 A JP28537790 A JP 28537790A JP H04159868 A JPH04159868 A JP H04159868A
Authority
JP
Japan
Prior art keywords
level
circuit
video signal
input video
white
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28537790A
Other languages
English (en)
Inventor
Satoshi Nakamura
聡 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP28537790A priority Critical patent/JPH04159868A/ja
Publication of JPH04159868A publication Critical patent/JPH04159868A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、入力映像信号を後段の信号処理系や伝送系の
ダイナミックレンジ内に抑えるためのホワイトクリップ
回路に関する。
〔発明の概要〕
本発明は、ホワイトクリップ回路において、入力映像信
号のサンプリングホールドによる基準黒レベルを振幅方
向にシフトしてホワイトクリップレベルを生成する回路
系を有し、上記入力映像信号中、上記ホワイトクリップ
レベル以上の信号成分を直接クリップして、上記入力映
像信号を整形するように構成することにより、黒付近で
の低域折返しノイズの発生を防止して画質の向上を図れ
るようにしたものである。
〔従来の技術〕
一般に、入力された映像信号の処理においては、以後の
信号処理系や伝送系のダイナミックレンジ内に抑えるた
めに、黒レベルに対する白レベルを規定する必要がある
そこで、従来では、第4図に示すように、入力端子φ8
ゎに供給された映像信号V1..をクランプ回路(11
)に供給して基準黒レベルをクランプすると共に、直流
再生し、この直流再生された映像信号■、と、直流信号
発生回路(12)からのホワイトクリップレベルを与え
る直流信号Vdcとを次段のNAM回路(non−ad
ditive−s+ixirig回路) (13)に供
給し、該NAM回路(13)において、上記映像信号■
、と直流信号Vacのうち、レベルの低い方を出力信M
、 V。、とじて出力端子φ。。、から出力することに
より、上記黒l/ベルに対する白l/ヘルの規定、即ち
ホワイトイアリップを行うようにしている。
(発明が解決しようとする課題〕 しかしながら、クランプ回路(11)における基準黒レ
ベルのクランプは、低周波のクランプパルスによるサン
プリングと等価であり、従って第5図Aで示す入力映像
信号■、。の基準黒レベルに高域ノイズがあると、上記
クランプにより、上記高域ノイズが低域に折返して所謂
低域折返しノイズNtとなり、クランプ回路(11)か
ら出力される映像信号■、は、第5111]Bに示すよ
うに、−ト記折返しノイズN4.が加わった信号となる
。その結果、NAM回路(13)から出力されるホワイ
トクリップ処理後の出力信号■。□においでも、映像信
号成分に上記折返しノイズNLが加わった信号となり2
.特に、黒付近で所謂横引きノイズが目立つようになり
、画質を著しく劣化させるという不都合があった。尚、
上記出力信号■。utにおいて、ホワイトクリップレベ
ルの部分は、直流信号発生回路(I2)からの直流信号
VFcで置換されるため、上記折返しノイズN、は生じ
ない。
本発明は、このような点に鑑み成されたもので、その目
的とするところは、黒付近での低域折返しノイズの発生
を防止することができ、画質の向トを図ることができる
ホワイトクリップ回路を提供することにある。
〔課題を解決するための手段〕
本発明のホワイトクリップ回路(八)は、入力映(&信
号V inのサンプリングホールドによる基準黒レベル
VBI□を振幅方向にシフトしてホワイトクリップレベ
ル■6.を生成する回路系(2)を有し、入力映像信号
V8..中、上記ホワイトクリップレベルV4(以上の
信号成分を直接クリップして、入力映像信号V i n
を整形するように構成する。
〔作用〕
1、述の本発明の構成によれば、入力映像信号V i 
nの基準黒レベルをクランプせずに、直接入力映像信号
■、。をサンプリングボールドして基準黒レベルを得る
と共に、該基準黒レベルをクリップレベルに応じて振幅
方向にシフトシて入力映像信号■1..のホワイトクリ
ップレベルVdcを生成し、上記入力映像信号■87中
、上記ボワイトクリップレベル■、c以上の信号成分を
直接クリップするようにしたので、従来化じていた入力
映像信号■8.。
のクランプに伴なう黒イ」近での低域折返しノイズは発
生しなくなり、高画質を実現させることができる。
〔実施例〕
以下、第1図〜第3図を参照しながら本発明の詳細な説
明する。
第1図は、本実施例に係るホワイトクリップ回路(八)
を示すブロック線図である。
この回路(A)は、図示する如<NAM回路(non−
additive−mixing回路)(1)とホワイ
トクリップレベル生成回路系(2)を有してなる。
NAM回路(1)は、一方の入力端子φ、に、第2図A
で示すような入力端子φ、いからの映像信号V ill
が直接供給され、他方の入力端子φ、に、第2図Bで示
すようなホワイトクリップレベル生成回路系(2)から
のホワイトクリップレベルVdcが供給され、上記映像
信号V in及びホワイトクリップレベルVdcのうち
、第2図Cで示すように、レベルの低い方の信号成分を
出力信号■。、とじて出力端子φ。U、、から出力する
ようになされている。
このNAM回路(1)とし7ては、第3図に示す回路を
用いることができる、即ち、一方の入力端子φ1に人力
される映像信号■、4の電位が、他方の入力端子φ2°
に入力されるホワイトクリップレベルVdc以下のと、
きは、一方のPNPI−ランジスタQ1が所謂エミッタ
ホロワとして働き、他方のPNPトランジスタQ2がオ
フ状態となるため、出力端子φ。□からは、一方のPN
P)ランジスタQ1のベースに入力される電位(映像信
号成分)がそのまま現れる。次に、上記映像信号V、。
が上記ホワイトクリップレベル■。を越えると、一方の
PNP)ランジスタQ1がオフ状態になり、他方のPN
P I−ランジスタQ2がエミッタホロワとして働くた
め、他方のPNP )ランジスタQ2のベースに入力さ
れる電位(ホワイトクリップレベルVaC)がそのまま
出力端子φ。utに現れて、その間、映像信号V in
はホワイトクリップレベルVdcに保持される。従って
全体としてみると、出力端子φ。−からは、映像信号■
、イがホワイトクリップされた出力信号■。utとして
出力される。
一方、ホワイトクリップレベル生成回路系(2)は、サ
ンプリングホールド回路(378回路)(3)とDCシ
フト回路(4)からなり、接点aを介して入力された映
像信号V in中、基準黒レベルをS / H回路(3
)にてサンプリングホールドし、1こめサンプリングボ
ールドされた基準黒レベルVRIKを次のDCシフト回
路(4)において、クリップレベルに応じた直流分はど
振幅方向にDCシフトして上記映像信号■inのホワイ
トクリップレベルVdcを生成する。
従って、入力端子φ8、に入力された映像信号■1.。
は、接点aを介してNAM回路(1)の入力端子φ。
に直接供給されると共に、同時にホワイトクリップレベ
ル生成回路系(2)に供給されて、映像信号V i n
のホワイトクリップレベル■4.がNAM回路(1)の
入力端子φ2に供給され、そして、NAM回路(1)に
おいて、上記映像信号■1..及びホワイトクリップレ
ベル■。中、レベルの低い信号成分が選択されて、第2
図Cで示ず出力信号■。utとして出力端子φ。uLか
ら出力されることになる。
上述の如く、本例によれば、直接映像信号V i nを
ホワイトクリップするため、NAM回路(1)から出力
される出力信号■。1中の映像信号成分には、従来性じ
ていた映像信号■、ゎのクランプに伴なう低域折返しノ
イズNLは発生しなくなる、その結果、黒近辺での横引
きノイズが無くなり、画質の向上を実現させることがで
きる。
尚、NAM回路(1)から出力される出力信号■。uL
のうち、ホワイトクリップレベルの部分において、映像
信号V i’nの黒レベルのサンプリングに起因した低
域折返しノイズNLが生じるが、この部分は、映像信号
成分が大きいため、S / Nとしてみた場合、上記低
域折返しノイズN、の発生は問題とならない。
また、上記例では、映像信号V i riの基準黒レベ
ルをクランプしない代わりQこ、映像信号■、の基準黒
レベルをサンプリングし、このサンプリングホールドさ
れた基準黒レベルをクリップレベルに応じてDCシフト
し、これをホワイトクリップレベル’I’lcとするよ
うにしているため、APL(映像信号の平均レベル)の
変動に対して、クリップレベルは映像信号■11.の基
準黒レベルとコモンになり、相対的なりリップレベルの
変動は生じない。
〔発明の効果〕
本発明に係るホワイトクリップ回路によれば、黒近辺で
の低域折返しノイズの発生を防止することができ、画質
の向上を図ることができる。
【図面の簡単な説明】
第1図は本実施例に係るホワイトクリップ回路を示すブ
ロック線図、第2図はその信号処理を示ず波形図、第3
図は本実施例に係るNAM回路の一例を示す回路図、第
4図は従来例に係るホワイトクリップ回路を示すブロッ
ク線図、第5図はその信号処理を示す波形図である。 (^)はホワイトクリップ回路、(1)はNAM回路、
(2)はホワイトクリップレベル生成回路系、(3)は
サンプリングホールド回路、(4)はDCシフト回路で
ある。

Claims (1)

    【特許請求の範囲】
  1.  入力映像信号のサンプリングホールドによる基準黒レ
    ベルを振幅方向にシフトしてホワイトクリップレベルを
    生成する回路系を有し、上記入力映像信号中、上記ホワ
    イトクリップレベル以上の記号成分を直接クリップして
    上記入力映像信号を整形することを特徴とするホワイト
    クリップ回路。
JP28537790A 1990-10-23 1990-10-23 ホワイトクリップ回路 Pending JPH04159868A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28537790A JPH04159868A (ja) 1990-10-23 1990-10-23 ホワイトクリップ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28537790A JPH04159868A (ja) 1990-10-23 1990-10-23 ホワイトクリップ回路

Publications (1)

Publication Number Publication Date
JPH04159868A true JPH04159868A (ja) 1992-06-03

Family

ID=17690762

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28537790A Pending JPH04159868A (ja) 1990-10-23 1990-10-23 ホワイトクリップ回路

Country Status (1)

Country Link
JP (1) JPH04159868A (ja)

Similar Documents

Publication Publication Date Title
JP3177543B2 (ja) 映像信号のノイズ低減装置
US5801555A (en) Correlative double sampling (CDS) device
JPH04147498A (ja) サンプルホールド回路
JPH04159868A (ja) ホワイトクリップ回路
JPS59170773A (ja) 波形表示信号発生器
US6285411B1 (en) Circuit for video moiré reduction
JP2875431B2 (ja) 雑音低減回路
US20020150255A1 (en) Bass compensation device and a sound system using the device
JPH03245680A (ja) テレビジョン表示画面の輪郭強調回路
JP2551113B2 (ja) ノイズ低減装置
JP3077154B2 (ja) エンハンサ回路
JPH0522633A (ja) 画質調整回路
JP3256062B2 (ja) 液晶表示装置の信号処理回路
JPS63283386A (ja) 映像機器
Rzeszewski et al. Picture crispening by adaptive digital signal processing
JP3278991B2 (ja) 伝送信号受信装置
JP3031961B2 (ja) ディジタルコンバーゼンス補正装置
JPH0490270A (ja) 映像信号制御回路
JPH0457472A (ja) 画像処理装置
JPH05199432A (ja) エネルギー拡散信号除去回路
JPH0235507B2 (ja)
JPS6235309B2 (ja)
JPH0591363A (ja) 速度変調装置
JPH0522730A (ja) デイジタルコンバーゼンス補正装置
JPH0119676B2 (ja)