JPH04156025A - Delay fluctuation absorption control system - Google Patents

Delay fluctuation absorption control system

Info

Publication number
JPH04156025A
JPH04156025A JP2279152A JP27915290A JPH04156025A JP H04156025 A JPH04156025 A JP H04156025A JP 2279152 A JP2279152 A JP 2279152A JP 27915290 A JP27915290 A JP 27915290A JP H04156025 A JPH04156025 A JP H04156025A
Authority
JP
Japan
Prior art keywords
delay
counter
cell
delay time
fluctuation absorption
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2279152A
Other languages
Japanese (ja)
Inventor
Takeshi Tanaka
剛 田中
Masanori Kajiwara
梶原 正範
Hideki Mase
秀樹 間瀬
Hidetoshi Toyofuku
豊福 秀敏
Atsuyuki Mukai
向 厚幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2279152A priority Critical patent/JPH04156025A/en
Publication of JPH04156025A publication Critical patent/JPH04156025A/en
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE:To suppress the increment of delay time due to fluctuation absorption by performing the re-setting control of a write address to be applied from a write control part to memory based on a decision result by a delay decision part. CONSTITUTION:The number of reception cells is counted by a reception cell counter 4, and it is decided whether or not the delay time of the reception cell, when the prescribed number of reception cells is received, is within the range of delay fluctuation absorption by the delay decision part 5. when it is in the outside of the range of delay fluctuation absorption, or when it approaches the upper limit of the delay fluctuation absorption, the write address to be added on the memory 1 from the write control part 2 is set so as to process the delay time as the one with high minimum absolute delay time. In such a manner it is possible to suppress the increment of the delay time due to the fluctuation absorption.

Description

【発明の詳細な説明】 〔概要〕 ATM多重伝送システムに於けるセルの遅延揺らぎを吸
収する遅延揺らぎ吸収制御方式に関し、揺らぎ吸収によ
る遅延時間の増大を抑制することを目的とし、 ATV多重伝送システムに於けるセルの遅延揺らぎを吸
収する遅延揺らぎ吸収制御方式に於いて、受信セルを一
時的に蓄積するメモリと、該メモリに前記受信セルを書
込み、且つ読出す為の書込制御部と読出制御部と、前記
受信セルをカウントする受信セルカウンタと、該受信セ
ルカウンタによる所定カウント数毎に、前記受信セルの
遅延時間が所定範囲内か否か判定する遅延判定部とを備
え、該遅延判定部による判定結果により、前記書込制御
部から前記メモリに加える書込アドレスの再設定制御を
行わせるように構成した。
[Detailed Description of the Invention] [Summary] Regarding a delay fluctuation absorption control method for absorbing delay fluctuations of cells in an ATM multiplex transmission system, the present invention aims to suppress an increase in delay time due to fluctuation absorption, and provides an ATV multiplex transmission system. In a delay fluctuation absorption control method for absorbing cell delay fluctuations in a cell, a memory for temporarily storing received cells, a write control unit for writing and reading out the received cells in the memory, and a readout unit are provided. a control unit; a reception cell counter that counts the reception cells; and a delay determination unit that determines whether the delay time of the reception cell is within a predetermined range every predetermined count number by the reception cell counter; Based on the determination result by the determination section, the write control section controls the resetting of the write address to be added to the memory.

〔産業上の利用分野〕[Industrial application field]

本発明は、ATV多重伝送システムに於けるセルの遅延
揺らぎを吸収する遅延揺らぎ吸収制御方式に関するもの
である。
The present invention relates to a delay fluctuation absorption control method for absorbing cell delay fluctuation in an ATV multiplex transmission system.

ATM (Asyncronous  Transfe
r Mode ;非同期転送モード)多重伝送システム
は、ネットワークのノード等に於いて、音声9画像、デ
ータ等の各種の情報をそれぞれ一定長のセルに分割し、
セルを多重化して伝送するものであり、回線が輻較した
時には多重化による遅延が生じることがある。従って、
受信側に於いてはセルの遅延量が変化することになる。
ATM (Asynchronous Transfer)
(r Mode; asynchronous transfer mode) A multiplex transmission system divides various types of information such as audio, images, and data into cells of a fixed length at network nodes, etc.
Cells are multiplexed and transmitted, and when the line is congested, delays may occur due to multiplexing. Therefore,
On the receiving side, the amount of cell delay changes.

又径路切替えによってもセルの遅延量が変化する。この
ような遅延揺らぎが生じると、音声セルの場合には、受
信再生音声品質が劣化することになる。従って、遅延揺
らぎを吸収することが必要となる。
The amount of cell delay also changes due to route switching. When such delay fluctuations occur, in the case of voice cells, the received and reproduced voice quality deteriorates. Therefore, it is necessary to absorb delay fluctuations.

〔従来の技術〕[Conventional technology]

ATM多重伝送システムは、例えば、第4図に示す構成
を有するものであり、31−1〜31−mは加入者、3
2はハイブリッド回路、33は符号器、34はセル生成
部、35は復号器、36は遅延揺らぎ吸収部、37はセ
ル分解部、38はATM多重部、39はATV分離分離
島る。
The ATM multiplex transmission system has, for example, the configuration shown in FIG. 4, where 31-1 to 31-m are subscribers;
2 is a hybrid circuit, 33 is an encoder, 34 is a cell generation section, 35 is a decoder, 36 is a delay fluctuation absorption section, 37 is a cell decomposition section, 38 is an ATM multiplexing section, and 39 is an ATV separation island.

例えば、加入者31−1からの音声信号は、加入者線を
介してハイブリッド回路32から符号器33に加えられ
てディジタル符号に変換され、セル生成部34に於いて
一定長のセルに形成され、ATM多重部38に於いて他
の加入者31−2〜31−mからの音声のセル又は画像
やデータ等のセルと共に多重化されて送出される。又受
信したセルは、ATM分離部39で分離され、セル分解
部37に於いて加入者31−1に対する音声のセルが抽
出され、遅延揺らぎ吸収部36に於いて遅延揺らぎが吸
収され、復号器35によりアナログ音声信号に変換され
、この音声信号はハイブリッド回路32から加入者線を
介して加入者31−1に送出される。
For example, a voice signal from the subscriber 31-1 is applied to the encoder 33 from the hybrid circuit 32 via the subscriber line, where it is converted into a digital code, and then formed into a cell of a certain length in the cell generator 34. In the ATM multiplexing section 38, the signals are multiplexed together with cells of voice or images, data, etc. from other subscribers 31-2 to 31-m, and then sent out. The received cells are separated by an ATM separation unit 39, a cell decomposition unit 37 extracts voice cells for the subscriber 31-1, delay fluctuations are absorbed by a delay fluctuation absorption unit 36, and the decoder 35 into an analog voice signal, and this voice signal is sent from the hybrid circuit 32 to the subscriber 31-1 via the subscriber line.

例えば、音声信号を符号器33により8kHzでサンプ
リングして8ビツト構成の64kbpsのPCM信号に
変換し、セル生成部34に於いて5バイトのヘッダ部を
付加し、合計で53バイトのセルを生成して伝送する場
合、この音声信号のセルは、(53−5)(バイト)/
8CkHz〕=6 (msl毎に送出されることになる
。このセルがATM多重部38に於いて他の加入者から
のセルと多重化されて、対向したATM交換機に送出さ
れる場合、各チャネルが6ms毎にセルを送出するから
、回線容量がチャネル数分の時は、原理的には遅延揺ら
ぎが生じないことになる。
For example, an audio signal is sampled at 8kHz by the encoder 33 and converted into an 8-bit PCM signal of 64kbps, and a 5-byte header section is added in the cell generator 34 to generate a total of 53-byte cells. When transmitting this voice signal, the cell of this voice signal is (53-5) (bytes)/
8 CkHz] = 6 (will be sent every msl. When this cell is multiplexed with cells from other subscribers in the ATM multiplexing section 38 and sent to the opposite ATM switch, each channel transmits a cell every 6 ms, so when the line capacity is equal to the number of channels, in principle, no delay fluctuation occurs.

しかし、Sms毎の音声信号について有音が無音かを判
断し、無音時にはセルを送出しないようにすると、送出
セル数を低減できるから、回線容量がチャネル数分以下
でもATM多重化部38にバッファを設けることにより
、成るセル廃棄率を許容することで、多重化して送出す
ることかできる。この時に、有音と無音との発生がラン
ダム的であるから、バッファに於いて揺らぎを含む遅延
が生じることになる。このような遅延揺らぎは、多リン
ク接続された場合には更に大きくなる。
However, if the voice signal for each SMS is judged to be silent or not, and cells are not sent when there is no sound, the number of cells to be sent can be reduced, so even if the line capacity is less than the number of channels, the ATM multiplexer 38 has a buffer. By providing , it is possible to multiplex and transmit by allowing the cell discard rate. At this time, since the occurrence of voice and silence occurs randomly, a delay including fluctuation occurs in the buffer. Such delay fluctuations become even larger when multiple links are connected.

このような遅延揺らぎを、メモリにより構成された遅延
揺らぎ吸収部36に於いて吸収するものであり、受信し
た音声のセルをメモリに書込み、遅延が小さい場合は遅
延が大きくなるように、又遅延が大きい場合は遅延が小
さくなるように、メモリの読出制御或いは書込制御を行
えば良いことになり、一定の絶対遅延時間を持ったセル
として、復号器35に加えてアナログ信号に復号するこ
とになる。このように、遅延揺らぎを吸収することによ
り、受信再生音声信号の品質の劣化を防止することがで
きる。
Such delay fluctuations are absorbed by the delay fluctuation absorbing section 36, which is made up of a memory.The received voice cells are written into the memory, and if the delay is small, the delay is increased, or the delay is increased. If the delay is large, it is sufficient to perform read control or write control of the memory so that the delay is small, and it is necessary to add the cell to the decoder 35 and decode it into an analog signal as a cell with a constant absolute delay time. become. By absorbing delay fluctuations in this manner, it is possible to prevent deterioration in the quality of received and reproduced audio signals.

又遅延揺らぎ吸収部36として、遅延揺らぎ吸収幅の2
倍分の容量のメモリを設け、最初の受信セルをメモリの
真中に書込み、それ以降の受信セルの遅延揺らぎに相当
する位置に書込むことにより、遅延揺らぎの吸収処理を
行う方式も知られている。
In addition, as the delay fluctuation absorption section 36, the delay fluctuation absorption width 2
A method is also known in which delay fluctuations are absorbed by providing a memory with double the capacity and writing the first received cell in the middle of the memory, and then writing it to a position corresponding to the delay fluctuation of subsequent received cells. There is.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

受信セルの遅延の大小を判断して遅延揺らぎを吸収する
場合に、遅延揺らぎが生じる部分に於ける遅延時間を順
次加算することにより、受信セルが最小遅延からどの程
度遅延したかを識別することができる。しかし、各AT
M多重化部等の遅延揺らぎが生じる部分に於ける遅延時
間を、それまでの遅延時間に加算する機能を、ネットワ
ークのノード等に付加することは実際上困難である。
When absorbing delay fluctuations by determining the size of the delay of a receiving cell, identify how much the receiving cell has been delayed from the minimum delay by sequentially adding up the delay times in the parts where delay fluctuations occur. I can do it. However, each AT
In practice, it is difficult to add a function to a network node, etc., to add the delay time in a portion where delay fluctuation occurs, such as the M multiplexing section, to the previous delay time.

又遅延揺らぎ吸収幅の2倍分の容量のメモリを設ける方
式に於いては、大きな容量のメモリを必要とすると共に
、絶対遅延が大きくなる欠点があり、又遅延時間が僅か
にずれた場合にセル廃棄が多くなる欠点がある。
In addition, the method of providing a memory with a capacity twice the delay fluctuation absorption width requires a large capacity memory and has the disadvantage that the absolute delay becomes large. This method has the disadvantage that many cells are discarded.

本発明は、揺らぎ吸収による遅延時間の増大を抑制する
ことを目的とするものである。
An object of the present invention is to suppress an increase in delay time due to absorption of fluctuations.

〔課題を解決するための手段〕[Means to solve the problem]

本発明の遅延揺らぎ吸収制御方式は、絶対遅延時間が大
きくずれた場合でも、適応的にそれ以降の遅延揺らぎを
吸収できるようにしたものであり、第1図を参照して説
明する。
The delay fluctuation absorption control system of the present invention is capable of adaptively absorbing subsequent delay fluctuations even when the absolute delay time deviates significantly, and will be explained with reference to FIG.

ATM多重伝送システムに於けるセルの遅延揺らぎを吸
収する遅延揺らぎ吸収制御方式に於いて、受信セルを一
時的に蓄積するメモリ1と、このメモリ1に受信セルを
書込み、且つ読出す為の書込制御部2と読出制御部3と
、受信セルをカウントする受信セルカウンタ4と、この
受信セルカウンタ4による所定カウント数毎に、受信セ
ルの遅延時間が所定範囲内か否か判定する遅延判定部5
とを備えて、この遅延判定部5による判定結果により、
書込制御部2からメモリ1に加える書込アドレスの再設
定を行わせるものである。
In a delay fluctuation absorption control system that absorbs cell delay fluctuations in an ATM multiplex transmission system, there is a memory 1 for temporarily storing received cells, and a memory 1 for writing and reading received cells into this memory 1. a reception control unit 2, a readout control unit 3, a reception cell counter 4 that counts reception cells, and a delay determination unit that determines whether the delay time of a reception cell is within a predetermined range every time the reception cell counter 4 counts a predetermined number. Part 5
Based on the determination result by the delay determination unit 5,
This is to cause the write control unit 2 to reset the write address added to the memory 1.

又遅延判定部5は、遅延揺らぎ吸収範囲を複数の分割し
た各遅延時間帯に入る受信セル数をそれぞれカウントす
る複数の遅延分布カウンタを備え、受信セルカウンタ4
の所定カウント数毎に、遅延分布カウンタの中のカウン
ト値が0か否が判定し、0でないカウント値の最小遅延
時間帯を次の最小遅延時間とするように、書込制御部2
からメモリ1に加える書込アドレスの再設定を行わせる
ものである。
Further, the delay determination unit 5 includes a plurality of delay distribution counters each counting the number of received cells falling into each delay time zone obtained by dividing the delay fluctuation absorption range into a plurality of divisions, and the received cell counter 4
The write control unit 2 determines whether the count value in the delay distribution counter is 0 or not every predetermined count number of
This causes the write address to be added to the memory 1 to be reset.

又前記遅延判定部5は、遅延揺らぎ吸収範囲を複数に分
割した各遅延時間帯に入る前記受信セル数をそれぞれカ
ウントする複数の遅延分布カウンタと、前記遅延揺らぎ
吸収範囲を所定範囲超えた遅延時間の受信セルをカウン
トする遅延超過カウンタとを備え、受信セルカウンタ4
の所定カウント数毎に、遅延分布カウンタ及び遅延超過
カウンタのカウント値がOか否か判定し、遅延分布カウ
ンタが総て0で、遅延超過カウンタがOでない場合に、
この遅延超過カウンタによる遅延時間の下限近傍を次の
最小遅延時間とするように、書込制御部2からメモリl
に加える書込アドレスの再設定を行わせるものである。
Further, the delay determination unit 5 includes a plurality of delay distribution counters each counting the number of received cells that fall within each delay time zone obtained by dividing the delay fluctuation absorption range into a plurality of parts, and a delay distribution counter that counts the number of received cells that fall within each delay time zone obtained by dividing the delay fluctuation absorption range into a plurality of parts, and a delay distribution counter that counts the number of received cells that fall within each delay time period obtained by dividing the delay fluctuation absorption range into a plurality of parts. A received cell counter 4 includes a delay excess counter that counts received cells of
For each predetermined number of counts, it is determined whether the count values of the delay distribution counter and the delay excess counter are O or not, and if the delay distribution counters are all 0 and the delay excess counter is not O,
The write control unit 2 sends the memory l so that the vicinity of the lower limit of the delay time calculated by this delay excess counter is set as the next minimum delay time.
This will cause the write address to be reset.

又前記遅延判定部5は、遅延揺らぎ吸収範囲を所定範囲
超えた範囲を更に超えた遅延時間の受信セルを判定した
時に、その受信セルを廃棄し、且つその受信セルの遅延
時間を次の最小遅延時間とするように、書込制御部2か
らメモリ1に加える書込アドレスの再設定を行わせるも
のである。
Further, when the delay determination unit 5 determines a received cell whose delay time further exceeds the delay fluctuation absorption range by a predetermined range, it discards the received cell and sets the delay time of the received cell to the next minimum. This causes the write control section 2 to reset the write address added to the memory 1 so as to set the delay time.

(作用〕 請求項1について、受信セル数を受信セルカウンタ1に
よりカウントして、予め設定された個数のセルを受信し
た時に、その間の受信セルの遅延時間が遅延揺らぎ吸収
範囲内か否か遅延判定部5により判定し、遅延揺らぎ吸
収範囲内でない時或いは遅延揺らぎ吸収範囲の上限に近
い場合は、最小絶対遅延時間が大きいものとして処理す
るように、書込制御部2からメモリ1に加える書込アド
レスを再設定するものである。
(Operation) Regarding claim 1, when the number of received cells is counted by the received cell counter 1 and a preset number of cells are received, it is determined whether or not the delay time of the received cells during that time is within the delay fluctuation absorption range. The write control unit 2 adds a write to the memory 1 so that the determination unit 5 determines that the minimum absolute delay time is not within the delay fluctuation absorption range or is close to the upper limit of the delay fluctuation absorption range, so that the minimum absolute delay time is treated as being large. This is to reset the address.

又請求項2について、遅延揺らぎ吸収範囲を複数に分割
して、それぞれの時間帯に入る受信セル数を遅延分布力
うンタによりそれぞれカウントし、受信セルカウンタ4
による所定数のセルを受信する毎に、遅延分布カウンタ
のカウント値がOか否か判定する。例えば、遅延揺らぎ
がなければ、絶対遅延時間に相当する遅延分布カウンタ
のカウント値と受信セルカウンタ40カウント値とは等
しくなる。又遅延揺らぎが大きくなって、遅延揺らぎ吸
収範囲に入る受信セルがない場合は、遅延分布カウンタ
のカウント値は総て0となる。従って、遅延分布カウン
タのカウント値がOの最小遅延時間帯を、次の最小絶対
遅延時間として、遅延揺らぎを吸収するように、書込制
御部2からの書込アドレスを再設定するものである。
Regarding claim 2, the delay fluctuation absorption range is divided into a plurality of parts, and the number of received cells entering each time period is counted by a delay distribution counter, and the received cell counter 4
Each time a predetermined number of cells are received, it is determined whether the count value of the delay distribution counter is O or not. For example, if there is no delay fluctuation, the count value of the delay distribution counter corresponding to the absolute delay time and the count value of the received cell counter 40 will be equal. Further, when the delay fluctuation becomes large and there is no receiving cell within the delay fluctuation absorption range, all count values of the delay distribution counter become 0. Therefore, the write address from the write control unit 2 is reset so that the minimum delay time period in which the count value of the delay distribution counter is O is set as the next minimum absolute delay time, and the delay fluctuation is absorbed. .

又請求項3について、遅延分布カウンタのカウント値が
総て0で、遅延超過カウンタのカウント値が0でない場
合は、受信セルの遅延時間が遅延揺らぎ吸収範囲を僅か
に超えた所定範囲内に入るものであるから、次の最小遅
延時間を、遅延揺らぎ吸収範囲を僅かに超えた所定範囲
の下限近傍とするものである。
Regarding claim 3, if the count values of the delay distribution counter are all 0 and the count value of the delay excess counter is not 0, the delay time of the received cell falls within a predetermined range that slightly exceeds the delay fluctuation absorption range. Therefore, the next minimum delay time is set near the lower limit of a predetermined range that slightly exceeds the delay fluctuation absorption range.

又請求項4について、遅延揺らぎ吸収範囲を僅かに超え
た所定範囲を更に超えた遅延時間の受信セルは、迂回1
回線の再設定、ヘッダ誤り等により生じる可能性がある
が、このような受信セルの発生確率は小さいと考えられ
、従って、廃棄処理しても、音声品質の劣化値が成る値
となるが、それ以下の遅延時間帯の遅延分布カウンタの
カウント値はOとなるから、その場合は、最小絶対遅延
時間が遅延揺らぎ吸収範囲の上限近傍となるように、書
込制御部2からの書込アドレスを再設定するものである
Further, regarding claim 4, a receiving cell whose delay time further exceeds a predetermined range that slightly exceeds the delay fluctuation absorption range is detour 1.
Although it may occur due to line reconfiguration, header error, etc., the probability of such received cells occurring is considered to be small, so even if discarded, the value will still be a deterioration of voice quality. Since the count value of the delay distribution counter in the delay time period below this is O, in that case, the write address from the write control unit 2 is set such that the minimum absolute delay time is near the upper limit of the delay fluctuation absorption range. This is to reset the .

〔実施例〕〔Example〕

以下図面を参照して本発明の実施例について詳細に説明
する。
Embodiments of the present invention will be described in detail below with reference to the drawings.

第2図は本発明の実施例のブロック図であり、11はメ
モリ、12は書込アドレス発生部、13は読出アドレス
発生部、14は受信セルカウンタ、15は再設定制御部
、16−1〜16−nは遅延分布カウンタ及び遅延超過
カウンタ、17は比較部、18はセル受信時間制御部、
19はセル復号時間制御部、20はセル番号検出部、2
工はセル受信部、22はレジスタ、23は復号器である
FIG. 2 is a block diagram of an embodiment of the present invention, in which 11 is a memory, 12 is a write address generation section, 13 is a read address generation section, 14 is a receiving cell counter, 15 is a resetting control section, 16-1 ~16-n is a delay distribution counter and a delay excess counter; 17 is a comparison section; 18 is a cell reception time control section;
19 is a cell decoding time control section, 20 is a cell number detection section, 2
22 is a register, and 23 is a decoder.

メモリ11.書込アドレス発生部12.読出アドレス発
生部13及び受信セルカウンタ14は、第1図に於ける
メモリ1.書込制御部2.読出制御部3及び受信セルカ
ウンタ4に対応し、再設定制御部15.遅延分布カウン
タ及び遅延超過カウンタ16−1〜16−n、比較部1
7.セル受信時間制御部18.セル復号時間制御部19
及びセル番号検出部20は、第1図に於ける遅延判定部
5に対応するものである。
Memory 11. Write address generator 12. The read address generator 13 and the received cell counter 14 are connected to the memory 1. in FIG. Write control unit 2. Corresponding to the readout control unit 3 and the received cell counter 4, a resetting control unit 15. Delay distribution counter and delay excess counter 16-1 to 16-n, comparison unit 1
7. Cell reception time control unit 18. Cell decoding time control section 19
The cell number detection section 20 corresponds to the delay determination section 5 in FIG.

セルaはセル受信部21により受信されてメモリ11に
加えられ、メモリ11の書込及び読出制御により遅延揺
らぎが吸収されたセルbは、レジスタ22を介して復号
器23に加えられ、音声信号Cに復号される。又送信側
に於いて、音声信号を8kHzでサンプリングして8ビ
ツト構成のディジタル信号とし、48バイト毎に5バイ
トのヘッダを付加して53バイト長のセルaとした場合
、有音セルは6ms毎に送出される。その場合に、クロ
ツタ信号eは125μs、クロック信号fは6msに選
定される。
Cell a is received by the cell receiving section 21 and added to the memory 11, and cell b, whose delay fluctuations have been absorbed by write and read control of the memory 11, is added to the decoder 23 via the register 22, and is added to the audio signal. decoded to C. Also, on the transmitting side, if the audio signal is sampled at 8 kHz and converted into an 8-bit digital signal, and a 5-byte header is added to every 48 bytes to create a 53-byte cell a, the active cell will take 6 ms. Sent every time. In that case, the clock signal e is selected to be 125 μs, and the clock signal f is selected to be 6 ms.

このクロック信号eが書込アドレス発生部12及び読出
アドレス発生部13に加えられ、例えば、下位48進カ
ウンタによりカウントされてメモリ11の下位アドレス
が出力され、上位8進カウンタによりメモリ11の上位
アドレスが出力される。
This clock signal e is applied to the write address generation section 12 and the read address generation section 13, and is counted by a lower 48-decimal counter to output the lower address of the memory 11, and an upper octal counter outputs the upper address of the memory 11. is output.

又クロック信号fがセル受信時間制御部18とセル復号
時間制御部19とに加えられ、6msを基準にセル受信
時間J及びセル復号時間Kが求められ、再設定する場合
に、そのセル受信時間Jに相当する値が書込アドレス発
生部12の上位8進カウンタにプリセットされる。同様
に、セル復号時間Kに相当する値が読出アドレス発生部
13の上位8進カウンタにプリセットされる。
In addition, the clock signal f is applied to the cell reception time control section 18 and the cell decoding time control section 19, and the cell reception time J and cell decoding time K are determined based on 6 ms, and when resetting, the cell reception time A value corresponding to J is preset in the upper octal counter of the write address generating section 12. Similarly, a value corresponding to the cell decoding time K is preset in the upper octal counter of the read address generation section 13.

又セルaのヘッダ部にはセル番号jが付加されるもので
、このセル番号jをセル番号検出部20により検出する
ことにより、遅延時間りを求めることができる。なお、
無音セルを送出しない場合は、受信セルのセル番号jが
不連続となることにより、無音セルが省略されているこ
とが判り、この無音セルが5ms毎に受信できたものと
して、次の有音セルの遅延時間りを求めることになる。
Further, a cell number j is added to the header section of cell a, and by detecting this cell number j with the cell number detection section 20, the delay time can be determined. In addition,
If a silent cell is not sent, the cell number j of the received cell becomes discontinuous, indicating that the silent cell is omitted, and assuming that this silent cell can be received every 5 ms, the next silent cell will be sent. The cell delay time is calculated.

又遅延揺らぎ吸収範囲をに個に分割した時に、それぞれ
の遅延時間帯に入る受信セル数をカウントするに個の遅
延分布カウンタ16−1〜16−にと、遅延揺らぎ吸収
範囲を超えた所定範囲の遅延時間に入る受信セル数をカ
ウントするn−に個の遅延超過カウンタ15−に+1〜
16−nとを備え、受信セルカウンタ14により所定の
受信セル数をカウントした時に生じるキャリ信号dが、
遅延分布カウンタ及び遅延超過カウンタ16−1〜16
−nにクリア信号として加えられ、又比較比較部17は
、クリア直前の遅延分布カウンタ及び遅延超過カウンタ
16−1〜16−nのカウント値が0か否か比較判定す
る。
In addition, when the delay fluctuation absorption range is divided into , the number of received cells that fall into each delay time period is counted by the delay distribution counters 16-1 to 16-, and the predetermined range exceeding the delay fluctuation absorption range is used. +1 to n- delay excess counter 15- to count the number of received cells entering the delay time of
16-n, and the carry signal d generated when the received cell counter 14 counts a predetermined number of received cells is
Delay distribution counter and delay excess counter 16-1 to 16
-n as a clear signal, and the comparator 17 compares and determines whether the count values of the delay distribution counter and delay excess counters 16-1 to 16-n immediately before clearing are 0 or not.

又再設定制御部15は、セル復号時間にと、遅延時間り
とを基に、遅延時間りが遅延超過範囲を超えているか否
か判定し、超えている場合は、セル受信時間制御部18
を介して書込アドレス発生部12の上位8進カウンタの
プリセットを行わせることにより、書込アドレスの再設
定を行うものである。
Further, the resetting control unit 15 determines whether the delay time exceeds the delay excess range based on the cell decoding time and the delay time, and if it exceeds the delay time range, the cell reception time control unit 18
The write address is reset by presetting the upper octal counter of the write address generation section 12 via the write address generating section 12.

又比較部17は、受信セルカウンタ14による所定セル
数の受信毎に、遅延分布カウンタ及び遅延超過カウンタ
16−1〜16−nのカウント値がOか否か判定し、遅
延分布カウンタ16−1〜16−にのカウント値が総て
Oで、遅延超過カウンタ16−に+1〜16−nのカウ
ント値が成る値との場合、遅延超過範囲の下限値を次の
最小遅延時間とするように、セル受信時間制御部18を
制御し、このセル受信時間制御部18から書込アドレス
発生部12の上位8進カウンタのプリセットを行って、
書込アドレスの再設定を行うものである。
Furthermore, each time the received cell counter 14 receives a predetermined number of cells, the comparator 17 determines whether the count values of the delay distribution counter and excess delay counters 16-1 to 16-n are O, and determines whether the count values of the delay distribution counter 16-1 to 16-n are O or not. If the count values of ~16- are all O and the count values of +1 to 16-n are in the delay excess counter 16-, the lower limit of the delay excess range is set as the next minimum delay time. , controls the cell reception time control section 18, and presets the upper octal counter of the write address generation section 12 from the cell reception time control section 18,
This is to reset the write address.

又遅延分布カウンタ16−1〜16−にの中の一部のカ
ウント値が0の場合、そのカウント値が0でない最小遅
延時間帯の遅延分布カウンタ対応の遅延時間帯の下限値
を次の最小遅延時間とするように、セル受信時間制御部
18を制御し、このセル受信時間制御部18から書込ア
ドレス発生部12の上位8進カウンタのプリセットを行
って、書込アドレスの再設定を行うものである。
Also, if some of the count values in the delay distribution counters 16-1 to 16- are 0, the lower limit value of the delay time zone corresponding to the delay distribution counter of the minimum delay time zone whose count value is not 0 is set to the next minimum value. The cell reception time control unit 18 is controlled so as to set the delay time, and the cell reception time control unit 18 presets the upper octal counter of the write address generation unit 12 to reset the write address. It is something.

例えば、回線容量を1.544MHzとすると、STM
(同期伝送モード)では、24チヤネルの64kbps
のPCM信号を多重化することができる。又ATM (
非同期伝送モード)では、話中の有音率を70%、全チ
ャネルの話中時の回線占有率を90%とし、ランダム的
に発生するセルの到着分布をM、サービス時間の分布を
一定分布のD、サービス窓口数を1としたM/D/1の
待ち合わせ系モデルを用いて、ATM多重部のバ・ンフ
ァ長を20セル分程度とすると、セルの廃棄率は1O−
3程度となる。
For example, if the line capacity is 1.544MHz, STM
(synchronous transmission mode), 24 channels of 64kbps
PCM signals can be multiplexed. Also, ATM (
In the asynchronous transmission mode), the busy rate is 70%, the line occupancy rate of all channels is 90%, the randomly generated cell arrival distribution is M, and the service time distribution is a constant distribution. D, using the M/D/1 waiting system model with the number of service windows as 1, and assuming that the buffer length of the ATM multiplexing section is approximately 20 cells, the cell discard rate is 1O-
It will be about 3.

この時の収容可能チャネル数は、24X(110,7)
xo、9′、31となり、無音セルを含めて多重化する
場合に比較して、多(のチャネルを収容することができ
る。又1ノード当たりの揺らぎ遅延は、(1/1.54
4 (MHz))x53X8X20ζ6(ms:]とな
る。リンク数を最大10とし、揺らぎ吸収範囲をエコー
が気にならない程度の48m5とし、セル廃棄率を10
−3まで許容する条件を与えた場合、第3図に示すよう
に、0〜48m5を遅延揺らぎ吸収範囲、48〜60m
sを超過範囲とすることができる。
The number of channels that can be accommodated at this time is 24X (110,7)
xo, 9', 31, and can accommodate more channels than when multiplexing including silent cells.Furthermore, the fluctuation delay per node is (1/1.54
4 (MHz)) x 53
-3, as shown in Figure 3, the delay fluctuation absorption range is 0 to 48 m5, and 48 to 60 m
s can be an excess range.

この遅延揺らぎ吸収範囲を8等分し、超過範囲を2等分
すると、第2図に於いて、8個の遅延分布カウンタ16
−1〜16−8と、2個の遅延超過カウンタ16−9.
16−10とを設け、それぞれO〜6,6〜12.12
〜18.・・・54〜60(ms)の遅延時間帯に入る
セル数をカウントすることになる。又受信セルカウンタ
14は63個の受信セルをカウントした時にキャリ信号
dを出力するものとすると、このキャリ信号dが出力さ
れた時に、比較部17は遅延分布カウンタ16−1〜1
6−8のカウント値が0か否か判定するものであり、例
えば、第3図の(a)に示すセル数の分布の場合は、最
小遅延時間帯の遅延分布カウンタ16−1のカウント値
は0でないので、セル受信時間制御部18はそのままの
状態を継続し、書込アドレス発生部12からは125μ
sのクロック信号eに従った書込アドレスが発生される
If this delay fluctuation absorption range is divided into eight equal parts, and the excess range is divided into two equal parts, the eight delay distribution counters 16 in FIG.
-1 to 16-8 and two excess delay counters 16-9.
16-10 and O~6, 6~12.12 respectively.
~18. ...The number of cells entering the delay time period of 54 to 60 (ms) is counted. Further, assuming that the received cell counter 14 outputs a carry signal d when counting 63 received cells, when this carry signal d is output, the comparator 17 outputs a carry signal d from the delay distribution counters 16-1 to 16-1.
For example, in the case of the distribution of the number of cells shown in FIG. 3(a), the count value of the delay distribution counter 16-1 in the minimum delay time period is determined. is not 0, the cell reception time control section 18 continues the same state, and the write address generation section 12 outputs 125μ.
A write address according to clock signal e of s is generated.

又第3図のし)に示すセル数の分布の場合は、遅延分布
カウンタ16−1〜16−3のカウント値が0となり、
カウント値がOでない最小遅延時間:  帯の遅延分布
カウンタ16−4による遅延時間帯の下限値は1 Bm
sであるから、比較部17は、セル受信時間制御部18
のセル受信時間Jを、J←J−18(ms)に更新し、
書込アドレス発生部12の上位8進カウンタに更新され
たセル受信時間Jに相当する値がプリセットされ、次の
最小、  遅延時間が更新されることになる。
In addition, in the case of the distribution of the number of cells shown in Figure 3, the count values of the delay distribution counters 16-1 to 16-3 become 0,
Minimum delay time for which the count value is not O: The lower limit value of the delay time zone according to the band delay distribution counter 16-4 is 1 Bm
s, the comparison unit 17 compares the cell reception time control unit 18
Update the cell reception time J to J←J-18 (ms),
A value corresponding to the updated cell reception time J is preset in the upper octal counter of the write address generation unit 12, and the next minimum delay time is updated.

又第3図の(C)に示すセル数の分布の場合は、遅延分
布カウンタ16−1〜16−8のカウント値が総てOで
、遅延超過カウンタ16−9.16−10のカウント値
が成る値となる場合であり、この場合は、比較部17は
、50msを次の最小遅延時間とするように、セル受信
時間制御部18のセル受信時間Jが更新する。
In addition, in the case of the distribution of the number of cells shown in FIG. In this case, the comparison unit 17 updates the cell reception time J of the cell reception time control unit 18 so that the next minimum delay time is 50 ms.

又受信セルの遅延時間が60m5を超えた場合は、前述
のように、再設定制御部15により、その受信セルの遅
延時間を最小遅延時間として、書込アドレス発生部12
からの書込アドレスの再設定を行うことになり、受信セ
ルカウンタ14と遅延分布カウンタ16−1〜16−8
及び遅延超過カウンタ16−9.16−10はクリアさ
れる。
If the delay time of the received cell exceeds 60 m5, the resetting control unit 15 sets the delay time of the received cell as the minimum delay time and sets the write address generation unit 12 as the minimum delay time, as described above.
The write address will be reset from the reception cell counter 14 and the delay distribution counters 16-1 to 16-8.
and the delay excess counter 16-9.16-10 are cleared.

前述のように、受信セルaの遅延時間が、0〜4Bms
内に分布している場合は、メモリ11によりその遅延揺
らぎを吸収できるので、書込アドレス発生部12からの
書込アドレスは継続して発生されることになり、又受信
セルaの遅延時間が例えば20〜30m5内に分布して
いる場合は、20m5を含む最小遅延時間帯の下限値の
18m5を次の最小遅延時間とするように、書込アドレ
スが再設定される。即ち、18m5以下の遅延時間が生
じないことを示すから、それ以上の遅延時間を吸収する
ように、メモリ11の書込アドレスの再設定を行うもの
である。
As mentioned above, the delay time of receiving cell a is 0 to 4 Bms.
If the delay fluctuation is distributed within For example, if they are distributed within 20 to 30 m5, the write address is reset so that the next minimum delay time is 18 m5, which is the lower limit of the minimum delay time zone that includes 20 m5. That is, since it indicates that a delay time of 18 m5 or less will not occur, the write address of the memory 11 is reset so as to absorb a delay time longer than that.

又受信セルaの遅延時間が、48〜60m5内に分布し
ている場合は、50ms等の超過範囲の下限値近傍の任
意の時間を次の最小遅延時間とするように書込アドレス
が再設定される。又受信セルaの遅延時間が60msを
超えている場合は、迂回1回線の再設定等による場合で
あるから、受信セルaの遅延時間を次の最小遅延時間と
するように書込アドレスが再設定される。
Also, if the delay time of receiving cell a is distributed within 48 to 60 m5, the write address is reset so that the next minimum delay time is an arbitrary time near the lower limit of the excess range, such as 50 ms. be done. Also, if the delay time of receiving cell a exceeds 60ms, this is due to the resetting of one detour line, etc., so the write address should be reset so that the delay time of receiving cell a is the next minimum delay time. Set.

本発明は、前述の実施例に限定されるものではなく、種
々付加変更することができるものであり、例えば、遅延
吸収範囲等は、メモリ11の容量等に対応して更に広(
、或いは狭く設定することも可能である。
The present invention is not limited to the above-described embodiments, and can be modified in various ways.
, or it is also possible to set it narrowly.

〔発明の効果〕〔Effect of the invention〕

以上説明したように、本発明は、受信セルカウンタ4に
よる所定セル数の受信毎に、受信セルの遅延時間が所定
範囲内か否か遅延判定部5に於いて判定し、その判定結
果に基づいて書込制御部2からメモリlに加える書込ア
ドレスの再設定制御を行うものであり、その場合の所定
範囲を、遅延揺らぎ吸収範囲と、それより僅か大きい遅
延の超過範囲と、その超過範囲を超える遅延の場合とに
分けることができ、遅延揺らぎ吸収制御を円滑に行わせ
ることができる。
As explained above, the present invention determines whether the delay time of the received cell is within a predetermined range each time the received cell counter 4 receives a predetermined number of cells, and based on the determination result, The predetermined range in this case is defined as the delay fluctuation absorption range, the slightly larger delay excess range, and the excess range. It is possible to perform delay fluctuation absorption control smoothly.

又遅延吸収範囲を複数に分割して、遅延分布カウンタよ
りそれぞれの遅延時間帯に入る受信セルをカウントし、
所定セル数の受信毎にカウント値が0か否か判定し、0
でない最小遅延時間帯を次の最小遅延時間とすることに
より、変動する遅延揺らぎ範囲に対して追従して遅延揺
らぎを吸収することができる。
In addition, the delay absorption range is divided into multiple sections, and the received cells that fall into each delay time zone are counted using a delay distribution counter.
Every time a predetermined number of cells are received, it is determined whether the count value is 0 or not.
By setting the minimum delay time period that is not the same as the next minimum delay time, it is possible to follow the changing range of delay fluctuations and absorb the delay fluctuations.

又遅延揺らぎ吸収範囲を超えた超過範囲に入るセル数を
カウントする遅延超過カウンタを設け、遅延分布カウン
タが総てOのカウント値で、遅延超過カウンタが成るカ
ウント値の場合は、超過範囲の下限近傍を次の最小遅延
時間とするように、書込アドレスを再設定し、比較的大
きい遅延時間に移行した以後の受信セルの遅延揺らぎを
吸収することができる。
In addition, a delay excess counter is provided to count the number of cells that fall within the excess range that exceeds the delay fluctuation absorption range, and if all the delay distribution counters have a count value of O and the count value of the delay excess counter is the lower limit of the excess range. The write address is reset so that the next minimum delay time is set in the vicinity, and it is possible to absorb delay fluctuations in the received cell after the delay time shifts to a relatively large delay time.

又超過範囲を超えた受信セルの場合は、迂回径路や再設
定径路等による遅延であるから、直ちにそのセルの遅延
時間を次の最小遅延時間とするように、書込アドレスの
再設定を行うもので、大きい遅延時間に変化した以後の
遅延揺らぎを吸収することができる。
In addition, in the case of a received cell that exceeds the excess range, the delay is due to a detour route or a reset route, so the write address is immediately reset so that the delay time of that cell is the next minimum delay time. This makes it possible to absorb delay fluctuations after the delay time changes to a large one.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の原理説明図、第2図は本発明の実施例
のブロック図、第3図は遅延分布の説明図、第4図はA
TM多重伝送システムの説明図である。 1はメモリ、2は書込制御部、3は読出制御部、4は受
信セルカウンタ、5は遅延判定部である。
Fig. 1 is an explanatory diagram of the principle of the present invention, Fig. 2 is a block diagram of an embodiment of the invention, Fig. 3 is an explanatory diagram of delay distribution, and Fig. 4 is an illustration of A
FIG. 2 is an explanatory diagram of a TM multiplex transmission system. 1 is a memory, 2 is a write control section, 3 is a read control section, 4 is a reception cell counter, and 5 is a delay determination section.

Claims (4)

【特許請求の範囲】[Claims] (1)、ATM多重伝送システムに於けるセルの遅延揺
らぎを吸収する遅延揺らぎ吸収制御方式に於いて、 受信セルを一時的に蓄積するメモリ(1)と、該メモリ
(1)に前記受信セルを書込み、且つ読出す為の書込制
御部(2)と読出制御部(3)と、 前記受信セルをカウントする受信セルカウンタ(4)と
、 該受信セルカウンタ(4)による所定カウント数毎に、
前記受信セルの遅延時間が所定範囲内か否か判定する遅
延判定部(5)とを備え、 該遅延判定部(5)による判定結果により、前記書込制
御部(2)から前記メモリ(1)に加える書込アドレス
の再設定制御を行わせる ことを特徴とする遅延揺らぎ吸収制御方式。
(1) In a delay fluctuation absorption control method for absorbing cell delay fluctuations in an ATM multiplex transmission system, a memory (1) for temporarily storing received cells, and a memory (1) that stores the received cells a write control unit (2) and a read control unit (3) for writing and reading the received cells; a received cell counter (4) that counts the received cells; and every predetermined count number by the received cell counter (4). To,
a delay determination unit (5) that determines whether the delay time of the received cell is within a predetermined range; and a delay determination unit (5) that determines whether or not the delay time of the received cell is within a predetermined range; ) A delay fluctuation absorption control method characterized by performing write address resetting control in addition to the above.
(2)、前記遅延判定部(5)は、遅延揺らぎ吸収範囲
を複数に分割した各遅延時間帯に入る前記受信セル数を
それぞれカウントする複数の遅延分布カウンタを備え、 前記受信セルカウンタ(4)の所定カウント数毎に、前
記遅延分布カウンタの中のカウント値が0か否か判定し
、0でないカウント値の最小遅延時間帯を次の最小遅延
時間とするように、前記書込制御部(2)から前記メモ
リ(1)に加える書込アドレスの再設定制御を行わせる
ことを特徴とする請求項1記載の遅延揺らぎ吸収制御方
式。
(2) The delay determination unit (5) includes a plurality of delay distribution counters each counting the number of received cells falling in each delay time zone obtained by dividing the delay fluctuation absorption range into a plurality of parts, and the received cell counter (4). ), the write control unit determines whether the count value in the delay distribution counter is 0 or not, and sets the minimum delay time zone of the count value that is not 0 as the next minimum delay time. 2. The delay fluctuation absorption control method according to claim 1, wherein the resetting control of the write address added to the memory (1) is performed from (2).
(3)、前記遅延判定部(5)は、前記遅延揺らぎ吸収
範囲を複数に分割した各遅延時間帯に入る前記受信セル
数をそれぞれカウントする複数の遅延分布カウンタと、
前記遅延揺らぎ吸収範囲を所定範囲超えた遅延時間の受
信セルをカウントする遅延超過カウンタとを備え、 前記受信セルカウンタ(4)の所定カウント数毎に、前
記遅延分布カウンタ及び前記遅延超過カウンタのカウン
ト値が0か否か判定し、前記遅延分布カウンタが総て0
で、前記遅延超過カウンタが0でない場合に、該遅延超
過カウンタによる遅延時間の下限近傍を次の最小遅延時
間とするように、前記書込制御部(2)から前記メモリ
(1)に加える書込アドレスの再設定を行わせることを
特徴とする請求項1記載の遅延揺らぎ吸収制御方式。
(3) The delay determination unit (5) includes a plurality of delay distribution counters each counting the number of received cells falling within each delay time zone obtained by dividing the delay fluctuation absorption range into a plurality of parts;
and a delay excess counter that counts received cells whose delay time exceeds the delay fluctuation absorption range by a predetermined range, and for each predetermined count number of the received cell counter (4), the delay distribution counter and the delay excess counter count. Determine whether the value is 0 or not, and check if the delay distribution counter is all 0.
When the excess delay counter is not 0, a write is added from the write control unit (2) to the memory (1) so that the vicinity of the lower limit of the delay time by the excess delay counter is set as the next minimum delay time. 2. The delay fluctuation absorption control system according to claim 1, wherein the delay fluctuation absorption control method is configured to reset an embedded address.
(4)、前記遅延判定部(5)は、前記遅延揺らぎ吸収
範囲を所定範囲超えた範囲を更に超えた遅延時間の受信
セルを判定した時に、該受信セルを廃棄し、且つ該受信
セルの遅延時間を次の最小遅延時間とするように、前記
書込制御部(2)から前記メモリ(1)に加える書込ア
ドレスの再設定制御を行わせることを特徴とする請求項
1記載の遅延揺らぎ吸収制御方式。
(4) When the delay determination unit (5) determines a received cell whose delay time further exceeds a predetermined range beyond the delay fluctuation absorption range, it discards the received cell, and discards the received cell. 2. The delay according to claim 1, wherein the write control unit (2) performs resetting control of the write address added to the memory (1) so that the delay time is the next minimum delay time. Fluctuation absorption control method.
JP2279152A 1990-10-19 1990-10-19 Delay fluctuation absorption control system Pending JPH04156025A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2279152A JPH04156025A (en) 1990-10-19 1990-10-19 Delay fluctuation absorption control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2279152A JPH04156025A (en) 1990-10-19 1990-10-19 Delay fluctuation absorption control system

Publications (1)

Publication Number Publication Date
JPH04156025A true JPH04156025A (en) 1992-05-28

Family

ID=17607174

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2279152A Pending JPH04156025A (en) 1990-10-19 1990-10-19 Delay fluctuation absorption control system

Country Status (1)

Country Link
JP (1) JPH04156025A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5978355A (en) * 1996-03-21 1999-11-02 Nec Corporation System and method for controlling re-assembling buffer for transmission data in a form of data cell

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5978355A (en) * 1996-03-21 1999-11-02 Nec Corporation System and method for controlling re-assembling buffer for transmission data in a form of data cell

Similar Documents

Publication Publication Date Title
EP0446956B1 (en) An ATM transmission system with a variable transmission rate
US5301193A (en) Delay distortion suppressing system for ATM communication system
US5509007A (en) Cell multiplexing apparatus handling multiple items of information
US5995486A (en) Flow control method and apparatus for cell-based communication networks
EP0508378B1 (en) Method and system for monitoring the packet rate in a packet network
JP2682494B2 (en) Multi-access communication system
CA2262202C (en) Switch with flexible link list manager for handling atm and stm traffic
US6556567B1 (en) Method and system for multiplexing packets
US6081504A (en) Apparatus and method for cell discard
US4267407A (en) Method and apparatus for the transmission of speech signals
JP3881102B2 (en) Conversion circuit in mixed network
WO2001099352A1 (en) Optical multiple branching communicate system, parent station device used therefore, child station device, optical multiple branching communication band control method
JPH04156025A (en) Delay fluctuation absorption control system
JPH08125668A (en) Atm interface and shaping method
JP3134702B2 (en) Communication control device and control method thereof
JP2987258B2 (en) Traffic monitoring method in asynchronous transfer mode communication network
JP3986729B2 (en) Delay fluctuation absorption control method and multiplexing apparatus using the method
JP3589260B2 (en) Traffic shaping device
JPH06152648A (en) Data packet communication method
JP2002368785A (en) Scheduling device and cell communication unit
JPH0583284A (en) Access control system for buffer in concentrator
JP2598583B2 (en) Cell flow control method
JPH0448305B2 (en)
JP2899609B2 (en) Cell sending device
JPH08265327A (en) Network device with smoothing circuit for burst signal